CN107171657A - 一种序列脉冲部分上升沿加抖的装置 - Google Patents

一种序列脉冲部分上升沿加抖的装置 Download PDF

Info

Publication number
CN107171657A
CN107171657A CN201710446129.9A CN201710446129A CN107171657A CN 107171657 A CN107171657 A CN 107171657A CN 201710446129 A CN201710446129 A CN 201710446129A CN 107171657 A CN107171657 A CN 107171657A
Authority
CN
China
Prior art keywords
signal
rising edge
circuit
delay
shake
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710446129.9A
Other languages
English (en)
Other versions
CN107171657B (zh
Inventor
付在明
刘航麟
黄建国
赵贻玖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201710446129.9A priority Critical patent/CN107171657B/zh
Publication of CN107171657A publication Critical patent/CN107171657A/zh
Priority to US15/729,298 priority patent/US10156603B1/en
Application granted granted Critical
Publication of CN107171657B publication Critical patent/CN107171657B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)

Abstract

本发明公开了一种序列脉冲部分上升沿加抖的装置,将输入序列脉冲通过同步后的门控信号截取,得到需要在上升沿加载抖动的部分和门控信号之外无需加载抖动的部分,对于需要加载抖动的部分序列脉冲波形分解为上升沿信号与下降沿信号,将抖动转化为延迟定时控制加载到上升沿,上升沿信号作为触发器时钟和下降沿信号作为复位信号使得序列脉冲在上升沿来时拉高,下降沿来时拉低,实现对该部分序列脉冲信号的上升沿加抖后的波形合成,得到完整的部分上升沿加抖的序列脉冲信号。

Description

一种序列脉冲部分上升沿加抖的装置
技术领域
本发明属于数字测试技术领域,更为具体地讲,涉及一种序列脉冲部分上升沿加抖的装置。
背景技术
近年来,在电子技术快速发展的背景下,数字化设备也随之不断发展,并且在通信、导航等领域显示出其独特性与紧缺性。从目前的情况来看,数字化设备的发展伴随着半导体器件的发展,向着集成化与智能化的方向演变,并且呈现出高精度、高集成度、多功能性、人机交互性、可编程性的发展特点。同时,半导体技术和集成技术的发展也推动了数字化技术的创新,数字化技术的发展在很大程度上反应出当前电子行业的发展情况。
序列脉冲信号发生器作为一种典型的数字化设备,在许多领域都有重大的研究意义。首先,在传统测试领域,尤其是对高频电路、高速数字设备等进行相关的功能测试,噪声容限测试、信号抖动容限测试,相应测试时,往往需要为被测试系统提供抖动频率可调、抖动大小可变占空比可调的频谱分量丰富的脉冲信号,往往需要功能模式丰富的测试信号去进行分析测试,鉴定其相应情况,运行状态等,或者对其进行故障诊断,往往要频段范围宽、发射功率大、精度高的信号源为其服务。
抖动是指序列脉冲信号在短期内重要的瞬间变化相对于理想位置发生的偏移。抖动可以分为随机性抖动(RJ)和确定性抖动(DJ),而确定性抖动又可以分为周期性抖动(PJ)、数据相关抖动(DDJ)和占空比抖动(DCD)三种。
随机抖动产生的原因很复杂,很难消除。器件内部热噪声,晶体的随机振动,宇宙射线等都有可能引起随机抖动。随机抖动满足高斯分布,在理论上是无边界的,只要测试的时间足够长,随机抖动也是无限大的。确定性抖动不是高斯分布,通常是有边际的,它是可重复可预测的。信号的反射、串扰、开关噪声、电源干扰、EMI等都会产生随机性抖动。
过去多年来用于量化抖动的最常用的方法是峰峰值抖动(Peak-to-peak Jitter)和均方根抖动(Root-Mean-Square Jitter)。由于时钟系统是数字系统非常关键的一部分,直接决定了数据发送和接收的成败,是整个系统的主动脉,因此时钟的抖动一直备受关注。高速串行数据标准一般要求在特定误码率情况下(如10e-12)的总体抖动、固有抖动、随机抖动等指标不能过大;而时钟信号一般是芯片手册给出要求。
在数字系统中,抖动将引起系统误码率的增加,为了使数字系统在有抖动的情况下,仍能保证系统的指标,那么抖动就应该限制在一定范围之内,这就是所谓的抖动容限。因此,为了测量数字系统的抖动容限,就需要模拟多类型数字信号抖动或时钟抖动、可控抖动幅度等,在保证系统的指标的情况下得到容许的最大抖动范围。而目前在国内公开文档中未发现序列脉冲信号上加载抖动来对被测试设备进行测试的技术。
发明内容
本发明的目的在于克服现有技术的不足,提供一种序列脉冲部分上升沿加抖的装置,为被测试设备提供周期性的部分上升沿抖动信号,在抖动范围可控情况下,完成被测试设备的测试。
为实现上述发明目的,本发明一种序列脉冲部分上升沿加抖的装置,其特征在于,包括:
延迟补偿电路1,用于接收序列脉冲信号DIN,并对序列脉冲信号DIN进行延迟补偿,使同步电路输出信号的上升沿先于序列脉冲信号DIN到达信号截取电路;
同步电路,用于接收序列脉冲信号DIN和门控信号,完成门控信号与序列脉冲信号的同步,得到用于截取序列脉冲的截取信号;
信号截取电路1和信号截取电路2,分别接收经过延迟补偿电路1延迟补偿后的序列脉冲信号和截取信号,通过截取信号对延迟补偿后的序列脉冲信号进行截取,得到门外信号和门内信号;信号截取电路1又将门内信号扇出成两路,分别送入上升沿检测电路以及下降沿检测电路;
上升沿检测电路和下降沿检测电路,用于提取门内信号的上升沿信息和下降沿信息,得到窄化上升沿信号和窄化下降沿信号;
地址控制器,对时钟信号和门控使能信号进行延迟处理后将其作为抖动数据加载信号,用于控制抖动数据存储电路将抖动数据送入到延迟电路;
抖动数据存储电路,在抖动数据加载信号的控制下,将携带有抖动数据存储电路固有延迟的抖动数据送入到延迟电路;
延迟电路,用于接收窄化上升沿信号和抖动数据,并在抖动数据加载控制信号的控制下,将抖动数据加载到窄化上升沿信号,再发送给沿合成电路;
头延迟控制电路,用于接收窄化下降沿信号,并进行可控延迟,实现窄化上升沿信号的不同抖动幅度下的负抖动,再发送给沿合成电路;
沿合成电路,将延迟电路和头延迟控制电路发送的信号进行合成,得到包含上升沿信息和下降沿信息的上升沿加抖信号;
延迟补偿电路2,用于接收门外信号,并对门外信号进行延迟补偿,使门外信号与上升沿加抖信号的总延迟相同,再送入到数据合成电路;
数据合成电路,将上升沿加抖信号和延迟补偿后的门外信号进行异或合成,得到部分上升沿加抖的序列脉冲信号。
本发明的发明目的是这样实现的:
本发明一种序列脉冲部分上升沿加抖的装置,将输入序列脉冲通过同步后的门控信号截取,得到需要在上升沿加载抖动的部分和门控信号之外的无需加载抖动的部分。对于需要加载抖动的部分序列脉冲波形分解为上升沿信号与下降沿信号,将抖动转化为延迟定时控制加载到上升沿,上升沿信号作为触发器时钟和下降沿信号作为复位信号使得序列脉冲在上升沿来时拉高,下降沿来时拉低,实现对该部分序列脉冲信号的上升沿加抖后的波形合成。其中,上升沿在可编程延迟线的作用下时延,由于时延的数值是可编程控制的,因此上升沿到来的时刻随控制数据变化,由上升沿和下降沿合成的序列脉冲信号的上升沿就产生了抖动。最后通过数据合成电路将加载了抖动的部分序列脉冲和未加载抖动的部分序列脉冲合成得到完整的部分上升沿加抖的序列脉冲信号。
同时,本发明一种序列脉冲部分上升沿加抖的装置还具有以下有益效果:
(1)、通过使用可编程延迟线以及触发器脉冲合成技术,实现了在单独上升沿上加载可编程抖动;
(2)、加载的抖动可由数据控制得到任意类型的抖动,包括正弦抖动、三角抖动、高斯抖动等;
(3)、序列脉冲的加抖装置可在信号源产生数据内容之后加载抖动,加载的过程无需外部同步时钟,对信号源设备无强制性要求,只需信号源端和抖动的控制数据的输入即可,另外,将抖动控制器集成到设备中,最大的特点是无需重新设计信号源端。
(4)、边沿抖动转化为延迟定时的控制,利用高分辨率延迟线得到序列脉冲上升沿抖动的高精密控制,可实现抖动分辨率优于1ps。
附图说明
图1是本发明一种序列脉冲部分上升沿加抖的装置原理框图;
图2是图1中虚线框部分即序列脉冲部分上升沿加抖装置的电路图;
图3是图2所示序列脉冲部分上升沿加抖装置的抖动数据加载时序图;
图4是图2所示序列脉冲部分上升沿加抖装置的时序波形图。
具体实施方式
下面结合附图对本发明的具体实施方式进行描述,以便本领域的技术人员更好地理解本发明。需要特别提醒注意的是,在以下的描述中,当已知功能和设计的详细描述也许会淡化本发明的主要内容时,这些描述在这里将被忽略。
实施例
图1是本发明一种序列脉冲部分上升沿加抖的装置原理框图。
在本实施例中,如图1所示,本发明一种序列脉冲部分上升沿加抖的装置,包括:延迟补偿电路1和延迟补偿电路2、同步电路、信号截取电路1和信号截取电路2、上升沿检测电路和下降沿检测电路、地址控制器、抖动数据存储电路、延迟电路、头延迟控制电路、沿合成电路和数据合成电路;
下面对各个子模块进行详细描述:
延迟补偿电路1,用于接收序列脉冲信号DIN,并对序列脉冲信号DIN进行延迟补偿,使同步电路输出信号的上升沿先于序列脉冲信号DIN到达信号截取电路;
同步电路,用于接收序列脉冲信号DIN和门控信号,完成门控信号与序列脉冲信号的同步,得到用于截取序列脉冲的截取信号;
信号截取电路1和信号截取电路2,分别接收经过延迟补偿电路1延迟补偿后的序列脉冲信号和截取信号,通过截取信号对延迟补偿后的序列脉冲信号进行截取,得到门外信号和门内信号;信号截取电路1又将门内信号扇出成两路,分别送入上升沿检测电路以及下降沿检测电路;
上升沿检测电路和下降沿检测电路,用于提取门内信号的上升沿信息和下降沿信息,得到窄化上升沿信号和窄化下降沿信号;
地址控制器,对时钟信号和门控使能信号进行延迟处理后将其作为抖动数据加载信号,用于控制抖动数据存储电路将抖动数据送入到延迟电路;
抖动数据存储电路,在抖动数据加载信号的控制下,将携带有抖动数据存储电路固有延迟的抖动数据送入到延迟电路;
延迟电路,用于接收窄化上升沿信号和抖动数据,并在抖动数据加载控制信号的控制下,将抖动数据加载到窄化上升沿信号,再发送给沿合成电路;
头延迟控制电路,用于接收窄化下降沿信号,并进行可控延迟,实现窄化上升沿信号的不同抖动幅度下的负抖动,再发送给沿合成电路;
沿合成电路,将延迟电路和头延迟控制电路发送的信号进行合成,得到包含上升沿信息和下降沿信息的上升沿加抖信号;
延迟补偿电路2,用于接收门外信号,并对门外信号进行延迟补偿,使门外信号与上升沿加抖信号的总延迟相同,再送入到数据合成电路;
数据合成电路,将上升沿加抖信号和延迟补偿后的门外信号进行异或合成,得到部分上升沿加抖的序列脉冲信号。
图2是图1中虚线框部分即序列脉冲部分上升沿加抖装置的电路图。
如图2所示,在本实施例中,地址控制器的时延t2以及抖动数据存储电路的时延t5之和小于时钟周期的一半T/2。这样可以保证在延迟电路的抖动序列脉冲信号在抖动数据加载信号之前到来,实现抖动数据的加载。
在本实施例中,信号截取电路包括一个与门,在与门两输入端数据都为“1”时,输出为“1”,只要有一个输入端为“0”则输出端为“0”。因此实现了信号的截取功能。
上升沿检测电路选用一个D触发器,D触发器的D端接高电平,时钟端接上升沿信号;当上升沿到来时,D触发器Q端输出由低电平变为高电平,并作为D触发器的复位信号,使D触发器输出复位,并由高电平变为低电平,D触发器Q端输出窄化上升沿信号。
下降沿检测电路选用一个D触发器,D触发器的D端接高电平,时钟端接下降沿信号;当下降沿到来时,D触发器Q端输出由高电平变为低电平,并作为D触发器的复位信号,使D触发器输出复位,并由低电平变为高电平,D触发器Q端输出窄化下降沿信号。
图3是图2所示序列脉冲部分上升沿加抖装置的抖动数据加载时序图。
如图3所示,在本实施例中,抖动数据DJITTER在抖动数据加载信号LOAD上升沿到来时加载,抖动数据加载信号LOAD与时钟信号CLK有t3的时间延迟,DJITTER根据地址产生器产生的地址ADDRESS从抖动数据存储器中读取得到。所有的抖动数据加载过程都在触发信号GATE_EN高电平范围内进行。当GATE_EN信号为低时,抖动数据地址控制器停止产生地址,保留GATE_EN为高时的最后一个地址数据,同时抖动数据停止输出,在下一次GATE_EN为高时接着上一个GATE_EN为低时的地址继续输出抖动数据,这样就可以保证抖动数据都可以有效地加载到上升沿上。
图4是图2所示序列脉冲部分上升沿加抖装置的时序波形图。
如图4所示,在本实施例中,在上升沿加载了抖动的序列脉冲信号DOUT与未加载抖动的序列脉冲信号之间有由固定延迟线产生的延迟TDELAY。抖动大小(Trj1…Trj3)不会超过经过窄化的上升沿和下降沿的脉宽。
如图4所示,GATE信号为高电平时为门有效,在高电平范围内的数据输入信号都会被截取出来,截取出来的信号在上升沿加载抖动之后为DP1,在门外的信号为DP2,最后由DP1和DP2经过数据合成电路合成为门控信号内上升沿加抖的输出信号DOUT
需要说明的是,在本发明中利用序列脉冲波形沿分解与沿合成方法,通过分别调节上升沿的延迟和下降沿的延迟完成对序列脉冲波形的上升沿和下降沿出现时刻的精密控制,将波形上升沿抖动转化为上升沿的定时控制。延迟电路不仅可以选取数控可编程延迟线,也可以选取模拟电平控制的高精度可控延迟线,而抖动数据则由DAC芯片完成抖动数据的数模转化用以模拟电平控制的高精度可控延迟线的模拟控制。
尽管上面对本发明说明性的具体实施方式进行了描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。

Claims (5)

1.一种序列脉冲部分上升沿加抖的装置,其特征在于,包括:
延迟补偿电路1,用于接收序列脉冲信号DIN,并对序列脉冲信号DIN进行延迟补偿,使同步电路输出信号的上升沿先于序列脉冲信号DIN到达信号截取电路;
同步电路,用于接收序列脉冲信号DIN和门控信号,完成门门控信号与序列脉冲信号的同步,得到用于截取序列脉冲的截取信号;
信号截取电路1和信号截取电路2,分别接收经过延迟补偿电路1延迟补偿后的序列脉冲信号和截取信号,通过截取信号对延迟补偿后的序列脉冲信号进行截取,得到门外信号和门内信号;信号截取电路1又将门内信号扇出成两路,分别送入上升沿检测电路以及下降沿检测电路;
上升沿检测电路和下降沿检测电路,用于提取门内信号的上升沿信息和下降沿信息,得到窄化上升沿信号和窄化下降沿信号;
地址控制器,对时钟信号和门控使能信号进行延迟处理后将其作为抖动数据加载信号,用于控制抖动数据存储电路将抖动数据送入到延迟电路;
抖动数据存储电路,在抖动数据加载信号的控制下,将携带有抖动数据存储电路固有延迟的抖动数据送入到延迟电路;
延迟电路,用于接收窄化上升沿信号和抖动数据,并在抖动数据加载控制信号的控制下,将抖动数据加载到窄化上升沿信号,再发送给沿合成电路;
头延迟控制电路,用于接收窄化下降沿信号,并进行可控延迟,实现窄化上升沿信号的不同抖动幅度下的负抖动,再发送给沿合成电路;
沿合成电路,将延迟电路和头延迟控制电路发送的信号进行合成,得到包含上升沿信息和下降沿信息的上升沿加抖信号;
延迟补偿电路2,用于接收门外信号,并对门外信号进行延迟补偿,使门外信号与上升沿加抖信号的总延迟相,再送入到数据合成电路;
数据合成电路,将上升沿加抖信号和延迟补偿后的门外信号进行异或合成,得到部分上升沿加抖的序列脉冲信号。
2.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述地址控制器的时延与所述抖动数据存储电路的固有时延之和小于时钟周期的一半。
3.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述的上升沿检测电路选用一个D触发器,D触发器的D端接高电平,时钟端接上升沿信号;当上升沿到来时,D触发器的Q端输出由低电平变为高电平,并作为D触发器的复位信号,使D触发器输出复位,并由高电平变为低电平,D触发器Q端输出窄化上升沿信号。
4.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述的下降沿检测电路选用一个D触发器,D触发器的D端接低电平,时钟端接下降沿信号;当下降沿到来时,D触发器Q端输出由高电平变为低电平,并作为D触发器的复位信号,使D触发器输出复位,并由低电平变为高电平,D触发器Q端输出窄化下降沿信号。
5.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述的延迟电路可以选取数控可编程延迟线或模拟电平控制的高精度可控延迟线。
CN201710446129.9A 2017-06-14 2017-06-14 一种序列脉冲部分上升沿加抖的装置 Active CN107171657B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710446129.9A CN107171657B (zh) 2017-06-14 2017-06-14 一种序列脉冲部分上升沿加抖的装置
US15/729,298 US10156603B1 (en) 2017-06-14 2017-10-10 Apparatus for adding jitters to the edges of a pulse sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710446129.9A CN107171657B (zh) 2017-06-14 2017-06-14 一种序列脉冲部分上升沿加抖的装置

Publications (2)

Publication Number Publication Date
CN107171657A true CN107171657A (zh) 2017-09-15
CN107171657B CN107171657B (zh) 2019-06-14

Family

ID=59818455

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710446129.9A Active CN107171657B (zh) 2017-06-14 2017-06-14 一种序列脉冲部分上升沿加抖的装置

Country Status (1)

Country Link
CN (1) CN107171657B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109142820A (zh) * 2018-09-26 2019-01-04 深圳市鼎阳科技有限公司 一种脉冲波发生装置
CN109188444A (zh) * 2018-10-10 2019-01-11 中国船舶重工集团公司七五0试验场 基于同步信号体制的海底水声应答式定位方法及其系统
CN110166062A (zh) * 2018-02-14 2019-08-23 円星科技股份有限公司 发送器与相关后置补偿系统
CN110166045A (zh) * 2019-04-25 2019-08-23 复旦大学 一种提取信号变化沿的快照电路
CN110333398A (zh) * 2019-07-10 2019-10-15 北京航空航天大学 一种电磁频谱的噪声阈值计算方法
CN113691241A (zh) * 2021-08-11 2021-11-23 电子科技大学 一种基于幅度转换时序的高精度数字抖动注入装置
CN114928413A (zh) * 2021-12-30 2022-08-19 厦门优迅高速芯片有限公司 一种信号监测方法及电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040135606A1 (en) * 2002-12-02 2004-07-15 Hisao Takahashi Circuit and method for inducing jitter to a signal
US7138829B1 (en) * 2004-11-16 2006-11-21 Xilinx, Inc. Measuring input setup and hold time using an input-output block having a variable delay line
CN102435865A (zh) * 2011-10-17 2012-05-02 无锡东集电子有限责任公司 基于自参考信号的可校准抖动测量电路
CN102684651A (zh) * 2012-05-25 2012-09-19 华为技术有限公司 用于数字电路的信号延迟方法、装置及数字电路系统
CN103580656A (zh) * 2013-10-11 2014-02-12 中国电子科技集团公司第四十一研究所 一种随机取样过程中的触发抖动实时校正电路及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040135606A1 (en) * 2002-12-02 2004-07-15 Hisao Takahashi Circuit and method for inducing jitter to a signal
US7138829B1 (en) * 2004-11-16 2006-11-21 Xilinx, Inc. Measuring input setup and hold time using an input-output block having a variable delay line
CN102435865A (zh) * 2011-10-17 2012-05-02 无锡东集电子有限责任公司 基于自参考信号的可校准抖动测量电路
CN102684651A (zh) * 2012-05-25 2012-09-19 华为技术有限公司 用于数字电路的信号延迟方法、装置及数字电路系统
CN103580656A (zh) * 2013-10-11 2014-02-12 中国电子科技集团公司第四十一研究所 一种随机取样过程中的触发抖动实时校正电路及方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
G. JOVANOVIC 等: ""Programmable jitter generator based on voltage controlled delay line"", 《SCIENTIFIC PUBLICATIONS OF THE STATE UNIVERSITY OF NOVI PAZAR》 *
NELSON OU 等: ""Jitter Models for the Design and Test of Gbps-Speed Serial Interconnects"", 《IEEE DESIGN & TEST OF COMPUTERS》 *
TIAN XIA 等: ""Delay Chain Based Programmable Jitter Generator"", 《NINTH IEEE EUROPEAN TEST SYMPOSIUM (ETS’04)》 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110166062A (zh) * 2018-02-14 2019-08-23 円星科技股份有限公司 发送器与相关后置补偿系统
CN110166062B (zh) * 2018-02-14 2020-10-16 円星科技股份有限公司 发送器与相关后置补偿系统
CN109142820A (zh) * 2018-09-26 2019-01-04 深圳市鼎阳科技有限公司 一种脉冲波发生装置
CN109142820B (zh) * 2018-09-26 2021-07-13 深圳市鼎阳科技股份有限公司 一种脉冲波发生装置
CN109188444A (zh) * 2018-10-10 2019-01-11 中国船舶重工集团公司七五0试验场 基于同步信号体制的海底水声应答式定位方法及其系统
CN110166045A (zh) * 2019-04-25 2019-08-23 复旦大学 一种提取信号变化沿的快照电路
CN110166045B (zh) * 2019-04-25 2021-06-04 复旦大学 一种提取信号变化沿的快照电路
CN110333398A (zh) * 2019-07-10 2019-10-15 北京航空航天大学 一种电磁频谱的噪声阈值计算方法
CN113691241A (zh) * 2021-08-11 2021-11-23 电子科技大学 一种基于幅度转换时序的高精度数字抖动注入装置
CN113691241B (zh) * 2021-08-11 2022-03-15 电子科技大学 一种基于幅度转换时序的高精度数字抖动注入装置
CN114928413A (zh) * 2021-12-30 2022-08-19 厦门优迅高速芯片有限公司 一种信号监测方法及电路

Also Published As

Publication number Publication date
CN107171657B (zh) 2019-06-14

Similar Documents

Publication Publication Date Title
CN107171657B (zh) 一种序列脉冲部分上升沿加抖的装置
US7528640B2 (en) Digital pulse-width control apparatus
US7624294B2 (en) Synchronizing measurement devices using trigger signals
CN107271890B (zh) 一种序列脉冲部分下降沿加抖的装置
GB2158329A (en) Digital signal delay circuit
CN101657731B (zh) 测试装置及测试方法
JP2007108172A (ja) 半導体回路のオンチップ特性を測定するための装置及びそれに関する方法
WO2018120612A1 (zh) 一种数据采样方法、芯片和计算机存储介质
CN107276568B (zh) 一种序列脉冲下降沿加抖的装置
CN107271891B (zh) 一种序列脉冲上升沿加抖的装置
US6931349B2 (en) Jitter measuring system in high speed data output device and total jitter measuring method
JP5274660B2 (ja) タイミング発生器および試験装置
US10156603B1 (en) Apparatus for adding jitters to the edges of a pulse sequence
JP5491454B2 (ja) パラレル−シリアル変換回路
US7427886B2 (en) Clock generating method and circuit thereof
JP2005318264A (ja) ノイズキャンセル回路
US6172544B1 (en) Timing signal generation circuit for semiconductor test system
WO2005104368A1 (ja) ジッタ発生回路
CN104052438B (zh) 用于低功率宽带发射机的基于相位插值的输出波形合成器
Sawyer Source-synchronous serialization and deserialization (up to 1050 Mb/s)
CN102916681B (zh) 一种脉宽可调的nrz/rz码转换装置
KR100728906B1 (ko) 듀티 싸이클 보정장치
KR101364267B1 (ko) 대규모 집적회로 테스터에서 타이밍 발생 및 포맷 장치
Melo et al. Serial QDR LVDS High-Speed ADCs on Xilinx Series 7 FPGAs
CN207720100U (zh) 一种cpld双边沿触发器电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant