CN107135063B - 产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法 - Google Patents

产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法 Download PDF

Info

Publication number
CN107135063B
CN107135063B CN201710552150.7A CN201710552150A CN107135063B CN 107135063 B CN107135063 B CN 107135063B CN 201710552150 A CN201710552150 A CN 201710552150A CN 107135063 B CN107135063 B CN 107135063B
Authority
CN
China
Prior art keywords
operational amplifier
resistor
output end
inverting input
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710552150.7A
Other languages
English (en)
Other versions
CN107135063A (zh
Inventor
曾以成
张森
熊乐
谭其威
夏晓珠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiangtan University
Original Assignee
Xiangtan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiangtan University filed Critical Xiangtan University
Priority to CN201710552150.7A priority Critical patent/CN107135063B/zh
Publication of CN107135063A publication Critical patent/CN107135063A/zh
Application granted granted Critical
Publication of CN107135063B publication Critical patent/CN107135063B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/001Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols using chaotic signals

Abstract

本发明公开了一种产生网格多翅膀超混沌隐藏吸引子的混沌电路,包括含四个积分通道的改进型电路、锯齿波函数序列发生器和阶梯波函数序列发生器,所述改进型电路的输入端与锯齿波函数序列发生器的输出端、阶梯波函数序列发生器的输出端相连,改进型电路的输出端与锯齿波函数序列发生器的输入端、阶梯波函数序列发生器的输入端相连。本发明通过控制锯齿波函数序列发生器和阶梯波函数序列发生器输出不同的信号,使混沌电路产生不同数量的网格多翅膀超混沌隐藏吸引子,具有较好的隐藏特性、复杂的动力学特性和更大的密钥空间,提高了保密通信和图像加密的安全性。本发明还公开了一种产生网格多翅膀超混沌隐藏吸引子的实现方法。

Description

产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法
技术领域
本发明涉及一种混沌电路,特别涉及一种产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法。
背景技术
自从1963年美国麻省理工学院气象学博士洛伦兹在大气对流模型中发现第一个混沌系统即洛伦兹系统以来,人们在洛伦兹系统的基础上构造了很多新的混沌系统,如陈系统、吕系统和刘系统等。然而这些系统均属于Shil’nikov意义下的混沌系统,由于这些系统所产生的混沌吸引子由不稳定点激发,所以这些混沌吸引子被称为自激励吸引子。
近年来,非Shil’nikov意义下的混沌系统得到人们的广泛关注,因为这些系统能产生一种新类型的混沌吸引子,由于这些混沌吸引子不是由不稳定点激发,也即是它们的吸引域与任何不稳定点不相交,因此被称为隐藏吸引子。能产生隐藏吸引子的混沌系统的特点为:系统没有任何平衡点、系统具有稳定平衡点和系统具有无限多平衡点。由于隐藏吸引子不能像自激励吸引子一样通过计算其不稳定点来确定其吸引域,因此这类吸引子很难被发现,也即是它们具有很好的隐藏特性。鉴于这种新类型吸引子的特殊性,使其在保密通信和图像加密领域中应用更为广泛。
目前对于能产生隐藏吸引子的混沌电路的研究已取得一系列的成果,如在公开号为CN106506139A的中国发明专利申请公开说明书公开了一种具有稳定平衡点的隐藏吸引子混沌电路,以及在公开号CN106656458A的中国发明专利申请公开说明书公开了一种超混沌隐藏吸引子产生电路及其构建方法。但这些电路只能产生一翅膀混沌或两翅膀超混沌隐藏吸引子,而网格多翅膀超混沌隐藏吸引子比一翅膀混沌或两翅膀超混沌隐藏吸引子的拓扑结构和动力学行为更复杂,更适合应用于保密通信和图像加密领域,增加破译难度,然而目前还没有涉及产生网格多翅膀超混沌隐藏吸引子的混沌电路。
发明内容
为了解决上述技术问题,本发明提供一种结构简单的产生网格多翅膀超混沌隐藏吸引子的混沌电路,并提供一种产生网格多翅膀超混沌隐藏吸引子的实现方法。
本发明解决上述问题的技术方案是:一种产生网格多翅膀超混沌隐藏吸引子的混沌电路,包括含四个积分通道的改进型电路、锯齿波函数序列发生器和阶梯波函数序列发生器,所述改进型电路的输入端与锯齿波函数序列发生器的输出端、阶梯波函数序列发生器的输出端相连,改进型电路的输出端与锯齿波函数序列发生器的输入端、阶梯波函数序列发生器的输入端相连,通过控制锯齿波函数序列发生器和阶梯波函数序列发生器输出不同的信号,使混沌电路产生不同数量的网格多翅膀超混沌隐藏吸引子;
所述改进型电路包括第一至第四积分通道电路,第一积分通道电路具有第一至第三输入端和一个输出端,第二积分通道电路具有第一至第三输入端和一个输出端,第三积分通道电路具有第一至第四输入端和一个输出端,第四积分通道电路具有一个输入端和一个输出端,锯齿波函数序列发生器具有一个输入端、第一输出端和第二输出端,阶梯波函数序列发生器具有一个输入端和一个输出端;所述第一积分通道电路的第一至第三输入端分别连接阶梯波函数序列发生器的输出端、第三积分通道电路的输出端、第四积分通道电路的输出端,第二积分通道电路的第一至第二输入端分别连接锯齿波函数序列发生器的第一输出端、锯齿波函数序列发生器的第二输出端,第二积分通道电路的第三输入端输入电压,第三积分通道电路的第一至第四输入端分别连接第一积分通道电路的输出端、第三积分通道电路的输出端、阶梯波函数序列发生器的输出端、第三积分通道电路的输出端,第四积分通道电路的输入端、锯齿波函数序列发生器的输入端均连接第三积分通道电路的输出端,阶梯波函数序列发生器的输入端与第二积分通道电路的输出端连接;
所述锯齿波函数序列发生器包括第七至第十三运算放大器、第十三至第二十三电阻、第一开关和第二开关,第七至第十运算放大器的反相输入端接在一起作为锯齿波函数序列发生器的输入端,第七至第十运算放大器的同相输入端均接地,第七运算放大器的输出端经第十三电阻后接至第一开关的一端,第八运算放大器的输出端经第十四电阻后接至第一开关的一端,第一开关的另一端接至第十一运算放大器的反相输入端,第九运算放大器的输出端经第十五电阻后接至第二开关的一端,第十运算放大器的输出端经第十六电阻后接至第二开关的一端,第二开关的另一端接至第十一运算放大器的反相输入端,第十一运算放大器的同相输入端接地,第十七电阻跨接在第十一运算放大器的反相输入端与输出端之间,第十一运算放大器的输出端经第十八电阻后接至第十二运算放大器的反相输入端,第十二运算放大器的同相输入端经第十九电阻后接地,第十二运算放大器的同相输入端经第二十电阻后接第七运算放大器的反相输入端,第二十一电阻跨接在第十二运算放大器的反相输入端与输出端之间,第十二运算放大器的输出端作为锯齿波函数序列发生器的第二输出端,第十三运算放大器的反相输入端经第二十二电阻后接至第十二运算放大器的输出端,第十三运算放大器的同相输入端接地,第二十三电阻跨接在第十三运算放大器的反相输入端与输出端之间,第十三运算放大器的输出端作为锯齿波函数序列发生器的第一输出端;
所述阶梯波函数序列发生器包括第十四至第十八运算放大器、第二十四至第三十一电阻和第三开关,第十四至第十六运算放大器的反相输入端接在一起作为阶梯波函数序列发生器的输入端,第十四至第十六运算放大器的同相输入端均接地,第十四运算放大器的输出端经第二十四电阻后接至第三开关的一端,第十五运算放大器的输出端经第二十五电阻后接至第三开关的一端,第三开关的另一端接至第十七运算放大器的反相输入端,第十六运算放大器的输出端经第二十六电阻后接至第十七运算放大器的反相输入端,第十七运算放大器的同相输入端接地,第二十七电阻跨接在第十七运算放大器的反相输入端与输出端之间,第十七运算放大器的输出端经第二十八电阻后接至第十八运算放大器的反相输入端,第十八运算放大器的同相输入端经第二十九电阻后接地,第十八运算放大器的同相输入端经第三十电阻后接第十四运算放大器的反相输入端,第三十一电阻跨接在第十八运算放大器的反相输入端与输出端之间,第十八运算放大器的输出端作为阶梯波函数序列发生器的输出端。
上述产生网格多翅膀超混沌隐藏吸引子的混沌电路,所述第一积分通道电路包括第一乘法器、第一电阻、第二电阻、第一电容和第一运算放大器,第一乘法器的两个输入端分别作为第一积分通道电路的第一输入端和第二输入端,第一乘法器的输出端经第一电阻后接至第一运算放大器的反相输入端,第二电阻的一端与第一运算放大器的反相输入端相连,第二电阻的另一端作为第一积分通道电路的第三输入端,第一运算放大器的输出端作为第一积分通道电路的输出端,第一电容跨接在第一运算放大器的反相输入端与输出端之间,第一运算放大器的同相输入端接地。
上述产生网格多翅膀超混沌隐藏吸引子的混沌电路,所述第二积分通道电路包括第二乘法器、第三电阻、第四电阻、第二电容和第二运算放大器,第二乘法器的两个输入端分别作为第二积分通道电路的第一输入端和第二输入端,第二乘法器的输出端经第三电阻后接至第二运算放大器的反相输入端,第四电阻的一端与第二运算放大器的反相输入端相连,第四电阻的另一端作为第二积分通道电路的第三输入端,第二运算放大器的输出端作为第二积分通道电路的输出端,第二电容跨接在第二运算放大器的反相输入端与输出端之间,第二运算放大器的同相输入端接地。
上述产生网格多翅膀超混沌隐藏吸引子的混沌电路,所述第三积分通道电路包括第三乘法器、第五电阻、第六电阻、第七电阻、第九电阻、第十电阻、第三电容、第三运算放大器和第五运算放大器,所述第五运算放大器的反相输入端经第九电阻后作为第三积分通道电路的第一输入端,第五运算放大器的同相输入端接地,第五运算放大器的输出端经第五电阻后接至第三运算放大器的反相输入端,第十电阻跨接在第五运算放大器的反相输入端与输出端之间,第六电阻的一端与第三运算放大器的反相输入端相连,第六电阻的另一端作为第三积分通道电路的第二输入端,第三乘法器的两个输入端分别作为第三积分通道电路的第三输入端和第四输入端,第三乘法器的输出端经第七电阻后接至第三运算放大器的反相输入端,第三运算放大器的同相输入端接地,第三运算放大器的输出端作为第三积分通道电路的输出端,第三电容跨接在第三运算放大器的反相输入端与输出端之间。
上述产生网格多翅膀超混沌隐藏吸引子的混沌电路,所述第四积分通道电路包括第八电阻、第十一电阻、第十二电阻、第四电容、第四运算放大器和第六运算放大器,所述第六运算放大器的反相输入端经第十一电阻后作为第四积分通道电路的输入端,第六运算放大器的同相输入端接地,第六运算放大器的输出端经第八电阻后接至第四运算放大器的反相输入端,第十二电阻跨接在第六运算放大器的反相输入端与输出端之间,第四运算放大器的同相输入端接地,第四运算放大器的输出端作为第四积分通道电路的输出端,第四电容跨接在第四运算放大器的反相输入端与输出端之间。
一种产生网格多翅膀超混沌隐藏吸引子的实现方法:包括以下步骤:
(1)闭合第一开关,断开第二开关和第三开关,产生4×2翅膀超混沌隐藏吸引子;
(2)闭合第三开关,断开第一开关和第二开关,产生6×2翅膀超混沌隐藏吸引子;
(3)闭合第二开关,断开第一开关和第三开关,产生4×4翅膀超混沌隐藏吸引子;
(4)闭合第一开关、第二开关和第三开关,产生6×4翅膀超混沌隐藏吸引子。
本发明的有益效果在于:本发明通过调节第一开关、第二开关和第三开关的开闭状态,来控制锯齿波函数序列发生器和阶梯波函数序列发生器输出不同的信号,使混沌电路产生网格4×2、6×2、4×4和6×4翅膀超混沌隐藏吸引子,产生的超混沌隐藏吸引子不仅具有较好的隐藏特性,而且较两翅膀和四翅膀混沌或超混沌隐藏吸引子具有更复杂的动力学特性和能提供更大的密钥空间,能有利于保密通信和图像加密,能提高保密通信和图像加密的安全性,在保密通信和图像加密等领域具有很好的参考价值及应用前景。
附图说明
图1为本发明的整体结构框图。
图2为图1中改进型电路的电路图。
图3为图1中锯齿波函数序列发生器的电路图。
图4为图1中阶梯波函数序列发生器的电路图。
图5为4×2翅膀超混沌隐藏吸引子的数值仿真图。
图6为6×2翅膀超混沌隐藏吸引子的数值仿真图。
图7为4×4翅膀超混沌隐藏吸引子的数值仿真图。
图8为6×4翅膀超混沌隐藏吸引子的数值仿真图。
图9为4×2翅膀超混沌隐藏吸引子的电路仿真图。
图10为6×2翅膀超混沌隐藏吸引子的电路仿真图。
图11为4×4翅膀超混沌隐藏吸引子的电路仿真图。
图12为6×4翅膀超混沌隐藏吸引子的电路仿真图。
具体实施方式
下面结合附图和实施例对本发明作进一步的说明。
如图1所示,一种产生网格多翅膀超混沌隐藏吸引子的混沌电路,包括含四个积分通道的改进型电路N1、锯齿波函数序列发生器N2和阶梯波函数序列发生器N3,所述改进型电路N1的输入端与锯齿波函数序列发生器N2的输出端、阶梯波函数序列发生器N3的输出端相连,改进型电路N1的输出端与锯齿波函数序列发生器N2的输入端、阶梯波函数序列发生器N3的输入端相连,通过控制锯齿波函数序列发生器N2和阶梯波函数序列发生器N3输出不同的信号,使混沌电路产生不同数量的网格多翅膀超混沌隐藏吸引子。
如图2所示,所述改进型电路N1包括第一至第四积分通道电路,第一积分通道电路具有第一至第三输入端和一个输出端x,第二积分通道电路具有第一至第三输入端和一个输出端y,第三积分通道电路具有第一至第四输入端和一个输出端z,第四积分通道电路具有一个输入端和一个输出端w,锯齿波函数序列发生器N2具有一个输入端、第一输出端-P(z)和第二输出端P(z),阶梯波函数序列发生器N3具有一个输入端和一个输出端y-Q(y);所述第一积分通道电路的第一至第三输入端分别连接阶梯波函数序列发生器N3的输出端y-Q(y)、第三积分通道电路的输出端z、第四积分通道电路的输出端w,第二积分通道电路的第一至第二输入端分别连接锯齿波函数序列发生器N2的第一输出端-P(z)、锯齿波函数序列发生器N2的第二输出端P(z),第二积分通道电路的第三输入端接输入电压EV,第三积分通道电路的第一至第四输入端分别连接第一积分通道电路的输出端x、第三积分通道电路的输出端z、阶梯波函数序列发生器N3的输出端y-Q(y)、第三积分通道电路的输出端z,第四积分通道电路的输入端、锯齿波函数序列发生器N2的输入端均连接第三积分通道电路的输出端z,阶梯波函数序列发生器N3的输入端与第二积分通道电路的输出端y连接。
所述第一积分通道电路包括第一乘法器A1、第一电阻R1、第二电阻R2、第一电容C1和第一运算放大器OP1,第一乘法器A1的两个输入端分别作为第一积分通道电路的第一输入端和第二输入端,第一乘法器A1的输出端经第一电阻R1后接至第一运算放大器OP1的反相输入端,第二电阻R2的一端与第一运算放大器OP1的反相输入端相连,第二电阻R2的另一端作为第一积分通道电路的第三输入端,第一运算放大器OP1的输出端作为第一积分通道电路的输出端,第一电容C1跨接在第一运算放大器OP1的反相输入端与输出端之间,第一运算放大器OP1的同相输入端接地。
所述第二积分通道电路包括第二乘法器A2、第三电阻R3、第四电阻R4、第二电容C2和第二运算放大器OP2,第二乘法器A2的两个输入端分别作为第二积分通道电路的第一输入端和第二输入端,第二乘法器A2的输出端经第三电阻R3后接至第二运算放大器OP2的反相输入端,第四电阻R4的一端与第二运算放大器OP2的反相输入端相连,第四电阻R4的另一端作为第二积分通道电路的第三输入端,第二运算放大器OP2的输出端作为第二积分通道电路的输出端,第二电容C2跨接在第二运算放大器OP2的反相输入端与输出端之间,第二运算放大器OP2的同相输入端接地。
所述第三积分通道电路包括第三乘法器A3、第五电阻R5、第六电阻R6、第七电阻R7、第九电阻、第十电阻、第三电容C3、第三运算放大器OP3和第五运算放大器OP5,所述第五运算放大器OP5的反相输入端经第九电阻后作为第三积分通道电路的第一输入端并与第一积分通道电路的输出端x连接,第五运算放大器OP5的同相输入端接地,第五运算放大器OP5的输出端经第五电阻R5后接至第三运算放大器OP3的反相输入端,第十电阻跨接在第五运算放大器OP5的反相输入端与输出端之间,第五运算放大器OP5在此作为反相器,将输入的“x”转换成“-x”;第六电阻R6的一端与第三运算放大器OP3的反相输入端相连,第六电阻R6的另一端作为第三积分通道电路的第二输入端,第三乘法器A3的两个输入端分别作为第三积分通道电路的第三输入端和第四输入端,第三乘法器A3的输出端经第七电阻R7后接至第三运算放大器OP3的反相输入端,第三运算放大器OP3的同相输入端接地,第三运算放大器OP3的输出端作为第三积分通道电路的输出端,第三电容C3跨接在第三运算放大器OP3的反相输入端与输出端之间。第九电阻和第十电阻均为10K。
所述第四积分通道电路包括第八电阻R8、第十一电阻、第十二电阻、第四电容C4、第四运算放大器OP4和第六运算放大器OP6,所述第六运算放大器OP6的反相输入端经第十一电阻后作为第四积分通道电路的输入端并与第三积分通道电路的输出端z连接,第六运算放大器OP6的同相输入端接地,第六运算放大器OP6的输出端经第八电阻R8后接至第四运算放大器OP4的反相输入端,第十二电阻跨接在第六运算放大器OP6的反相输入端与输出端之间,第六运算放大器OP6在此作为反相器,将输入的“z”转换成“-z”;第四运算放大器OP4的同相输入端接地,第四运算放大器OP4的输出端作为第四积分通道电路的输出端,第四电容C4跨接在第四运算放大器OP4的反相输入端与输出端之间。第十一电阻、第十二电阻均为10K。
如图3所示,所述锯齿波函数序列发生器N2包括第七至第十三运算放大器、第十三至第二十三电阻、第一开关K1和第二开关K2,第七至第十运算放大器OP7、OP8、OP9、OP10的反相输入端接在一起作为锯齿波函数序列发生器N2的输入端,第七至第十运算放大器OP7、OP8、OP9、OP10的同相输入端均接地,第七运算放大器OP7的输出端经第十三电阻后接至第一开关K1的一端,第八运算放大器OP8的输出端经第十四电阻后接至第一开关K1的一端,第一开关K1的另一端接至第十一运算放大器OP11的反相输入端,第九运算放大器OP9的输出端经第十五电阻后接至第二开关K2的一端,第十运算放大器OP10的输出端经第十六电阻后接至第二开关K2的一端,第二开关K2的另一端接至第十一运算放大器OP11的反相输入端,第十一运算放大器OP11的同相输入端接地,第十七电阻跨接在第十一运算放大器OP11的反相输入端与输出端之间,第十一运算放大器OP11的输出端经第十八电阻后接至第十二运算放大器OP12的反相输入端,第十二运算放大器OP12的同相输入端经第十九电阻后接地,第十二运算放大器OP12的同相输入端经第二十电阻后接第七运算放大器OP7的反相输入端,第二十一电阻跨接在第十二运算放大器OP12的反相输入端与输出端之间,第十二运算放大器OP12的输出端作为锯齿波函数序列发生器N2的第二输出端,第十三运算放大器OP13的反相输入端经第二十二电阻后接至第十二运算放大器OP12的输出端,第十三运算放大器OP13的同相输入端接地,第二十三电阻跨接在第十三运算放大器OP13的反相输入端与输出端之间,第十三运算放大器OP13的输出端作为锯齿波函数序列发生器N2的第一输出端。第十七电阻为1K,第十八至二十三电阻阻值相同,均为10K。第七至第十运算放大器OP7、OP8、OP9、OP10作为分压器使用,同相输入端分别接“V1”、“V2”、“V3”和“V4”;第十一运算放大器OP11和第十二运算放大器OP12起到加法器的作用,第十三运算放大器OP13起到反相器的作用。
如图4所示,所述阶梯波函数序列发生器N3包括第十四至第十八运算放大器、第二十四至第三十一电阻和第三开关K3,第十四至第十六运算放大器OP14、OP15、OP16的反相输入端接在一起作为阶梯波函数序列发生器N3的输入端,第十四至第十六运算放大器OP14、OP15、OP16的同相输入端均接地,第十四运算放大器OP14的输出端经第二十四电阻后接至第三开关K3的一端,第十五运算放大器OP15的输出端经第二十五电阻后接至第三开关K3的一端,第三开关K3的另一端接至第十七运算放大器OP17的反相输入端,第十六运算放大器OP16的输出端经第二十六电阻后接至第十七运算放大器OP17的反相输入端,第十七运算放大器OP17的同相输入端接地,第二十七电阻跨接在第十七运算放大器OP17的反相输入端与输出端之间,第十七运算放大器OP17的输出端经第二十八电阻后接至第十八运算放大器OP18的反相输入端,第十八运算放大器OP18的同相输入端经第二十九电阻后接地,第十八运算放大器OP18的同相输入端经第三十电阻后接第十四运算放大器OP14的反相输入端,第三十一电阻跨接在第十八运算放大器OP18的反相输入端与输出端之间,第十八运算放大器OP18的输出端作为阶梯波函数序列发生器N3的输出端。第十四至第十六运算放大器OP14、OP15、OP16作为分压器使用,同相输入端分别接“V5”和“V6”;第十七运算放大器OP17和第十八运算放大器OP18起到加法器的作用。第十三至第十六电阻、第二十四至第二十六电阻的阻值相同。
本发明所涉及的系统无量纲数学模型如下:
Figure GDA0002318788070000121
式(1)中,x,y,z,w为系统状态变量,a,b,c和d为正实数;
锯齿波函数P(z)为
Figure GDA0002318788070000122
式(2)中n,N∈{1,2,3...}。
阶梯波函数Q(y)为
Figure GDA0002318788070000131
式(3)中A=0.4,m,M∈{0,1,2...}。
将式(1)的右端为零,从第二个和第四个方程可以得出该系统没有任何平衡点,因此该混沌电路产生的吸引子为隐藏吸引子。取a=8,b=4,c=1和d=0.01,当N=1和M=0、N=2和M=0、N=1和M=1、N=2和M=1时,可产生网格4×2、6×2、4×4和6×4翅膀超混沌隐藏吸引子,分别对应图5、图6、图7和图8中的数值仿真图。由于状态变量的变化范围在集成电路允许工作的电压范围内,所以不需压缩比例,为了使仿真结果更精确,提出改进型混沌电路,其电路方程为:
Figure GDA0002318788070000132
其中R1=R3=10KΩ,R2=10MΩ,R4=R7=R8=100KΩ,R5=12.5KΩ,R6=2.5KΩ,C1=C2=C3=C4=10nF,EV=1V,V1=2V,V2=-2V,V3=4V,V4=-4V,V5=0.8V,V6=-0.8V。
一种产生网格多翅膀超混沌隐藏吸引子的实现方法:包括以下步骤:
(1)闭合第一开关K1,断开第二开关K2和第三开关K3,产生4×2翅膀超混沌隐藏吸引子;
(2)闭合第三开关K3,断开第一开关K1和第二开关K2,产生6×2翅膀超混沌隐藏吸引子;
(3)闭合第二开关K2,断开第一开关K1和第三开关K3,产生4×4翅膀超混沌隐藏吸引子;
(4)闭合第一开关K1、第二开关K2和第三开关K3,产生6×4翅膀超混沌隐藏吸引子。
所述的第一至第十八运算放大器OP18均采用TL082CD;提供±15V工作电压和±13.5V的饱和电压。第一至第三乘法器均采用AD633,增益为0.1。
本发明所涉及的混沌电路产生的网格4×2、6×2、4×4和6×4翅膀超混沌隐藏吸引子的电路仿真图形分别对应图9、图10、图11和图12,通过对比,电路仿真结果与数值仿真结果相吻合,从而验证了理论分析和数值仿真的正确性,也进一步说明本发明所构建的混沌电路具有科学的理论依据和物理可实现性,在一定意义上对混沌电路的工程实际应用起到积极地推动作用。

Claims (2)

1.一种产生网格多翅膀超混沌隐藏吸引子的混沌电路,其特征在于:包括含四个积分通道的改进型电路、锯齿波函数序列发生器和阶梯波函数序列发生器,所述改进型电路的输入端与锯齿波函数序列发生器的输出端、阶梯波函数序列发生器的输出端相连,改进型电路的输出端与锯齿波函数序列发生器的输入端、阶梯波函数序列发生器的输入端相连,通过控制锯齿波函数序列发生器和阶梯波函数序列发生器输出不同的信号,使混沌电路产生不同数量的网格多翅膀超混沌隐藏吸引子;
所述改进型电路包括第一至第四积分通道电路,第一积分通道电路具有第一至第三输入端和一个输出端,第二积分通道电路具有第一至第三输入端和一个输出端,第三积分通道电路具有第一至第四输入端和一个输出端,第四积分通道电路具有一个输入端和一个输出端,锯齿波函数序列发生器具有一个输入端、第一输出端和第二输出端,阶梯波函数序列发生器具有一个输入端和一个输出端;所述第一积分通道电路的第一至第三输入端分别连接阶梯波函数序列发生器的输出端、第三积分通道电路的输出端、第四积分通道电路的输出端,第二积分通道电路的第一至第二输入端分别连接锯齿波函数序列发生器的第一输出端、锯齿波函数序列发生器的第二输出端,第二积分通道电路的第三输入端输入电压,第三积分通道电路的第一至第四输入端分别连接第一积分通道电路的输出端、第三积分通道电路的输出端、阶梯波函数序列发生器的输出端、第三积分通道电路的输出端,第四积分通道电路的输入端、锯齿波函数序列发生器的输入端均连接第三积分通道电路的输出端,阶梯波函数序列发生器的输入端与第二积分通道电路的输出端连接;
所述锯齿波函数序列发生器包括第七至第十三运算放大器、第十三至第二十三电阻、第一开关和第二开关,第七至第十运算放大器的反相输入端接在一起作为锯齿波函数序列发生器的输入端,第七至第十运算放大器的同相输入端均接地,第七运算放大器的输出端经第十三电阻后接至第一开关的一端,第八运算放大器的输出端经第十四电阻后接至第一开关的一端,第一开关的另一端接至第十一运算放大器的反相输入端,第九运算放大器的输出端经第十五电阻后接至第二开关的一端,第十运算放大器的输出端经第十六电阻后接至第二开关的一端,第二开关的另一端接至第十一运算放大器的反相输入端,第十一运算放大器的同相输入端接地,第十七电阻跨接在第十一运算放大器的反相输入端与输出端之间,第十一运算放大器的输出端经第十八电阻后接至第十二运算放大器的反相输入端,第十二运算放大器的同相输入端经第十九电阻后接地,第十二运算放大器的同相输入端经第二十电阻后接第七运算放大器的反相输入端,第二十一电阻跨接在第十二运算放大器的反相输入端与输出端之间,第十二运算放大器的输出端作为锯齿波函数序列发生器的第二输出端,第十三运算放大器的反相输入端经第二十二电阻后接至第十二运算放大器的输出端,第十三运算放大器的同相输入端接地,第二十三电阻跨接在第十三运算放大器的反相输入端与输出端之间,第十三运算放大器的输出端作为锯齿波函数序列发生器的第一输出端;
所述阶梯波函数序列发生器包括第十四至第十八运算放大器、第二十四至第三十一电阻和第三开关,第十四至第十六运算放大器的反相输入端接在一起作为阶梯波函数序列发生器的输入端,第十四至第十六运算放大器的同相输入端均接地,第十四运算放大器的输出端经第二十四电阻后接至第三开关的一端,第十五运算放大器的输出端经第二十五电阻后接至第三开关的一端,第三开关的另一端接至第十七运算放大器的反相输入端,第十六运算放大器的输出端经第二十六电阻后接至第十七运算放大器的反相输入端,第十七运算放大器的同相输入端接地,第二十七电阻跨接在第十七运算放大器的反相输入端与输出端之间,第十七运算放大器的输出端经第二十八电阻后接至第十八运算放大器的反相输入端,第十八运算放大器的同相输入端经第二十九电阻后接地,第十八运算放大器的同相输入端经第三十电阻后接第十四运算放大器的反相输入端,第三十一电阻跨接在第十八运算放大器的反相输入端与输出端之间,第十八运算放大器的输出端作为阶梯波函数序列发生器的输出端;
所述第一积分通道电路包括第一乘法器、第一电阻、第二电阻、第一电容和第一运算放大器,第一乘法器的两个输入端分别作为第一积分通道电路的第一输入端和第二输入端,第一乘法器的输出端经第一电阻后接至第一运算放大器的反相输入端,第二电阻的一端与第一运算放大器的反相输入端相连,第一运算放大器的同相输入端接地,第二电阻的另一端作为第一积分通道电路的第三输入端,第一运算放大器的输出端作为第一积分通道电路的输出端,第一电容跨接在第一运算放大器的反相输入端与输出端之间;
所述第二积分通道电路包括第二乘法器、第三电阻、第四电阻、第二电容和第二运算放大器,第二乘法器的两个输入端分别作为第二积分通道电路的第一输入端和第二输入端,第二乘法器的输出端经第三电阻后接至第二运算放大器的反相输入端,第四电阻的一端与第二运算放大器的反相输入端相连,第二运算放大器的同相输入端接地,第四电阻的另一端作为第二积分通道电路的第三输入端,第二运算放大器的输出端作为第二积分通道电路的输出端,第二电容跨接在第二运算放大器的反相输入端与输出端之间;
所述第三积分通道电路包括第三乘法器、第五电阻、第六电阻、第七电阻、第九电阻、第十电阻、第三电容、第三运算放大器和第五运算放大器,所述第五运算放大器的反相输入端经第九电阻后作为第三积分通道电路的第一输入端,第五运算放大器的同相输入端接地,第五运算放大器的输出端经第五电阻后接至第三运算放大器的反相输入端,第十电阻跨接在第五运算放大器的反相输入端与输出端之间,第六电阻的一端与第三运算放大器的反相输入端相连,第六电阻的另一端作为第三积分通道电路的第二输入端,第三乘法器的两个输入端分别作为第三积分通道电路的第三输入端和第四输入端,第三乘法器的输出端经第七电阻后接至第三运算放大器的反相输入端,第三运算放大器的同相输入端接地,第三运算放大器的输出端作为第三积分通道电路的输出端,第三电容跨接在第三运算放大器的反相输入端与输出端之间;
所述第四积分通道电路包括第八电阻、第十一电阻、第十二电阻、第四电容、第四运算放大器和第六运算放大器,所述第六运算放大器的反相输入端经第十一电阻后作为第四积分通道电路的输入端,第六运算放大器的同相输入端接地,第六运算放大器的输出端经第八电阻后接至第四运算放大器的反相输入端,第十二电阻跨接在第六运算放大器的反相输入端与输出端之间,第四运算放大器的同相输入端接地,第四运算放大器的输出端作为第四积分通道电路的输出端,第四电容跨接在第四运算放大器的反相输入端与输出端之间。
2.一种基于权利要求1中所述的混沌电路产生网格多翅膀超混沌隐藏吸引子的实现方法:包括以下步骤:
(1)闭合第一开关,断开第二开关和第三开关,产生 4×2翅膀超混沌隐藏吸引子;
(2)闭合第三开关,断开第一开关和第二开关,产生6×2翅膀超混沌隐藏吸引子;
(3)闭合第二开关,断开第一开关和第三开关,产生4×4翅膀超混沌隐藏吸引子;
(4)闭合第一开关、第二开关和第三开关,产生6×4翅膀超混沌隐藏吸引子。
CN201710552150.7A 2017-07-07 2017-07-07 产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法 Active CN107135063B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710552150.7A CN107135063B (zh) 2017-07-07 2017-07-07 产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710552150.7A CN107135063B (zh) 2017-07-07 2017-07-07 产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法

Publications (2)

Publication Number Publication Date
CN107135063A CN107135063A (zh) 2017-09-05
CN107135063B true CN107135063B (zh) 2020-07-28

Family

ID=59737706

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710552150.7A Active CN107135063B (zh) 2017-07-07 2017-07-07 产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法

Country Status (1)

Country Link
CN (1) CN107135063B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108365948B (zh) * 2018-03-30 2020-12-08 湘潭大学 能产生涡卷吸引子的忆阻型超混沌电路
CN109787744B (zh) * 2019-01-25 2022-04-15 湘潭大学 基于fpga实现的翅膀数量随机切换的混沌信号发生器
CN110912675B (zh) * 2019-12-01 2023-04-07 湖南科技大学 一种分数阶双翅膀混沌隐藏吸引子产生电路
CN110830233B (zh) * 2019-12-01 2022-04-26 湖南科技大学 一种分数阶多翅膀隐藏吸引子混沌信号产生电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104320244A (zh) * 2014-10-30 2015-01-28 重庆邮电大学 一种产生网格多翼蝴蝶混沌吸引子的混沌电路及使用方法
CN105227291A (zh) * 2015-09-01 2016-01-06 王宏国 一种三维四翼吸引子连续混沌系统及电路
CN105790921A (zh) * 2016-01-27 2016-07-20 广东第二师范学院 一种基于阶梯波切换控制的多翅膀混沌信号发生器
CN105959096A (zh) * 2016-06-12 2016-09-21 华中科技大学 一种三维网格多翅膀混沌电路
CN106506139A (zh) * 2017-01-12 2017-03-15 西京学院 一种具有稳定平衡点的隐藏吸引子混沌电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104320244A (zh) * 2014-10-30 2015-01-28 重庆邮电大学 一种产生网格多翼蝴蝶混沌吸引子的混沌电路及使用方法
CN105227291A (zh) * 2015-09-01 2016-01-06 王宏国 一种三维四翼吸引子连续混沌系统及电路
CN105790921A (zh) * 2016-01-27 2016-07-20 广东第二师范学院 一种基于阶梯波切换控制的多翅膀混沌信号发生器
CN105959096A (zh) * 2016-06-12 2016-09-21 华中科技大学 一种三维网格多翅膀混沌电路
CN106506139A (zh) * 2017-01-12 2017-03-15 西京学院 一种具有稳定平衡点的隐藏吸引子混沌电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
一类三维Jerk混沌系统的动力学分析;惠小健等;《世界科技研究与发展》;20161231;第38卷(第6期);全文 *
用于保密通信的高安全性混沌振荡器;李石磊等;《西安交通大学学报》;20170630;第51卷(第6期);全文 *

Also Published As

Publication number Publication date
CN107135063A (zh) 2017-09-05

Similar Documents

Publication Publication Date Title
CN107135063B (zh) 产生网格多翅膀超混沌隐藏吸引子的混沌电路及实现方法
CN106130713B (zh) 一种具有双忆阻器的最简四维自治混沌系统及实现电路
Lai et al. Various types of coexisting attractors in a new 4D autonomous chaotic system
CN101873210B (zh) 网状形多涡卷混沌电路及产生多涡卷的方法
CN105490801B (zh) 含有忆阻器的四维分数阶混沌系统电路
CN110830233B (zh) 一种分数阶多翅膀隐藏吸引子混沌信号产生电路
CN104486064A (zh) 一种具有自激吸引子与隐吸引子的忆阻混沌信号产生电路
CN105406959A (zh) 一种可同时产生1个自激涡卷和2个隐藏涡卷的3涡卷吸引子的改进型蔡氏系统
CN102752099B (zh) 一种Lorenz混沌信号发生器
CN105530083A (zh) 一种基于文氏桥振荡器的压控型忆阻混沌电路
CN110896347B (zh) 一种具有离散分岔图的多稳定性混沌系统
CN103957098A (zh) 一种产生多蝴蝶形吸引子的混沌电路及实现方法
CN109361503A (zh) 一种基于锯齿波混沌反控制的多涡卷电路
Wang et al. An exponential chaotic oscillator design and its dynamic analysis
Budaghyan et al. Univariate Niho bent functions from o-polynomials
CN204795067U (zh) 一种新型三维混沌电路
CN208890813U (zh) 一种簇发振荡的三阶自治混沌电路
Volos et al. EXPERIMENTAL STUDY OF THE DYNAMIC BEHAVIOR OF A DOUBLE SCROLL CIRCUIT.
Petržela et al. Simple chaotic oscillator: from mathematical model to practical experiment
San-Um et al. Highly Complex Chaotic System with Piecewise Linear Nonlinearity and Compound Structures.
CN102739392B (zh) 一种Chen混沌信号发生器
Rosenlicht An analogue of l’Hospital’s rule
CN105959096B (zh) 一种三维网格多翅膀混沌电路
CN207753729U (zh) 五阶压控忆阻蔡氏混沌信号发生器
CN107623567B (zh) 一种具有恒李亚普诺夫指数谱的混沌电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant