CN107134261B - 像素电路及其控制方法、显示面板 - Google Patents

像素电路及其控制方法、显示面板 Download PDF

Info

Publication number
CN107134261B
CN107134261B CN201710507803.XA CN201710507803A CN107134261B CN 107134261 B CN107134261 B CN 107134261B CN 201710507803 A CN201710507803 A CN 201710507803A CN 107134261 B CN107134261 B CN 107134261B
Authority
CN
China
Prior art keywords
switching tube
switch
clock signal
control terminal
tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710507803.XA
Other languages
English (en)
Other versions
CN107134261A (zh
Inventor
张娣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201710507803.XA priority Critical patent/CN107134261B/zh
Publication of CN107134261A publication Critical patent/CN107134261A/zh
Priority to US15/577,238 priority patent/US10262595B2/en
Priority to PCT/CN2017/101670 priority patent/WO2019000650A1/zh
Application granted granted Critical
Publication of CN107134261B publication Critical patent/CN107134261B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种像素电路,包括电致发光元件、第一至第五开关管、第一和第二电容,第一开关管的第一端连接第四开关管的第二端,第二端连接电致发光元件的第一端,第一控制端连接第二开关管的第二端;第二开关管的第一端输入第一时序信号,控制端输入第二时序信号;第一电容的第一端连接第一开关管的第一控制端,第二端连接第一电压;第三开关管的第一端连接第二电压,第二端连接第一开关管的第二控制端,控制端输入第三时序信号;第二电容的第一端连接第一开关管的第二控制端,第二端连接电致发光元件的第一端;第四开关管的第一端连接第三电压,控制端输入第四时序信号。通过上述方式,本发明能够补偿开关管的阈值电压和电子迁移率变化。

Description

像素电路及其控制方法、显示面板
技术领域
本发明涉及显示技术领域,特别是涉及一种像素电路及其控制方法、显示面板。
背景技术
随着显示面板的发展,人们追求更大屏幕,更高的分辨率,更刺激的视觉效果,这无疑对面板制程、材料以及工艺提出了更高的要求。IGZO(indium gallium zinc oxide,铟镓锌氧化物)材料,非晶IGZO材料是用于新一代薄膜晶体管技术中的沟道层材料,是金属氧化物(Oxide)面板技术的一种)被认为是一种AMOLED(Active-matrix organic lightemitting diode,有源矩阵有机发光二极体或主动矩阵有机发光二极体)像素设计中最有前景的材料之一,它具有相对简单的制程工艺、高电子迁移率、透明性好等优点,同时。由于AMOLED像素电路很敏感,从而影响到用户体验,因此针对AMOLED电路的具有多种补偿电路,例如:电压补偿、电流补偿、混合型补偿、外部补偿等多种方式。由于IGZO材料的双沟道效应,其像素电路的驱动薄膜晶体管具有双栅结构,针对目前的双栅结构的像素电路,驱动薄膜晶体管的阈值电压和IGZO迁移率变化的补偿具有电路结构复杂或者补偿效果不好的问题。
发明内容
本发明主要解决的技术问题是提供一种像素电路及其控制方法、显示面板,能够在保证像素电路结构简单的情况下补偿开关管的阈值电压和电子迁移率变化。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种像素电路,像素电路包括电致发光元件、第一开关管、第二开关管、第三开关管、第四开关管、第五开关管、第一电容以及第二电容,第一开关管的第一端连接第四开关管的第二端,第一开关管的第二端连接电致发光元件的第一端,第一开关管的第一控制端连接第二开关管的第二端;第二开关管的第一端用于输入第一时序信号,第二开关管的控制端用于输入第二时序信号;第一电容的第一端连接第一开关管的第一控制端,第一电容的第二端连接第一电压;第三开关管的第一端连接第二电压,第三开关管的第二端连接第一开关管的第二控制端,第三开关管的控制端用于输入第三时序信号;第二电容的第一端连接第一开关管的第二控制端,第二电容的第二端连接电致发光元件的第一端;第四开关管的第一端连接第三电压,第四开关管的控制端用于输入第四时序信号;第五开关管的第一端连接第二电容的第二端,第五开关管的第二端连接第四电压,第五开关管的控制端用于输入第五时序信号,电致发光元件的第二端连接第五电压。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种显示面板,显示面板包括上述的像素电路。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种像素电路的控制方法,像素电路包括电致发光元件、第一开关管、第二开关管、第三开关管、第四开关管、第五开关管、第一电容以及第二电容,第一开关管的第一端连接第四开关管的第二端,第一开关管的第二端连接电致发光元件的第一端,第一开关管的第一控制端连接第二开关管的第二端;第二开关管的第一端用于输入第一时序信号,第二开关管的控制端用于输入第二时序信号;第一电容的第一端连接第一开关管的第一控制端,第一电容的第二端连接第一电压;第三开关管的第一端连接第二电压,第三开关管的第二端连接第一开关管的第二控制端,第三开关管的控制端用于输入第三时序信号;第二电容的第一端连接第一开关管的第二控制端,第二电容的第二端连接电致发光元件的第一端;第四开关管的第一端连接第三电压,第四开关管的控制端用于输入第四时序信号;第五开关管的第一端连接第二电容的第二端,第五开关管的第二端连接第四电压,第五开关管的控制端用于输入第五时序信号,电致发光元件的第二端连接第五电压;控制方法包括:在第一阶段,利用第二时序信号控制第二开关管打开,利用第三时序信号控制第三开关管打开,利用第五时序信号控制第五开关管打开,利用第四时序信号控制第四开关管关闭;在第二阶段,利用第二时序信号控制第二开关管打开,利用第三时序信号控制第三开关管打开,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭;在第三阶段,利用第二时序信号控制第二开关管打开,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用第三时序信号控制第三开关管关闭;在第四阶段,利用第二时序信号控制第二开关管关闭,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用第三时序信号控制第三开关管关闭。
本发明的有益效果是:区别于现有技术的情况,本发明利用第一开关管的第一控制端写入数据信号,通过第一开关管的第二控制端抓取阈值电压,实现像素电路补偿阈值电压和电子迁移率的功能。
附图说明
图1是本发明第一实施例的像素电路的结构示意图;
图2是本发明第一实施例的像素电路各个时序信号的时序图;
图3是本发明第二实施例的像素电路的结构示意图;
图4是本发明第二实施例的像素电路各个时序信号的时序图;
图5是本发明第三实施例像素电路的控制方法的流程图;
图6是本发明第四实施例像素电路的控制方法的流程图;
图7是本发明第五实施例的显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明进行详细的说明。
请参阅图1,图1是本发明第一实施例的像素电路的结构示意图。在本实施例中,像素电路包括:电致发光元件D、第一开关管T1、第二开关管T2、第三开关管T3、第四开关管T4、第五开关管T5、第一电容C1以及第二电容C2。
第一开关管T1的第一端d连接第四开关管T4的第二端,第一开关管T1的第二端s连接电致发光元件D1的第一端,第一开关管T1的第一控制端连接第二开关管T2的第二端。
第二开关管T2的第一端用于输入第一时序信号Data,第二开关管T2的控制端用于输入第二时序信号SCAN1。
第一电容C1的第一端连接第一开关管T1的第一控制端g1,第一电容C1的第二端连接第一电压V1。
第三开关管T3的第一端连接第二电压V2,第三开关管T2的第二端连接第一开关管T1的第二控制端g2,第三开关管T3的控制端用于输入第三时序信号SCAN2。
第二电容C2的第一端连接第一开关管T1的第二控制端,第二电容C2的第二端连接电致发光元件D的第一端。
第四开关管T4的第一端连接第三电压VDD,第四开关管T4的控制端用于输入第四时序信号EM。
第五开关管T5的第一端连接第二电容C2的第二端,第五开关管T5的第二端连接第四电压V3,第五开关管T5的控制端用于输入第五时序信号RESET。
电致发光元件D的第二端连接第五电压VSS。
优选地,第一开关管T1为双栅薄膜晶体管,第一开关管T1的第一控制端g1为底栅,第一开关管T1的第二控制端g2为顶栅。第一开关管T1的第一端d为漏极,第一开关管T1的第二端s为源极。
优选地,第一开关管T1、第二开关管T2、第三开关管T3、第四开关管T4以及第五开关管T5均为N型薄膜晶体管。
优选地,电致发光元件D为OLED发光元件。
优选地,第四电压V3为恒定电压,第四电压V3小于第一时序信号Data的最低电压MIN(Vdata)与第一开关管T1的阈值电压Vth的差值,即V3<MIN(Vdata)-Vth。
优选地,第二电压V2也为恒定电压。
请参阅图2,图2是本发明第一实施例的像素电路各个时序信号的时序图。
下面结合图1和图2对本发明第一实施例的像素电路的工作原理进行说明。
在第一阶段,第二时序信号SCAN1、第三时序信号SCAN2、第五时序信号RESET为高电平,第四时序信号EM为低电平。利用第二时序信号SCAN1控制第二开关管T2打开,利用第三时序信号SCAN2控制第三开关管T3打开,利用第五时序信号RESET控制第五开关管T5打开。第一时序信号Data在第一阶段的电压值为参考恒定电压Vref,由于V3<MIN(Vdata)-Vth,该参考恒定电压Vref在第一阶段被写入第一开关管T1的第一控制端,第一电容C1和第二电容C2的两个电极被复位,为后续的补偿以及写入数据做准备。
在第二阶段,第二时序信号SCAN1、第三时序信号SCAN2、第四时序信号EM为高电平,第五时序信号RESET为低电平。利用第二时序信号SCAN1控制第二开关管T2打开,利用第三时序信号SCAN2控制第三开关管T3打开,利用第四时序信号EM控制第四开关管T4打开,利用第五时序信号RESET控制第五开关管T5关闭。在第二阶段,A点电位升高至Vref-Vth,第二电容C2存储了第一开关管T1的阈值电压Vth。
在第三阶段,第二时序信号SCAN1、第四时序信号EM为高电平,第三时序信号SCAN2、第五时序信号RESET为低电平。利用第二时序信号SCAN1控制第二开关管打开T2,利用第四时序信号EM控制第四开关管T4打开,利用第五时序信号RESET控制第五开关管T5关闭,利用第三时序信号SCAN2控制第三开关管T3关闭。在第三阶段,第一时序信号Data为数据信号,数据信号从数据线写入第一开关管T1的第一控制端g1,第一开关管T1的第二端s电位充电为Voled,Voled的大小由电致发光元件D发光阶段的压差以及第五电压VSS决定。第一开关管T1的第二控制端g2的电位在第二电容C2耦合的作用下变为V2-Vref+Vth+Voled,因此,在第三阶段,第一开关管T1的第二控制端g2与第一开关管T1的第二端s之间的电压为Vgs2=V2-Vref+Vth,第一开关管T1的第一控制端g1与第一开关管T1的第二端s之间的电压为Vgs1=Vdata-Voled。
在第四阶段,第四时序信号EM为高电平,第二时序信号SCAN1、第三时序信号SCAN2、第五时序信号RESET为低电平。利用第二时序信号SCAN1控制第二开关管T2关闭,利用第四时序信号EM控制第四开关管T4打开,利用第五时序信号RESET控制第五开关管T5关闭,利用第三时序信号SCAN2控制第三开关管T3关闭。由于第一电容C1和第二电容C2的保持作用,在第四阶段,第一开关管T1的第二控制端g2与第一开关管T1的第二端s之间的电压仍然为第三阶段的数值即为Vgs2=V2-Vref+Vth,第一开关管T1的第一控制端g1与第一开关管T1的第二端s之间的电压仍然为第三阶段的数值即为Vgs1=Vdata-Voled,因此,在第四阶段通过电致发光元件D的电流Ioled为:
Ioled=k(Vgs-Vth)^2 (公式1-1)
Ioled=k[Vgs1+(1/Etop)*Vgs2-Vth]^2 (公式1-2)
其中,Etop是第一开关管T1的第二控制端,即其顶栅的系数,定义为Etop=ΔVth/ΔVge2,这里Etop默认为1。
所以带入Vgs1和Vgs2的表达式可以得到
Ioled=k(Vdata-Voled+V2-Vref)^2 (公式1-3)
由公式1-3可知,该电致发光元件D的发光电流Ioled与第二电压V2和参考恒定电压Vref有关,因此,本实施例的像素电路补偿了第一开关管T1的阈值电压Vth波动的影响,同时可以将电致发光元件D发光时电致发光元件D的第一端(即其阳极)的电压负反馈到工作过程中,防止发光过程中受到第一开关管T1电子迁移率变化影响。
优选地,第一阶段为复位阶段,第二阶段为补偿阶段,第三阶段为写入阶段,第四阶段为发光阶段。
请参阅图3,图3是本发明第二实施例的像素电路的结构示意图。本实施例与第一实施例的区别在于,像素电路进一步包括第六开关管T6,第六开关管T6的第一端连接第五电压V4,第六开关管T6的第二端连接第一开关管T1的第一控制端g1,第六开关管T6的控制端用于输入第三时序信号SCAN2。
第五电压V4为恒定电压,且大小等于参考恒定电压Vref。
请参阅图4,图4是本发明第二实施例的像素电路各个时序信号的时序图。
下面结合图3和图4对本发明第二实施例的像素电路的工作原理进行说明。
本实施例中,第一阶段的参考恒定电压Vref由第五电压V4提供,而不同于第一实施例中的参考恒定电压Vref由第一时序信号Data提供,从而可以避免第一时序信号Data在第一阶段和第二阶段分别交错写入参考恒定电压Vref和数据信号。
在第一阶段,第二时序信号SCAN1、第三时序信号SCAN2、第五时序信号RESET为高电平,第四时序信号EM为低电平。利用第二时序信号SCAN1控制第二开关管T2打开,利用第三时序信号SCAN2控制第三开关管T3打开,利用第五时序信号RESET控制第五开关管T5打开,利用第三时序信号SCAN2控制第六开关管T6打开。由于V3<MIN(Vdata)-Vth,第五电压V4提供的参考恒定电压Vref在第一阶段被写入第一开关管T1的第一控制端,第一电容C1和第二电容C2的两个电极被复位,为后续的补偿以及写入数据做准备。
在第二阶段,第二时序信号SCAN1、第三时序信号SCAN2、第四时序信号EM为高电平,第五时序信号RESET为低电平。利用第二时序信号SCAN1控制第二开关管T2打开,利用第三时序信号SCAN2控制第三开关管T3打开,利用第四时序信号EM控制第四开关管T4打开,利用第五时序信号RESET控制第五开关管T5关闭,利用第三时序信号SCAN2控制第六开关管T6打开。在第二阶段,A点电位升高至Vref-Vth,第二电容C2存储了第一开关管T1的阈值电压Vth。
在第三阶段,第二时序信号SCAN1、第四时序信号EM为高电平,第三时序信号SCAN2、第五时序信号RESET为低电平。利用第二时序信号SCAN1控制第二开关管打开T2,利用第四时序信号EM控制第四开关管T4打开,利用第五时序信号RESET控制第五开关管T5关闭,利用第三时序信号SCAN2控制第三开关管T3关闭,利用第三时序信号SCAN2控制第六开关管T6关闭。在第三阶段,第一时序信号Data为数据信号,数据信号从数据线写入第一开关管T1的第一控制端g1,第一开关管T1的第二端s电位充电为Voled,Voled的大小由电致发光元件D发光阶段的压差以及第五电压VSS决定。第一开关管T1的第二控制端g2的电位在第二电容C2耦合的作用下变为V2-Vref+Vth+Voled,因此,在第三阶段,第一开关管T1的第二控制端g2与第一开关管T1的第二端s之间的电压为Vgs2=V2-Vref+Vth,第一开关管T1的第一控制端g1与第一开关管T1的第二端s之间的电压为Vgs1=Vdata-Voled。
在第四阶段,第四时序信号EM为高电平,第二时序信号SCAN1、第三时序信号SCAN2、第五时序信号RESET为低电平。利用第二时序信号SCAN1控制第二开关管T2关闭,利用第四时序信号EM控制第四开关管T4打开,利用第五时序信号RESET控制第五开关管T5关闭,利用第三时序信号SCAN2控制第三开关管T3关闭,利用第三时序信号SCAN2控制第六开关管T6关闭。由于第一电容C1和第二电容C2的保持作用,在第四阶段,第一开关管T1的第二控制端g2与第一开关管T1的第二端s之间的电压仍然为第三阶段的数值即为Vgs2=V2-Vref+Vth,第一开关管T1的第一控制端g1与第一开关管T1的第二端s之间的电压仍然为第三阶段的数值即为Vgs1=Vdata-Voled,因此,在第四阶段通过电致发光元件D的电流Ioled为:
Ioled=k(Vgs-Vth)^2 (公式1-1)
Ioled=k[Vgs1+(1/Etop)*Vgs2-Vth]^2 (公式1-2)
其中,Etop是第一开关管T1的第二控制端,即其顶栅的系数,定义为Etop=ΔVth/ΔVge2,这里Etop默认为1。
所以带入Vgs1和Vgs2的表达式可以得到
Ioled=k(Vdata-Voled+V2-Vref)^2 (公式1-3)
由公式1-3可知,该电致发光元件D的发光电流Ioled与第二电压V2和参考恒定电压Vref有关,因此,本实施例的像素电路补偿了第一开关管T1的阈值电压Vth波动的影响,同时可以将电致发光元件D发光时电致发光元件D的第一端(即其阳极)的电压负反馈到工作过程中,防止发光过程中受到第一开关管T1电子迁移率变化影响。
请参阅图5,图5是本发明第三实施例像素电路的控制方法的流程图。在本实施例中,像素电路的控制方法用于控制本发明第一实施例的像素电路。像素电路的控制方法包括:
步骤S11:在第一阶段,利用第二时序信号控制第二开关管打开,利用第三时序信号控制第三开关管打开,利用第五时序信号控制第五开关管打开,利用第四时序信号控制第四开关管关闭。
步骤S12:在第二阶段,利用第二时序信号控制第二开关管打开,利用第三时序信号控制第三开关管打开,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭。
步骤S13:在第三阶段,利用第二时序信号控制第二开关管打开,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用第三时序信号控制第三开关管关闭。
步骤S14:在第四阶段,利用第二时序信号控制第二开关管关闭,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用第三时序信号控制第三开关管关闭。
关于上述各个步骤的说明请参见上文中本发明第一实施例的像素电路的说明,此处不再赘述。
请参阅图6,图6是本发明第四实施例像素电路的控制方法的流程图。在本实施例中,像素电路的控制方法用于控制本发明第二实施例的像素电路。像素电路的控制方法包括:
步骤S21:在第一阶段,利用第二时序信号控制第二开关管打开,利用第三时序信号控制第三开关管打开,利用第五时序信号控制第五开关管打开,利用第四时序信号控制第四开关管关闭,利用所述第三时序信号控制所述第六开关管打开。
步骤S22:在第二阶段,利用第二时序信号控制第二开关管打开,利用第三时序信号控制第三开关管打开,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用所述第三时序信号控制所述第六开关管打开。
步骤S23:在第三阶段,利用第二时序信号控制第二开关管打开,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用第三时序信号控制第三开关管关闭,利用所述第三时序信号控制所述第六开关管关闭。
步骤S24:在第四阶段,利用第二时序信号控制第二开关管关闭,利用第四时序信号控制第四开关管打开,利用第五时序信号控制第五开关管关闭,利用第三时序信号控制第三开关管关闭,利用所述第三时序信号控制所述第六开关管关闭。
关于上述各个步骤的说明请参见上文中本发明第二实施例的像素电路的说明,此处不再赘述。
请参阅图7,图7是本发明第五实施例的显示面板的结构示意图。在本实施例中显示面板包括多条平行设置的数据线11、多条平行设置的且与数据线垂直的扫描线12、设置在相邻两数据线11和相邻两扫描线12之间的像素电路13。像素电路13可以为上述任意一实施例中的像素电路,上述各个实施例的像素电路中,第一时序信号Data可由对应的数据线11提供,第二时序信号SCAN1和第三时序信号SCAN2可由对应的扫描线12提供。
区别于现有技术的情况,本发明利用第一开关管的第一控制端写入数据信号,通过第一开关管的第二控制端抓取阈值电压,实现像素电路补偿阈值电压和电子迁移率的功能。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括电致发光元件、第一开关管、第二开关管、第三开关管、第四开关管、第五开关管、第一电容以及第二电容,
所述第一开关管的第一端连接所述第四开关管的第二端,所述第一开关管的第二端连接所述电致发光元件的第一端,所述第一开关管的第一控制端连接所述第二开关管的第二端;
所述第二开关管的第一端用于输入第一时序信号,所述第二开关管的控制端用于输入第二时序信号;
所述第一电容的第一端连接所述第一开关管的第一控制端,所述第一电容的第二端连接第一电压;
所述第三开关管的第一端连接第二电压,所述第三开关管的第二端连接所述第一开关管的第二控制端,所述第三开关管的控制端用于输入第三时序信号;
所述第二电容的第一端连接所述第一开关管的第二控制端,所述第二电容的第二端连接所述电致发光元件的第一端;
所述第四开关管的第一端连接第三电压,所述第四开关管的控制端用于输入第四时序信号;
所述第五开关管的第一端连接所述第二电容的第二端,所述第五开关管的第二端连接第四电压,所述第五开关管的控制端用于输入第五时序信号;
所述电致发光元件的第二端连接第五电压。
2.根据权利要求1所述的像素电路,其特征在于,所述第一开关管为双栅薄膜晶体管,所述第一开关管的第一控制端为底栅,所述第一开关管的第二控制端为顶栅。
3.根据权利要求1所述的像素电路,其特征在于,所述第一开关管、所述第二开关管、所述第三开关管、所述第四开关管以及所述第五开关管均为N型薄膜晶体管。
4.根据权利要求1所述的像素电路,其特征在于,所述像素电路进一步包括第六开关管,所述第六开关管的第一端连接第五电压,所述第六开关管的第二端连接所述第一开关管的第一控制端,所述第六开关管的控制端用于输入所述第三时序信号。
5.根据权利要求4所述的像素电路,其特征在于,所述第六开关管为N型薄膜晶体管。
6.根据权利要求1所述的像素电路,其特征在于,所述电致发光元件为OLED发光元件。
7.一种显示面板,其特征在于,所述显示面板包括权利要求1-6任意一项所述的像素电路。
8.一种像素电路的控制方法,其特征在于,所述像素电路包括电致发光元件、第一开关管、第二开关管、第三开关管、第四开关管、第五开关管、第一电容以及第二电容,
所述第一开关管的第一端连接所述第四开关管的第二端,所述第一开关管的第二端连接所述电致发光元件的第一端,所述第一开关管的第一控制端连接所述第二开关管的第二端;
所述第二开关管的第一端用于输入第一时序信号,所述第二开关管的控制端用于输入第二时序信号;
所述第一电容的第一端连接所述第一开关管的第一控制端,所述第一电容的第二端连接第一电压;
所述第三开关管的第一端连接第二电压,所述第三开关管的第二端连接所述第一开关管的第二控制端,所述第三开关管的控制端用于输入第三时序信号;
所述第二电容的第一端连接所述第一开关管的第二控制端,所述第二电容的第二端连接所述电致发光元件的第一端;
所述第四开关管的第一端连接第三电压,所述第四开关管的控制端用于输入第四时序信号;
所述第五开关管的第一端连接所述第二电容的第二端,所述第五开关管的第二端连接第四电压,所述第五开关管的控制端用于输入第五时序信号;
所述电致发光元件的第二端连接第五电压;
所述控制方法包括:
在第一阶段,利用所述第二时序信号控制所述第二开关管打开,利用所述第三时序信号控制所述第三开关管打开,利用所述第五时序信号控制所述第五开关管打开,利用所述第四时序信号控制所述第四开关管关闭;
在第二阶段,利用所述第二时序信号控制所述第二开关管打开,利用所述第三时序信号控制所述第三开关管打开,利用所述第四时序信号控制所述第四开关管打开,利用所述第五时序信号控制所述第五开关管关闭;
在第三阶段,利用所述第二时序信号控制所述第二开关管打开,利用所述第四时序信号控制所述第四开关管打开,利用所述第五时序信号控制所述第五开关管关闭,利用所述第三时序信号控制所述第三开关管关闭;
在第四阶段,利用所述第二时序信号控制所述第二开关管关闭,利用所述第四时序信号控制所述第四开关管打开,利用所述第五时序信号控制所述第五开关管关闭,利用所述第三时序信号控制所述第三开关管关闭。
9.根据权利要求8所述的控制方法,其特征在于,所述像素电路进一步包括第六开关管,所述第六开关管的第一端连接第五电压,所述第六开关管的第二端连接所述第一开关管的第一控制端,所述第六开关管的控制端用于输入所述第三时序信号,
所述控制方法进一步包括:
在所述第一阶段,利用所述第三时序信号控制所述第六开关管打开;
在所述第二阶段,利用所述第三时序信号控制所述第六开关管打开;
在所述第三阶段,利用所述第三时序信号控制所述第六开关管关闭;
在所述第四阶段,利用所述第三时序信号控制所述第六开关管关闭。
10.根据权利要求8所述的控制方法,其特征在于,所述第一开关管为双栅薄膜晶体管,所述第一开关管的第一控制端为底栅,所述第一开关管的第二控制端为顶栅。
CN201710507803.XA 2017-06-28 2017-06-28 像素电路及其控制方法、显示面板 Active CN107134261B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710507803.XA CN107134261B (zh) 2017-06-28 2017-06-28 像素电路及其控制方法、显示面板
US15/577,238 US10262595B2 (en) 2017-06-28 2017-09-14 Pixel circuit, control method thereof, and display panel
PCT/CN2017/101670 WO2019000650A1 (zh) 2017-06-28 2017-09-14 像素电路及其控制方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710507803.XA CN107134261B (zh) 2017-06-28 2017-06-28 像素电路及其控制方法、显示面板

Publications (2)

Publication Number Publication Date
CN107134261A CN107134261A (zh) 2017-09-05
CN107134261B true CN107134261B (zh) 2019-07-12

Family

ID=59736437

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710507803.XA Active CN107134261B (zh) 2017-06-28 2017-06-28 像素电路及其控制方法、显示面板

Country Status (2)

Country Link
CN (1) CN107134261B (zh)
WO (1) WO2019000650A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107134261B (zh) * 2017-06-28 2019-07-12 武汉华星光电半导体显示技术有限公司 像素电路及其控制方法、显示面板
CN107767814B (zh) * 2017-11-27 2020-02-21 合肥鑫晟光电科技有限公司 像素电路、显示装置和双栅驱动晶体管
CN108682392A (zh) * 2018-05-21 2018-10-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板、制作方法和显示装置
TWI685832B (zh) * 2019-01-15 2020-02-21 友達光電股份有限公司 像素驅動電路及其操作方法
CN109686332B (zh) * 2019-01-24 2021-04-30 合肥鑫晟光电科技有限公司 补偿模块及逻辑门电路、栅极驱动电路和显示装置
CN110264949B (zh) * 2019-06-26 2023-01-10 京东方科技集团股份有限公司 一种像素单元及其补偿方法和显示装置
CN110288947A (zh) * 2019-06-28 2019-09-27 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN110706654B (zh) * 2019-09-12 2020-12-08 深圳市华星光电半导体显示技术有限公司 一种oled像素补偿电路及oled像素补偿方法
CN110853582B (zh) * 2019-11-07 2021-02-23 深圳市华星光电半导体显示技术有限公司 像素及其控制方法、有机发光二极管显示器
CN111354322A (zh) * 2020-04-08 2020-06-30 深圳市华星光电半导体显示技术有限公司 一种同步发光的像素补偿电路及显示面板
CN114360448A (zh) * 2022-01-12 2022-04-15 深圳市华星光电半导体显示技术有限公司 发光电路及显示面板
CN114664253B (zh) * 2022-03-21 2022-12-06 长沙惠科光电有限公司 像素电路、像素驱动方法及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1857998A1 (en) * 2006-05-19 2007-11-21 TPO Displays Corp. System for displaying image and driving display element method
CN105405404A (zh) * 2015-12-31 2016-03-16 昆山国显光电有限公司 像素电路及其驱动方法、oled显示面板及显示装置
CN106504700A (zh) * 2016-10-14 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN106504699A (zh) * 2016-10-14 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN106504707A (zh) * 2016-10-14 2017-03-15 深圳市华星光电技术有限公司 Oled像素混合补偿电路及混合补偿方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4069648B2 (ja) * 2002-03-15 2008-04-02 カシオ計算機株式会社 半導体装置および表示駆動装置
JP2011112723A (ja) * 2009-11-24 2011-06-09 Sony Corp 表示装置およびその駆動方法ならびに電子機器
CN103578404B (zh) * 2012-07-18 2016-05-04 群康科技(深圳)有限公司 有机发光二极管像素电路与显示器
KR102122517B1 (ko) * 2012-12-17 2020-06-12 엘지디스플레이 주식회사 유기발광 표시장치
CN104077999B (zh) * 2013-03-28 2016-11-23 群创光电股份有限公司 像素电路及其驱动方法与显示面板
CN103680406B (zh) * 2013-12-12 2015-09-09 京东方科技集团股份有限公司 一种像素电路及显示装置
CN103927984B (zh) * 2014-04-01 2017-07-28 深圳市华星光电技术有限公司 一种oled显示器的像素驱动电路及其驱动方法
CN104021757A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
KR102241704B1 (ko) * 2014-08-07 2021-04-20 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 유기 발광 표시 장치
CN105741779B (zh) * 2016-03-24 2018-03-20 北京大学深圳研究生院 一种基于双栅晶体管的像素电路及其驱动方法
CN105741781B (zh) * 2016-04-12 2018-10-26 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN107134261B (zh) * 2017-06-28 2019-07-12 武汉华星光电半导体显示技术有限公司 像素电路及其控制方法、显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1857998A1 (en) * 2006-05-19 2007-11-21 TPO Displays Corp. System for displaying image and driving display element method
CN105405404A (zh) * 2015-12-31 2016-03-16 昆山国显光电有限公司 像素电路及其驱动方法、oled显示面板及显示装置
CN106504700A (zh) * 2016-10-14 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN106504699A (zh) * 2016-10-14 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN106504707A (zh) * 2016-10-14 2017-03-15 深圳市华星光电技术有限公司 Oled像素混合补偿电路及混合补偿方法

Also Published As

Publication number Publication date
WO2019000650A1 (zh) 2019-01-03
CN107134261A (zh) 2017-09-05

Similar Documents

Publication Publication Date Title
CN107134261B (zh) 像素电路及其控制方法、显示面板
US11367381B2 (en) Electroluminescent display device
US10978002B2 (en) Pixel circuit and driving method thereof, and display panel
US11232756B2 (en) Electroluminescent display device
CN104850270B (zh) 触控模组的驱动方法、驱动电路、触控模组、面板和装置
CN103996379B (zh) 有机发光二极管的像素驱动电路及像素驱动方法
US20210201782A1 (en) Electroluminescent display device
KR102656233B1 (ko) 전계발광표시장치 및 이의 구동방법
CN101506863B (zh) 显示装置及显示装置的驱动方法
CN104240634B (zh) 像素结构及显示装置
US20200219446A1 (en) Display device and driving method thereof
CN109256094A (zh) 像素电路、像素驱动方法和显示装置
CN105702211B (zh) 像素电路及像素电路的驱动方法、显示装置
CN102411893A (zh) 一种像素驱动电路
CN109817165A (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN102005182A (zh) 像素的驱动电路及驱动像素的方法
CN106898304B (zh) 一种oled像素驱动电路及oled显示装置
CN102708793A (zh) 像素单元驱动电路、像素单元驱动方法以及像素单元
US10262595B2 (en) Pixel circuit, control method thereof, and display panel
CN108777131A (zh) Amoled像素驱动电路及驱动方法
CN111868815B (zh) 显示装置
CN108320703A (zh) 像素电路、驱动方法和显示装置
CN104183211A (zh) 像素电路及其驱动方法、发光显示器
CN107731168A (zh) Oled像素驱动电路、oled显示面板及驱动方法
CN106920517A (zh) 像素驱动电路、驱动方法、像素电路和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant