CN106971692A - 显示面板的驱动电路以及显示装置 - Google Patents

显示面板的驱动电路以及显示装置 Download PDF

Info

Publication number
CN106971692A
CN106971692A CN201710419810.4A CN201710419810A CN106971692A CN 106971692 A CN106971692 A CN 106971692A CN 201710419810 A CN201710419810 A CN 201710419810A CN 106971692 A CN106971692 A CN 106971692A
Authority
CN
China
Prior art keywords
pmos
nmos tube
signal
goa unit
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710419810.4A
Other languages
English (en)
Other versions
CN106971692B (zh
Inventor
王志冲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710419810.4A priority Critical patent/CN106971692B/zh
Publication of CN106971692A publication Critical patent/CN106971692A/zh
Priority to PCT/CN2018/089969 priority patent/WO2018223963A1/zh
Application granted granted Critical
Publication of CN106971692B publication Critical patent/CN106971692B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Abstract

本发明公开了一种显示装置及显示面板的驱动电路,其中驱动电路包括奇数行GOA单元和偶数行GOA单元,每个GOA单元包括:输入模块,输入模块用于根据信号输入端提供的输入信号、第一时钟信号提供端提供的第一时钟信号和第二时钟信号提供端提供的第二时钟信号生成输入控制信号;反相器,反相器用于对输入控制信号进行反相以输出发光信号至本行GOA单元对应的像素补偿电路;第一与非门运算器,第一与非门运算器用于对发光信号和刷新控制信号端提供的刷新控制信号进行与非运算以输出驱动信号至本行GOA单元对应的像素补偿电路,可以使得EM信号和Gate信号由同一行GOA单元输出,从而可以减小显示边框,提高用户体验。

Description

显示面板的驱动电路以及显示装置
技术领域
本发明涉及显示控制技术领域,特别涉及一种显示面板的驱动电路以及一种显示装置。
背景技术
在LTPS(Low Temperature Poly-silicon,低温多晶硅)驱动OLED(OrganicLight-Emitting Diode,有机发光二极管)显示面板的技术中,驱动如图1所示的像素电路,通常需要EM GOA和Gate GOA两组GOA输出如图2所示的EM(发光)信号和Gate信号。采用两组GOA(Gate Driver on Array,阵列基板栅极驱动)单元时,左右边框会比较宽,而且实现智能显示和低功耗显示对信号设置要求比较复杂。
发明内容
本发明旨在至少从一定程度上解决上述技术中的技术问题之一。为此,本发明的一个目的在于提出一种显示面板的驱动电路,可以使得EM信号和Gate信号由同一行GOA单元输出,从而可以减小显示边框,提高用户体验。
本发明的另一个目的在于提出一种显示装置。
为达到上述目的,本发明一方面实施例提出的显示面板的驱动电路,包括奇数行GOA单元和偶数行GOA单元,其中,所述奇数行GOA单元对应驱动奇数行像素补偿电路,所述偶数行GOA单元对应驱动偶数行像素补偿电路,所述奇数行GOA单元和偶数行GOA单元中的每个GOA单元包括:输入模块,所述输入模块分别与信号输入端、第一时钟信号提供端和第二时钟信号提供端相连,所述输入模块用于根据所述信号输入端提供的输入信号、所述第一时钟信号提供端提供的第一时钟信号和所述第二时钟信号提供端提供的第二时钟信号生成输入控制信号;反相器,所述反相器与所述输入模块相连,所述反相器用于对所述输入控制信号进行反相以输出发光信号至本行GOA单元对应的像素补偿电路;第一与非门运算器,所述第一与非门运算器的第一输入端与所述反相器相连,所述第一与非门运算器的第二输入端与刷新控制信号端相连,所述第一与非门运算器用于对所述发光信号和所述刷新控制信号端提供的刷新控制信号进行与非运算以输出驱动信号至所述本行GOA单元对应的像素补偿电路。
根据本发明实施例的显示面板的驱动电路,每个GOA单元都包括输入模块、反相器和第一与非门运算器,通过输入模块根据信号输入端提供的输入信号、第一时钟信号提供端提供的第一时钟信号和第二时钟信号提供端提供的第二时钟信号生成输入控制信号,反相器对输入控制信号进行反相以输出发光信号EM信号至本行GOA单元对应的像素补偿电路,同时第一与非门运算器对发光信号和刷新控制信号端提供的刷新控制信号进行与非运算以输出驱动信号Gate信号至本行GOA单元对应的像素补偿电路,从而可使得EM信号和Gate信号由同一行GOA单元输出,进而可以减小显示边框,提高用户体验,并且通过控制刷新控制信号端提供的刷新控制信号,可以实现显示面板全面板刷新和局部刷新,这样在显示装置局部显示的时候通过显示面板局部刷新,可大大降低功耗。
根据本发明的一个实施例,所述本行GOA单元输出的发光信号作为下一行GOA单元的输入信号,所述本行GOA单元输出的驱动信号作为下一行GOA单元对应的像素补偿电路的复位信号。
根据本发明的一个实施例,所述每个GOA单元还包括复位模块,所述复位模块用于对所述反相器输出的发光信号进行初始化复位。
根据本发明的一个实施例,所述输入模块包括:第一NMOS管,所述第一NMOS管的第一端与低电平电源端相连,所述第一NMOS管的控制端与所述第二时钟信号提供端相连;第二NMOS管,所述第二NMOS管的第一端与所述第一NMOS管的第二端相连,所述第二NMOS管的控制端与所述信号输入端相连;第一PMOS管,所述第一PMOS管的第一端与高电平电源端相连,所述第一PMOS管的控制端与所述第一时钟信号提供端相连;第二PMOS管,所述第二PMOS管的第一端与所述第一PMOS管的第二端相连,所述第二PMOS管的控制端与所述信号输入端相连,所述第二PMOS管的第二端与所述第二NMOS管的第二端相连且具有第一节点,所述第一节点作为所述输入模块的输出端;第三NMOS管,所述第三NMOS管的第一端与所述低电平电源端相连,所述第三NMOS管的控制端与所述第一时钟信号提供端相连;第四NMOS管,所述第四NMOS管的第一端与所述第三NMOS管的第二端相连;第三PMOS管,所述第三PMOS管的第二端与所述第四NMOS管的第二端相连且与所述第一节点相连,所述第三PMOS管的控制端与所述第四NMOS管的控制端相连且与所述反相器的输出端相连;第四PMOS管,所述第四PMOS管的第一端与所述高电平电源端相连,所述第四PMOS管的控制端与所述第二时钟信号提供端相连,所述第四PMOS管的第二端与所述第三PMOS管的第一端相连。
根据本发明的一个实施例,所述反相器包括:第五NMOS管,所述第五NMOS管的第一端与所述低电平电源端相连,所述第五NMOS管的控制端与所述第一节点相连;第五PMOS管,所述第五PMOS管的第一端与所述高电平电源端相连,所述第五PMOS管的控制端与所述第一节点相连,所述第五PMOS管的第二端与所述第五NMOS管的第二端相连且具有第二节点,所述第二节点作为所述反相器的输出端。
根据本发明的一个实施例,所述第一与非门运算器包括:第六NMOS管,所述第六NMOS管的第一端与所述低电平电源端相连;第七NMOS管,所述第七NMOS管的第一端与所述第六NMOS管的第二端相连,所述第七NMOS管的控制端与所述第二节点相连;第七PMOS管,所述第七PMOS管的第一端与所述高电平电源端相连,所述第七PMOS管的控制端与所述第六NMOS管的控制端相连后与所述刷新控制信号端相连,所述第七PMOS管的第二端与所述第七NMOS管的第二端相连且具有第三节点,所述第三节点作为所述第一与非门运算器的输出端;第八PMOS管,所述第八PMOS管的第一端与所述高电平电源端相连,所述第八PMOS管的控制端与所述第二节点相连,所述第八PMOS管的第二端与所述第三节点相连。
根据本发明的一个实施例,所述复位模块包括:第六PMOS管,所述第六PMOS管的第一端与高电平电源端相连,所述第六PMOS管的控制端用于接收初始化复位信号,所述第六PMOS管的第二端与所述输入模块的输出端相连。
根据本发明的另一个实施例,当所述本行GOA单元为奇数行GOA单元时,所述本行GOA单元还包括第二与非门运算器,所述第二与非门运算器的第一输入端与所述反相器相连,所述第二与非门运算器的第二输入端与偶数行刷新控制信号端相连,所述第二与非门运算器用于对所述发光信号和所述偶数行刷新控制信号端提供的偶数行刷新控制信号进行与非运算以输出像素补偿复位信号至所述本行GOA单元对应的像素补偿电路。
根据本发明的一个实施例,当所述本行GOA单元为偶数行GOA单元时,所述本行GOA单元还包括第二与非门运算器,所述第二与非门运算器的第一输入端与所述反相器相连,所述第二与非门运算器的第二输入端与奇数行刷新控制信号端相连,所述第二与非门运算器用于对所述发光信号和所述奇数行刷新控制信号端提供的奇数行刷新控制信号进行与非运算以输出像素补偿复位信号至所述本行GOA单元对应的像素补偿电路。
根据本发明的一个实施例,所述第二与非门运算器包括:第八NMOS管,所述第八NMOS管的第一端与所述低电平电源端相连;第九NMOS管,所述第九NMOS管的第一端与所述第八NMOS管的第二端相连,所述第九NMOS管的控制端与所述第二节点相连;第九PMOS管,所述第九PMOS管的第一端与所述高电平电源端相连,所述第九PMOS管的控制端与所述第八NMOS管的控制端相连后对应与所述偶数行刷新控制信号端或所述奇数行刷新控制信号端相连,所述第九PMOS管的第二端与所述第九NMOS管的第二端相连且具有第四节点,所述第四节点作为所述第二与非门运算器的输出端;第十PMOS管,所述第十PMOS管的第一端与所述高电平电源端相连,所述第十PMOS管的控制端与所述第二节点相连,所述第十PMOS管的第二端与所述第四节点相连。
此外,本发明另一方面实施例提出的一种显示装置,包括上述的显示面板的驱动电路。
本发明实施例的显示装置,通过上述的显示面板的驱动电路,能够使得EM信号和Gate信号由同一行GOA单元输出,进而可以减小显示边框,提高用户体验,并且通过控制刷新控制信号端提供的刷新控制信号,可以实现显示面板全面板刷新和局部刷新,这样在局部显示的时候通过显示面板的局部刷新,可大大降低功耗。
附图说明
图1为相关技术中的一种像素补偿电路的电路示意图;
图2为相关技术中输出至像素补偿电路的EM信号、Gate信号以及Reset信号的波形图;
图3为根据本发明一个实施例的显示面板的驱动电路的结构示意图;
图4为根据本发明一个实施例的奇数行GOA单元的电路示意图;
图5为根据本发明一个实施例的偶数行GOA单元的电路示意图;
图6为根据本发明一个实施例的全面板刷新时的信号设置以及EM信号与Gate信号的波形图;
图7为根据本发明一个实施例的显示面板局部刷新时的信号设置以及EM信号与Gate信号的波形图;
图8为根据本发明一个实施例的显示面板全面板正常刷新时的显示示意图;
图9为根据本发明一个实施例的显示面板局部刷新时的显示示意图;
图10为根据本发明另一个实施例的显示面板的驱动电路的结构示意图;
图11为根据本发明另一个实施例的奇数行GOA单元的电路示意图;
图12为根据本发明另一个实施例的偶数行GOA单元的电路示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参照附图来描述根据本发明实施例提出的显示面板的驱动电路以及显示装置。
参考附图3至附图5所示,本发明一个实施例提出的显示面板的驱动电路,包括奇数行GOA单元100和偶数行GOA单元200,其中,奇数行GOA单元100对应驱动奇数行像素补偿电路101,偶数行GOA单元200对应驱动偶数行像素补偿电路201,奇数行GOA单元100和偶数行GOA单元200中的每个GOA单元包括:输入模块10、反相器20和第一与非门运算器30。
如图3所示,输入模块10分别与信号输入端Input、第一时钟信号提供端CLK和第二时钟信号提供端CLKB相连,输入模块10用于根据信号输入端Input提供的输入信号、第一时钟信号提供端CLK提供的第一时钟信号和第二时钟信号提供端CLKB提供的第二时钟信号生成输入控制信号;反相器20与输入模块10相连,反相器20用于对所述输入控制信号进行反相以输出发光信号EM信号至本行GOA单元对应的像素补偿电路,例如奇数行GOA单元100中的反相器20输出的是EM_n信号至对应的像素补偿电路101,偶数行GOA单元200中的反相器20输出的是EM_n+1信号至对应的像素补偿电路201,并且奇数行GOA单元100中的反相器20输出的EM信号可记作EM_O,偶数行GOA单元200中的反相器20输出的EM信号可记作EM_E;第一与非门运算器30的第一输入端与反相器20相连,第一与非门运算器30的第二输入端与刷新控制信号端ENB相连,例如奇数行GOA单元100对应的刷新控制信号端记作ENBO、偶数行GOA单元200对应的刷新控制信号端记作ENBE,第一与非门运算器30用于对发光信号EM信号和刷新控制信号端提供的刷新控制信号ENB信号进行与非运算以输出驱动信号Gate至本行GOA单元对应的像素补偿电路,例如奇数行GOA单元100输出的是Gate_n信号至对应的像素补偿电路101,偶数行GOA单元200输出的是Gate_n+1信号至对应的像素补偿电路201。
其中,像素补偿电路可如图1所示,其包括7个晶体管T1至T7。
本发明实施例提出的显示面板的驱动电路,可以使得EM信号和Gate信号通过同一行GOA单元输出,从而可减小边框,并且通过控制ENB信号使其既可以实现显示面板全面板刷新,又可以实现局部刷新,这样在显示装置局部显示时,不显示的画面不刷新,降低功耗。
根据本发明的一个实施例,如图3至图5所示,本行GOA单元输出的发光信号作为下一行GOA单元的输入信号,本行GOA单元输出的驱动信号作为下一行GOA单元对应的像素补偿电路的复位信号。
并且,如图3至图5所示,每个GOA单元还包括复位模块40,复位模块40用于对反相器20输出的发光信号进行初始化复位。
具体地,在本发明的一个实施例中,如图4或图5所示,输入模块10包括:第一NMOS管MN1、第二NMOS管MN2、第一PMOS管MP1、第二PMOS管MP2、第三NMOS管MN3、第四NMOS管MN4、第三PMOS管MP3和第四PMOS管MP4。
第一NMOS管MN1的第一端与低电平电源端VSS相连,第一NMOS管MN1的控制端与第二时钟信号提供端CLKB相连;第二NMOS管MN2的第一端与第一NMOS管MN1的第二端相连,第二NMOS管MN2的控制端与信号输入端Input相连;第一PMOS管MP1的第一端与高电平电源端VDD相连,第一PMOS管MP1的控制端与第一时钟信号提供端CLK相连;第二PMOS管MP2的第一端与第一PMOS管MP1的第二端相连,第二PMOS管MP2的控制端与信号输入端Input相连,第二PMOS管MP2的第二端与第二NMOS管MN2的第二端相连且具有第一节点,第一节点作为输入模块10的输出端;即言,如图3所示,第一NMOS管MN1、第二NMOS管MN2以及第一PMOS管MP1、第二PMOS管MP2组成了一个三态门。
第三NMOS管MN3的第一端与低电平电源端VSS相连,第三NMOS管MN3的控制端与第一时钟信号提供端CLK相连;第四NMOS管MN4的第一端与第三NMOS管MN3的第二端相连;第三PMOS管MP3的第二端与第四NMOS管MN4的第二端相连且与第一节点相连,第三PMOS管MP3的控制端与第四NMOS管MN4的控制端相连且与反相器20的输出端相连;第四PMOS管MP4的第一端与高电平电源端VDD相连,第四PMOS管MP4的控制端与第二时钟信号提供端CLKB相连,第四PMOS管MP4的第二端与第三PMOS管MP3的第一端相连。即言,如图3所示,第三NMOS管MN3、第四NMOS管MN4以及第三PMOS管MP3、第四PMOS管MP4组成了另一个三态门。
输入模块20就是由两个三态门组成。
根据本发明的一个实施例,如图4或图5所示,反相器20包括:第五NMOS管MN5和第五PMOS管MP5。第五NMOS管MN5的第一端与低电平电源端VSS相连,第五NMOS管MN5的控制端与所述第一节点相连;第五PMOS管MP5的第一端与高电平电源端VDD相连,第五PMOS管MP5的控制端与所述第一节点相连,第五PMOS管MP5的第二端与第五NMOS管MN5的第二端相连且具有第二节点即N点,所述第二节点作为反相器20的输出端。
其中,第二节点N点还作为下一行GOA单元的信号输入端Input。
根据本发明的一个实施例,如图4或图5所示,第一与非门运算器包括:第六NMOS管MN6、第七NMOS管MN7、第七PMOS管MP7和第八PMOS管MP8。第六NMOS管MN6的第一端与低电平电源端VSS相连,第七NMOS管MN7的第一端与第六NMOS管MN6的第二端相连,第七NMOS管MN7的控制端与第二节点相连;第七PMOS管MP7的第一端与高电平电源端VDD相连,第七PMOS管MP7的控制端与第六NMOS管MN6的控制端相连后与刷新控制信号端ENBO(ENBE)相连,第七PMOS管MP7的第二端与第七NMOS管MN7的第二端相连且具有第三节点,第三节点作为第一与非门运算器30的输出端Gate_O(Gate_E);第八PMOS管MP8的第一端与高电平电源端VDD相连,第八PMOS管MP8的控制端与第二节点相连,第八PMOS管MP8的第二端与第三节点相连。
并且,如图4或图5所示,复位模块40包括第六PMOS管MP6,第六PMOS管MP6的第一端与高电平电源端VDD相连,第六PMOS管MP6的控制端用于接收初始化复位信号TT_RST,第六PMOS管MP6的第二端与输入模块10的输出端即第一节点相连。
下面参照附图4以及附图6来说明本发明实施例的显示面板的驱动电路的工作原理。
其中,需要说明的是,图6中CLKB对应的第二时钟信号提供端提供的第二时钟信号,CLK对应的是第一时钟信号提供端提供的第一时钟信号,并且CLKB为CLK反相后的信号;TT_RST信号为复位模块40接收到的初始化复位信号,在每帧结束后下一帧开始前复位使N点(EM)初始化为低电平;ENBO与ENBE为相反的两个刷新控制信号,分别对应奇数行GOA单元和偶数行GOA单元,具体如图6所示,其作用是分别与所在行的EM信号作“与非”运算生成本行的Gate(同时是下一行的复位Reset信号),其脉冲宽度根据Gate信号需求进行设置,脉冲个数与奇数行或偶数行行数一致。
并且,图6中的STV为n行的输入Input,N点初始状态为低电平,那么,
第1阶段,STV为高电平,CLK为高电平,CLKB为低电平,MP3与MP4管打开,输入控制信号为高电平,即高电平输入,经过反相为低电平,N点维持初始状态的低电平;
第2阶段,STV仍为高电平,CLK为低电平,CLKB为高电平,MN1与MN2管打开,输入控制信号为低电平,即低电平输入,N点反相为高电平;
第3阶段,STV为低电平,CLK为高电平,CLKB为低电平,MN3与MN4管打开,输入控制信号为低电平,即低电平输入,N点维持上一阶段高电平状态;
第4阶段,STV为低电平,CLK为低电平,CLKB为高电平,MP1与MP2管打开,输入控制信号为高电平,级高电平输入,反相为低电平,N点为低电平。
经过上述四个阶段,输入信号STV移位形成EM1,同样原理向后逐行移位形成EM2,EM3……EMn。
其中,以EM1所在行为Dummy(虚拟)行,EM2所在行输入为起始行(充当第二行的EM信号)。MN6,MN7,MP7,MP8组成“与非”门电路即第一与非门运算器,只有EM信号及ENBO/E信号均为高电平时输出低电平,其余时刻输出高电平。当EM1与ENBO第一个脉冲作“与非”运算后,形成Gate1(充当第2行的Reset信号),EM2与ENBE第一个脉冲作“与非”运算后,形成Gate2(充当第2行的Gate信号及第三行的Reset信号),如此完成第2行的像素控制信号输出。
并且,后续单元皆如此,以前一行Gate为本行Reset,本行Gate输出为Gate,本行EM输出为EM,同时控制本行像素补偿电路。
在本发明的实施例中,EM信号和Gate信号通过同一行GOA单元输出,可以减小边框,并且通过控制ENB信号,可以使得显示面板既可以实现全面板刷新,又可以实现局部刷新。
其中,图6即为本发明一个实施例的全面板刷新时的信号设置以及EM信号与Gate信号的波形图,而图7为显示面板局部刷新时的信号设置以及EM信号与Gate信号的波形图,其对应驱动电路的工作原理与显示面板全面板刷新时相类似,这里就不再赘述。并且显示面板全面板正常刷新与局部刷新对应的显示效果分别如图8和图9所示,局部显示的时候局部画面不刷新。
结合图7和图9所示,通过设置局部刷新的ENB信号,来控制输出信号的行位置,可以实现显示面板的局部显示,大大降低功耗。
需要说明的是,在本发明的实施例中,所谓局部刷新是指,当显示面板画面中仅一部分需要变换画面,而其余大部分都维持原纯色画面时,维持原纯色画面的部分可以不刷新,如图9所示。当某行不需要刷新时,此阶段ENB信号维持低电平,频率降低,同时Data信号可设置为不变化且频率降低,这样不刷新行的像素补偿电路中,Reset与Gate信号为高电平,与之相关的TFT(T1/T2/T4/T7)不打开,无电流流通,且无电容充放电发生,从而通过以上三者共同降低功耗。
根据本发明实施例的显示面板的驱动电路,每个GOA单元都包括输入模块、反相器和第一与非门运算器,通过输入模块根据信号输入端提供的输入信号、第一时钟信号提供端提供的第一时钟信号和第二时钟信号提供端提供的第二时钟信号生成输入控制信号,反相器对输入控制信号进行反相以输出发光信号EM信号至本行GOA单元对应的像素补偿电路,同时第一与非门运算器对发光信号和刷新控制信号端提供的刷新控制信号进行与非运算以输出驱动信号Gate信号至本行GOA单元对应的像素补偿电路,从而可使得EM信号和Gate信号由同一行GOA单元输出,进而可以减小显示边框,提高用户体验,并且通过控制刷新控制信号端提供的刷新控制信号,可以实现显示面板全面板刷新和局部刷新,这样在显示装置局部显示的时候通过显示面板局部刷新,可大大降低功耗。
在本发明的实施例中,显示面板可以是OLED面板。
根据本发明的另一个实施例,如图10所示,当本行GOA单元为奇数行GOA单元100时,所述本行GOA单元还包括第二与非门运算器50,第二与非门运算器50的第一输入端与反相器20相连,第二与非门运算器50的第二输入端与偶数行刷新控制信号端ENBE相连,第二与非门运算器50用于对发光信号EM_n信号和偶数行刷新控制信号端ENBE提供的偶数行刷新控制信号进行与非运算以输出像素补偿复位信号Reset_n至本行GOA单元对应的像素补偿电路101。而当所述本行GOA单元为偶数行GOA单元200时,所述本行GOA单元还包括第二与非门运算器50,第二与非门运算器50的第一输入端与反相器20相连,第二与非门运算器50的第二输入端与奇数行刷新控制信号端ENBO相连,第二与非门运算器50用于对发光信号EM_n+1和奇数行刷新控制信号端ENBO提供的奇数行刷新控制信号进行与非运算以输出像素补偿复位信号Reset_n+1至所述本行GOA单元对应的像素补偿电路201。
也就是说,在本实施例中,Reset信号和Gate信号以及EM信号均由同一行GOA单元生成,并输出至对应的像素补偿电路。
具体地,根据本发明的一个实施例,如图11或图12所示,第二与非门运算器50包括:第八NMOS管MN8、第九NMOS管MN9、第九PMOS管MP9和第十PMOS管MP10。
其中,第八NMOS管MN8的第一端与低电平电源端VSS相连,第九NMOS管MN9的第一端与第八NMOS管MN8的第二端相连,第九NMOS管MN9的控制端与第二节点即N点相连;第九PMOS管MP9的第一端与高电平电源端VDD相连,第九PMOS管MP9的控制端与第八NMOS管MN8的控制端相连后对应与偶数行刷新控制信号端ENBE或奇数行刷新控制信号端ENBO相连,第九PMOS管MP9的第二端与第九NMOS管MN9的第二端相连且具有第四节点,所述第四节点作为第二与非门运算器50的输出端,输出像素补偿复位信号;第十PMOS管MP10的第一端与高电平电源端VDD相连,第十PMOS管MP10的控制端与第二节点相连,第十PMOS管MP10的第二端与所述第四节点相连。
此外,本发明实施例还提出了一种显示装置,其包括上述的显示面板的驱动电路。
本发明实施例的显示装置,通过上述的显示面板的驱动电路,能够使得EM信号和Gate信号由同一行GOA单元输出,进而可以减小显示边框,提高用户体验,并且通过控制刷新控制信号端提供的刷新控制信号,可以实现显示面板全面板刷新和局部刷新,这样在局部显示的时候通过显示面板的局部刷新,可大大降低功耗。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (11)

1.一种显示面板的驱动电路,其特征在于,包括奇数行GOA单元和偶数行GOA单元,其中,所述奇数行GOA单元对应驱动奇数行像素补偿电路,所述偶数行GOA单元对应驱动偶数行像素补偿电路,所述奇数行GOA单元和偶数行GOA单元中的每个GOA单元包括:
输入模块,所述输入模块分别与信号输入端、第一时钟信号提供端和第二时钟信号提供端相连,所述输入模块用于根据所述信号输入端提供的输入信号、所述第一时钟信号提供端提供的第一时钟信号和所述第二时钟信号提供端提供的第二时钟信号生成输入控制信号;
反相器,所述反相器与所述输入模块相连,所述反相器用于对所述输入控制信号进行反相以输出发光信号至本行GOA单元对应的像素补偿电路;
第一与非门运算器,所述第一与非门运算器的第一输入端与所述反相器相连,所述第一与非门运算器的第二输入端与刷新控制信号端相连,所述第一与非门运算器用于对所述发光信号和所述刷新控制信号端提供的刷新控制信号进行与非运算以输出驱动信号至所述本行GOA单元对应的像素补偿电路。
2.如权利要求1所述的显示面板的驱动电路,其特征在于,所述本行GOA单元输出的发光信号作为下一行GOA单元的输入信号,所述本行GOA单元输出的驱动信号作为下一行GOA单元对应的像素补偿电路的复位信号。
3.如权利要求1或2所述的显示面板的驱动电路,其特征在于,所述每个GOA单元还包括复位模块,所述复位模块用于对所述反相器输出的发光信号进行初始化复位。
4.如权利要求1所述的显示面板的驱动电路,其特征在于,所述输入模块包括:
第一NMOS管,所述第一NMOS管的第一端与低电平电源端相连,所述第一NMOS管的控制端与所述第二时钟信号提供端相连;
第二NMOS管,所述第二NMOS管的第一端与所述第一NMOS管的第二端相连,所述第二NMOS管的控制端与所述信号输入端相连;
第一PMOS管,所述第一PMOS管的第一端与高电平电源端相连,所述第一PMOS管的控制端与所述第一时钟信号提供端相连;
第二PMOS管,所述第二PMOS管的第一端与所述第一PMOS管的第二端相连,所述第二PMOS管的控制端与所述信号输入端相连,所述第二PMOS管的第二端与所述第二NMOS管的第二端相连且具有第一节点,所述第一节点作为所述输入模块的输出端;
第三NMOS管,所述第三NMOS管的第一端与所述低电平电源端相连,所述第三NMOS管的控制端与所述第一时钟信号提供端相连;
第四NMOS管,所述第四NMOS管的第一端与所述第三NMOS管的第二端相连;
第三PMOS管,所述第三PMOS管的第二端与所述第四NMOS管的第二端相连且与所述第一节点相连,所述第三PMOS管的控制端与所述第四NMOS管的控制端相连且与所述反相器的输出端相连;
第四PMOS管,所述第四PMOS管的第一端与所述高电平电源端相连,所述第四PMOS管的控制端与所述第二时钟信号提供端相连,所述第四PMOS管的第二端与所述第三PMOS管的第一端相连。
5.如权利要求4所述的显示面板的驱动电路,其特征在于,所述反相器包括:
第五NMOS管,所述第五NMOS管的第一端与所述低电平电源端相连,所述第五NMOS管的控制端与所述第一节点相连;
第五PMOS管,所述第五PMOS管的第一端与所述高电平电源端相连,所述第五PMOS管的控制端与所述第一节点相连,所述第五PMOS管的第二端与所述第五NMOS管的第二端相连且具有第二节点,所述第二节点作为所述反相器的输出端。
6.如权利要求5所述的显示面板的驱动电路,其特征在于,所述第一与非门运算器包括:
第六NMOS管,所述第六NMOS管的第一端与所述低电平电源端相连;
第七NMOS管,所述第七NMOS管的第一端与所述第六NMOS管的第二端相连,所述第七NMOS管的控制端与所述第二节点相连;
第七PMOS管,所述第七PMOS管的第一端与所述高电平电源端相连,所述第七PMOS管的控制端与所述第六NMOS管的控制端相连后与所述刷新控制信号端相连,所述第七PMOS管的第二端与所述第七NMOS管的第二端相连且具有第三节点,所述第三节点作为所述第一与非门运算器的输出端;
第八PMOS管,所述第八PMOS管的第一端与所述高电平电源端相连,所述第八PMOS管的控制端与所述第二节点相连,所述第八PMOS管的第二端与所述第三节点相连。
7.如权利要求3所述的显示面板的驱动电路,其特征在于,所述复位模块包括:
第六PMOS管,所述第六PMOS管的第一端与高电平电源端相连,所述第六PMOS管的控制端用于接收初始化复位信号,所述第六PMOS管的第二端与所述输入模块的输出端相连。
8.如权利要求6所述的显示面板的驱动电路,其特征在于,当所述本行GOA单元为奇数行GOA单元时,所述本行GOA单元还包括第二与非门运算器,所述第二与非门运算器的第一输入端与所述反相器相连,所述第二与非门运算器的第二输入端与偶数行刷新控制信号端相连,所述第二与非门运算器用于对所述发光信号和所述偶数行刷新控制信号端提供的偶数行刷新控制信号进行与非运算以输出像素补偿复位信号至所述本行GOA单元对应的像素补偿电路。
9.如权利要求6所述的显示面板的驱动电路,其特征在于,当所述本行GOA单元为偶数行GOA单元时,所述本行GOA单元还包括第二与非门运算器,所述第二与非门运算器的第一输入端与所述反相器相连,所述第二与非门运算器的第二输入端与奇数行刷新控制信号端相连,所述第二与非门运算器用于对所述发光信号和所述奇数行刷新控制信号端提供的奇数行刷新控制信号进行与非运算以输出像素补偿复位信号至所述本行GOA单元对应的像素补偿电路。
10.如权利要求8或9所述的显示面板的驱动电路,其特征在于,所述第二与非门运算器包括:
第八NMOS管,所述第八NMOS管的第一端与所述低电平电源端相连;
第九NMOS管,所述第九NMOS管的第一端与所述第八NMOS管的第二端相连,所述第九NMOS管的控制端与所述第二节点相连;
第九PMOS管,所述第九PMOS管的第一端与所述高电平电源端相连,所述第九PMOS管的控制端与所述第八NMOS管的控制端相连后对应与所述偶数行刷新控制信号端或所述奇数行刷新控制信号端相连,所述第九PMOS管的第二端与所述第九NMOS管的第二端相连且具有第四节点,所述第四节点作为所述第二与非门运算器的输出端;
第十PMOS管,所述第十PMOS管的第一端与所述高电平电源端相连,所述第十PMOS管的控制端与所述第二节点相连,所述第十PMOS管的第二端与所述第四节点相连。
11.一种显示装置,其特征在于,包括如权利要求1-10中任一项所述的显示面板的驱动电路。
CN201710419810.4A 2017-06-06 2017-06-06 显示面板的驱动电路以及显示装置 Active CN106971692B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710419810.4A CN106971692B (zh) 2017-06-06 2017-06-06 显示面板的驱动电路以及显示装置
PCT/CN2018/089969 WO2018223963A1 (zh) 2017-06-06 2018-06-05 扫描电路、栅极驱动电路、显示面板及其驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710419810.4A CN106971692B (zh) 2017-06-06 2017-06-06 显示面板的驱动电路以及显示装置

Publications (2)

Publication Number Publication Date
CN106971692A true CN106971692A (zh) 2017-07-21
CN106971692B CN106971692B (zh) 2018-12-28

Family

ID=59327556

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710419810.4A Active CN106971692B (zh) 2017-06-06 2017-06-06 显示面板的驱动电路以及显示装置

Country Status (2)

Country Link
CN (1) CN106971692B (zh)
WO (1) WO2018223963A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108806582A (zh) * 2018-07-02 2018-11-13 上海中航光电子有限公司 阵列基板、电子纸式显示面板及其驱动方法和显示装置
CN108831382A (zh) * 2018-08-29 2018-11-16 京东方科技集团股份有限公司 一种goa单元、goa级联电路及goa单元的驱动方法
WO2018223963A1 (zh) * 2017-06-06 2018-12-13 京东方科技集团股份有限公司 扫描电路、栅极驱动电路、显示面板及其驱动方法和显示装置
WO2019218772A1 (zh) * 2018-05-18 2019-11-21 京东方科技集团股份有限公司 显示驱动电路、显示驱动方法和显示装置
CN113299236A (zh) * 2021-05-24 2021-08-24 京东方科技集团股份有限公司 一种显示面板的驱动方法、装置和显示面板

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101281719A (zh) * 2007-04-06 2008-10-08 三星Sdi株式会社 有机发光显示器
KR20080104617A (ko) * 2007-05-28 2008-12-03 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 액정 표시 장치, 이의구동 방법
CN102708816A (zh) * 2012-03-02 2012-10-03 京东方科技集团股份有限公司 移位寄存器、栅极驱动装置和显示装置
US20130093463A1 (en) * 2011-10-18 2013-04-18 International Business Machines Corporation High frequency cmos programmable divider with large divide ratio
US8659522B2 (en) * 2007-03-09 2014-02-25 Sony Corporation Display apparatus having a threshold voltage and mobility correcting period and method of driving the same
CN204102543U (zh) * 2014-11-07 2015-01-14 京东方科技集团股份有限公司 移位寄存器单元以及使用它的栅极驱动电路和显示设备
CN104361875A (zh) * 2014-12-02 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100658624B1 (ko) * 2004-10-25 2006-12-15 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동방법
KR100624317B1 (ko) * 2004-12-24 2006-09-19 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
KR100599657B1 (ko) * 2005-01-05 2006-07-12 삼성에스디아이 주식회사 표시 장치 및 그 구동 방법
KR100846971B1 (ko) * 2007-01-03 2008-07-17 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
CN105632561B (zh) * 2016-01-05 2018-09-07 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路以及显示装置
CN106971692B (zh) * 2017-06-06 2018-12-28 京东方科技集团股份有限公司 显示面板的驱动电路以及显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8659522B2 (en) * 2007-03-09 2014-02-25 Sony Corporation Display apparatus having a threshold voltage and mobility correcting period and method of driving the same
CN101281719A (zh) * 2007-04-06 2008-10-08 三星Sdi株式会社 有机发光显示器
KR20080104617A (ko) * 2007-05-28 2008-12-03 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 액정 표시 장치, 이의구동 방법
US20130093463A1 (en) * 2011-10-18 2013-04-18 International Business Machines Corporation High frequency cmos programmable divider with large divide ratio
CN102708816A (zh) * 2012-03-02 2012-10-03 京东方科技集团股份有限公司 移位寄存器、栅极驱动装置和显示装置
CN204102543U (zh) * 2014-11-07 2015-01-14 京东方科技集团股份有限公司 移位寄存器单元以及使用它的栅极驱动电路和显示设备
CN104361875A (zh) * 2014-12-02 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018223963A1 (zh) * 2017-06-06 2018-12-13 京东方科技集团股份有限公司 扫描电路、栅极驱动电路、显示面板及其驱动方法和显示装置
WO2019218772A1 (zh) * 2018-05-18 2019-11-21 京东方科技集团股份有限公司 显示驱动电路、显示驱动方法和显示装置
US11227534B2 (en) 2018-05-18 2022-01-18 Boe Technology Group Co., Ltd. Display driving circuit, display driving method and display device
CN108806582A (zh) * 2018-07-02 2018-11-13 上海中航光电子有限公司 阵列基板、电子纸式显示面板及其驱动方法和显示装置
CN108806582B (zh) * 2018-07-02 2021-06-18 上海中航光电子有限公司 阵列基板、电子纸式显示面板及其驱动方法和显示装置
CN108831382A (zh) * 2018-08-29 2018-11-16 京东方科技集团股份有限公司 一种goa单元、goa级联电路及goa单元的驱动方法
CN113299236A (zh) * 2021-05-24 2021-08-24 京东方科技集团股份有限公司 一种显示面板的驱动方法、装置和显示面板

Also Published As

Publication number Publication date
WO2018223963A1 (zh) 2018-12-13
CN106971692B (zh) 2018-12-28

Similar Documents

Publication Publication Date Title
CN106971692A (zh) 显示面板的驱动电路以及显示装置
US20200394961A1 (en) Display device
CN109935269B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN105654905B (zh) 移位寄存器及其驱动方法、驱动电路和显示装置
CN103700406B (zh) 移位寄存器及其驱动方法和平板显示器件
CN105096833B (zh) 生成发光控制信号的电路和方法以及像素电路驱动方法
CN103700338B (zh) 像素电路及其驱动方法及采用该电路的有机发光显示装置
JP4612581B2 (ja) 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置
US11270629B2 (en) Gate driver and electroluminescence display device using the same
US11295673B2 (en) Display device
KR102639309B1 (ko) 표시 장치
KR101094286B1 (ko) 발광 제어 구동부, 이를 이용한 발광 표시 장치, 및 발광 제어 신호 구동 방법
CN103003864A (zh) 显示装置及其驱动方法
JP2006126778A (ja) 走査駆動部,走査駆動部を用いた発光表示装置および発光表示装置の駆動方法
US11295672B2 (en) Emission driver and display device having the same
CN116312380A (zh) 显示设备及其驱动方法
CN105489167A (zh) 显示装置及其像素电路和驱动方法
US11217179B2 (en) Scan driver and display device including the same
CN108122538A (zh) 显示装置的发光控制器和包括发光控制器的发光显示装置
CN106991966A (zh) 阵列基板及驱动方法、显示面板和显示装置
WO2021081990A1 (zh) 显示基板、显示装置和显示驱动方法
CN103310846B (zh) 选通驱动器以及包括选通驱动器的图像显示装置
KR20230083393A (ko) 게이트 드라이버 및 이를 포함하는 표시 장치
JP2022104589A (ja) ゲート駆動回路及びこれを含む表示装置
KR102662343B1 (ko) 발광 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant