CN106776421A - 一种带Retimer的PCIE IOBOX及其热插拔方法 - Google Patents

一种带Retimer的PCIE IOBOX及其热插拔方法 Download PDF

Info

Publication number
CN106776421A
CN106776421A CN201611016117.4A CN201611016117A CN106776421A CN 106776421 A CN106776421 A CN 106776421A CN 201611016117 A CN201611016117 A CN 201611016117A CN 106776421 A CN106776421 A CN 106776421A
Authority
CN
China
Prior art keywords
slot
retimer
pcie
chips
iobox
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611016117.4A
Other languages
English (en)
Inventor
刘东洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201611016117.4A priority Critical patent/CN106776421A/zh
Publication of CN106776421A publication Critical patent/CN106776421A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0024Peripheral component interconnect [PCI]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开一种带Retimer的PCIE IOBOX,包括:高速连接器、插槽X16 Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16 Slot连接;Retimer芯片与插槽X16 Slot之间连线的节点连接有上拉电阻。本发明实现对计算板到PCIE IOBOX的PCIE信号优化同时,还可简单方便实现热插拔PCIE设备。

Description

一种带Retimer的PCIE IOBOX及其热插拔方法
技术领域
本发明涉及服务器板卡,具体涉及一种带Retimer的PCIE IOBOX及其热插拔方法。
背景技术
在多路高端服务器的设计中,PCIE信号走线一般要通过计算板到背板,在背板经过一定的距离后的才能到达IOBOX,在IOBOX转接后最终到达PCIE设备。PCIE作为高速信号,随着链路长度的增加,信号中的高频分量会急剧损耗,这会导致信号幅度和上升沿的退化、信号带宽的降低,引起码间干扰从而导致眼图的闭合及抖动增加,最终在接收端产生误码。另外,传统热插拔方案采用PCA9555作为热插拔控制器和按键开关作为触发设备,成本高,电路复杂,插拔不便。
发明内容
为解决上述问题,本发明提供一种带Retimer的PCIE IOBOX及其热插拔方法,本发明应用于purely平台高端8路服务器中,实现对计算板到PCIE IOBOX的PCIE信号优化同时,还可简单方便实现热插拔PCIE设备。
本发明的技术方案是:一种带Retimer的PCIE IOBOX,包括:高速连接器、插槽X16Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16 Slot连接;Retimer芯片与插槽X16 Slot之间连线的节点连接有上拉电阻。
进一步地,所述Retimer芯片采用89HT0832P型号的Retimer芯片。
一种权利要求1所述带Retimer的PCIE IOBOX的热插拔方法,
热插入过程控制方法为:当PCIE设备没有插入插槽X16 Slot时,插槽X16 Slot的在位信号为高,此时Retimer芯片的端口复位信号一直有效;当PCIE设备插入插槽X16 Slot时,插槽X16 Slot的在位信号下拉,Retimer芯片的端口复位的PIN状态变为低,复位信号无效,此时对PCIE设备进行初始化和驱动加载,使PCIE设备能正常工作;
热移除过程控制方法为:当PCIE设备从插槽X16 Slot移除时,Retimer芯片的下行端口检测不到PCIE设备,Retimer芯片通知上行设备进行处理,同时Retimer芯片的端口复位的PIN状态变为高,此时Retimer芯片的端口复位信号有效。
进一步地,PCIE设备热移除后,链路中PCIE信号的发送端处于待机状态,接收端处于高阻状态。
本发明提供的带Retimer的PCIE IOBOX及其热插拔方法,解决了PCIE链路太长导致高频分量损耗太大引起的信号幅度和上升沿的退化、信号带宽的降低,引起码间干扰问题;Retimer芯片可以根据解析PCIE协议在链路训练过程中自动调节自身参数,具有调试简单的优点;采用PCIE设备的在位信号作为控制Retimer芯片的端口复位PIN,最终实现热插拔的过程,无需传统热插拔方案的控制信号,成本低,操作便捷,提升产品竞争力。
附图说明
图1是本发明具体实施例逻辑框图。
图中,1-高速连接器,2-Retimer芯片,3-插槽X16 Slot,R1-上拉电阻。
具体实施方式
下面结合附图并通过具体实施例对本发明进行详细阐述,以下实施例是对本发明的解释,而本发明并不局限于以下实施方式。
如图1所示,本发明提供的带Retimer的PCIE IOBOX,包括高速连接器1、插槽X16Slot3、Retimer芯片2。Retimer芯片2分别与高速连接器1、插槽X16 Slot3连接;Retimer芯片2与插槽X16 Slot3之间连线的节点连接有上拉电阻R1。高速连接器1与背板相连,计算板的PCIE信号通过背板连接器到PCIE IOBOX。
Retimer芯片2采用89HT0832P型号的Retimer芯片2。Retimer芯片2优化PCIE信号的参数RXEQ(接收端均衡参数)和TXEQ(发送端参数),可以根据PCIE 规范自动调节。在热插拔设计过程中,用INVPR_N来反转Retimer芯片2的端口复位PIN使其高有效,同时在插槽X16Slot3的在位信号增加上拉,然后把二者连接到一起,实现热插拔。
热插入过程:当PCIE设备没有插入插槽X16 Slot3时,插槽X16 Slot3的在位信号为高,此时Retimer芯片2的端口复位信号一直有效;当PCIE设备插入插槽X16 Slot3时,插槽X16 Slot3的在位信号下拉,Retimer芯片2的端口复位的PIN状态变为低,复位信号无效,此时对PCIE设备进行初始化和驱动加载,使PCIE设备能正常工作。
热移除过程:当PCIE设备从插槽X16 Slot3移除时,Retimer芯片2的下行端口检测不到PCIE设备,Retimer芯片2通知上行设备进行处理,同时Retimer芯片2的端口复位的PIN状态变为高,此时Retimer芯片2的端口复位信号有效。PCIE设备热移除后,链路中PCIE信号的TX(发送)端处于IDLE(待机)状态,RX(接收)端处于高阻状态。
以上公开的仅为本发明的优选实施方式,但本发明并非局限于此,任何本领域的技术人员能思之的没有创造性的变化,以及在不脱离本发明原理前提下所作的若干改进和润饰,都应落在本发明的保护范围内。

Claims (4)

1.一种带Retimer的PCIE IOBOX,其特征在于,包括:高速连接器、插槽X16 Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16 Slot连接;Retimer芯片与插槽X16 Slot之间连线的节点连接有上拉电阻。
2.根据权利要求1所述的带Retimer的PCIE IOBOX,其特征在于,所述Retimer芯片采用89HT0832P型号的Retimer芯片。
3.一种权利要求1所述带Retimer的PCIE IOBOX的热插拔方法,其特征在于,
热插入过程控制方法为:当PCIE设备没有插入插槽X16 Slot时,插槽X16 Slot的在位信号为高,此时Retimer芯片的端口复位信号一直有效;当PCIE设备插入插槽X16 Slot时,插槽X16 Slot的在位信号下拉,Retimer芯片的端口复位的PIN状态变为低,复位信号无效,此时对PCIE设备进行初始化和驱动加载,使PCIE设备能正常工作;
热移除过程控制方法为:当PCIE设备从插槽X16 Slot移除时,Retimer芯片的下行端口检测不到PCIE设备,Retimer芯片通知上行设备进行处理,同时Retimer芯片的端口复位的PIN状态变为高,此时Retimer芯片的端口复位信号有效。
4.根据权利要求3所述的带Retimer的PCIE IOBOX的热插拔方法,其特征在于,PCIE设备热移除后,链路中PCIE信号的发送端处于待机状态,接收端处于高阻状态。
CN201611016117.4A 2016-11-18 2016-11-18 一种带Retimer的PCIE IOBOX及其热插拔方法 Pending CN106776421A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611016117.4A CN106776421A (zh) 2016-11-18 2016-11-18 一种带Retimer的PCIE IOBOX及其热插拔方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611016117.4A CN106776421A (zh) 2016-11-18 2016-11-18 一种带Retimer的PCIE IOBOX及其热插拔方法

Publications (1)

Publication Number Publication Date
CN106776421A true CN106776421A (zh) 2017-05-31

Family

ID=58969417

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611016117.4A Pending CN106776421A (zh) 2016-11-18 2016-11-18 一种带Retimer的PCIE IOBOX及其热插拔方法

Country Status (1)

Country Link
CN (1) CN106776421A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107943627A (zh) * 2017-11-16 2018-04-20 郑州云海信息技术有限公司 一种10g‑kr高速信号优化方法与系统
CN110035015A (zh) * 2019-04-23 2019-07-19 苏州浪潮智能科技有限公司 一种优化级联Retimer链路协商过程的方法
CN114691574A (zh) * 2021-04-15 2022-07-01 澜起电子科技(上海)有限公司 热插拔控制方法、装置、重定时器、扩展卡及电子设备
CN115940322A (zh) * 2022-11-03 2023-04-07 南京微智新科技有限公司 一种Retimer器件的切换电路及电子设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101082894A (zh) * 2006-05-30 2007-12-05 英业达股份有限公司 高速周边组件连接接口设备的热插拔系统及其方法
CN101727430A (zh) * 2009-11-11 2010-06-09 中兴通讯股份有限公司 一种板卡的热插拔方法和装置
CN203133685U (zh) * 2013-03-21 2013-08-14 浪潮电子信息产业股份有限公司 一种基于pcie标准的外部扩展模块
CN104133533A (zh) * 2014-08-06 2014-11-05 浪潮(北京)电子信息产业有限公司 一种支持全长的pcie扩展卡板卡系统
CN104238688A (zh) * 2014-09-11 2014-12-24 浪潮(北京)电子信息产业有限公司 一种刀片节点及其扩展方法
CN204790995U (zh) * 2015-07-29 2015-11-18 浪潮电子信息产业股份有限公司 一种支持线缆扩展的pcie转接卡
CN105512080A (zh) * 2015-12-31 2016-04-20 浪潮(北京)电子信息产业有限公司 一种服务器系统
US9400763B2 (en) * 2014-02-24 2016-07-26 Rj Intellectual Properties, Llc PCI express expansion system

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101082894A (zh) * 2006-05-30 2007-12-05 英业达股份有限公司 高速周边组件连接接口设备的热插拔系统及其方法
CN101727430A (zh) * 2009-11-11 2010-06-09 中兴通讯股份有限公司 一种板卡的热插拔方法和装置
CN203133685U (zh) * 2013-03-21 2013-08-14 浪潮电子信息产业股份有限公司 一种基于pcie标准的外部扩展模块
US9400763B2 (en) * 2014-02-24 2016-07-26 Rj Intellectual Properties, Llc PCI express expansion system
CN104133533A (zh) * 2014-08-06 2014-11-05 浪潮(北京)电子信息产业有限公司 一种支持全长的pcie扩展卡板卡系统
CN104238688A (zh) * 2014-09-11 2014-12-24 浪潮(北京)电子信息产业有限公司 一种刀片节点及其扩展方法
CN204790995U (zh) * 2015-07-29 2015-11-18 浪潮电子信息产业股份有限公司 一种支持线缆扩展的pcie转接卡
CN105512080A (zh) * 2015-12-31 2016-04-20 浪潮(北京)电子信息产业有限公司 一种服务器系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107943627A (zh) * 2017-11-16 2018-04-20 郑州云海信息技术有限公司 一种10g‑kr高速信号优化方法与系统
CN110035015A (zh) * 2019-04-23 2019-07-19 苏州浪潮智能科技有限公司 一种优化级联Retimer链路协商过程的方法
CN110035015B (zh) * 2019-04-23 2022-12-06 苏州浪潮智能科技有限公司 一种优化级联Retimer链路协商过程的方法
CN114691574A (zh) * 2021-04-15 2022-07-01 澜起电子科技(上海)有限公司 热插拔控制方法、装置、重定时器、扩展卡及电子设备
CN115940322A (zh) * 2022-11-03 2023-04-07 南京微智新科技有限公司 一种Retimer器件的切换电路及电子设备
CN115940322B (zh) * 2022-11-03 2023-10-20 南京微智新科技有限公司 一种Retimer器件的切换电路及电子设备

Similar Documents

Publication Publication Date Title
CN106776421A (zh) 一种带Retimer的PCIE IOBOX及其热插拔方法
US8804792B1 (en) Intermediary signal conditioning device with interruptible detection mode
US7814255B1 (en) Multi-interface multi-channel modular hot plug I/O expansion
CN104657313B (zh) 通用串行总线装置的检测系统及其方法
CN102981994B (zh) 再驱动器电路、使用再驱动器电路的方法及第一串行单向通信接口
CN204906388U (zh) 中继器电路
US9160451B2 (en) Active optical cable connector plug and active optical cable using same
CN102591826B (zh) Usb隔离设备中检测与断言总线速度条件的方法与系统
CN101783674A (zh) 管脚共享装置及管脚共享方法
CN106487721A (zh) 网络设备和用于网络设备中的报文转发方法
US11588517B2 (en) Signal correction for serial interfaces
CN100480923C (zh) I2c总线从控制器软实现方法
CN209044589U (zh) 一种三槽位pcie扩展装置
CN106951383A (zh) 一种提高pcie数据通道使用率的主板及方法
CN103441780A (zh) Rs-485自动切换方向的通讯电路
CN114690882A (zh) 低功率嵌入式USB2(eUSB2)中继器
CN112069111A (zh) 一种兼容双向传输的Retimer转接卡电路设计
CN208314763U (zh) 一种用于PCIe信号机箱外部传输的Retimer板卡
CN206835123U (zh) 一种rs485收发自动切换电路
US7085117B2 (en) EMC immunity improvements to USB interface
CN113806273B (zh) 快速周边组件互连数据传输控制系统
CN210924562U (zh) 一种背板通讯装置
CN209982807U (zh) 一种优化t拓扑ddr模块信号质量的pcb结构
CN207281529U (zh) 一种rs485通信的使能控制电路
CN206892854U (zh) 一种提高pcie数据通道使用率的主板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170531

RJ01 Rejection of invention patent application after publication