CN1066886C - 自适应同步信号分离器 - Google Patents
自适应同步信号分离器 Download PDFInfo
- Publication number
- CN1066886C CN1066886C CN95119056A CN95119056A CN1066886C CN 1066886 C CN1066886 C CN 1066886C CN 95119056 A CN95119056 A CN 95119056A CN 95119056 A CN95119056 A CN 95119056A CN 1066886 C CN1066886 C CN 1066886C
- Authority
- CN
- China
- Prior art keywords
- synchronizing signal
- signal
- level
- slice level
- signal separator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000001360 synchronised effect Effects 0.000 title claims description 20
- 239000002131 composite material Substances 0.000 claims abstract description 17
- 241000023320 Luma <angiosperm> Species 0.000 claims description 14
- OSWPMRLSEDHDFF-UHFFFAOYSA-N methyl salicylate Chemical compound COC(=O)C1=CC=CC=C1O OSWPMRLSEDHDFF-UHFFFAOYSA-N 0.000 claims description 14
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 3
- 230000003044 adaptive effect Effects 0.000 abstract 1
- 230000000295 complement effect Effects 0.000 description 7
- 238000000034 method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 238000001914 filtration Methods 0.000 description 5
- FBWADIKARMIWNM-UHFFFAOYSA-N N-3,5-dichloro-4-hydroxyphenyl-1,4-benzoquinone imine Chemical compound C1=C(Cl)C(O)=C(Cl)C=C1N=C1C=CC(=O)C=C1 FBWADIKARMIWNM-UHFFFAOYSA-N 0.000 description 3
- 230000006835 compression Effects 0.000 description 3
- 238000007906 compression Methods 0.000 description 3
- 238000012856 packing Methods 0.000 description 2
- 238000012797 qualification Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/16—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
- H04N5/18—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Picture Signal Circuits (AREA)
Abstract
箝位电路(18)将可以是数字式的视频信号与直流补偿值相组合,使视频信号的后沿部分箝位到预定电平,如IRE电平。一除法器响应箝位电路产生其值表示后沿部分在被箝位之前的IRE电平的基准信号。在自适应同步限幅器(20)中,一加法器产生表示基准信号值与某固定值间数值关系(如平均值)的限幅电平;由一比较器将视频信号与限幅电平值比较产生复合同步信号。限制器限定限幅电平范围。箝位电路、加法器、比较器和限制器可为数字电路。
Description
本发明涉及同步信号分离器的领域,特别涉及可装入集成电路中的自适应同步信号分离器的领域。
集成同步信号分离器通常是用在处理画中画显示画面(经常叫做PIP显示画面)上作为插画出现的辅助视频信号的集成电路处理器中的。这种集成电路叫做DPIP集成电路,汤姆逊消费者电子设备公司制造的电视接收机即使用这种集成电路。DPIP集成电路中的集成同步信号分离器包括一个模拟同步信号顶尖箝位电路、一个模/数转换器、一个数字低通滤波器、一个比较器、一个水平锁相环、一个非线性滤波器和一个数字后沿箝位电路。PIP显示中辅助画面的视频信号是先后经过顶尖箝位、数字化和低通滤波的同步信号。经低通滤波的表示辅助视频信号的亮度分量由一个同步信号限幅比较器将其与约为-25IRE的基准限幅电平(即比-40IRE额定同步信号尖端电平高15IRE左右)相比较。比较器的输出是个复合同步信号。水平同步信号由水平锁相环加以分离,垂直同步信号由非线性滤波器加以分离。经分离的水平同步信号输入到数字后沿箝位电路中,亮度分量也输入到该电路中来,但该电路只在这种情况下参与同步信号的分离过程。从数字后沿箝位电路出来的经箝位的亮度信号供在集成电路中进一步进行视频处理用。
上述方法在一般信号情况下能很好发挥作用,但当同步信号受压缩或含有许多杂波时就更容易失灵。同步信号受压缩时,当视频信号电平降到限幅阈值以下时会出差错。为最大限度地减少这种情况,限幅电平可以取得比-20IRE电平更接近同步信号顶尖电平,即通常处在同步信号顶尖和后沿之间的中段。这样做使抗噪声的能力下降,但通常认为这是最佳的折衷方娄。采用固定的同步信号限幅阈值电平时在性能方面的水平与主视频图象的同步信号处理电路相比,一般认为在一定程度上是可以接受的,因为在弱的或具有受压缩同步信号但还是可视的信号中是会产生同步信号丢失现象的。换句话说,这种信号作为主画是可视的,而作为辅助画则不可视。
另一种方案是在ITT数字成套芯片中采用固定的同步信号限幅电平。ITT数字成套芯片中的同步信号分离器有两种工作方式。在接收同步信号的过程中,和在DPIP集成电路中一样,将同步信号限幅电平固定下来。进入同步状态之后,通过取同步信号顶尖电平和黑电平(对应于后沿)的平均值将同步信号限幅电平调到同步信号脉冲幅值的一半(50%)。这样做减小了视频信号电平引起的假触发现象,因为同步信号限幅电平在同步信号顶尖向后沿移动时能更移近后沿,起码移到某一点上,同步信号顶尖偏离后沿时提高了抗噪声的能力,这是因为同步信号限幅电平偏离后沿,起码移到某一点的缘故。然而,ITT成套芯片中所进行的这种改进未能达到与主视频通道中同步信号分离基本上相当的性能水平。
若调节同步信号限幅电平使其达到无论系统是两种工作方式抑或ITT成套芯片电平局限于50%都能容许同步信号顶类电平在更宽的范围内变化的更宽范围,则在性能上还可以进一步提高。
本发明的目的是提供一种克服了上述现有技术缺点的、可装入集成电路中的自适应同步信号分离器。
按照本发明的一个方面,数字后沿箝位电路提供的数字值相当于箝位之前的后沿相应值。求出这个数值与可能是也可能不是真正同步信号顶尖值的同步信号顶尖基准值两者的平均值。限定求平均得出的结果,再用此限定值作为自适应同步信号限幅阈值电平。本发明的方法与ITT成套芯片的方法在原理上有两个不同点。首先,同步信号顶尖限幅电平可以使其偏离同步信号顶尖电平与消隐(黑)电平之间的中间位置。这使实际的弱同步信号顶尖电平达到最佳的噪声性能,而且补偿了模拟箝位电路中的漏泄和噪声的非线性特性,弱信号阈值可以在中间值以下,例如再往下4IRE。其次,平均器后面设了一个限制器。此限制器将同步信号顶尖限幅阈值的范围限定在额定值的一半(50%),例如约-20IRE,和相对于一半额定值±10IRE的范围。这个范围相当于40IRE额定同步信号顶尖值的大约25%至大约75%的范围。这对信号的接收方面有帮助,而且避免销定或振荡。性能上的提高是引人注目的,接近垂直脉冲分频同步信号分离器的性能。
根据本发明的自适应同步信号分离器,它包括:一个视频信号源,所述视频信号的同步分量配置在后沿部分;箝位装置,用以将所述后沿部分箝位到预定的电平;输出基准信号发生装置,该输出基准信号值表示所述后沿部分在所述箝位置工作之前的连续TRE电平;限幅电平值发生装置;和复合同步信号发生装置,复合同步信号是通过所述视频信号与所述限幅电平值相比较产生的。
本发明的同步信号分离器还可包括限幅电平值限定装置,用以将限幅电平值限定到限幅电平范围,所述复合同步信号发生装置即将视频信号和限定后的限幅电平相比较。
视频信号可以是数字化的视频信号,在此情况下,箝位装置、输出基准信号发生装置、限幅电平值发生装置、复合同步信号发生装置和限幅值限定装置就便于采用数字电路,这些数字电路就便于采用集成电路。
在目前最佳的实施例中,箝位装置将视频信号与直流补偿值结合起来确定后沿部分的所述预定电平,例如0伏的IRE电平,输出基准信号则表示直流补偿值,例如直流补偿值的一小部分。
本发明可应用于各种信号,包括例如亮度信号、RGB信号和任何其它可含有同步分量的信号。
图1是本发明方案同步信号分离器的方框图。
图2是适宜与图1的同步信号分离器配用的数字后沿箝位电路的方框图。
图3是适宜与图1的同步信号分离器配用的自适应同步信号限幅器的方框图。
图4是适宜与图1的同步信号分离器配用的垂直滤波器的方框图。
图1示出了本发明方案的同步信号分离器10的方框图。辅助视频信号,即画中画显示画面中插画的信号源,是模拟同步信号箝位电路12的输入。经箝位的模拟信号输入到模/数转换器14,模/数转换器14的输出是个数字化视频信号,特别是含水平和垂直同步分量的亮度信号(LUMA)。模拟箝位电路12的同步信号顶尖基准值取自例如模/数转换器14的阻性阶梯。亮度信号输入数字低通滤波器16中。经低通滤波的亮度信号LPF LUMAI是低通滤波器16的第一输出,也是数字后沿箝位电路18的输入。箝位电路18的输出是个经箝位的数字亮度信号CLAMPED LUMA。另一经低通滤波的亮度信号LPF LUMA2是低通滤波器16的第二输出,也是数字自适应同步信号限幅电路20的输入。
亮度信号LPF LUMA1和LPF LUMA2是否相同或是经频率响应不同的低通滤波器低通滤过的结果,这取决于以后在处理方面的要求。低通滤波器16的输出是否具有频率相同或不同的不同输出,或低通滤波器16是否采用分立的低通滤波器以分别产生具有相同或不同的频率响应的LPF LUMA1和LPF LUMA2信号,这一切对这里所教导的自适应同步信号限幅器来说不是关键问题。
自适应同步信号限幅电路20还接收来自箝位电路18的后沿基准信号。自适应同步信号限幅器20产生复合同步信号(COMPOSITE SYNC)的输出,输入到水平锁相环(HPLL)22和非线性垂直同步信号分离器(VERT SYNC SEPARATOR)24中,水平锁相环22和非线性垂直同步信号分离器24则分别对水平和垂直分量进行再生。
水平同步信号输入边缘检测器和延迟电路30中。水平同步脉冲由电路30进行边缘检测,其延迟形式作为计时信号LUMA CLAMP PULSE提供给后沿箝位电路18。
主时钟26产生频率为彩色副载波频率的4倍(4fsc)的时钟信号(CLK),提供给模/数转换器14和自适应同步信号限幅器20。在此频率下,模/数转换器为每一个水平行提供910个数字样本。CLK信号在除法器28中用36除,产生频率较低的时钟信号(CLK÷36),供垂直滤波器24用。
图2、图3和图4中分别示出了数字后沿箝位电路18、自适应同步信号限幅器20和垂直滤波器24。三图中的某些多位数字信号用是星号(*)表示。所有标有星号的这些信号都是无符号的信号,只表示大小。所有不带星号的这类信号取二进制补码的形式。这种形式中,领头的二进制位用以表示符号,其余的二进制位用来表示大小。负数是通过取相应正数二进制位的补码并在最低有效位的位置加一个单位得出的。用n位表示的最大负数,其大小比可用n位表示的最大正数大一个单位。由于0这个数只有一个表示方式,因而可用n位字表示的不同数字有2n个。二进制补码的这种形式,相减时特别方便,只用一个加法器和一个求补器即可进行相减。这里所教导的发明无需采用二进制补码的形式。
参看图2,后沿箝位电路18响应于经低通滤波的亮度信号LPFLUMA(例如LPF LUMAl和LUMA CLAMP PULSE信号)。箝位电路18产生后沿基准信号BACK PORCH REF和经箝位的亮度信号CLAMPEDLUMA。箝位电路的根本目的是将直流补偿值加到进来的亮度信号LPFLUMA,使输出信号CLAMPED LUMA的后沿电平始终为数字0电平。除除法器185外,整个电路18可以看成是提供所需直流补偿值的伺服机构。
直流补偿值是从递增/递减计数器180的输出端产生的,计数器180在进来的后沿电平小于0时每次水平扫描递增计数一次,在进来的后沿电平大于0时每次水平扫描递减计数一次。计数器由脉冲发生器188的输出启动,该脉冲发生器响应于LUMA CLAMP PULSE输入信号。脉冲发生器的各输出是后沿期间每次水平扫描出现一次的一个系统时钟宽的脉冲。该脉冲输入到门182中,电路181有一个响应除法器183的输出大小的计数解码器,计数器的输出即由除法器183除以64。
除法器184输出直流补偿值,计数器的输出即由除法器184除以128。除法器184的作用是在计数器连续的128个计数(或升或降)之后,DC增减一个计数。直流补偿值是加法电路186的一个输入。第二个输入是LPE LUMA输入信号。第三个输入是门187产生的位C IN中的进位。门187的这些输入是脉冲发生器188的另一个脉冲输出和计数器的输出的二进制位5。脉冲发生器188的输出信号在提供给门182的输出信号之后可能会出现一些主时钟计数值。CLAMPED LUMA输出信号由除法器189将加法电路186的输出除以2产生,由此得出8位信号。加法电路186输出信号的最高有效位MSB为符号位。SIGN BIT(MSB)表示控制计数器180计数方向的误差信号,也是防显示重叠电路181的输入。
特别有意义的信号是除法器185的输出BACK PORCH REF,这是表示除法器128的输出进一步除以2后的大小的信号。BACK PORCH REF信号为直流补偿值的一半,因而提供给自适应同步信号限幅电路20,表示LPF LUMA同步信号幅值的一半。
图3示出了自适应同步信号限幅器20。BACK PORCH REF信号输入到加法电路201中。输入到加法电路201中去的还有固定数字基准补偿值。在本最佳实施例中,数字基准补偿值为-64。加法电路201的输出存入锁存器202中。锁存器202的输出由限制电路203限定到某些值的范围。在本最佳实施例中,限制器的范围从-115至-95。这相当于±10 IRE的范围。限制器203的输出SLICE LEVEL耦合到比较器204的不倒相输入端A上。LPF LUMA,例如,LPF LUMA2耦合到比较器204的倒相输入端B,显示出标准波形连同其IRE值。A>B时,比较器204产生输出,存入锁存器205中。锁存器205和锁存器202由主时钟信号CLK启动。每当LPF LUMA输入信号低于限幅电平时,锁存器205的输出信号COMPOSITE SYNC低,否则高。因此同步信号限幅电平总是调节到大约后沿电平与同步信号顶尖电平之间的中间值。
锁存器205的输出信号COMPOSITE SYNC输入到锁相环电路22中,如图1所示,且输入到垂直滤波器24中,如图4细节中所示。水平锁相环22是一般的锁相环,这里没有详细示出。
参看图4。非线性垂直同步信号分离器24有一个递增/递减计数器241,由CLK÷36信号启动,通过门243控制,门243本身则由防显示重叠电路242控制。COMPOSITE SYNC信号确计数器由CLK÷36信号启动时递增折或递减计数。计数器的输出耦合到比较器244的不倒相输入端A上。A≥B时,比较器244产生输出。比较器244的输出存入锁存器246中,该锁存器也由CLK÷36信号计时。锁存器246的输出为经分离的垂直同步信号VERT SYNC。VERY SYNC信号也控制开关245。另外一些限幅电平产生滞后作用,防止VERT SYNC信号抖动。
Claims (19)
1.一种自适应同步信号分离器,包括:
视频信号(LUMA)源,所述视频信号含有位于后沿部分的同步分量;
其特征在于:
箝位装置(18),用以将所述后沿部分箝位到预定的电平(例如0伏);
输出基准信号(BACK PORCH REF)发生装置(185),该信号的值表示所述箝位装置(18)工作之前所述后沿部分的连续IRE电平;
限幅电平值(SLICE LEVEL)发生装置(201);和
复合同步信号(COMPOSITE SYNC)发生装置(204),通过将所述视频信号(LPF LUMA2)与所述限幅电平值(SLICE LEVEL)相比较产生复合同步信号。
2.如权利要求1所述的同步信号分离器,其特征在于,所述视频信号(LUMA)由模/数转换器(14)转换成数字信号。
3.如权利要求1或2所述的同步信号分离器,其特征在于,所述箝位装置将所述视频信号(LUMA)与直流补偿值(CLAMP OFFSET)混合起来确定所述后沿部分的所述预定电平(例如0伏)。
4.如权利要求3所述的同步信号分离器,其特征在于,所述输出基准信号(BACK PORCH REF)表示所述直流补偿值(CLAMP OFFSET)。
5.如权利要求3所述的同步信号分离器,其特征在于,所述输出基准信号(BACK PORCH REF)为所述直流补偿值(CLAMP OFFSET)的一小部分。
6.如权利要求5所述的同步信号分离器,其特征在于,所述一小部分约为一半(1/2)。
7.如权利要求1或2所述的同步信号分离器,其特征在于,所述基准信号值(BACK PORCH REF)与所述固定值(例如“-64”)之间的所述数值关系为平均关系。
8.如权利要求1或2所述的同步信号分离器,其特征还在于用以将所述限幅电平值(SLICE LEVEL)限定在(例如-115至-95)限幅电平范围的限幅装置(203),所述产生所述复合同步信号(COMPOSITE SYNC)的装置(204)将所述视频信号(LPE LUMA2)与所述经限幅的限幅电平相比较。
9.如权利要求8所述的同步信号分离器,其特征在于,所述限幅电平范围约为-20 IRE±10 IRE。
10.如权利要求8所述的同步信号分离器,其特征在于,所述限幅电平的所述范围为额定同步信号顶尖值的大约25%至大约75%。
11.如权利要求8所述的同步信号分离器,其特征在于,所述输出基准信号发生装置(185)、所述限幅电平值发生装置(201)、所述复合同步信号发生装置(204)和所述限幅装置(203)都装在集成电路中。
12.如权利要求1或2所述的同步信号分离器,其特征在于,所述输出基准信号(BACK PORCH REF)发生装置(185)有一个除法器响应所述箝位装置(18)产生的补偿值(CLAMP OFFSET)以确定所述后沿部分的所述预定电平(例如0伏)。
13.如权利要求1或2所述的同步信号分离器,其特征在于,所述视频信号是个亮度信号。
14.如权利要求1或2所述的同步信号分离器,其特征在于,所述后沿部分的所述预定电平为预定的IRE电平。
15.如权利要求1所述的同步信号分离器,其特征在于,所述限幅电平发生装置产生限幅电平值(SLICE LEVEL),该限幅电平值表示所述基准信号值(BACK PORCH REF)与一非零补偿值(例如“-64’)之间的数值关系
16.如权利要求1所述的同步信号分离器,其特征在于,还包括限幅装置(203),用以将所述限幅电平值(SLICE LEVEL)限定在(例如-115至-95)限幅电平范围。
17.如权利要求16所述的同步信号分离器,其特征在于,由所述限幅装置产生的所述限幅电平值(SLICE LEVEL)表示所述基准信号值(BACK PORCH REF)与一固定值(例如“-64”)之间的数值关系。
18.如权利要求16所述的同步信号分离器,其特征在于,所述限幅电平值(SLICE LEVEL)被限制在约为-20 IRE±10 IRE的范围。
19.如权利要求16所述的同步信号分离器,其特征在于,所述限幅电平值(SLICE LEVEL)被限制在额定同步信号顶尖值的大约25%至大约75%的范围。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US349,780 | 1994-12-06 | ||
US08/349,780 US5576770A (en) | 1994-12-06 | 1994-12-06 | Adaptive synchronizing signal separator |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1130328A CN1130328A (zh) | 1996-09-04 |
CN1066886C true CN1066886C (zh) | 2001-06-06 |
Family
ID=23373929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN95119056A Expired - Fee Related CN1066886C (zh) | 1994-12-06 | 1995-12-05 | 自适应同步信号分离器 |
Country Status (7)
Country | Link |
---|---|
US (1) | US5576770A (zh) |
EP (1) | EP0716539B1 (zh) |
JP (1) | JP3877180B2 (zh) |
KR (2) | KR960028179A (zh) |
CN (1) | CN1066886C (zh) |
DE (1) | DE69522782T2 (zh) |
MY (1) | MY112604A (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100391580B1 (ko) * | 1997-07-12 | 2003-10-22 | 삼성전자주식회사 | 복합신호의수직동기신호생성장치 |
DE19737326A1 (de) * | 1997-08-27 | 1999-03-04 | Thomson Brandt Gmbh | Verfahren zur Gewinnung von Zeilensynchronisationsinformationen aus einem Videosignal und Vorrichtung zur Durchführung des Verfahrens |
US6573943B1 (en) * | 1999-09-17 | 2003-06-03 | Elantec Semiconductor, Inc. | Alternative video sync detector |
JP3702783B2 (ja) * | 2000-12-14 | 2005-10-05 | 株式会社日立製作所 | ビデオ信号処理装置 |
KR100391989B1 (ko) * | 2001-04-06 | 2003-07-22 | 삼성전자주식회사 | 해상도 변경 감지 속도가 향상된 디스플레이 장치 및 그감지 방법 |
DE60232216D1 (de) * | 2001-08-31 | 2009-06-18 | Thomson Licensing | Signalerfassung nach einer Übergangssignalunterbrechung |
JP4236584B2 (ja) * | 2001-12-11 | 2009-03-11 | トムソン ライセンシング | 信号を処理する装置および方法 |
US7352406B2 (en) | 2002-08-07 | 2008-04-01 | Thomson Licensing | Signal acquisition following transient signal interruption |
JP3515775B1 (ja) * | 2002-08-20 | 2004-04-05 | 沖電気工業株式会社 | 垂直同期検出回路 |
US7423694B2 (en) * | 2005-06-15 | 2008-09-09 | Intersil Americas Inc. | Self-calibrating timing circuits for use in a sync separator |
JP2007165955A (ja) * | 2005-12-09 | 2007-06-28 | Oki Electric Ind Co Ltd | 垂直同期信号生成装置 |
JP4955485B2 (ja) | 2007-08-28 | 2012-06-20 | ルネサスエレクトロニクス株式会社 | 水平同期検出装置 |
US20090080538A1 (en) * | 2007-09-20 | 2009-03-26 | Aten International Co., Ltd. | Method and Apparatus for Decoding a Video Signal |
CN103167219B (zh) * | 2011-12-08 | 2016-03-23 | 无锡华润矽科微电子有限公司 | Cvbs电视信号钳位控制电路结构 |
TWI542211B (zh) * | 2014-04-29 | 2016-07-11 | 瑞昱半導體股份有限公司 | 用來產生顯示裝置中水平同步訊號的電路及相關的方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4680633A (en) * | 1985-04-24 | 1987-07-14 | Third Domain, Inc. | Circuit and method for producing accurate dc restored video waveform, horizontal sync pulses, and vertical sync pulses |
EP0533997A1 (de) * | 1991-09-27 | 1993-03-31 | Siemens Aktiengesellschaft | Gerät zum Verarbeiten von in Zeilen aufgeteilten Videosignalen mit einer digitalen Synchronabtrennstufe |
US5260790A (en) * | 1990-08-27 | 1993-11-09 | Canon Kabushiki Kaisha | Synchronizing signal separation device |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL7000743A (zh) * | 1970-01-19 | 1971-07-21 | ||
US4185299A (en) * | 1978-08-18 | 1980-01-22 | Rca Corporation | Synchronization signal separator circuit |
JPS5672581A (en) * | 1979-11-16 | 1981-06-16 | Matsushita Electric Ind Co Ltd | Synchronizing signal separator |
US4621289A (en) * | 1984-03-21 | 1986-11-04 | Zenith Electronics Corporation | Digital sync separator and differentiator |
US4628361A (en) * | 1985-01-08 | 1986-12-09 | Recoton Corporation | Video synchronizing signal separator |
US4707740A (en) * | 1986-04-11 | 1987-11-17 | Harris Corporation | Sync detector having noise adjusted slice level |
US4723165A (en) * | 1986-11-26 | 1988-02-02 | Zenith Electronics Corporation | AC coupled sync separator system with filter DC feedback |
US5003564A (en) * | 1989-04-04 | 1991-03-26 | Rca Licensing Corporation | Digital signal clamp circuitry |
US5027017A (en) * | 1990-01-19 | 1991-06-25 | Rca Licensing Corporation | Sync tip clamp circuitry |
MY105454A (en) * | 1990-04-30 | 1994-10-31 | Thomson Comsumer Electronics Inc | Television signal processing circuits. |
JP2814039B2 (ja) * | 1991-09-12 | 1998-10-22 | シャープ株式会社 | クランプ回路 |
-
1994
- 1994-12-05 KR KR1019940046697A patent/KR960028179A/ko unknown
- 1994-12-06 US US08/349,780 patent/US5576770A/en not_active Expired - Lifetime
-
1995
- 1995-11-25 DE DE69522782T patent/DE69522782T2/de not_active Expired - Fee Related
- 1995-11-25 EP EP95118580A patent/EP0716539B1/en not_active Expired - Lifetime
- 1995-12-01 MY MYPI95003700A patent/MY112604A/en unknown
- 1995-12-05 KR KR1019950046697A patent/KR100394447B1/ko not_active IP Right Cessation
- 1995-12-05 JP JP34703095A patent/JP3877180B2/ja not_active Expired - Fee Related
- 1995-12-05 CN CN95119056A patent/CN1066886C/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4680633A (en) * | 1985-04-24 | 1987-07-14 | Third Domain, Inc. | Circuit and method for producing accurate dc restored video waveform, horizontal sync pulses, and vertical sync pulses |
US5260790A (en) * | 1990-08-27 | 1993-11-09 | Canon Kabushiki Kaisha | Synchronizing signal separation device |
EP0533997A1 (de) * | 1991-09-27 | 1993-03-31 | Siemens Aktiengesellschaft | Gerät zum Verarbeiten von in Zeilen aufgeteilten Videosignalen mit einer digitalen Synchronabtrennstufe |
Also Published As
Publication number | Publication date |
---|---|
CN1130328A (zh) | 1996-09-04 |
MY112604A (en) | 2001-07-31 |
MX9505066A (es) | 1998-03-31 |
JP3877180B2 (ja) | 2007-02-07 |
EP0716539B1 (en) | 2001-09-19 |
EP0716539A2 (en) | 1996-06-12 |
US5576770A (en) | 1996-11-19 |
DE69522782T2 (de) | 2002-05-23 |
JPH08237518A (ja) | 1996-09-13 |
KR960028179A (ko) | 1996-07-22 |
KR100394447B1 (ko) | 2003-10-11 |
EP0716539A3 (en) | 1996-12-04 |
DE69522782D1 (de) | 2001-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1066886C (zh) | 自适应同步信号分离器 | |
EP0196193B1 (en) | A video signal recursive filter with luma/chroma separation | |
US4665437A (en) | Adaptive field or frame store processor | |
DE3807739C2 (zh) | ||
US5095354A (en) | Scanning format converter with motion compensation | |
CA2152659A1 (en) | Multistandard decoder for video signals and video signal decoding method | |
US4688080A (en) | Multi-standard adaptive chrominance separator | |
US4635099A (en) | Apparatus for detecting nonstandard video signals | |
KR0137197B1 (ko) | 영상처리장치에 있어서 화질 열화방지회로 | |
US5943101A (en) | Method and circuit arrangement for distinguishing between standard and non-standard CVBS signals | |
US5561473A (en) | Contour correction signal generating circuit | |
US4907073A (en) | Adaptive device for separating luminance signal and color signal | |
US4694331A (en) | Vertical transition processor for a comb filter | |
EP0464879A2 (en) | Apparatus for separating luminance and chrominance signals and the method thereof | |
US4734758A (en) | Signal processing circuit | |
US5373329A (en) | Method of picture movement signal detection and associated circuit | |
US5825428A (en) | Apparatus and method for reducing noise when changing the aspect ratios of displayed digital video signals | |
EP0341725A1 (en) | Digital video signal processing method and apparatus therefore | |
KR940000581B1 (ko) | 휘도 및 색신호 분리 회로 | |
KR920001108B1 (ko) | 디지탈 텔리비젼에 있어서 주사선 적응형 자동색 조절방식 | |
KR920010786B1 (ko) | 히스테리시스형 자동색 조절 방식 및 장치 | |
KR950000207Y1 (ko) | 텔레비젼 수상기의 인터리이브 검출회로 | |
JPH0622175A (ja) | ノイズ除去回路 | |
KR920004124B1 (ko) | 복합영상신호의 인터리이브 관계 검출회로 | |
JPH02302189A (ja) | 水平同期回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20010606 Termination date: 20100105 |