CN106659001A - 多层pcb涨缩测量补偿方法 - Google Patents

多层pcb涨缩测量补偿方法 Download PDF

Info

Publication number
CN106659001A
CN106659001A CN201611023406.7A CN201611023406A CN106659001A CN 106659001 A CN106659001 A CN 106659001A CN 201611023406 A CN201611023406 A CN 201611023406A CN 106659001 A CN106659001 A CN 106659001A
Authority
CN
China
Prior art keywords
alignment target
core material
harmomegathus
target
left corner
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611023406.7A
Other languages
English (en)
Inventor
朱占植
蔡志浩
董海青
邵勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN WUZHU TECHNOLOGY Co Ltd
Original Assignee
SHENZHEN WUZHU TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN WUZHU TECHNOLOGY Co Ltd filed Critical SHENZHEN WUZHU TECHNOLOGY Co Ltd
Priority to CN201611023406.7A priority Critical patent/CN106659001A/zh
Publication of CN106659001A publication Critical patent/CN106659001A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4638Aligning and fixing the circuit boards before lamination; Detecting or measuring the misalignment after lamination; Aligning external circuit patterns or via connections relative to internal circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/166Alignment or registration; Control of registration

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)

Abstract

本发明提供了一种多层PCB涨缩测量补偿方法,包括如下步骤:在所述内层芯板的至少两个角中设置对位靶标;确定所述内层芯板上各个对位靶标的坐标,根据所述坐标确定各个所述对位靶标的参数;将所述内层芯板和所述外层子板压合形成多层PCB,测量所述内层芯板的各个对位靶标的实际位置,并与参数位置进行比对,换算出各个所述内层芯板的涨缩值。本发明在多层PCB内层芯板的四个角各设计一组测量涨缩测试靶标,所述测试靶标能测出特定设计PCB的各内层芯板完成压合后的涨缩,并根据测量数据进行调整优化内层芯板的预补偿系数,从而达到改善高多层板的层间对准度,提高高多层板的制作良率。

Description

多层PCB涨缩测量补偿方法
【技术领域】
本发明涉及PCB板制造技术,特别涉及一种多层PCB涨缩测量补偿方法。
【背景技术】
在多层PCB板制作加工过程中,多个制作工序对最终多层PCB成品的对准度有影响,其中内层芯板的涨缩控制对多层板的对准度影响最大,并且最难控制,特别是层压结构中有多种厚度的内层芯板时;因为影响内层芯板涨缩的因素多,包括基板厚度、材料供应厂家、内层图形设计、内层铜厚等;通常为了控制多层板的对准度,内层制作时行业内会在内层线路制作的菲林上进行预补偿,这个预补偿系数通常是根据以往制作的经验给出,由于影响内层芯板涨缩的因素较多,这些经验补偿系数往往会有较大的偏差,特别是层数高或多种芯板厚度的高多层板,最终导致高多层板的各内层芯板重影严重而报废。
因此,有必要提供一种新的多层PCB涨缩测量补偿方法。
【发明内容】
本发明的目的在于提供一种降低PCB板的涨缩偏差,提高其制造精度的多层PCB涨缩测量补偿方法。
本发明的技术方案如下:一种多层PCB涨缩测量补偿方法,包括如下步骤:
提供若干内层芯板和外层子板,在所述内层芯板的至少两个角中设置对位靶标;
确定所述内层芯板上各个对位靶标的坐标,根据所述坐标确定各个所述对位靶标的参数,其中,各个所述对位靶标的参数包括内层芯板上一所述对位靶标与该内层芯板其它所述对位靶标之间的距离;
将所述内层芯板和所述外层子板压合形成多层PCB,测量所述内层芯板的各个对位靶标的实际位置,并与参数位置进行比对,换算出各个所述内层芯板的涨缩值;
根据各个所述内层芯板的涨缩值,将所述参数嵌入到所述多层PCB生产线的工单的项目中,对各个所述内层芯板的预补偿进行调整优化。
优选的,所述内层芯板为矩形,其四个角均具有所述对位靶标,且位于同一边的所述对位靶标与该边平行。
优选的,设定所述内层芯板的长度方向为X向,宽度方向为Y向,四个所述对位靶标的X向的坐标值、Y向的坐标值不全相同。
优选的,设置所述内层芯板的中心点的坐标为(X,Y),且X=0,Y=0,获取当前所述对位靶标的坐标为(Xa,Yb),通过坐标(Xa,Yb)计算确定当前所述对位靶标的位置。
优选的,当Xa>X,Yb>Y时,则确定当前所述对位靶标位于所述拼板图的右上角;
当Xa>X,Yb<Y时,则确定当前所述对位靶标位于所述拼板图的右下角;
当Xa<X,Yb>Y时,则确定当前所述对位靶标位于所述拼板图的左上角;
当Xa<X,Yb<Y时,则确定当前所述对位靶标位于所述拼板图的左下角。
优选的,当确定(Xa,Yb)位于所述内层芯板的右上角时,将该对位靶标记为(X1,Y1);
当确定(Xa,Yb)位于所述内层芯板的右下角时,将该对位靶标记为(X2,Y2);
当确定(Xa,Yb)位于所述内层芯板的左上角时,将该对位靶标记为(X3,Y3);
当确定(Xa,Yb)位于所述内层芯板的左下角时,将该对位靶标记为(X4,Y4);
优选的,所述参数包括:
左上角对位靶标与右上角对位靶标的距离,设定其为A;
左下角对位靶标与右下角对位靶标的距离,设定其为B;
左下角对位靶标与左上角对位靶标的距离,设定其为C;
右上角对位靶标与右下角对位靶标的距离,设定其为D;
则确定:
左上角对位靶标与右上角对位靶标的涨缩值为A-(X1-X3);
左下角对位靶标与右下角对位靶标的涨缩值为B-(X2-X4);
左下角对位靶标与左上角对位靶标的涨缩值为C-(Y3-Y4);
右上角对位靶标与右下角对位靶标的涨缩值为D-(Y1-Y2)。
优选的,采用X-RAY打靶机测量各所述内层芯板的两所述对位靶标的靶心之间的距离。
优选的,创建文本文件,其中包含所述参数;从所述文本文件中提取所述参数;将提取的所述参数嵌入到所述工单的对应项目中;将补偿后的同一工序的生产文件合并成一个新的文本文件进行存储。
本发明的有益效果在于:本发明在多层PCB内层芯板的四个角各设计一组测量涨缩测试靶标,所述测试靶标能测出特定设计PCB的各内层芯板完成压合后的涨缩,并根据测量数据进行调整优化内层芯板的预补偿系数,从而达到改善高多层板的层间对准度,提高高多层板的制作良率。
【具体实施方式】
下面结合实施方式对本发明作进一步说明。
所述多层PCB涨缩测量补偿方法,包括如下步骤:
提供若干内层芯板和外层子板,在所述内层芯板的至少两个角中设置对位靶标;
确定所述内层芯板上各个对位靶标的坐标,根据所述坐标确定各个所述对位靶标的参数,其中,各个所述对位靶标的参数包括内层芯板上一所述对位靶标与该内层芯板其它所述对位靶标之间的距离;
将所述内层芯板和所述外层子板压合形成多层PCB,测量所述内层芯板的各个对位靶标的实际位置,并与参数位置进行比对,换算出各个所述内层芯板的涨缩值;在本实施例中,采用X-RAY打靶机测量各所述内层芯板的两所述对位靶标的靶心之间的距离。
根据各个所述内层芯板的涨缩值,将所述参数嵌入到所述多层PCB生产线的工单的项目中,对各个所述内层芯板的预补偿进行调整优化,具体的,创建文本文件,其中包含所述参数;从所述文本文件中提取所述参数;将提取的所述参数嵌入到所述工单的对应项目中;将补偿后的同一工序的生产文件合并成一个新的文本文件进行存储。
所述内层芯板为矩形,其四个角均具有所述对位靶标。
设定所述内层芯板的长度方向为X向,宽度方向为Y向,四个所述对位靶标的X向的坐标值、Y向的坐标值不全相同。
设置所述内层芯板的中心点的坐标为(X,Y),且X=0,Y=0,获取当前所述对位靶标的坐标为(Xa,Yb),通过坐标(Xa,Yb)计算确定当前所述对位靶标的位置。
当Xa>X,Yb>Y时,则确定当前所述对位靶标位于所述拼板图的右上角;
当Xa>X,Yb<Y时,则确定当前所述对位靶标位于所述拼板图的右下角;
当Xa<X,Yb>Y时,则确定当前所述对位靶标位于所述拼板图的左上角;
当Xa<X,Yb<Y时,则确定当前所述对位靶标位于所述拼板图的左下角。
当确定(Xa,Yb)位于所述内层芯板的右上角时,将该对位靶标记为(X1,Y1);
当确定(Xa,Yb)位于所述内层芯板的右下角时,将该对位靶标记为(X2,Y2);
当确定(Xa,Yb)位于所述内层芯板的左上角时,将该对位靶标记为(X3,Y3);
当确定(Xa,Yb)位于所述内层芯板的左下角时,将该对位靶标记为(X4,Y4);
优选的,所述参数包括:
左上角对位靶标与右上角对位靶标的距离,设定其为A;
左下角对位靶标与右下角对位靶标的距离,设定其为B;
左下角对位靶标与左上角对位靶标的距离,设定其为C;
右上角对位靶标与右下角对位靶标的距离,设定其为D;
则确定:
左上角对位靶标与右上角对位靶标的涨缩值为A-(X1-X3);
左下角对位靶标与右下角对位靶标的涨缩值为B-(X2-X4);
左下角对位靶标与左上角对位靶标的涨缩值为C-(Y3-Y4);
右上角对位靶标与右下角对位靶标的涨缩值为D-(Y1-Y2)。
当位于同一边的所述对位靶标与该边平行时,X1=X2,Y1=Y3,X3=X4,Y2=Y4
本发明的有益效果在于:本发明在多层PCB内层芯板的四个角各设计一组测量涨缩测试靶标,所述测试靶标能测出特定设计PCB的各内层芯板完成压合后的涨缩,并根据测量数据进行调整优化内层芯板的预补偿系数,从而达到改善高多层板的层间对准度,提高高多层板的制作良率。
以上所述的仅是本发明的实施方式,在此应当指出,对于本领域的普通技术人员来说,在不脱离本发明创造构思的前提下,还可以做出改进,但这些均属于本发明的保护范围。

Claims (9)

1.一种多层PCB涨缩测量补偿方法,其特征在于,包括如下步骤:
提供若干内层芯板和外层子板,在所述内层芯板的至少两个角中设置对位靶标;
确定所述内层芯板上各个对位靶标的坐标,根据所述坐标确定各个所述对位靶标的参数,其中,各个所述对位靶标的参数包括内层芯板上一所述对位靶标与该内层芯板其它所述对位靶标之间的距离;
将所述内层芯板和所述外层子板压合形成多层PCB,测量所述内层芯板的各个对位靶标的实际位置,并与参数位置进行比对,换算出各个所述内层芯板的涨缩值;
根据各个所述内层芯板的涨缩值,将所述参数嵌入到所述多层PCB生产线的工单的项目中,对各个所述内层芯板的预补偿进行调整优化。
2.根据权利要求1所述的多层PCB涨缩测量补偿方法,其特征在于,所述内层芯板为矩形,其四个角均具有所述对位靶标,且位于同一边的所述对位靶标与该边平行。
3.根据权利要求2所述的多层PCB涨缩测量补偿方法,其特征在于,设定所述内层芯板的长度方向为X向,宽度方向为Y向,四个所述对位靶标的X向的坐标值、Y向的坐标值不全相同。
4.根据权利要求3所述的多层PCB涨缩测量补偿方法,其特征在于,设置所述内层芯板的中心点的坐标为(X,Y),且X=0,Y=0,获取当前所述对位靶标的坐标为(Xa,Yb),通过坐标(Xa,Yb)计算确定当前所述对位靶标的位置。
5.根据权利要求4所述的多层PCB涨缩测量补偿方法,其特征在于,
当Xa>X,Yb>Y时,则确定当前所述对位靶标位于所述内层芯板的右上角;
当Xa>X,Yb<Y时,则确定当前所述对位靶标位于所述内层芯板的右下角;
当Xa<X,Yb>Y时,则确定当前所述对位靶标位于所述内层芯板的左上角;
当Xa<X,Yb<Y时,则确定当前所述对位靶标位于所述内层芯板的左下角。
6.根据权利要求5所述的多层PCB涨缩测量补偿方法,其特征在于,
当确定(Xa,Yb)位于所述内层芯板的右上角时,将该对位靶标记为(X1,Y1);
当确定(Xa,Yb)位于所述内层芯板的右下角时,将该对位靶标记为(X2,Y2);
当确定(Xa,Yb)位于所述内层芯板的左上角时,将该对位靶标记为(X3,Y3);
当确定(Xa,Yb)位于所述内层芯板的左下角时,将该对位靶标记为(X4,Y4)。
7.根据权利要求6所述的多层PCB涨缩测量补偿方法,其特征在于,所述参数包括:
左上角对位靶标与右上角对位靶标的距离,设定其为A;
左下角对位靶标与右下角对位靶标的距离,设定其为B;
左下角对位靶标与左上角对位靶标的距离,设定其为C;
右上角对位靶标与右下角对位靶标的距离,设定其为D;
则确定:
左上角对位靶标与右上角对位靶标的涨缩值为A-(X1-X3);
左下角对位靶标与右下角对位靶标的涨缩值为B-(X2-X4);
左下角对位靶标与左上角对位靶标的涨缩值为C-(Y3-Y4);
右上角对位靶标与右下角对位靶标的涨缩值为D-(Y1-Y2)。
8.根据权利要求1所述的多层PCB涨缩测量补偿方法,其特征在于,采用X-RAY打靶机测量各所述内层芯板的两所述对位靶标的靶心之间的距离。
9.根据权利要求1所述的多层PCB涨缩测量补偿方法,其特征在于,创建文本文件,其中包含所述参数;从所述文本文件中提取所述参数;将提取的所述参数嵌入到所述工单的对应项目中;将补偿后的同一工序的生产文件合并成一个新的文本文件进行存储。
CN201611023406.7A 2016-11-21 2016-11-21 多层pcb涨缩测量补偿方法 Pending CN106659001A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611023406.7A CN106659001A (zh) 2016-11-21 2016-11-21 多层pcb涨缩测量补偿方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611023406.7A CN106659001A (zh) 2016-11-21 2016-11-21 多层pcb涨缩测量补偿方法

Publications (1)

Publication Number Publication Date
CN106659001A true CN106659001A (zh) 2017-05-10

Family

ID=58807807

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611023406.7A Pending CN106659001A (zh) 2016-11-21 2016-11-21 多层pcb涨缩测量补偿方法

Country Status (1)

Country Link
CN (1) CN106659001A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107148170A (zh) * 2017-06-27 2017-09-08 奥士康精密电路(惠州)有限公司 一种减少pcb多层板中内层芯板铆偏不良的方法
CN111372394A (zh) * 2020-03-13 2020-07-03 江西景旺精密电路有限公司 一种改善多层pcb板层偏的方法以及多层pcb板
CN115859895A (zh) * 2023-03-03 2023-03-28 惠科股份有限公司 Pcb分段预缩方法、装置、设备及计算机可读存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030208740A1 (en) * 2000-11-10 2003-11-06 Tourne Joseph A.A.M. System and method for monitoring and improving dimensional stability and registration accuracy of multi-layer PCB manufacture
CN101668389A (zh) * 2009-09-04 2010-03-10 东莞美维电路有限公司 高对准度印制线路板的制作方法
CN103369834A (zh) * 2012-03-27 2013-10-23 北大方正集团有限公司 用于pcb制作的靶标参数处理方法和装置
CN103747617A (zh) * 2013-12-24 2014-04-23 广州兴森快捷电路科技有限公司 Pcb板涨缩补偿方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030208740A1 (en) * 2000-11-10 2003-11-06 Tourne Joseph A.A.M. System and method for monitoring and improving dimensional stability and registration accuracy of multi-layer PCB manufacture
CN101668389A (zh) * 2009-09-04 2010-03-10 东莞美维电路有限公司 高对准度印制线路板的制作方法
CN103369834A (zh) * 2012-03-27 2013-10-23 北大方正集团有限公司 用于pcb制作的靶标参数处理方法和装置
CN103747617A (zh) * 2013-12-24 2014-04-23 广州兴森快捷电路科技有限公司 Pcb板涨缩补偿方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107148170A (zh) * 2017-06-27 2017-09-08 奥士康精密电路(惠州)有限公司 一种减少pcb多层板中内层芯板铆偏不良的方法
CN107148170B (zh) * 2017-06-27 2019-05-24 奥士康精密电路(惠州)有限公司 一种减少pcb多层板中内层芯板铆偏不良的方法
CN111372394A (zh) * 2020-03-13 2020-07-03 江西景旺精密电路有限公司 一种改善多层pcb板层偏的方法以及多层pcb板
CN115859895A (zh) * 2023-03-03 2023-03-28 惠科股份有限公司 Pcb分段预缩方法、装置、设备及计算机可读存储介质

Similar Documents

Publication Publication Date Title
CN102036511B (zh) 一种多层电路板制造芯板尺寸非线性变化分类补偿方法
CN103687347B (zh) 一种局部混压印制电路板的制作方法
CN103179812B (zh) 高多阶hdi印刷电路板的制作方法
CN103747639B (zh) 一种高层板制造方法
CN106659001A (zh) 多层pcb涨缩测量补偿方法
CN104023486B (zh) 软硬多层线路板及其电测定位孔的制作方法
CN102325426B (zh) 一种多层板外层再压合不对称光板的制作方法
CN102917554B (zh) 双铜芯多层板制作方法
WO2022033256A1 (zh) 一种pcb台阶槽底部做沉镍金的加工方法
CN107613676A (zh) 一种多层线路板层偏改善方法
CN106852030B (zh) 一种确定pcb内层菲林补偿系数的方法
CN105430922A (zh) 一种印制板镶金属基的制作方法
CN103687315A (zh) 冲孔对位靶标的设计方法
CN106332476A (zh) 一种多层pcb板的制备工艺
CN105101619B (zh) 一种pcb板以及其深度铣捞方法
CN108541141A (zh) 一种导通孔层与电路图形层的分区对位方法
CN105082565B (zh) 复合材料“工”型梁的自动化铺叠成型方法
CN105376964A (zh) 一种多层线路板涨缩系数获取方法、多层线路板的制作方法
CN110267437B (zh) 一种印刷电路板涨缩管控方法及装置
KR101932060B1 (ko) 엑스레이 드릴링 머신의 가이드 위치 변경에 의한 코어 정합률 향상 방법
CN203912365U (zh) 软硬多层线路板
CN106851986A (zh) 一种印刷电路板及其深度铣捞的方法
CN104797095A (zh) 一种新型铆钉机台面及应用其的印刷电路板层压方法
CN205546197U (zh) 多层高厚铜线路板
CN107148170B (zh) 一种减少pcb多层板中内层芯板铆偏不良的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170510