CN106374919B - 基于多路选择器的频率拓展装置 - Google Patents

基于多路选择器的频率拓展装置 Download PDF

Info

Publication number
CN106374919B
CN106374919B CN201611046245.3A CN201611046245A CN106374919B CN 106374919 B CN106374919 B CN 106374919B CN 201611046245 A CN201611046245 A CN 201611046245A CN 106374919 B CN106374919 B CN 106374919B
Authority
CN
China
Prior art keywords
multiplexer
frequency
input
differential
differential signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611046245.3A
Other languages
English (en)
Other versions
CN106374919A (zh
Inventor
章策珉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Shi Xin Semiconductor Co., Ltd.
Original Assignee
Chengdu Sicore Semiconductor Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Sicore Semiconductor Corp Ltd filed Critical Chengdu Sicore Semiconductor Corp Ltd
Priority to CN201611046245.3A priority Critical patent/CN106374919B/zh
Publication of CN106374919A publication Critical patent/CN106374919A/zh
Priority to US15/598,003 priority patent/US10069489B2/en
Application granted granted Critical
Publication of CN106374919B publication Critical patent/CN106374919B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/00006Changing the frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/02Input circuits
    • H03K21/026Input circuits comprising logic circuits

Abstract

本发明公开了基于多路选择器的频率拓展装置,包括前置放大器和多路选择器,多路选择器包括多个差分对和偏置电流控制电路,每个差分对配备有一个独立控制其偏置电流通断的偏置电流控制电路,每个差分对均设有多路选择器输入端和差分信号输出端,差分信号输出端与多路选择器输出端相连。多路选择器连接有至少一个倍频器或至少一个分频器,倍频器或分频器的输出端与多路选择器输入端一一对应连接,且当倍频器或分频器数量为多个时,多个倍频器或多个分频器以串联形式级联。前置放大器输出端与多路选择器输入端、以及第一级倍频器或第一级分频器的输入端连接。本发明应用时切换方便,抗干扰能力强,功耗和成本低,体积小,易于集成和推广应用。

Description

基于多路选择器的频率拓展装置
技术领域
本发明涉及频率源技术,具体是基于多路选择器的频率拓展装置。
背景技术
微波射频电路应用时常常会涉及到频率覆盖范围的拓展,即需要将频率向更高频率或更低频率拓展。目前拓展频率覆盖范围所配备的频率拓展系统普遍存在电路结构复杂、体积大、功耗大、成本高等问题,且不同输出频率之间干扰严重,切换困难,难于集成,不易推广应用。
发明内容
本发明的目的在于克服现有技术的不足,提供了基于多路选择器的频率拓展装置,其整体结构简单,切换方便,抗干扰能力强,功耗和成本低,体积小,易于集成和推广应用。
本发明解决上述问题主要通过以下技术方案实现:基于多路选择器的频率拓展装置,包括前置放大器和多路选择器,所述多路选择器包括差分对及控制差分对偏置电流通断的偏置电流控制电路,所述差分对的数量为多个,每个差分对配备有一个独立控制其偏置电流通断的偏置电流控制电路,每个差分对均设有一个多路选择器输入端和一个差分信号输出端,所述差分信号输出端与多路选择器输出端相连;所述多路选择器连接有至少一个倍频器或至少一个分频器,所述倍频器的输出端或分频器的输出端与多路选择器输入端一一对应连接,且当倍频器或分频器数量为多个时,多个倍频器或多个分频器以串联形式级联;所述前置放大器输出端与多路选择器中的一个空闲多路选择器输入端、以及第一级倍频器的输入端或第一级分频器的输入端连接。
本发明应用时,射频信号由前置放大器的输入端输入,经前置放大器放大处理后驱动多路选择器、以及多路选择器连接的倍频器或分频器。本发明通过设置前置放大器,能增强本发明的灵敏度和动态范围,使得本发明能与外围电路有效匹配,并能增强对后级的驱动能力。本发明通过偏置电流控制电路使得多路选择器中任意一个差分对的电流导通,以使得多路选择器选择一路输入信号输出,控制多路选择器选择一路输入信号输出时操作便捷。本发明中各个差分对信号通道有独立的偏置电流控制电路,有利于各路差分对信号之间的隔离,防止非选通信号串扰到选通信号。
进一步的,所述差分对包括两个NPN三极管,所述前置放大器输出端、倍频器或分频器输入输出端、差分信号输出端及多路选择器输入输出端均为两条差分信号线,所述多路选择器输入端的两条差分信号线与两个NPN三极管的基极一一对应连接,差分信号输出端的两条差分信号线与两个NPN三极管的集电极一一对应连接,多路选择器输出端的两条差分信号线分别连接有电阻,电阻另一端和直流电压源连接,两个NPN三极管的发射极相连并与偏置电流控制电路连接。如此,本发明应用时,多路选择器输入端输入的差分信号由两个NPN三极管组成的差分对放大后由多路选择器输出端的两条差分信号线输出。
进一步的,所述多路选择器输出端的两条差分信号线连接的电阻与直流电压源连接的线路上串接有电感。其中,电感能提高信号在高频下的增益。
进一步的,所述偏置电流控制电路包括一个NPN三极管、一个NMOS场效应管、一个电阻及直流偏置电压源,所述电阻两端分别与NPN三极管发射极和NMOS场效应管漏极连接,NPN三极管的基极与直流偏置电压源连接,NPN三极管的集电极与差分对连接;所述NMOS场效应管的源极接地,其栅极连接一个电阻,该电阻相对连接NMOS场效应管栅极端的另一端连接有用于输入高低电平来触发偏置电流控制电路通断的触发信号输入线。本发明应用时,当触发信号输入线输入高电平时偏置电流控制电路导通,偏置电流控制电路所控制的差分对的电流也导通;当触发信号输入线输入低电平时偏置电流控制电路截止,偏置电流控制电路所控制的差分对的电流断开。如此,本发明在控制差分对偏置电流通断时操作便捷。本发明将NMOS场效应管设于电压源和GND之间,有利于提高逻辑开关控制信号和差分对高频信号之间的隔离。本发明应用时,通过对各个偏置电流控制电路中NPN三极管的尺寸、NMOS场效应管的尺寸及电阻阻值的优化取值,使得各个差分对在导通情况下可具有不同的直流导通电流。这就使得在多路选择器选取频率相对较高(低)的差分对信号支路时,能提供较大(小)的直流导通电流,使频率拓展器的整体性能得到优化。
进一步的,基于多路选择器的频率拓展装置,还包括用于控制多路选择器中触发信号输入线输入高低电平、以及控制倍频器或分频器启闭的解码器。本发明应用时可由解码器生成高电平,使得多路选择器选择任意一路输入信号输出;本发明还可通过解码器产生逻辑控制开关信号,由逻辑控制开关信号控制未使用的倍频器或分频器关闭。如此,本发明应用时操作更加便捷。
进一步的,所述多路选择器输出端的线路上串接有后置放大器。本发明通过设置后置放大器,使得本发明能与外围电路有效匹配,降低负载效应,并提供足够的输出功率。
进一步的,所述前置放大器包括两个扇出缓冲器,两个扇出缓冲器的输出端与第一级倍频器输入端或第一级分频器输入端、以及一个多路选择器输入端一一对应连接。
作为本发明应用时的第一种实施方式,进一步的,所述多路选择器输入端的数量为四个,多路选择器连接有三个倍频器,三个倍频器的输出端、前置放大器的输出端四者与四个多路选择器输入端一一对应连接。如此,本发明应用时将频率向更高频率拓展。
作为本发明应用时的第二种实施方式,进一步的,所述多路选择器输入端的数量为四个,多路选择器连接有三个分频器,三个分频器的输出端、前置放大器的输出端四者与四个多路选择器输入端一一对应连接。如此,本发明应用时将频率向更低频率拓展。
综上所述,本发明具有以下有益效果:本发明整体结构简单,使用元器件少,便于实现,切换方便,抗干扰能力强,功耗和成本低,体积小。如此,本发明便于推广应用。
附图说明
此处所说明的附图用来提供对本发明实施例的进一步理解,构成本申请的一部分,并不构成对本发明实施例的限定。在附图中:
图1为本发明实施例1的结构示意图;
图2为图1中多路选择器的电路图;
图3为本发明实施例2的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本发明作进一步的详细说明,本发明的示意性实施方式及其说明仅用于解释本发明,并不作为对本发明的限定。
实施例1:
如图1及图2所示,基于多路选择器的频率拓展装置,包括前置放大器A1、多路选择器及后置放大器A2,其中,多路选择器包括差分对和偏置电流控制电路,并配备有为其供电的直流电压源VCC和直流偏置电压源Vbias,偏置电流控制电路用于控制差分对偏置电流通断。本实施例中差分对的数量为四个,每个差分对配备有一个独立控制其偏置电流通断的偏置电流控制电路。每个差分对均设有一个多路选择器输入端和一个差分信号输出端,多路选择器设有一个输出端,四个差分信号输出端均与多路选择器输出端相连。本实施例还包括三个倍频器,三个倍频器的输出端与三个多路选择器输入端一一对应连接,三个倍频器以串联形式级联。本实施例的前置放大器A1包括两个扇出缓冲器,两个扇出缓冲器的输出端与第一级倍频器的输入端、以及空闲的多路选择器输入端一一对应连接,本实施例的后置放大器A2串接在多路选择器输出端的线路上。其中,空闲的多路选择器输入端为四个多路选择器输入端中未连接倍频器的多路选择器输入端。本实施例应用时集成在单芯片上,其中,单芯片衬底采用基于硅的材料。
本实施例在具体设置时,差分对包括两个NPN三极管,前置放大器A1输出端、倍频器输入输出端、差分信号输出端及多路选择器输入输出端均为两条差分信号线,多路选择器输入端的两条差分信号线与两个NPN三极管的基极一一对应连接,差分信号输出端的两条差分信号线与两个NPN三极管的集电极一一对应连接。本实施例中多路选择器输出端的两条差分信号线out和nout分别连接有电阻Rc,电阻Rc另一端和直流电压源VCC连接,差分对中两个NPN三极管的发射极相连并与偏置电流控制电路连接。为了提高信号在高频下的增益,电阻Rc与直流电压源VCC之间串接有电感Lc。本实施例在具体设置时,多路选择器输出端中的out与NPN三极管差分对中Qa1,Qb1,Qc1,Qd1的集电极连接,多路选择器输出端中的nout与NPN三极管差分对中Qa2,Qb2,Qc2,Qd2的集电极连接,如此,本实施例的所有差分对可共用同一直流电压源VCC,且只需配备两个集电极电感Lc和两个集电极负载电阻Rc,使得本实施例应用时更节省器件。
本实施例的偏置电流控制电路包括一个NPN三极管、一个NMOS场效应管、一个电阻及直流偏置电压源Vbias,电阻两端分别与NPN三极管发射极和NMOS场效应管漏极连接,NPN三极管的基极与直流偏置电压源Vbias连接,NPN三极管的集电极与差分对连接。本实施例的NMOS场效应管的源极接地,其栅极连接一个电阻Rg,该电阻相对连接NMOS场效应管栅极端的另一端连接有用于输入高低电平来触发偏置电流控制电路通断的触发信号输入线。NMOS场效应管栅极连接的电阻Rg作为隔离电阻,用于隔离控制信号与射频信号,其阻值优选采用2KΩ。
本实施例还包括解码器,其中,解码器用于控制多路选择器中触发信号输入线输入高低电平、以及控制倍频器启闭。本实施例在具体设置时,配备两个解码器,一个为2-4解码器,用于控制多路选择器中触发信号输入线输入高低电平,其输入端s0和s1用于输入选择信号,其sa、sb、sc及sd四个输出端与多路选择器的四条触发信号输入线一一对应连接。另一个解码器产生pd0,pd1和pd2,为三个倍频器产生逻辑控制开关信号。
本实施例应用时,射频信号RFin(可为单端或差分信号)进入前置放大器A1,前置放大器A1输出差分信号a/na,a/na分别驱动第一级倍频器和多路选择器,a/na驱动第一级倍频器后产生倍频后的差分信号b/nb,b/nb驱动第二级倍频器后产生倍频后的差分信号c/nc,c/nc驱动第三级倍频器后产生倍频后的差分信号d/nd。差分信号a/na、b/nb、c/nc、d/nd分别输入由NPN三极管Qa1/Qa2、Qb1/Qb2、Qc1/Qc2、Qd1/Qd2组成的差分对放大后由out/nout输出,Ma、Mb、Mc及Md为NMOS开关,其导通或断开分别受解码器输出的控制电平sa、sb、sc、sd控制,当控制电平为高电压时,所对应的偏置电流控制电路导通,否则为截止。如此,本实施例由sa,sb,sc和sd决定最终那一路信号被选通,并进入后置放大器A2放大后在OUT端口输出。
本实施例反映控制电平s0,s1和最终对应的OUT端口输出信号的逻辑关系的控制逻辑真值表如表1所示:
表1控制电平S0、S1和最终对应的OUT端口输出信号的控制逻辑真值表
s1 s0 sa sb sc sd OUT
0 0 1 0 0 0 x1选通
0 1 0 1 0 0 x2选通
1 0 0 0 1 0 x4选通
1 1 0 0 0 1 x8选通
本实施例反映控制电平S0,S1与倍频器启闭关系表如表2所示:
表2控制电平S0,S1与倍频器启闭关系表
s1 s0 Pd0 Pd1 Pd2 OUT
0 0 1 1 1 x1选通
0 1 0 1 1 x2选通
1 0 0 0 1 x4选通
1 1 0 0 0 x8选通
本实施例应用时,多路选择器中每一路差分对电流源在选通时可以导通不同大小的电流,比如d/nd差分对对应的差分信号频率最高,通过设计Qd3和REd尺寸使得该差分对电流源在选通时有最大的电流,使多路选择器的整体性能和功耗得到合理优化。
本实施例应用时,倍频器提供x1,x2,x4,x8选择,如输入频率为2-4GHz,采用本实施例倍频后可覆盖2-32GHz范围。
实施例2:
如图3所示,本实施例与实施例1的区别在于:本实施例采用三个分频器替换实施例1中的三个倍频器。
本实施例反映控制电平s0,s1和最终对应的OUT端口输出信号的逻辑关系的控制逻辑真值表如表3所示:
表3控制电平S0、S1和最终对应的OUT端口输出信号的控制逻辑真值表
s1 s0 sa sb sc sd OUT
0 0 1 0 0 0 /1选通
0 1 0 1 0 0 /2选通
1 0 0 0 1 0 /4选通
1 1 0 0 0 1 /8选通
本实施例反映控制电平S0,S1与分频器启闭关系表如表4所示:
表4控制电平S0,S1与分频器启闭关系表
s1 s0 Pd0 Pd1 Pd2 OUT
0 0 1 1 1 /1选通
0 1 0 1 1 /2选通
1 0 0 0 1 /4选通
1 1 0 0 0 /8选通
本实施例应用时,多路选择器中每一路差分对电流源在选通时可以导通不同大小的电流,比如a/na差分对对应的差分信号频率最高,通过设计Qa3和REa尺寸使得该差分对电流源在选通时有最大的电流,使多路选择器的整体性能和功耗得到合理优化。
本实施例应用时,分频器提供/1,/2,/4,/8选择,如输入频率为10-20GHz,采用实施例分频后可覆盖1.25-20GHz范围。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.基于多路选择器的频率拓展装置,其特征在于,包括前置放大器和多路选择器,所述多路选择器包括差分对及控制差分对偏置电流通断的偏置电流控制电路,所述差分对的数量为多个,每个差分对配备有一个独立控制其偏置电流通断的偏置电流控制电路,每个差分对均设有一个多路选择器输入端和一个差分信号输出端,所述差分信号输出端与多路选择器输出端相连;多路选择器中每一路差分对电流源在选通时能够导通不同大小的电流,当差分对接收到的差分信号频率最高,该差分对电流源在选通时导通的电流最大;所述多路选择器连接有至少一个倍频器或至少一个分频器,所述倍频器的输出端或分频器的输出端与多路选择器输入端一一对应连接,且当倍频器或分频器数量为多个时,多个倍频器或多个分频器以串联形式级联;所述前置放大器输出端与多路选择器中的一个空闲多路选择器输入端、以及第一级倍频器的输入端或第一级分频器的输入端连接。
2.根据权利要求1所述的基于多路选择器的频率拓展装置,其特征在于,所述差分对包括两个NPN三极管,所述前置放大器输出端、倍频器或分频器输入输出端、差分信号输出端及多路选择器输入输出端均为两条差分信号线,所述多路选择器输入端的两条差分信号线与两个NPN三极管的基极一一对应连接,差分信号输出端的两条差分信号线与两个NPN三极管的集电极一一对应连接,多路选择器输出端的两条差分信号线分别连接有电阻,电阻另一端和直流电压源连接,两个NPN三极管的发射极相连并与偏置电流控制电路连接。
3.根据权利要求2所述的基于多路选择器的频率拓展装置,其特征在于,所述多路选择器输出端的两条差分信号线连接的电阻与直流电压源连接的线路上串接有电感。
4.根据权利要求1所述的基于多路选择器的频率拓展装置,其特征在于,所述偏置电流控制电路包括一个NPN三极管、一个NMOS场效应管、一个电阻及直流偏置电压源,所述电阻两端分别与NPN三极管发射极和NMOS场效应管漏极连接,NPN三极管的基极与直流偏置电压源连接,NPN三极管的集电极与差分对连接;所述NMOS场效应管的源极接地,其栅极连接一个电阻,该电阻相对连接NMOS场效应管栅极端的另一端连接有用于输入高低电平来触发偏置电流控制电路通断的触发信号输入线。
5.根据权利要求4所述的基于多路选择器的频率拓展装置,其特征在于,还包括用于控制多路选择器中触发信号输入线输入高低电平、以及控制倍频器或分频器启闭的解码器。
6.根据权利要求1所述的基于多路选择器的频率拓展装置,其特征在于,所述多路选择器输出端的线路上串接有后置放大器。
7.根据权利要求1所述的基于多路选择器的频率拓展装置,其特征在于,所述前置放大器包括两个扇出缓冲器,两个扇出缓冲器的输出端与第一级倍频器输入端或第一级分频器输入端、以及一个多路选择器输入端一一对应连接。
8.根据权利要求1~7中任意一项所述的基于多路选择器的频率拓展装置,其特征在于,所述多路选择器输入端的数量为四个,多路选择器连接有三个倍频器,三个倍频器的输出端、前置放大器的输出端四者与四个多路选择器输入端一一对应连接。
9.根据权利要求1~7中任意一项所述的基于多路选择器的频率拓展装置,其特征在于,所述多路选择器输入端的数量为四个,多路选择器连接有三个分频器,三个分频器的输出端、前置放大器的输出端四者与四个多路选择器输入端一一对应连接。
CN201611046245.3A 2016-11-22 2016-11-22 基于多路选择器的频率拓展装置 Active CN106374919B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201611046245.3A CN106374919B (zh) 2016-11-22 2016-11-22 基于多路选择器的频率拓展装置
US15/598,003 US10069489B2 (en) 2016-11-22 2017-05-17 Multiplexer based frequency extender

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611046245.3A CN106374919B (zh) 2016-11-22 2016-11-22 基于多路选择器的频率拓展装置

Publications (2)

Publication Number Publication Date
CN106374919A CN106374919A (zh) 2017-02-01
CN106374919B true CN106374919B (zh) 2020-02-18

Family

ID=57892227

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611046245.3A Active CN106374919B (zh) 2016-11-22 2016-11-22 基于多路选择器的频率拓展装置

Country Status (2)

Country Link
US (1) US10069489B2 (zh)
CN (1) CN106374919B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108599761B (zh) * 2018-05-11 2022-03-22 成都仕芯半导体有限公司 一种宽带信号源
CN110649922B (zh) * 2019-10-26 2022-12-20 复旦大学 一种数字时钟倍频器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101176254A (zh) * 2005-03-21 2008-05-07 麦比乌斯微系统公司 分立时钟发生器和/或定时/频率参考
CN101505151A (zh) * 2009-03-06 2009-08-12 中国科学院微电子研究所 全频带频率产生器
CN101860361A (zh) * 2010-06-03 2010-10-13 无锡中星微电子有限公司 一种延迟锁相环
CN102790616A (zh) * 2011-05-19 2012-11-21 恒原微电子(上海)有限公司 低杂散快速跳频频率合成器及应用于其的快速跳频方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2945997A (en) * 1957-11-01 1960-07-19 F L Moseley Co Graphical recorder chart motor drive system
GB1263698A (en) * 1968-05-15 1972-02-16 Plessey Co Ltd Improvements in or relating to radar systems
US5420529A (en) 1994-05-19 1995-05-30 Northern Telecom Limited Current steering switch and hybrid BiCMOS multiplexer with CMOS commutation signal and CML/ECL data signals
JPH11163690A (ja) * 1997-11-26 1999-06-18 Toshiba Corp 周波数逓倍回路
JPH11205268A (ja) * 1998-01-16 1999-07-30 Sony Corp 信号多重化回路
US6310509B1 (en) 1998-12-08 2001-10-30 Triquint Semiconductor, Inc. Differential multiplexer with high bandwidth and reduced crosstalk
WO2006099071A2 (en) * 2005-03-11 2006-09-21 Rfstream Corporation A wideband tuning circuit
JP2008545320A (ja) 2005-06-30 2008-12-11 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 他ビットのプログラマブル分周器
JP2008005446A (ja) * 2006-06-26 2008-01-10 Matsushita Electric Ind Co Ltd 分周器およびその制御方法
US7598815B2 (en) * 2006-10-25 2009-10-06 Agere Systems Inc. Multiple frequency generator for quadrature amplitude modulated communications
US8154389B2 (en) * 2007-03-15 2012-04-10 Endotronix, Inc. Wireless sensor reader
US8126079B1 (en) * 2007-07-03 2012-02-28 Altera Corporation High-speed serial data signal interface circuitry with multi-data-rate switching capability
KR101533679B1 (ko) * 2008-03-11 2015-07-03 삼성전자주식회사 개선된 구조를 갖는 플립플롭, 이를 이용한 주파수 분주기및 알 에프 회로
WO2012050761A2 (en) * 2010-09-30 2012-04-19 Dow Corning Corporation Process for preparing an acryloyloxysilane
US8768268B2 (en) * 2011-11-18 2014-07-01 Aviacomm Inc. Fractional-N synthesizer
CN102545883B (zh) * 2012-02-06 2014-03-19 烽火通信科技股份有限公司 基于cmos工艺实现的高速多选一复用器
US8928369B1 (en) * 2013-07-31 2015-01-06 Futurewei Technologies, Inc. Low power local oscillator quadrature generator
CN105281765B (zh) * 2015-10-23 2018-08-21 东南大学 一种低相位噪声、低功耗差分多模分频器
US9755678B2 (en) * 2015-12-01 2017-09-05 Analog Devices Global Low noise transconductance amplifiers

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101176254A (zh) * 2005-03-21 2008-05-07 麦比乌斯微系统公司 分立时钟发生器和/或定时/频率参考
CN101505151A (zh) * 2009-03-06 2009-08-12 中国科学院微电子研究所 全频带频率产生器
CN101860361A (zh) * 2010-06-03 2010-10-13 无锡中星微电子有限公司 一种延迟锁相环
CN102790616A (zh) * 2011-05-19 2012-11-21 恒原微电子(上海)有限公司 低杂散快速跳频频率合成器及应用于其的快速跳频方法

Also Published As

Publication number Publication date
US10069489B2 (en) 2018-09-04
CN106374919A (zh) 2017-02-01
US20180145666A1 (en) 2018-05-24

Similar Documents

Publication Publication Date Title
CN103580610B (zh) 多模功率放大器及相应的移动通信终端
KR101301213B1 (ko) 고주파 대역 스위칭용 에스피디티 스위치
WO2017092682A1 (zh) 多路径开关电路、芯片及通信终端
CN1835390B (zh) 低噪声放大器
CN106374919B (zh) 基于多路选择器的频率拓展装置
CN106549656A (zh) 一种频率拓展器
KR20100058412A (ko) 가변 이득 증폭기 방법 및 시스템
CN203261299U (zh) 一种射频功率放大器的增益调节电路
CN113315477A (zh) 一种射频放大器及其控制方法
CN109194291A (zh) 一种高增益高线性带旁路功能的单片式低噪声放大器
CN111600556A (zh) 低噪声放大器及射频接收机
US20090295515A1 (en) Four-state digital attenuator having two-bit control interface
KR102127815B1 (ko) 전력 증폭기 및 전력 증폭기의 출력 제어 방법
CN105490646B (zh) 共源共栅放大器及共射共栅放大器
CN111600555A (zh) 一种开关低噪声放大器
CN116054872A (zh) 一种快速切换的射频开关电路、芯片及其电子设备
CN115632645A (zh) 射频开关组件、运算放大模组及射频通信设备
KR20160027570A (ko) 인버터 형태의 전력 증폭기
CN211089624U (zh) 一种射频抗烧毁保护电路以及高功率射频开关
US11088668B2 (en) LNA with controlled phase bypass
Dinc et al. Building blocks for an X-Band SiGe BiCMOS T/R module
CN111162764A (zh) 一种射频抗烧毁保护电路以及高功率射频开关
CN219514046U (zh) 低噪声放大器
US7911270B2 (en) Broadband microwave device with switchable gain
CN115800977B (zh) 基于pmos大电流高速上下电电路及其供电的开关滤波电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20180622

Address after: 610000 No. 1, 6, 1 West core road, 5 High-tech Zone, Chengdu, Sichuan.

Applicant after: Chengdu Shi Xin Semiconductor Co., Ltd.

Address before: 200000 West Yan'an Road, Changning District, Shanghai, No. 900

Applicant before: Zhang Cemin

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant