CN106328203A - 闪存装置及其编程操作的初始化方法 - Google Patents

闪存装置及其编程操作的初始化方法 Download PDF

Info

Publication number
CN106328203A
CN106328203A CN201510429168.9A CN201510429168A CN106328203A CN 106328203 A CN106328203 A CN 106328203A CN 201510429168 A CN201510429168 A CN 201510429168A CN 106328203 A CN106328203 A CN 106328203A
Authority
CN
China
Prior art keywords
voltage
programming
record
magnitude
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510429168.9A
Other languages
English (en)
Other versions
CN106328203B (zh
Inventor
邓才科
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lijing Jicheng Electronic Manufacturing Co Ltd
Original Assignee
Powerchip Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Powerchip Technology Corp filed Critical Powerchip Technology Corp
Publication of CN106328203A publication Critical patent/CN106328203A/zh
Application granted granted Critical
Publication of CN106328203B publication Critical patent/CN106328203B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/20Initialising; Data preset; Chip identification
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/12Programming voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/021Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters

Landscapes

  • Read Only Memory (AREA)

Abstract

闪存装置及其编程操作的初始化方法。编程操作的初始化方法包括:提供递增的多个脉冲编程电压以对闪存的多个存储单元进行多个非遮蔽方案编程操作并依据编程验证电压对存储单元执行对应的编程验证操作;依据编程验证操作的验证结果以获得记录编程电压值;提供递增的多个脉冲读取电压以对存储单元进行多个读取操作;依据读取操作的读取结果来获得记录读取电压值;以及,依据记录编程电压值、记录读取电压值以及编程验证电压的电压值来获得起始编程电压值及编程脉冲电压递增值。

Description

闪存装置及其编程操作的初始化方法
技术领域
本发明涉及一种闪存装置及其编程操作(programming operation)的初始化方法,特别是涉及一种闪存的递增步阶脉冲编程(Incremental Step PulseProgramming,ISPP)操作的初始化方法。
背景技术
随着电子产品的普及化,为因应使用者大量的信息需求,提供高品质的数据储存媒介成为电子产品重要的规格之一。在现今的技术领域中,可提供数据写入以及读取能力的闪存成为电子产品必备的数据储存媒介。
在针对闪存进行编程的过程中,可以通过递增步阶脉冲编程操作来进行。递增步阶脉冲编程操作通过多个递增电压的脉冲来对存储单元进行编程操作,并通过控制脉冲的电压值、提供脉冲的次数以及提供脉冲的时间宽度来控制编程后存储单元的临界电压的分布状态。为了有效的控制编程后存储单元的临界电压的分布范围,且有效控制编程操作所需的时间,设定一个启始编程电压为本领域的技术人员的一个重要的课题。
发明内容
本发明提供一种闪存装置及其编程操作的初始化方法,可有效计算出起始编程电压值及编程脉冲电压递增值。
本发明的闪存编程操作的初始化方法,包括:使用编程非遮蔽方案,提供多个脉冲编程电压以对闪存的多个存储单元进行多个编程操作,其中脉冲编程电压的电压值依次递增;在各编程操作后依据编程验证电压对存储单元执行对应的编程验证操作,并依据编程验证操作的验证结果以记录各编程操作所对应的脉冲编程电压的电压值为记录编程电压值;在编程操作后,提供多个脉冲读取电压以对存储单元进行多个读取操作,其中脉冲读取电压的电压值依次递增;依据各读取操作的读取结果来记录对应的各脉冲读取电压的电压值为记录读取电压值;以及,依据记录编程电压值、记录读取电压值以及编程验证电压的电压值来获得起始编程电压值及编程脉冲电压递增值。
在本发明的一实施例中,上述的依据编程验证操作的验证结果以记录各编程操作所对应的脉冲编程电压的电压值为记录编程电压值的步骤包括:使用编程非遮蔽方案,当编程验证操作验证出临界值小于编程验证电压的存储单元的数量小于预设参考值时,记录编程验证操作对应的编程操作所对应的脉冲编程电压的电压值为记录编程电压值。
在本发明的一实施例中,上述的依据各读取操作的读取结果来记录对应的各脉冲读取电压的电压值为记录读取电压值的步骤包括:使用递增步阶脉冲读取操作,当读取操作中,临界值大于对应的各脉冲读取电压的电压值的存储单元的数量小于预设参考值时,记录对应的脉冲读取电压的电压值为记录读取电压值。
在本发明的一实施例中,上述的依据记录编程电压值、记录读取电压值以及编程验证电压的电压值来获得起始编程电压值的步骤包括:设定起始编程电压值=Vn–RDm+PVn+Voffset,其中,Vn为记录编程电压值,RDm为记录读取电压值,PVn为一般性编程验证操作的电压值,Voffest为预设的偏移电压值。
在本发明的一实施例中,上述的初始化方法,其中该偏移电压值大于、小于或等于0伏特。偏移电压值取决于存储单元编程电压临界值预期分布及存储单元抹除编程后预期衰减量。
在本发明的一实施例中,编程操作的初始化方法中还包括:依据记录读取电压值、编程验证电压的电压值以及预设的编程次数以计算出编程脉冲电压递增值。
在本发明的一实施例中,编程操作的初始化方法中还包括:储存记录编程电压值、记录读取电压值、编程验证电压的电压值以及一般性编程验证操作的电压值至闪存的控制器中。
本发明的闪存装置包括多个存储单元、感测电路以及控制器。存储单元组成存储单元阵列,感测电路耦接存储单元阵列,控制器耦接感测电路及存储单元。控制器提供多个脉冲编程电压以对该闪存的多个存储单元进行多个编程操作,其中,脉冲编程电压的电压值依次递增;在各编程操作后依据编程验证电压对存储单元执行对应的编程验证操作,并依据编程验证操作的验证结果以记录各编程操作所对应的脉冲编程电压的电压值为记录编程电压值;在编程操作后,提供多个脉冲读取电压以对存储单元进行多个读取操作,其中脉冲读取电压的电压值依次递增;依据各读取操作的读取结果来记录对应的各脉冲读取电压的电压值为记录读取电压值;以及,依据控制器记录编程电压值、记录读取电压值以及编程验证电压的电压值来获得起始编程电压值及编程脉冲电压递增值。
综上所述,本发明通过针对存储单元进行无遮蔽式的多次的编程操作,并藉由编程验证操作来获得记录编程电压值,并通过多次的读取操作读取结果来获得记录读取电压值。最后,依据记录编程电压值、记录读取电压值以及编程验证电压的电压值可计算出起始编程电压值,以完成编程操作的初始化操作。
在本发明一实施例中,其中,控制器操作可由外接测试装置或外接控制单元发送指令,控制器执行相对操作。外接测试装置或外接控制单元记录编程电压值、记录读取电压值以及编程验证电压的电压值来获得起始编程电压值及编程脉冲电压递增值。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1绘示本发明一实施例的闪存的编程操作的初始化方法的流程图。
图2A绘示本发明实施例的编程操作的初始化步骤的波形示意图。
图2B绘示本发明实施例的编程操作的初始化步骤中,存储单元的临界电压分布状态示意图。
图3绘示本发明一实施例的闪存装置的示意图。
附图标记说明:
S110~S150:步骤
PP1~PPn、RP1~RPm:脉冲
TP1~TPn、TV1~TVn、TR1~TRm:时间周期
V1~Vn:脉冲编程电压的电压值
PV0:编程验证电压
Z1:抹除的状态
Z2:被编程的状态
RD1~RDm:脉冲读取电压
300:闪存装置
301:测试装置或外接控制单元
310:存储单元阵列
320:控制器
330:感测电路
340:行地址解码器
350:列地址解码器
360:电源产生器。
具体实施方式
请参照图1,图1绘示本发明一实施例的闪存的编程操作的初始化方法的流程图。其中,步骤S110使用编程非遮蔽方案,提供多个脉冲编程电压以对闪存的多个存储单元进行多次的编程操作,其中,脉冲编程电压的电压值是依次递增的。具体来说明,请同时参照图2A,其中图2A绘示本发明实施例的编程操作的初始化步骤的波形示意图。其中,对应步骤S110,图2A中在连续的时间周期TP1~TPn中,多个脉冲PP1~PPn分别被提供以对闪存的存储单元进行编程操作。并且,脉冲PP1~PPn的脉冲编程电压的电压值V1~Vn依次增加。也就是说,电压值V1<电压值V2<..<电压值Vn。
值得注意的,所谓的编程非遮蔽方案,是在进行初始化操作的过程中,所进行的编程操作是未执行遮蔽功能(without inhibit function)的编程操作,也就是说,所有的存储单元都会执行被编程的操作。
请重新参照图1,在另一方面,步骤S120中,在各编程操作后依据编程验证电压对存储单元执行对应的编程验证操作,并依据编程验证操作的验证结果以记录各编程操作所对应的脉冲编程电压的电压值为记录编程电压值。对照图2A,其中在时间区间TP1~TPn间距有多个连续的时间区间TV1~TVn,其中的每两个相邻的时间区间(例如时间区间TP1、TP2)间,据有一个时间区间(例如时间区间TV1)。时间区间TV1~TVn用以进行编程验证操作。在时间区间TV1~TVn中,等于编程验证电压PV0的多个脉冲分别提供以进行存储单元的编程验证操作。
在图2A中,其中的时间区间TV1~TVn中所进行的编程验证操作是用来验证临界值(threshold value)小于编程验证电压PV0的存储单元数量是否小于第一预设参考值。当在具有小于编程验证电压PV0的临界值的存储单元的数量小于第一预设参考值时,表示足够多的存储单元都已完成编程的操作,也表示编程操作可以被结束。在图2A中,在时间区间TVn前所进行的编程验证操作都是不成功的,具体来说,也就是在时间区间TPn前,临界值小于编程验证电压PV0的存储单元数量是大于第一预设参考值的。而在时间区间TVn时所进行的编程验证操作则表示临界值小于编程验证电压PV0的存储单元数量是小于第一预设参考值,也就是足够多的存储单元都已完成编程的操作,在接下来的时间区间中不需要进一步提供脉冲以执行编程的操作。
附带一提的,上述的预设的参考值可以为0,也可以为大于0的数值。其中,预设的参考值的设置可用来排除因尾端位(tail bit)所造成的影响。具体来说明,在闪存中,常具有一个或数个存储单元被编程时所产生的临界电压的偏移能力过小,而无法被有效的被编程的情况。通常这些存储单元的位就是所谓的尾端位。在本实施例中,为提升闪存的效能,这些尾端位的存储单元可被排除。而本实施例中的第一预设参考值的大小可以依据尾端位的存储单元的数量来设置。
在此请同时参照图2B,其中图2B绘示本发明实施例的编程操作的初始化步骤中,存储单元的临界电压分布状态示意图。在编程操作的初始化步骤未执行前,存储单元的临界电压分布在被抹除的状态Z1,而通过步骤S110、S120的执行,并在时间区间TVn后,存储单元的临界电压分布变更为被编程的状态Z2。其中,被编程的状态Z2中的存储单元的临界电压大部分大于编程验证电压PV0。
请重新参照图1,在前述的编程操作都完成后,执行步骤S130,并提供多个脉冲读取电压以对存储单元进行多个读取操作,其中,脉冲读取电压的电压值依次递增。具体来说明,请参照图2A,其中,在时间区间TR1~TRm中,分别提供多个脉冲RP1~RPm以对存储单元进行多个读取操作。其中。脉冲RP1~RPm分别具有多个脉冲读取电压RD1~RDm,且脉冲读取电压RD1<脉冲读取电压RD2<<脉冲读取电压RDm。
接着,在步骤S140中,依据各读取操作的读取结果来记录对应的各脉冲读取电压的电压值为记录读取电压值。也就是说,在时间区间TR1~TRm,分别判别对应执行的读取操作的读取结果,举例来说明,当在时间区间TRm前所进行的读取操作的读取结果非皆每个位都等于“1”时,表示读取结果为失败而需进行下一次的读取操作。而当在时间区间TRm时所进行的读取操作的读取结果为每个位都等于“1”时,表示读取结果为成功而不需进行下一次的读取操作。
在本实施例中,当在时间区间TRm中,依据脉冲读取电压RDm所进行读取的结果是成功的,表示在图2B中,被编程的状态Z2中的存储单元中,具有临界电压大于脉冲读取电压RDm的存储单元的数量小于第二预设参考值。也就是说,在扣除尾端位的影响下,此时的存储单元的临界电压的最大值约等于脉冲读取电压RDm。在此同时,读取操作可以被停止,且此时的脉冲读取电压RDm被记录为记录读取电压值。
附带一提的,第一预设参考值与第二预设参考值的数值可依据闪存的存储单元的物理状态来设定,第一预设参考值与第二预设参考值可以相同,也可以不相同。
重新参照图1,在获得记录编程电压值、记录读取电压值后,步骤S150可依据记录编程电压值、记录读取电压值以及编程验证电压的电压值来获得起始编程电压值。其中,起始编程电压值=Vn–RDm+PVn+Voffset。其中,PVn为一般性编程验证操作的电压值,Voffest为预设的偏移电压值。
值得注意的,预设的偏移电压值Voffest可以由工程人员依据需求及闪存的实际状态来加以设定,其中,预设的偏移电压值Voffest可以大于、小于或也可以等于0伏特。
在另一方面,若闪存的编程次数是固定的,则闪存要对存储单元进行编程操作时,所通过的递增步阶脉冲编程中,每次脉冲编程电压所需递增的电压值则可等于(RDm-PV0)/COUNT,其中的COUNT为编程次数。
并且,上述的记录编程电压值Vn、记录读取电压值RDm、编程验证电压PV0的电压值以及一般性编程验证操作的电压值PVn都可以被储存在闪存的控制器中,如此一来,当闪存要进行自身存储单元的编程操作时,就可以应用所记录的记录编程电压值Vn、记录读取电压值RDm、编程验证电压PV0的电压值以及一般性编程验证操作的电压值PVn来设定初始编程电压值以及每次脉冲编程电压所需递增的电压值以执行递增步阶脉冲编程操作。
请参照图3,图3绘示本发明一实施例的闪存装置的示意图。闪存装置300包括由多个存储单元所组成的存储单元阵列310、控制器320、感测电路330、行地址解码器340、列地址解码器350以及电源产生器360。感测电路330耦接存储单元阵列310,控制器320耦接感测电路330、存储单元阵列310、行地址解码器340、列地址解码器350以及电源产生器360。
在本实施例中,控制器320另耦接至测试装置或外接控制单元301。测试装置301发送测试指令并通过控制器执行320如图1实施例中的各个编程操作的初始化步骤。值得一提的,测试装置301可以是闪存装置300外部的测试机台,也可以是内建在控制器320内部的内建测试电路(Built-In SelfTest,BIST)的至少一部分。
关于编程操作的初始化步骤的实施细节在前述的实施例中已有详细的说明,以下恕不多赘述。
综上所述,本发明所提供的编程操作的初始化方法,通过多个编程操作来获得记录编程电压值,并通过多个读取操作来获得记录读取电压值。通过记录编程电压值以及记录读取电压值可以得知被编程后的存储单元的临界电压的分布状态,如此一来,可以有效的设定起始编程电压值,并使闪存的编程操作可以更有效率的达成。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,可作些许的更改与修饰,故本发明的保护范围当以权利要求所界定的为准。

Claims (14)

1.一种闪存编程操作的初始化方法,包括:
使用编程非遮蔽方案,提供多个脉冲编程电压以对该闪存的多个存储单元进行多个编程操作,其中所述脉冲编程电压的电压值依次递增;
在各该编程操作后依据一编程验证电压对所述存储单元执行对应的一编程验证操作,并依据该编程验证操作的验证结果以记录各该编程操作所对应的脉冲编程电压的电压值为一记录编程电压值;
在所述编程操作后,提供多个脉冲读取电压以对所述存储单元进行多个读取操作,其中所述脉冲读取电压的电压值依次递增;
依据各该读取操作的读取结果来记录对应的各该脉冲读取电压的电压值为一记录读取电压值;以及
依据该记录编程电压值、该记录读取电压值以及该编程验证电压的电压值来获得一起始编程电压值及一编程脉冲电压递增值。
2.如权利要求1所述的编程操作的初始化方法,其中依据该编程验证操作的验证结果以记录各该编程操作所对应的脉冲编程电压的电压值为该记录编程电压值的步骤包括:
当该编程验证操作验证出临界值小于该编程验证电压的所述存储单元的数量小于一预设参考值时,记录该编程验证操作对应的编程操作所对应的脉冲编程电压的电压值为该记录编程电压值。
3.如权利要求1所述的编程操作的初始化方法,其中依据各该读取操作的读取结果来记录对应的各该脉冲读取电压的电压值为该记录读取电压值的步骤包括:
当各该读取操作中,临界值大于对应的各该脉冲读取电压的电压值的存储单元的数量小于一预设参考值时,记录对应的各该脉冲读取电压的电压值为该记录读取电压值。
4.如权利要求1所述的编程操作的初始化方法,其中依据该记录编程电压值、该记录读取电压值以及该编程验证电压的电压值来获得该起始编程电压值的步骤包括:
设定该起始编程电压值=Vn–RDm+PVn+Voffset,
其中,Vn为该记录编程电压值,RDm为该记录读取电压值,PVn为一般性编程验证操作的电压值,Voffest为预设的一偏移电压值。
5.如权利要求4所述的编程操作的初始化方法,其中该偏移电压值大于、小于或等于0伏特,其中该偏移电压值依据所述存储单元编程电压临界值预期分布及所述存储单元抹除编程后预期衰减量来决定。
6.如权利要求1所述的编程操作的初始化方法,其中还包括:
依据该记录读取电压值、该编程验证电压的电压值以及预设的一编程次数以计算出一编程脉冲电压递增值。
7.如权利要求4所述的编程操作的初始化方法,其中还包括:
储存该记录编程电压值、该记录读取电压值、该编程验证电压的电压值以及该一般性编程验证操作的电压值至该闪存的控制器中。
8.一种闪存装置,包括:
多个存储单元,组成一存储单元阵列;
一感测电路,耦接该存储单元阵列;以及
一控制器,耦接该感测电路及所述存储单元,
其中,该控制器耦接至一测试装置,且该测试装置执行:
提供多个脉冲编程电压以对该闪存的多个存储单元进行多个编程操作,其中所述脉冲编程电压的电压值依次递增;
在各该编程操作后依据一编程验证电压对所述存储单元执行对应的一编程验证操作,并依据该编程验证操作的验证结果以记录各该编程操作所对应的脉冲编程电压的电压值为一记录编程电压值;
在所述编程操作后,提供多个脉冲读取电压以对所述存储单元进行多个读取操作,其中所述脉冲读取电压的电压值依次递增;
依据各该读取操作的读取结果来记录对应的各该脉冲读取电压的电压值为一记录读取电压值;以及
依据该记录编程电压值、该记录读取电压值以及该编程验证电压的电压值来获得一起始编程电压值。
9.如权利要求8所述的闪存装置,其中该测试装置为外接测试装置或外接控制单元。
10.如权利要求8所述的闪存装置,其中该测试装置当该编程验证操作验证出临界值小于该编程验证电压的所述存储单元的数量小于一预设参考值时,记录该编程验证操作对应的编程操作所对应的脉冲编程电压的电压值为该记录编程电压值。
11.如权利要求8所述的闪存装置,其中该测试装置当各该读取操作中,临界值大于对应的各该脉冲读取电压的电压值的存储单元的数量小于一预设参考值时,记录对应的各该脉冲读取电压的电压值为该记录读取电压值。
12.如权利要求8所述的闪存装置,其中该测试装置设定该起始编程电压值=Vn–RDm+PVn+Voffset,
其中,Vn为该记录编程电压值,RDm为该记录读取电压值,PVn为一一般性编程验证操作的电压值,Voffest为预设的一偏移电压值。
13.如权利要求8所述的闪存装置,其中该测试装置还依据该记录读取电压值、该编程验证电压的电压值以及预设的一编程次数以计算出一编程脉冲电压递增值。
14.如权利要求12所述的闪存装置,储存该记录编程电压值、该记录读取电压值、该编程验证电压的电压值、该偏移电压值、一般性编程验证操作的电压值、该起始编程电压值及该编程脉冲电压递增值至该闪存的控制器中。
CN201510429168.9A 2015-07-03 2015-07-21 闪存装置及其编程操作的初始化方法 Active CN106328203B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104121667A TWI550616B (zh) 2015-07-03 2015-07-03 快閃記憶體裝置及其程式化動作的初始化方法
TW104121667 2015-07-03

Publications (2)

Publication Number Publication Date
CN106328203A true CN106328203A (zh) 2017-01-11
CN106328203B CN106328203B (zh) 2019-07-09

Family

ID=56878391

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510429168.9A Active CN106328203B (zh) 2015-07-03 2015-07-21 闪存装置及其编程操作的初始化方法

Country Status (3)

Country Link
US (1) US9437311B1 (zh)
CN (1) CN106328203B (zh)
TW (1) TWI550616B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108133730A (zh) * 2017-12-22 2018-06-08 联芸科技(杭州)有限公司 快闪存储器的读取控制方法、存储器读取装置和存储器系统
CN110337694A (zh) * 2019-05-22 2019-10-15 长江存储科技有限责任公司 对多级单元nand闪存器件和mlc nand闪存器件进行编程的方法
CN110660438A (zh) * 2018-06-28 2020-01-07 力晶科技股份有限公司 快闪存储器装置及其编程方法
CN112002367A (zh) * 2019-05-27 2020-11-27 爱思开海力士有限公司 存储器装置以及操作该存储器装置的方法
CN112394967A (zh) * 2019-08-14 2021-02-23 慧荣科技股份有限公司 批量生产软件工具的电子装置、方法与计算机可读取媒体

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI762278B (zh) * 2021-04-21 2022-04-21 力晶積成電子製造股份有限公司 非揮發性記憶體裝置及其程式化驗證電壓的設定方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1697086A (zh) * 2004-05-06 2005-11-16 三星电子株式会社 对控制信息编程的方法和装置
US20090285020A1 (en) * 2008-05-14 2009-11-19 Hynix Semiconductor Inc. Method of programming a multi level cell in a non-volatile memory device
US20120269000A1 (en) * 2011-04-21 2012-10-25 Mi-Sun Yoon Non-volatile memory device and program method thereof
US20130107624A1 (en) * 2011-10-27 2013-05-02 Chang-Won Yang Semiconductor memory device and operation method thereof
US20140029342A1 (en) * 2012-07-27 2014-01-30 Sandisk Technologies Inc. Experience count dependent program algorithm for flash memory
TW201407615A (zh) * 2012-08-13 2014-02-16 Phison Electronics Corp 資料寫入方法、記憶體控制器與記憶體儲存裝置
US20140119096A1 (en) * 2012-10-31 2014-05-01 Research & Business Foundation Sungkyunkwan University Semiconductor memory apparatus, program method and system
US8750050B2 (en) * 2011-09-27 2014-06-10 Lapis Semiconductor Co., Ltd. Nonvolatile semiconductor memory device and programming method
US20140215128A1 (en) * 2013-01-31 2014-07-31 SanDisk Technologies, Inc. Adaptive initial program voltage for non-volatile memory

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4909670B2 (ja) 2006-01-24 2012-04-04 株式会社東芝 不揮発性半導体記憶装置及びそれを用いた不揮発性メモリシステム

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1697086A (zh) * 2004-05-06 2005-11-16 三星电子株式会社 对控制信息编程的方法和装置
US20090285020A1 (en) * 2008-05-14 2009-11-19 Hynix Semiconductor Inc. Method of programming a multi level cell in a non-volatile memory device
US20120269000A1 (en) * 2011-04-21 2012-10-25 Mi-Sun Yoon Non-volatile memory device and program method thereof
US8750050B2 (en) * 2011-09-27 2014-06-10 Lapis Semiconductor Co., Ltd. Nonvolatile semiconductor memory device and programming method
US20130107624A1 (en) * 2011-10-27 2013-05-02 Chang-Won Yang Semiconductor memory device and operation method thereof
US20140029342A1 (en) * 2012-07-27 2014-01-30 Sandisk Technologies Inc. Experience count dependent program algorithm for flash memory
TW201407615A (zh) * 2012-08-13 2014-02-16 Phison Electronics Corp 資料寫入方法、記憶體控制器與記憶體儲存裝置
US20140119096A1 (en) * 2012-10-31 2014-05-01 Research & Business Foundation Sungkyunkwan University Semiconductor memory apparatus, program method and system
US20140215128A1 (en) * 2013-01-31 2014-07-31 SanDisk Technologies, Inc. Adaptive initial program voltage for non-volatile memory

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108133730A (zh) * 2017-12-22 2018-06-08 联芸科技(杭州)有限公司 快闪存储器的读取控制方法、存储器读取装置和存储器系统
CN108133730B (zh) * 2017-12-22 2020-09-11 联芸科技(杭州)有限公司 快闪存储器的读取控制方法、存储器读取装置和存储器系统
CN110660438A (zh) * 2018-06-28 2020-01-07 力晶科技股份有限公司 快闪存储器装置及其编程方法
CN110660438B (zh) * 2018-06-28 2021-10-29 力晶积成电子制造股份有限公司 快闪存储器装置及其编程方法
CN110337694A (zh) * 2019-05-22 2019-10-15 长江存储科技有限责任公司 对多级单元nand闪存器件和mlc nand闪存器件进行编程的方法
CN110337694B (zh) * 2019-05-22 2020-12-18 长江存储科技有限责任公司 对多级单元nand闪存器件和mlc nand闪存器件进行编程的方法
US10937514B2 (en) 2019-05-22 2021-03-02 Yangtze Memory Technologies Co., Ltd. Method of programming multilevel cell NAND flash memory device and MLC NAND flash memory device
CN112002367A (zh) * 2019-05-27 2020-11-27 爱思开海力士有限公司 存储器装置以及操作该存储器装置的方法
CN112002367B (zh) * 2019-05-27 2023-06-13 爱思开海力士有限公司 存储器装置以及操作该存储器装置的方法
CN112394967A (zh) * 2019-08-14 2021-02-23 慧荣科技股份有限公司 批量生产软件工具的电子装置、方法与计算机可读取媒体
CN112394967B (zh) * 2019-08-14 2023-08-08 慧荣科技股份有限公司 批量生产软件工具的电子装置、方法与计算机可读取媒体

Also Published As

Publication number Publication date
TWI550616B (zh) 2016-09-21
US9437311B1 (en) 2016-09-06
TW201703050A (zh) 2017-01-16
CN106328203B (zh) 2019-07-09

Similar Documents

Publication Publication Date Title
CN106328203A (zh) 闪存装置及其编程操作的初始化方法
CN102298966B (zh) 非易失性存储器设备、系统及编程方法
CN105097034B (zh) 非易失性存储系统以及存储控制器的操作方法
CN103477392B (zh) 具有减少的验证的改进的编程的非易失性存储器和方法
CN108122588A (zh) 非易失性存储器设备及包括其的存储设备
CN109300498A (zh) 非易失性存储装置、其操作方法以及包括其的存储设备
US20100008145A1 (en) Method of programming nonvolatile memory device
CN108694989B (zh) 存储设备及其坏块指派方法
CN102651235A (zh) 非易失性存储装置及其操作方法
CN102906820A (zh) 用同步耦合编程非易失性存储器
CN107068191A (zh) 非易失性存储器装置和非易失性存储器装置的编程方法
CN104134459A (zh) 带有可变验证操作的非易失性存储器(nvm)
CN101640072A (zh) 闪速存储设备的编程方法
CN103680620A (zh) 使用软编程的非易失性存储器(nvm)
CN109726143A (zh) 存储器控制器的操作方法和储存设备的操作方法
CN101783177A (zh) 对非易失性存储设备进行编程的方法
CN110473584B (zh) 固态储存装置中已抹除区块的再验证方法
CN103632719A (zh) 半导体存储器件及其制造方法
KR20220032268A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
US8654590B2 (en) Nonvolatile memory device performing a program verification with sense signals based on program data of adjacent memory cells and program method thereof
CN104102598A (zh) 数据读取方法、控制电路、存储器模块与存储器储存装置
CN102820059B (zh) 半导体器件及其编程方法
US10290360B2 (en) Methods, systems, and media for programming a storage device
CN106328202A (zh) 闪存装置及数据擦除方法
CN106098096A (zh) 数据储存设备及其操作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20190626

Address after: Hsinchu Science Park, Taiwan, China

Applicant after: Lijing Jicheng Electronic Manufacturing Co., Ltd.

Address before: Hsinchu Science Park, Taiwan, China

Applicant before: Powerflash Technology Corporation