CN105938811B - 基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法 - Google Patents

基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法 Download PDF

Info

Publication number
CN105938811B
CN105938811B CN201610446073.2A CN201610446073A CN105938811B CN 105938811 B CN105938811 B CN 105938811B CN 201610446073 A CN201610446073 A CN 201610446073A CN 105938811 B CN105938811 B CN 105938811B
Authority
CN
China
Prior art keywords
layer
sin
soi
strip array
top layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610446073.2A
Other languages
English (en)
Other versions
CN105938811A (zh
Inventor
戴显英
郝跃
梁彬
蒲凯文
苗东铭
祁林林
焦帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xidian University
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN201610446073.2A priority Critical patent/CN105938811B/zh
Publication of CN105938811A publication Critical patent/CN105938811A/zh
Application granted granted Critical
Publication of CN105938811B publication Critical patent/CN105938811B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Thin Film Transistor (AREA)
  • Element Separation (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

本发明公开了一种基于非晶化与尺度效应的晶圆级单轴应变SOI的制作方法。其实现步骤是:1)在清洗后的SOI晶圆顶层Si层上淀积SiO2层;2)对顶层Si层进行离子注入形成非晶化层,并去除非晶化层上的SiO2层;3)在顶层Si层上淀积张应力或压应力SiN薄膜后将SiN薄膜刻蚀成条状,得到单轴张应力SiN条状阵列或单轴压应力SiN条状阵列,并对该SOI晶圆进行退火,使非晶化层再结晶,使SiO2埋绝缘层发生塑性形变;4)刻蚀掉SiN条状阵列,得到晶圆级单轴应变SOI。本发明可靠性高、成本低、应变大小可控、无Ge杂质扩散、成品率高、平整度高、应变量大,可用于制作晶圆级单轴应变SOI材料。

Description

基于非晶化与尺度效应的晶圆级单轴应变SOI的制作方法
技术领域
本发明属于微电子技术领域,涉及半导体材料制作工艺技术,特别是一种晶圆级单轴应变SOI材料的制作方法,可用于制作超高速、低功耗、抗辐照半导体器件与集成电路所需的高性能SOI晶圆。
背景技术
随着Si基半导体器件制造工艺的发展,特征尺寸的持续缩小正面临着巨大的挑战,即持续的特征尺寸的缩小会导致寄生电容的增加、短沟效应的恶化、热载流子的退变、漏电较严重等,导致器件性能下降。
SOI,即绝缘层上硅是一种具有“Si/绝缘层/Si”三层结构的新型Si基半导体材料,其与体Si相比,具有速度高、功耗低、集成密度高、寄生电容小、抗辐照能力强、工艺简单的优势,在低功耗、抗辐照等器件与电路领域被广泛应用。但SOI材料的载流子迁移率较低,无法满足目前高速集成电路的需求。
利用应变Si与SOI生成的应变SOI材料既克服了体Si与SOI材料的缺点又具有较高的载流子迁移率,是高速、低功耗、抗辐照集成电路的优选工艺,已成为21世纪延续摩尔定律的关键技术。应变SOI分为单轴应变SOI和双轴应变SOI,其中:
双轴应变SOI具有两个方向的应变量,其在高电场下载流子迁移率的提升会随着电场的增加而退化。
单轴应变SOI仅具有一个方向的应变量,相较于双轴应变SOI,其载流子迁移率的提升不随电场的增加而退化,且在相同应变量下,单轴应变对载流子迁移率的提升高于双轴应变。
目前,应变SOI制造技术大多数都是利用SiGe外延生长应变Si层的制造方法,即在驰豫的SiGe层上外延应变Si层,再通过键合和智能剥离转移至绝缘层上形成应变SOI。但该方法的主要缺点是仅能引入双轴张应变、Ge杂质易扩散、粗糙度高、制作成本高、散热性差、引入的应力较小等。
2008年国际商业机器公司提出应变SOI衬底的制造方法和在其上制造CMOS器件的方法(CN200810002269),是利用高应力的SiN薄膜在非晶硅层上形成牺牲应变结构,牺牲应变结构可以是拉伸或压缩应变结构,当具有牺牲应变结构的晶圆被适当退火时,它的应变特性会转移到退火过程中再结晶的顶层应变硅层中,形成全局双轴应变硅层。该发明的缺点是:仅能制作双轴应变SOI材料。
2011年西安电子科技大学获得的一种采用机械弯曲并在弯曲状态下退火制作晶圆级单轴应变SOI材料的新方法专利(CN201110361512)。是将SOI顶层硅层向上放置在弧形弯曲台上,用圆柱形机械压杆使SOI晶圆与弧形台面完全贴合,在温度200℃至1250℃的退火炉中进行退火,使SiO2埋绝缘层发生塑性形变,顶层Si层和衬底发生弹性形变。机械压杆卸下后,SOI晶圆恢复原状,由于SiO2埋绝缘层的塑性形变对顶层Si层有拉持作用,使得顶层Si层薄膜保持相应的应变,从而形成晶圆级单轴应变SOI。该发明的缺点:需要将SOI晶圆弯曲,易破碎、SOI片弹回后平整度低、成品率低。
2010年,中国科学院上海微系统与信息技术研究所、上海新傲科技股份有限公司获得的一种制备双轴应变SOI的方法专利(CN101916741A)。是将SOI的顶层硅热氧化减薄至10-30nm形成超薄的顶层硅层,然后在超薄的顶层Si层上外延Si1-xGex应变层,Si1-xGex应变层的厚度不超过其临界厚度;进行离子注入,选择合适的能量,使离子注入到埋氧层和衬底硅层的界面;进行退火工艺,形成弛豫的Si1-xGex层,同时,顶层硅层受到拉伸的应力,离子注入使得埋氧层和衬底硅层的界面疏松,最终形成应变硅层;将剩余弛豫的Si1-xGex应变层移除,得到全局双轴应变SOI材料。该发明缺点:仅能形成双轴应变SOI晶圆、在制作过程中有Ge扩散问题、应变量小。
2007年飞思卡尔半导体公司提出的厚应变SOI衬底中的工程应变专利(CN200780019691)中将SOI分成四个区,在第四区域沿着晶体管宽度方向上进行条状非晶化以消除晶体管长度方向的应变,保留宽度方向上的应变,从而得到局部区域单轴应变。如图1所示其工艺步骤如下:
1)选取顶层Si层为双轴张应变的SOI晶圆;2)将SOI片的顶层Si层分为四个区域;3)在第一区域上淀积掩蔽层,在第四区域上进行条状掩膜;4)对顶层Si层进行离子注入非晶化;5)去除掩蔽层;6)淀积SiO2层;7)在顶层Si层上淀积张应变SiN层;8)刻蚀掉第三区域以外的SiN层;9)退火使非晶半导体再结晶;10)去除掉第三区域的SiN层;11)去除掉SiO2层。
该发明的缺点:1.必须使用具有双轴应变的SOI晶圆,成本较高。2.顶层Si层中的应变大小固定,在后续的工艺步骤中不可调整。3.该方法得到的单轴应力是消除一个应力分量得到,应力较小。4.SOI应变的性质为张应变仅能提高电子的迁移率,不能提高空穴的迁移率。
发明内容
本发明的目的在于针对上述现有技术的不足,提出了一种基于非晶化与尺度效应的晶圆级单轴应变SOI的制作方法,以降低晶圆级单轴应变SOI制作成本,增加应变量,消除Ge杂质扩散,提高载流子迁移率。
本发明的技术方案是这样实现的:
一.技术原理:
通过等离子体增强化学气相淀积PECVD工艺,在SOI晶圆上淀积具有双轴张应力或双轴压应力的SiN薄膜。当双轴应力SiN薄膜被刻蚀成宽度为亚微米级的长条时,由于“尺度效应”的影响,SiN条宽度方向的应力会释放掉,而SiN条长度方向为宏观尺度的应力得到保留,即可得到具有单轴张应力或单轴压应力的SiN条状阵列,其沿着条长方向对SOI晶圆顶层Si层中的非晶化层施加单轴张应力或单轴压应力。在600℃~1000℃退火,可使非晶化层重结晶,由于顶层Si层的非晶化层在退火过程中始终受到SiN条状阵列施加的单轴张应力或单轴压应力,因而在退火过程中由应力引起的单轴应变被保留到顶层Si层中,最终在退火后得到晶圆级单轴张应变或单轴压应变的顶层Si层。同时,退火使SiO2埋绝缘层发生塑性形变,该塑性形变的SiO2埋绝缘层对单轴应变的顶层Si层具有拉持作用,以保障去除SiN薄膜后顶层Si层的应变不会消失,最终可得到晶圆级单轴应变SOI材料。
二.实现步骤
根据上述原理,本发明的实现步骤如下:
1)选取SOI晶圆进行清洗,该SOI晶圆包括顶层Si层、SiO2埋绝缘层和Si衬底;
2)在顶层Si层上通过等离子体增强化学气相淀积PECVD工艺淀积厚度为5nm~20nm的SiO2层,以消除后续离子注入工艺的沟道效应;
3)对顶层Si层进行离子注入,以在顶层Si层内部形成非晶化层;
4)去除非晶化层上的SiO2层;
5)在顶层Si层上采用等离子体增强化学气相淀积PECVD工艺淀积-1GPa以上的压应力SiN薄膜或淀积1GPa以上的张应力SiN薄膜;
6)使用光刻和反应离子刻蚀RIE工艺方法将张应力SiN薄膜或压应力SiN薄膜刻蚀成宽度和间距均为0.1μm~0.2μm的SiN条状阵列,以消除SiN条宽度方向的应力,最终得到单轴张应力SiN条状阵列或单轴压应力SiN阵列;
7)对带有SiN条状阵列的SOI晶圆进行退火,进一步增强SiN条状阵列应力,并使非晶化层再结晶,同时使SiO2埋绝缘层发生塑性形变,保证SiN条状阵列去除后顶层Si层的应力不消失;
8)采用湿法刻蚀去除掉SiN条状阵列,得到晶圆级单轴张应变SOI材料或晶圆级单轴压应变SOI材料。
本发明与现有的晶圆级单轴应变SOI制造技术相比,具有如下优点:
1.可靠性高:本发明采用的工艺步骤如:等离子体增强化学气相淀积PECVD、离子注入、光刻、反应离子刻蚀RIE、退火、湿法刻蚀等均是现有成熟的集成电路工艺,可靠性高;
2.成本低:现有的晶圆级单轴应变SOI制造技术通过消除双轴应变SOI的一个应变分量得到单轴应变,而双轴应变SOI需额外的工艺由无应变的SOI晶圆制造,因而成本高,本发明采用单轴张应力SiN条状阵列或压应力SiN条阵列对无应变的SOI晶圆直接引入晶圆级单轴应变,成本低;
3.单轴应变大小可控:本发明可通过改变SiN淀积工艺调整SiN的应力大小,从而能控制最终得到的单轴应变的大小;
4.无Ge杂质扩散:本发明使用单轴张应力SiN条状阵列或单轴压应力SiN条状阵列引入应力,无Ge杂质,避免了传统应变制造技术中利用驰豫Ge1-xSix层引入应变产生的Ge杂质扩散问题,提高了材料性能;
5.成品率高:本发明使用单轴张应力SiN条状阵列或单轴压应力SiN条状阵列引入晶圆级单轴应变,避免了机械致晶圆级单轴应变SOI方法对SOI晶圆进行弯曲引起的破损和缺陷问题,成品率高;
6.平整度高:本发明使用单轴张应力SiN条状阵列或单轴压应力SiN条状阵列引入晶圆级单轴应变,避免了机械致晶圆级单轴应变SOI方法中对SOI晶圆弯曲退火后SOI晶圆平整度较低的问题;
7.应变量大:本发明使用单轴张应力SiN条状阵列或单轴压应力SiN条状阵列引入晶圆级单轴应变,且SiO2埋绝缘层退火后发生塑性形变对顶层Si层具有拉持作用,最终使得本发明晶圆级单轴应变SOI的应变量高于其他方法,其对载流子迁移率的提升更明显。
附图说明
图1为现有单轴应变SOI晶圆的工艺流程图;
图2为本发明晶圆级单轴应变SOI的工艺流程图;
图3为本发明中淀积在顶层Si层上的SiN条状阵列的俯视图。
具体实施方式
SOI晶圆,其大小包括3英寸、4英寸、5英寸、6英寸、8英寸、12英寸和16英寸的不同规格,且顶层Si层厚度为0.15μm~0.45μm。
参照图2,本发明给出基于非晶化与尺度效应的晶圆级单轴应变SOI的制作方法的三个实施例,即制作4英寸晶圆级单轴张应变SOI材料;制作6英寸晶圆级单轴张应变SOI材料;制作8英寸晶圆级单轴压应变SOI材料。上述SOI晶圆均具有三层结构,即顶层Si层1,SiO2埋绝缘层2,Si衬底3,如图2(a)所示,其中:
4英寸SOI晶圆,顶层Si层1的厚度为0.15μm,SiO2埋绝缘层2的厚度为0.5μm,Si衬底3的厚度为525μm。
6英寸SOI晶圆,顶层Si层1的厚度为0.3μm,SiO2埋绝缘层2的厚度为0.5μm,Si衬底3的厚度为675μm。
8英寸SOI晶圆,顶层Si层1的厚度为0.45μm,SiO2埋绝缘层2的厚度为0.5μm,Si衬底3的厚度为725μm。
实施例1,制作4英寸晶圆级单轴张应变SOI材料。
步骤1:选用4英寸的SOI晶圆,对其进行清洗,以去除表面污染物。
(1a)使用丙酮和异丙醇对所述SOI晶圆交替进行超声波清洗,以去除衬底表面有机物污染;
(1b)将氨水、双氧水、去离子水按照1:1:3的比例配置成混合溶液,并加热至120℃,将SOI晶圆置于此混合溶液中浸泡12min,取出后用大量去离子水冲洗,以去除SOI晶圆表面无机污染物;
(1c)将SOI晶圆用HF酸缓冲液浸泡2min,去除表面的氧化层。
步骤2:将清洗后的SOI晶圆取出,在其顶层Si层1上通过等离子体增强化学气相淀积PECVD工艺淀积厚度为5nm的SiO2层4。如图2(b)所示。
步骤3:对顶层Si层1进行C离子注入,以在顶层Si层1内部形成非晶化层5,注入剂量为5E14cm-2,注入能量为30keV。如图2(c)所示。
步骤4:将带有SiO2层4的SOI晶圆在BHF溶液中浸泡20s,去除非晶化层5上的SiO2层4。如图2(d)所示。
步骤5:采用等离子体增强化学气相淀积PECVD工艺,在非晶化层5上淀积应力大小为-1.7GPa,厚度为0.8μm的压应力SiN薄膜6。如图2(e)所示。
淀积工艺条件如下:
高频HF功率为0.2kW,低频LF功率为0.8kW,高纯SiH4流量为0.4slm,高纯NH3流量为1.7slm,高纯氮气流量为1.8slm,反应室压强为2.5Torr,反应室温度为400℃。
步骤6:利用半导体光刻和刻蚀技术,将压应力SiN薄膜6刻蚀成条状阵列,以消除SiN条宽度方向的应力,保留SiN条长度方向的应力,得到单轴压应力SiN条状阵列7。
(6a)在压应力SiN薄膜6上涂正光刻胶,将光刻胶烘干,利用具有条形宽度和间隔均为0.1μm的光刻板进行曝光,曝光的区域为宽度和间隔均为0.1μm的条状阵列,用显影液去除掉曝光区域易溶于显影液的正光刻胶,在SiN薄膜6上形成条状光刻胶掩蔽膜阵列;
(6b)采用反应离子刻蚀RIE工艺刻蚀掉淀积在SOI晶圆顶层Si层1上的无光刻胶掩蔽膜保护的压应力SiN薄膜6,留下条状光刻胶掩蔽膜下的SiN薄膜6,得到宽度和间距均为0.1μm的SiN条状阵列7,如图2(f)所示;
(6c)去除条状光刻胶掩蔽膜,仅留下SiN条状阵列7,带有SiN条状阵列的SOI晶圆俯视图如图3所示。
步骤7:在退火炉中,按照4℃/min的升温速率将温度由室温提升至600℃后,将带有SiN条状阵列7的SOI晶圆在惰性气体He下退火4h,进一步增强SiN条状阵列应力,并使非晶化层5再结晶,同时使SiO2埋绝缘层2发生塑性形变,变成塑性形变SiO2埋绝缘层9,保证SiN条状阵列去除后的顶层Si层8的应力不消失,再按照4℃/min的降温速率将退火炉温度降至室温。退火后顶层Si层1变为单轴应变顶层Si层8。如图2(g)所示。
步骤8:配置150℃,体积分数为86%的热磷酸,将带有SiN条状阵列7的SOI晶圆在热磷酸溶液中浸泡8min,去除掉SiN条状阵列7,得到4英寸晶圆级单轴张应变SOI材料。如图2(h)所示。
实施例2,制作6英寸晶圆级单轴张应变SOI材料。
步骤一:清洗6英寸SOI晶圆,以去除表面污染物。
本步骤的实现与实施例1的步骤1相同。
步骤二:将清洗后的SOI晶圆取出,在其顶层Si层1上通过等离子体增强化学气相淀积PECVD工艺淀积厚度为10nm的SiO2层4,如图2(b)所示。
步骤三:对顶层Si层1进行Si离子注入,以在顶层Si层1内部形成非晶化层5,注入剂量为1E15cm-2,注入能量为40keV,如图2(c)所示。
步骤四:将带有SiO2层4的SOI晶圆在BHF溶液中浸泡40s,去除非晶化层5上的SiO2层4,如图2(d)所示。
步骤五:采用等离子体增强化学气相淀积PECVD工艺,在非晶化层5上淀积应力大小为-1.8GPa,厚度为1μm的SiN薄膜6,如图2(e)所示。
本步骤的淀积工艺条件如下:
高频HF功率为0.3kW,低频LF功率为0.7kW,高纯SiH4流量为0.3slm,高纯NH3流量为1.8slm,高纯氮气流量为2.0slm,反应室压强为2.7Torr,反应室温度为400℃。
步骤六:利用半导体光刻和刻蚀技术,将压应力SiN薄膜6刻蚀成条状阵列,以消除SiN条宽度方向的应力,保留SiN条长度方向的应力,得到单轴压应力SiN条状阵列7。
(6.a)在高应力SiN薄膜6上涂正光刻胶,将光刻胶烘干,利用具有条形宽度和间隔均为0.15μm的光刻板进行曝光,曝光的区域为宽度和间隔均为0.15μm的条状阵列,用显影液去除掉曝光区域易溶于显影液的正光刻胶,在SiN薄膜6上形成条状光刻胶掩蔽膜阵列;
(6.b)采用反应离子刻蚀RIE工艺刻蚀掉淀积在SOI晶圆顶层Si层1上的无光刻胶掩蔽膜保护的SiN薄膜6,留下条状光刻胶掩蔽膜下的SiN薄膜6,得到宽度和间距均为0.15μm的SiN条状阵列7,如图2(f)所示;
(6.c)去除条状光刻胶掩蔽膜,仅留下SiN条状阵列7,带有SiN条状阵列的SOI晶圆俯视图如图3所示。
步骤七:在退火炉中,按照4℃/min的升温速率将温度由室温提升至800℃后,将带有SiN条状阵列7的SOI晶圆在惰性气体Ne下退火3.5h,进一步增强SiN条状阵列应力,并使非晶化层5再结晶,同时使SiO2埋绝缘层2发生塑性形变,变成塑性形变SiO2埋绝缘层9,保证SiN条状阵列去除后的顶层Si层8的应力不消失,再按照4℃/min的降温速率将退火炉温度降至室温。退火后顶层Si层1变为单轴应变顶层Si层8。如图2(g)所示。
步骤八:配置160℃,体积分数为87%的热磷酸溶液,将带有SiN条状阵列7的SOI晶圆在热磷酸溶液中浸泡9min,去除掉SiN条状阵列7,得到6英寸晶圆级单轴张应变SOI材料,如图2(h)所示。
实施例3,制作8英寸晶圆级单轴压应变SOI材料。
步骤A:清洗8英寸SOI晶圆,以去除表面污染物。
本步骤的实现与实施例1的步骤1相同。
步骤B:将清洗后的SOI晶圆取出,在其顶层Si层1上通过等离子体增强化学气相淀积PECVD工艺淀积厚度为20nm的SiO2层4,如图2(b)所示。
步骤C:对顶层Si层1进行Ge离子注入,以在顶层Si层1内部形成非晶化层5,注入剂量为5E15cm-2,注入能量为50keV,如图2(c)所示。
步骤D:将带有SiO2层4的SOI晶圆在BHF溶液中浸泡60s,去除非晶化层5上的SiO2层4,如图2(d)所示。
步骤E:采用等离子体增强化学气相淀积PECVD工艺,在非晶化层5上淀积应力大小为1.7GPa,厚度为1.2μm的张应力SiN薄膜6,如图2(e)所示。
淀积工艺条件如下:
高频HF功率为1.2kW,低频LF功率为0.3kW,高纯SiH4流量为0.3slm,高纯NH3流量为1.8slm,高纯氮气流量为1slm,反应室压强为3.1Torr,反应室温度为400℃。
步骤F:利用半导体光刻和刻蚀技术,将张应力SiN薄膜6刻蚀成条状阵列,以消除SiN条宽度方向的应力,保留SiN条长度方向的应力,得到单轴张应力SiN条状阵列7。
(F1)在张应力SiN薄膜6上涂正光刻胶,将光刻胶烘干,利用具有条形宽度和间隔均为0.2μm的光刻板进行曝光,曝光的区域为宽度和间隔均为0.2μm的条状阵列,用显影液去除掉曝光区域易溶于显影液的正光刻胶,在SiN薄膜6上形成条状光刻胶掩蔽膜阵列;
(F2)采用反应离子刻蚀RIE工艺刻蚀掉淀积在SOI晶圆顶层Si层上的无光刻胶掩蔽膜保护的SiN薄膜6,留下条状光刻胶掩蔽膜下的SiN薄膜6,得到宽度和间距均为0.2μm的SiN条状阵列7,如图2(f)所示;
(F3)去除条状光刻胶掩蔽膜,仅留下SiN条状阵列7,带有SiN条状阵列的SOI晶圆俯视图如图3所示。
步骤G:在退火炉中,按照4℃/min的升温速率将温度由室温提升至1000℃后,将带有SiN条状阵列7的SOI晶圆在惰性气体Ar下退火3h,进一步增强SiN条状阵列应力,并使非晶化层5再结晶,同时使SiO2埋绝缘层2发生塑性形变,变成塑性形变SiO2埋绝缘层9,保证SiN条状阵列去除后顶层Si层8的应力不消失,再按照4℃/min的降温速率将退火炉温度降至室温。退火后顶层Si层1变为单轴应变顶层Si层8。如图2(g)所示。
步骤H:配置170℃,体积分数为88%的热磷酸溶液,将带有SiN条状阵列的SOI晶圆在热磷酸溶液中浸泡10min,去除掉SiN条状阵列7,得到8英寸晶圆级单轴压应变SOI材料,如图2(h)所示。

Claims (9)

1.基于非晶化与尺度效应的晶圆级单轴应变SOI的制作方法,包括如下步骤:
1)选取SOI晶圆进行清洗,该SOI晶圆包括顶层Si层、SiO2埋绝缘层和Si衬底;
2)在顶层Si层上通过等离子体增强化学气相淀积PECVD工艺淀积厚度为5nm~20nm的SiO2层,以消除后续离子注入工艺的沟道效应;
3)对顶层Si层进行离子注入,以在顶层Si层内部形成非晶化层;
4)去除非晶化层上的SiO2层;
5)在顶层Si层上采用等离子体增强化学气相淀积PECVD工艺淀积-1GPa以上的压应力SiN薄膜或1GPa以上的张应力SiN薄膜;
6)使用光刻和反应离子刻蚀RIE工艺方法将张应力SiN薄膜或压应力SiN薄膜刻蚀成宽度和间距均为0.1μm~0.2μm的SiN条状阵列,以消除SiN条宽度方向的应力,最终得到单轴张应力SiN条状阵列或单轴压应力SiN条状阵列;
7)对带有SiN条状阵列的SOI晶圆进行退火,进一步增强SiN条状阵列应力,并使非晶化层再结晶,同时使SiO2埋绝缘层发生塑性形变,保证SiN条状阵列去除后顶层Si层的应力不消失;
8)采用湿法刻蚀去除掉SiN条状阵列,得到晶圆级单轴张应变SOI材料或晶圆级单轴压应变SOI材料。
2.根据权利要求1所述的方法,其特征在于SOI晶圆,其大小包括3英寸、4英寸、5英寸、6英寸、8英寸、12英寸和16英寸的不同规格;顶层Si层厚度为0.15μm~0.45μm。
3.根据权利要求1所述的方法,其特征在于步骤3)中对顶层Si层进行离子注入的工艺条件是:
注入离子:C或Si或Ge或它们的任意组合;
注入剂量:5E14cm-2~5E15cm-2
注入能量:30keV~50keV。
4.根据权利要求1所述的方法,其特征在于,步骤4)中在去除非晶化层上的SiO2层,是将带有SiO2层的SOI晶圆在BHF溶液中浸泡20s~60s,以去除非晶化层上的SiO2层。
5.根据权利要求1所述的方法,其特征在于,步骤5)中在顶层Si层上淀积1GPa以上张应力SiN薄膜的CVD工艺,采用等离子体增强化学气相淀积PECVD工艺,其中淀积张应力SiN薄膜参数如下:
反应室温度400℃;
高频HF功率为1.0kW~1.2kW;
低频LF功率为0.2kW~0.4kW;
高纯SiH4流量0.2slm~0.4slm,高纯NH3流量1.7slm~1.9slm,高纯氮气流量0.8slm~1.2slm;
反应室压强为2.8Torr~3.2Torr;
淀积厚度为0.8μm~1.2μm。
6.根据权利要求1所述的方法,其特征在于,步骤5)中在顶层Si层上淀积-1GPa以上压应力SiN薄膜的CVD工艺,采用等离子体增强化学气相淀积PECVD工艺,其中淀积压应力SiN薄膜参数如下:
反应室温度400℃;
高频HF功率为0.2kW~0.4kW;
低频LF功率为0.7kW~0.9kW;
高纯SiH4流量0.2slm~0.4slm,高纯NH3流量1.7slm~1.9slm,高纯氮气流量1.8slm~2.2slm;
反应室压强为2.5Torr~3.0Torr;
淀积厚度为0.8μm~1.2μm。
7.根据权利要求1所述的方法,其特征在于步骤6)中使用光刻和反应离子刻蚀RIE工艺方法将SiN薄膜刻蚀成条状阵列,按如下步骤进行:
(7a)在SiN薄膜上涂正光刻胶,将光刻胶烘干,利用具有条形宽度和间隔均为0.1μm~0.2μm的光刻板进行曝光,曝光的区域为宽度和间隔均为0.1μm~0.2μm的条状阵列,用显影液去除掉曝光区域易溶于显影液的正光刻胶,在SiN薄膜上形成条状光刻胶掩蔽膜阵列;
(7b)采用反应离子刻蚀RIE工艺刻蚀掉淀积在SOI晶圆顶层Si层上的无光刻胶掩蔽膜保护的SiN薄膜,留下条状光刻胶掩蔽膜下的SiN薄膜,得到宽度和间距均为0.1μm~0.2μm的单轴应力SiN条状阵列;
(7c)去除条状光刻胶掩蔽膜,仅留下SiN条状阵列。
8.根据权利要求1所述的方法,其特征在于,步骤7)中对带有SiN条状阵列的SOI晶圆进行退火,其工艺条件如下:
温度:600℃~1000℃;
时间:3h~4h;
环境:He、Ne、Ar或它们的混合物。
9.根据权利要求1所述的方法,其特征在于,步骤8)中采用湿法刻蚀去除掉SiN条状阵列,是配置温度为150℃~200℃,体积分数为85%~88%的热磷酸溶液将带有SiN条状阵列的SOI晶圆在热磷酸溶液中浸泡8min~10min,去除掉SiN条状阵列,得到晶圆级单轴应变SOI材料。
CN201610446073.2A 2016-06-20 2016-06-20 基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法 Active CN105938811B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610446073.2A CN105938811B (zh) 2016-06-20 2016-06-20 基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610446073.2A CN105938811B (zh) 2016-06-20 2016-06-20 基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法

Publications (2)

Publication Number Publication Date
CN105938811A CN105938811A (zh) 2016-09-14
CN105938811B true CN105938811B (zh) 2019-01-29

Family

ID=56873131

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610446073.2A Active CN105938811B (zh) 2016-06-20 2016-06-20 基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法

Country Status (1)

Country Link
CN (1) CN105938811B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4060798A (en) * 1976-05-12 1977-11-29 The United States Of America As Represented By The Secretary Of The Navy Method for increasing the critical velocity of magnetic bubble propagation in magnetic materials
CN102593039A (zh) * 2011-11-16 2012-07-18 西安电子科技大学 基于AlN埋绝缘层的机械致单轴应变GeOI晶圆的制作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4060798A (en) * 1976-05-12 1977-11-29 The United States Of America As Represented By The Secretary Of The Navy Method for increasing the critical velocity of magnetic bubble propagation in magnetic materials
CN102593039A (zh) * 2011-11-16 2012-07-18 西安电子科技大学 基于AlN埋绝缘层的机械致单轴应变GeOI晶圆的制作方法

Also Published As

Publication number Publication date
CN105938811A (zh) 2016-09-14

Similar Documents

Publication Publication Date Title
CN106098609B (zh) 基于非晶化与尺度效应的AlN埋绝缘层上晶圆级单轴应变Si的制作方法
US7772059B2 (en) Method for fabricating graphene transistors on a silicon or SOI substrate
JPH01103825A (ja) 薄膜形シリコン半導体装置およびその製造方法
CN105448999B (zh) 多晶硅薄膜晶体管元件及其制作方法
KR101489304B1 (ko) 반도체 제조 방법 및 장치
CN105938811B (zh) 基于非晶化与尺度效应的晶圆级单轴应变soi的制作方法
CN105845616B (zh) 基于氮化硅应力薄膜与尺度效应的晶圆级单轴应变GeOI的制作方法
CN106098611B (zh) 基于氮化硅应力薄膜与尺度效应的晶圆级单轴应变sgoi的制作方法
CN105938809B (zh) 基于非晶化与尺度效应的SiN埋绝缘层上晶圆级单轴应变Si的制作方法
CN105977198B (zh) 基于非晶化与尺度效应的SiN埋绝缘层上晶圆级单轴应变Ge的制作方法
CN105977197B (zh) 基于非晶化与尺度效应的SiN埋绝缘层上晶圆级单轴应变SiGe的制作方法
CN105938813B (zh) 基于氮化硅应力薄膜与尺度效应的晶圆级单轴应变soi的制作方法
CN105977199B (zh) 基于非晶化与尺度效应的晶圆级单轴应变GeOI的制作方法
CN105845617B (zh) 基于非晶化与尺度效应的AlN埋绝缘层上晶圆级单轴应变Ge的制作方法
CN106098610B (zh) 基于氮化硅应力薄膜与尺度效应的AlN埋绝缘层上晶圆级单轴应变Ge的制作方法
CN105938812B (zh) 基于氮化硅应力薄膜与尺度效应的SiN埋绝缘层上晶圆级单轴应变Si的制作方法
CN105938814B (zh) 基于氮化硅应力薄膜与尺度效应的AlN埋绝缘层上晶圆级单轴应变Si的制作方法
CN106098608B (zh) 基于氮化硅应力薄膜与尺度效应的SiN埋绝缘层上晶圆级单轴应变SiGe的制作方法
US8158495B2 (en) Process for forming a silicon-based single-crystal portion
CN106067441B (zh) 基于非晶化与尺度效应的晶圆级单轴应变sgoi的制作方法
CN106098613B (zh) 基于非晶化与尺度效应的AlN埋绝缘层上晶圆级单轴应变SiGe的制作方法
JP4290038B2 (ja) 半導体装置及びトランジスタ並びに半導体装置の製造方法
CN105938810B (zh) 基于氮化硅应力薄膜与尺度效应的AlN埋绝缘层上晶圆级单轴应变SiGe的制作方法
JP2005005321A (ja) 半導体基体、半導体装置及びこれらの製造方法
WO2012041038A1 (zh) 半导体器件以及形成应变半导体沟道的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant