CN105897268A - 亚稳态消除电路及其设备 - Google Patents

亚稳态消除电路及其设备 Download PDF

Info

Publication number
CN105897268A
CN105897268A CN201610312869.9A CN201610312869A CN105897268A CN 105897268 A CN105897268 A CN 105897268A CN 201610312869 A CN201610312869 A CN 201610312869A CN 105897268 A CN105897268 A CN 105897268A
Authority
CN
China
Prior art keywords
circuit
metastable state
dynamic
decision circuitry
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610312869.9A
Other languages
English (en)
Other versions
CN105897268B (zh
Inventor
曹淑新
张莉莉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Weihao Integrated Circuit Design Co ltd
Original Assignee
INTERNATIONAL GREEN CHIP (TIANJIN) CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by INTERNATIONAL GREEN CHIP (TIANJIN) CO Ltd filed Critical INTERNATIONAL GREEN CHIP (TIANJIN) CO Ltd
Priority to CN201610312869.9A priority Critical patent/CN105897268B/zh
Publication of CN105897268A publication Critical patent/CN105897268A/zh
Application granted granted Critical
Publication of CN105897268B publication Critical patent/CN105897268B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明涉及一种亚稳态消除电路及其设备。亚稳态消除电路包括:动态锁存比较器、比较器输出判断电路、异步时钟产生电路、亚稳态判断电路和动态电荷注入电路,亚稳态判断电路在设定时间内检测所接收的比较器输出判断电路信号的比较结果,并仅在显示出比较器输出判断电路的信号没有差异的情况下允许动态电荷注入电路向电路中注入相应的电荷以消除电路的亚稳态。本发明通过允许动态电荷注入电路向电路中注入电荷以消除亚稳态,使得电路更加稳定,而且该电路具有低功耗的优点。

Description

亚稳态消除电路及其设备
技术领域
本发明涉及微电子技术设计领域,具体而言,本发明涉及亚稳态消除电路及其设备。
背景技术
现有的模数转化器是模拟信号和数字信号之间的重要接口。随着现代网络的发展,具有低功耗、小体积、中等分辨率以及中高等采样率的模数转化器的需求越来越大。
由于逐次逼近型模数转换器在功耗、面积、精度、速度、成本等方面优良的表现性能,而被广泛应用。
现有的逐次逼近型模数转换器发展的瓶颈主要表现在:逐次逼近型模数转换器中的亚稳态现象。对于高分辨率的逐次逼近型模数转换器,当比较器的输入电压信号过于微弱,此时比较器的输入电压信号非常接近,导致比较器不能快速的判断出其输入电压信号的大小,因而更容易发生亚稳态现象。
发明内容
本发明实施例在于提供一种亚稳态消除电路及其设备,该亚稳态消除电路通过亚稳态判断电路在设定时间内检测信号的比较结果,并仅在显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
第一方面,本发明提供了一种亚稳态消除电路,所述电路包括:
动态锁存比较器、比较器输出判断电路、异步时钟产生电路、亚稳态判断电路和动态电荷注入电路,
异步时钟产生电路产生动态锁存比较器的异步时钟控制信号;
亚稳态判断电路在设定时间内检测所接收的比较器输出判断电路的信号的比较结果,并仅在显示出比较器输出判断电路的信号没有显著差异的情况下允许动态电荷注入电路向电路中注入相应的电荷以消除电路的亚稳态。
优选的,动态电荷注入电路包括:
开关和电流源,开关的一端与电流源相连接,开关的另一端与动态锁存比较器的输入端相连接,电流源的另一端与电路的电源端相连接。
优选的,亚稳态判断电路被触发时,控制动态电荷注入电路的接通,使得动态电荷注入电路对动态锁存比较器的锁存级放电,以使比较器输出判断电路产生相应的脉冲信号;或者,
亚稳态判断电路无输出时,动态电荷注入电路关闭,使得外界电源对动态电荷注入电路进行充电,以准备下一次动态电荷注入电路的放电过程。
优选的,动态锁存比较器包括动态预放大级和锁存级;
动态预放大级实现对电路的输入电压信号进行预放大处理的过程,以生成放大的电压信号并输出;
锁存级对放大的电压信号进行电压信号比较处理的过程,以生成相应的有效信号并输出,其中,动态预放大级的输出端与锁存级的输入端相连接。
优选的,亚稳态判断电路设定与设定时间相对应的动态电荷注入所需的触发脉冲阈值。
优选的,亚稳态判断电路设定与动态电荷注入电路相对应的电流源。
优选的,所述电路还包括逐次逼近逻辑,逐次逼近逻辑设定与开关电容数模转换器相对应的控制逻辑。
优选的,采用与非门的形式产生比较器输出判断电路信号的比较结果并输出。
第二方面,本发明实施例提供了消除电路亚稳态的稳态仪,包括如第一方面所述的任一电路的设备。
本发明实施例提供了亚稳态消除电路及其设备,该亚稳态消除电路通过亚稳态判断电路在设定时间内检测信号的比较结果,并仅在显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
附图说明
图1是本发明的基于反馈环路动态电荷注入的亚稳态消除电路的总体原理框图;
图2是本发明的基于反馈环路动态电荷注入的亚稳态消除电路的另一优化结构框图;
图3是本发明的基于反馈环路动态电荷注入的亚稳态消除电路的又一优化结构框图;
图4是本发明实施例提供的亚稳态消除电路的时序图。
具体实施方式
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
如图1所示,为本发明的基于反馈环路动态电荷注入的亚稳态消除电路的总体原理框图。图1中图示为:101、开关电容数模转换器,102、动态锁存比较器,其中,102a为动态锁存比较器的动态预放大级,102b为动态锁存比较器的锁存级,103、比较器输出判断电路,104、异步时钟产生电路,105、亚稳态判断电路,106、逐次逼近逻辑,107、动态电荷注入电路。
开关电容式数模转换器101输入端接收差分输入信号,完成对输入信号的采样,并由逐次逼近逻辑106控制产生输出信号,以及将所产生的输出信号连接至动态锁存比较器102。动态锁存比较器102包括:动态预放大级102a和锁存级102b,其中动态预放大级102a的两个输出端分别接锁存级102b的两个输入端,动态预放大级102a用于实现对输入电压信号的预放大,然后由锁存级102b通过正反馈处理过程以产生相应的输出结果,输出结果反映出对应的输入电压信号的比较过程。比较器输出判断电路103包括:其两个输入端分别接动态锁存比较器102的两个输出端,并根据动态锁存比较器102的输出结果Q和QB产生Valid信号,其中,Valid信号用于反映比较器输出判断电路信号的比较结果。当Valid信号的数值为1时,表示相应的信号(输出结果Q和QB)有显著差异,反之,当Valid信号的数值为0时,表示相应的信号(输出结果Q和QB)没有显著差异。逐次逼近逻辑106的输入端接比较器输出判断电路103的输出端,从而接收到相应的Valid信号,进而产生控制开关电容数模转换器1的控制逻辑。异步时钟产生电路104的输入端与比较器输出判断电路103的输出端和逐次逼近逻辑106的输出端相接,用来产生动态锁存比较器102的异步时钟控制信号Latch。亚稳态判断电路105的输入端接比较器输出判断电路103的输出端,从而接收到相应的Valid,用来产生动态电荷注入触发脉冲。动态电荷注入电路107包括:开关S1和电流源I1,S1的一端接电流源I1,另一端接到动态锁存比较器102的一个输入端OP,由亚稳态判断电路105控制动态电荷注入电路107的状态,电流源I1的另一端接与电源VDD相连接。
需要进一步说明的是,在本发明实施例所提供的亚稳态消除电路中,通过采用与非门的形式产生比较器输出判断电路信号的比较结果并输出。即,Valid信号等于Q与QB与非,具体地,在比较器复位期间,Q为“1”,QB为“1”,则相应的,经过与非门,“1”与“1”的与非为“0”,经过与非门产生的Valid信号的数值为0;在比较器比较期间,Q为“1”、QB为“0”,或者,Q为“0”、QB为“1”;则相应的,经过与非门,“1”与“0”的与非为“1”,经过与非门产生的Valid信号的数值为1。这样,当Valid信号的数值为1时,表示相应的信号有显著差异,即,输出结果Q和输出结果QB有显著差异,反之,当Valid信号的数值为0时,表示相应的信号没有显著差异,即输出结果Q和输出结果QB没有显著差异。这样,就可以通过分析亚稳态判断电路在设定时间内检测信号的比较结果,并仅在比较结果显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
通过如图1所示的亚稳态消除电路的总体原理框图,可以看出:通过分析亚稳态判断电路在设定时间内检测信号的比较结果,并仅在比较结果显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
进一步地,本发明的亚稳态消除电路是基于反馈环路动态电荷注入的异步逐次逼近模数转换器亚稳态的消除电路。其中,动态锁存比较器102、比较器输出判断电路103、异步时钟产生电路104、亚稳态判断电路105以及动态电荷注入电路107构成一个反馈网络。亚稳态判断电路105通过检测Valid信号以判断动态锁存比较器102是否进入亚稳态状态。具体而言,如在规定的时间(例如ΔT)内未检测到Valid信号发生变化,则亚稳态判断电路105产生一个短脉冲信号,亚稳态判断电路105通过控制动态电荷注入单元107触发开关S1和电流源I1向电路中注入电荷,打破动态锁存比较器102的亚稳平衡态,促使动态锁存比较器102进入新的正指数建立过程,快速锁定到一个新的比较结果,当比较结果显示出:信号有显著的差异,从而证明电路处于稳定的状态,实现了消除电路原先的不稳定的亚稳态的目的。
进一步地,动态电荷注入电路107与动态锁存比较器102可以有多种连接方式。如图1所示,动态电荷注入电路107与动态锁存比较器102之间所采用的连接方式是电流源I1、开关S1分别并联连接至动态锁存比较器102的输入端OP。此外,在实际应用中,动态电荷注入电路107与动态锁存比较器102之间所采用的连接方式还可以具体为:电流源I1、开关S1分别并联连接至动态锁存比较器102的输入端ON。
在本发明实施例提供的亚稳态消除电路中动态锁存比较器、比较器输出判断电路、异步时钟产生电路、亚稳态判断电路以及动态电荷注入电路构成一个反馈网络。
异步时钟产生电路产生动态锁存比较器的异步时钟控制信号;
亚稳态判断电路在设定时间内检测所接收的比较器输出判断电路信号的比较结果,并仅在显示出比较器输出判断电路的信号没有显著差异的情况下允许动态电荷注入电路向电路中注入相应的电荷以消除电路的亚稳态。
本发明实施例的亚稳态消除电路,通过分析亚稳态判断电路在设定时间内检测信号的比较结果,并仅在比较结果显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
作为本发明的实施例,动态电荷注入电路包括:开关和电流源,开关的一端与电流源相连接,开关的另一端与动态锁存比较器的输入端相连接,电流源的另一端与电路的电源端相连接。
作为本发明的实施例,亚稳态判断电路被触发时,控制动态电荷注入电路的接通,使得动态电荷注入电路对动态锁存比较器的锁存级放电,以使比较器输出判断电路产生相应的脉冲信号;或者,亚稳态判断电路无输出时,动态电荷注入电路关闭,使得外界电源对动态电荷注入电路进行充电,以准备下一次动态电荷注入电路的放电过程。
作为本发明的实施例,动态锁存比较器包括动态预放大级和锁存级;动态预放大级实现对电路的输入电压信号进行预放大处理的过程,以生成放大的电压信号并输出;锁存级对放大的电压信号进行电压信号比较处理的过程,以生成相应的有效信号并输出,其中,动态预放大级的输出端与锁存级的输入端相连接。
需要说明的是,亚稳态判断电路在规定的时间(ΔT)内检测Valid信号的时间(ΔT)是可以通过编程设置不同的检测时间(ΔT)的间隔,以满足用户的不同需求。
作为本发明的实施例,亚稳态判断电路设定与设定时间相对应的动态电荷注入所需的触发脉冲阈值。需要说明的是,动态电荷注入电路所注入的动态电荷的触发脉冲是可以通过编程设置产生宽度不同的触发脉冲,以满足用户的不同需求。
作为本发明的实施例,亚稳态判断电路设定与动态电荷注入电路相对应的电流源。需要说明的是,用于产生动态电荷的电流源是可以通过编程来产生大小和强度不同的电流,以满足用户的不同需求。
作为本发明的实施例,所述电路还包括逐次逼近逻辑,逐次逼近逻辑设定与开关电容数模转换器相对应的控制逻辑。
作为本发明的实施例,采用与非门的形式产生比较器输出判断电路信号的比较结果并输出。需要说明的是,除了与非门的形式之外,比较器输出判断电路可以有多种形式来产生相应的Valid信号,在此不再赘述。
本发明实施例的亚稳态消除电路,通过分析亚稳态判断电路检测在设定时间内信号的比较结果,并仅在比较结果显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
图2是本发明的基于反馈环路动态电荷注入的亚稳态消除电路的另一优化结构框图。将图2与图1进行对比,图2是与图1所不同的实现形式,具体实现方式为:由亚稳态判断电路直接产生一个控制信号,连接至比较器输出判断电路,用来控制Valid信号的产生。
图3是本发明的基于反馈环路动态电荷注入的亚稳态消除电路的又一优化结构框图。
将图3与图1进行对比,图3是与图1所不同的实现形式,具体实现方式为:图3还可在锁存器的另一端ON接同OP端相同的反馈单元(电流源I2和开关S2)作为备用的动态电荷注入电路,其中S2接固定电平,以保证开关处于关断状态,使电路具有对称性,从而达到进一步地优化电路的目的。
图4是本发明实施例提供的亚稳态消除电路的时序图。如图4所示,结合电路时序图,描述异步逐次逼近型模数转换器亚稳态的消除过程。
本发明的实施例中,正常的工作模式为:输入电压信号先经过动态锁存比较器的动态预放大级放大后传输至动态锁存比较器的锁存级,放大后的信号存在电压差。因此放电速度的不同,经过动态锁存比较器的锁存级的正反馈作用分辨出结果Q和QB,然后Q和QB通过与非门产生Valid信号。当Latch信号为“0”时,动态锁存比较器处于复位状态,对应的Q和QB均为“1”,经过与非门产生的Valid信号为“0”,此时由异步时钟产生电路产生的Latch信号变为“1”;当Latch信号为“1”时,动态锁存比较器进入正常的比较态,分辨出Q和QB,Q为“1”、QB为“0”,或者,Q为“0”、QB为“1”;经过与非门产生的Valid信号为“1”,此时由异步时钟产生电路产生的Latch信号变为“0”,以此循环下去,直到完成逐次逼近型模数转换器的转换过程。
需要进一步说明的是,在本发明实施例所提供的亚稳态消除电路中,Latch信号与Q和QB的关系是由动态锁存比较器来实现的。Valid信号和Latch信号的对应关系是通过异步时钟产生电路来实现的,具体的是通过逻辑门实现Latch等于Valid的非,在这里不再赘述。
而当动态锁存比较器的输入电压信号非常接近时,即小于1LSB(Least Significant Bit,最低有效位)(甚至是1/2LSB、1/4LSB),Latch信号为“1”时,动态锁存比较器的锁存级在规定的时间ΔT内未能分辨出Q和QB,对应的Valid信号一直为“0”,那么相应的Latch信号一直持续为“1”,动态锁存比较器进入亚稳态状态。
相应的异步逐次逼近型模数转换器亚稳态的消除过程具体如下所述:
a)由亚稳态判断电路在规定的时间ΔT内未能检测Valid信号变为“1”,从而判断出动态锁存比较器进入了亚稳态状态。b)由亚稳态判断电路自身产生一个短脉冲信号来触发开关S1闭合;当S1闭合后,电流源I1向动态锁存比较器的锁存级注入相应的电荷,从而破坏锁存器的亚稳态状态,使得电路的电压达到稳定的状态。
具体实现过程为:使Q为“1”、QB为“0”,或者,Q为“0”、QB为“1”;相应的Valid信号为“1”,Latch信号变为“0”,促使动态锁存比较器进入新的正指数建立过程,快速锁定到一个新的稳定有效地比较结果,从而达到了消除亚稳态的目的。需要说明的是,动态电荷注入电路所注入的电荷的电荷量可参考如下公式:其中,Q具体为:动态电荷注入电路所注入的电荷的电荷量,Vmeta具体为:使得锁存器能够在既定时间内脱离亚稳态的最小初始状态电压,Cp具体为:锁存器锁输入节点的寄生电容。
本发明实施例的亚稳态消除电路,通过分析亚稳态判断电路在设定时间内检测信号的比较结果,并仅在比较结果显示出相应的信号没有显著差异的情况下允许向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
此外,正如上述公式所示,需要说明的是,动态电荷注入电路所注入的动态电荷的电荷量是可以通过上述公式精确计算的,以满足用户的不同需求。相对于现有的技术,本发明实施例提供的亚稳态消除电路,能够更加精准地向电路中注入相应的电荷以消除电路的亚稳态,以使得电路更加稳定。
在实际应用中,上述亚稳态消除电路还可以用于制备包括上述电路的消除电路亚稳态的稳态仪,具体细节参照亚稳态消除电路相应的细节,在此不再赘述。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种亚稳态消除电路,其特征在于,包括:动态锁存比较器、比较器输出判断电路、异步时钟产生电路、亚稳态判断电路和动态电荷注入电路,
所述异步时钟产生电路产生所述动态锁存比较器的异步时钟控制信号;
所述亚稳态判断电路在设定时间内检测所接收的所述比较器输出判断电路的信号的比较结果,并仅在显示出所述比较器输出判断电路的信号没有显著差异的情况下允许所述动态电荷注入电路向所述电路中注入相应的电荷以消除所述电路的亚稳态。
2.根据权利要求1所述的亚稳态消除电路,其特征在于,所述动态电荷注入电路包括:
开关和电流源,所述开关的一端与所述电流源相连接,所述开关的另一端与所述动态锁存比较器的输入端相连接,所述电流源的另一端与所述电路的电源端相连接。
3.根据权利要求1或2所述的亚稳态消除电路,其特征在于,
所述亚稳态判断电路被触发时,控制所述动态电荷注入电路的接通,使得所述动态电荷注入电路对所述动态锁存比较器的锁存级放电,以使所述比较器输出判断电路产生相应的脉冲信号;或者,
所述亚稳态判断电路无输出时,所述动态电荷注入电路关闭,使得外界电源对所述动态电荷注入电路进行充电,以准备下一次所述动态电荷注入电路的放电过程。
4.根据权利要求3所述的亚稳态消除电路,其特征在于,所述动态锁存比较器包括动态预放大级和锁存级;
所述动态预放大级实现对所述电路的输入电压信号进行预放大处理的过程,以生成放大的电压信号并输出;
所述锁存级对所述放大的电压信号进行电压信号比较处理的过程,以生成相应的有效信号并输出,其中,所述动态预放大级的输出端与所述锁存级的输入端相连接。
5.根据权利要求1所述的亚稳态消除电路,其特征在于,所述亚稳态判断电路设定与所述设定时间相对应的动态电荷注入所需的触发脉冲阈值。
6.根据权利要求5所述的亚稳态消除电路,其特征在于,所述亚稳态判断电路设定与所述动态电荷注入电路相对应的电流源。
7.根据权利要求1所述的亚稳态消除电路,其特征在于,所述电路还包括逐次逼近逻辑,所述逐次逼近逻辑设定与所述开关电容数模转换器相对应的控制逻辑。
8.根据权利要求1所述的亚稳态消除电路,其特征在于,采用与非门的形式产生所述比较器输出判断电路信号的比较结果并输出。
9.一种消除电路亚稳态的稳态仪,其特征在于,包括权利要求1-8任一电路的设备。
CN201610312869.9A 2016-05-12 2016-05-12 亚稳态消除电路及其设备 Active CN105897268B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610312869.9A CN105897268B (zh) 2016-05-12 2016-05-12 亚稳态消除电路及其设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610312869.9A CN105897268B (zh) 2016-05-12 2016-05-12 亚稳态消除电路及其设备

Publications (2)

Publication Number Publication Date
CN105897268A true CN105897268A (zh) 2016-08-24
CN105897268B CN105897268B (zh) 2023-04-28

Family

ID=56703638

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610312869.9A Active CN105897268B (zh) 2016-05-12 2016-05-12 亚稳态消除电路及其设备

Country Status (1)

Country Link
CN (1) CN105897268B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106357268A (zh) * 2016-09-29 2017-01-25 珠海格力电器股份有限公司 一种adc内比较器延时校正电路、方法及adc
CN110401444A (zh) * 2019-06-25 2019-11-01 中国科学院上海微系统与信息技术研究所 异步时钟adc电路的亚稳态的检测消除电路
CN111262561A (zh) * 2020-02-05 2020-06-09 电子科技大学 一种比较器的亚稳态检测电路
CN111262562A (zh) * 2020-03-02 2020-06-09 上海交通大学 亚稳态检测电路
CN114499519A (zh) * 2022-01-24 2022-05-13 电子科技大学 用于逐次逼近型模数转换器的比较器亚稳态检测电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040036644A1 (en) * 2002-08-23 2004-02-26 Broadcom Corporation High speed, low power comparator
US8482449B1 (en) * 2012-07-30 2013-07-09 Lsi Corporation Analog-to-digital converter with metastability detector
US20140022105A1 (en) * 2012-07-18 2014-01-23 Maxlinear, Inc. Method and system for asynchronous successive approximation analog-to-digital convertor (adc) architecture
CN104320138A (zh) * 2014-08-29 2015-01-28 成都锐成芯微科技有限责任公司 全异步sar adc亚稳态消除电路与方法
US8957802B1 (en) * 2013-09-13 2015-02-17 Cadence Design Systems, Inc. Metastability error detection and correction system and method for successive approximation analog-to-digital converters
CN205912037U (zh) * 2016-05-12 2017-01-25 英特格灵芯片(天津)有限公司 亚稳态消除电路及其设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040036644A1 (en) * 2002-08-23 2004-02-26 Broadcom Corporation High speed, low power comparator
US20140022105A1 (en) * 2012-07-18 2014-01-23 Maxlinear, Inc. Method and system for asynchronous successive approximation analog-to-digital convertor (adc) architecture
US8482449B1 (en) * 2012-07-30 2013-07-09 Lsi Corporation Analog-to-digital converter with metastability detector
US8957802B1 (en) * 2013-09-13 2015-02-17 Cadence Design Systems, Inc. Metastability error detection and correction system and method for successive approximation analog-to-digital converters
CN104320138A (zh) * 2014-08-29 2015-01-28 成都锐成芯微科技有限责任公司 全异步sar adc亚稳态消除电路与方法
CN205912037U (zh) * 2016-05-12 2017-01-25 英特格灵芯片(天津)有限公司 亚稳态消除电路及其设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
XIAOCHEN YANG: "A Metastability Error Detection and Reduction Technique for Partially Active Flash ADCs", 《 IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II: EXPRESS BRIEFS 》 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106357268A (zh) * 2016-09-29 2017-01-25 珠海格力电器股份有限公司 一种adc内比较器延时校正电路、方法及adc
CN106357268B (zh) * 2016-09-29 2019-08-23 珠海格力电器股份有限公司 一种adc内比较器延时校正电路、方法及adc
CN110401444A (zh) * 2019-06-25 2019-11-01 中国科学院上海微系统与信息技术研究所 异步时钟adc电路的亚稳态的检测消除电路
CN110401444B (zh) * 2019-06-25 2023-04-07 中国科学院上海微系统与信息技术研究所 异步时钟adc电路的亚稳态的检测消除电路
CN111262561A (zh) * 2020-02-05 2020-06-09 电子科技大学 一种比较器的亚稳态检测电路
CN111262561B (zh) * 2020-02-05 2023-03-31 电子科技大学 一种比较器的亚稳态检测电路
CN111262562A (zh) * 2020-03-02 2020-06-09 上海交通大学 亚稳态检测电路
CN114499519A (zh) * 2022-01-24 2022-05-13 电子科技大学 用于逐次逼近型模数转换器的比较器亚稳态检测电路
CN114499519B (zh) * 2022-01-24 2023-04-28 电子科技大学 用于逐次逼近型模数转换器的比较器亚稳态检测电路

Also Published As

Publication number Publication date
CN105897268B (zh) 2023-04-28

Similar Documents

Publication Publication Date Title
CN105897268A (zh) 亚稳态消除电路及其设备
US10408862B2 (en) Multiple channel capacitive voltage divider scanning method and apparatus
CN105278776B (zh) 电容电压信息感测电路及其相关抗噪声触控电路
US9823798B2 (en) Capacitive sensor device and method of operation
CN101320975B (zh) 基于时间域的超低功耗比较器
CN101477152B (zh) 一种电容检测装置及方法
US20110068810A1 (en) Sensing method and driving circuit of capacitive touch screen
CN108474815B (zh) 准差分互电容测量
CN109314521A (zh) 用于时间交错式逐次逼近模数转换器的异步时钟生成
CN101814919A (zh) 模拟数字转换器
CN107508586A (zh) 一种超低功耗触摸按键电路及其使用方法
CN205912037U (zh) 亚稳态消除电路及其设备
KR20210133284A (ko) 커패시턴스 검출 회로, 센서, 칩 및 전자 기기
CN107220563A (zh) 一种基于电容偏差的puf电路
CN107992151B (zh) 电压控制电路及其方法、面板和显示装置
CN104113339B (zh) 高速异步逐次逼近型模数转换器
KR101431884B1 (ko) 터치 스크린 패널
CN106656190A (zh) 连续逼近式模拟数字转换电路及其方法
CN101719767B (zh) 一种快速响应的锁相环
CN110311663A (zh) 低功耗比较电路、逐次逼近式模拟数字转换器以及芯片
CN212872665U (zh) 电容变化检测电路
CN102236769A (zh) 乘除法器及其方法
CN101577548A (zh) 基于可控负载电容的时间域比较器
CN102023766B (zh) 电容式触控板的检测电路及方法
CN111398691A (zh) 触摸装置的电容检测电路、触摸装置和电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20201229

Address after: 100094 Room 601, unit 3, 6 / F, building 2, yard 9, FengHao East Road, Haidian District, Beijing

Applicant after: Beijing Weihao integrated circuit design Co.,Ltd.

Address before: Room 2701-1, building 2, TEDA service outsourcing park, 19 Xinhuan West Road, Tianjin Development Zone, Binhai New Area, Tianjin, 300457

Applicant before: INTERNATIONAL GREEN CHIP (TIANJIN) Co.,Ltd.

CB02 Change of applicant information
CB02 Change of applicant information

Address after: 100094 Room 601, unit 3, 6 / F, building 2, yard 9, FengHao East Road, Haidian District, Beijing

Applicant after: Howell analog integrated circuit (Beijing) Co.,Ltd.

Address before: 100094 Room 601, unit 3, 6 / F, building 2, yard 9, FengHao East Road, Haidian District, Beijing

Applicant before: Beijing Weihao integrated circuit design Co.,Ltd.

GR01 Patent grant
GR01 Patent grant