CN105843439A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN105843439A
CN105843439A CN201610064428.1A CN201610064428A CN105843439A CN 105843439 A CN105843439 A CN 105843439A CN 201610064428 A CN201610064428 A CN 201610064428A CN 105843439 A CN105843439 A CN 105843439A
Authority
CN
China
Prior art keywords
circuit
electrode
effect transistor
display device
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610064428.1A
Other languages
English (en)
Other versions
CN105843439B (zh
Inventor
胜田忠义
小出元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Japan Display Inc
Original Assignee
Japan Display Central Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Central Inc filed Critical Japan Display Central Inc
Publication of CN105843439A publication Critical patent/CN105843439A/zh
Application granted granted Critical
Publication of CN105843439B publication Critical patent/CN105843439B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13338Input devices, e.g. touch panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0445Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using two or more layers of sensing electrodes, e.g. using two layers of electrodes separated by a dielectric layer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78663Amorphous silicon transistors
    • H01L29/78666Amorphous silicon transistors with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133528Polarisers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04102Flexible digitiser, i.e. constructional details for allowing the whole digitising part of a device to be flexed or rolled like a sheet of paper
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种缩小相对于显示区域配置于扫描信号线延伸的方向上的一方侧的区域的面积的显示装置。该显示装置具有部分电路(CP1)、多条扫描信号线(GL1)、将部分电路(CP1)与多条扫描信号线(GL1)的每一条分别连接的多条扫描信号连接布线(GC1)。多条扫描信号线(GL1)分别沿X轴方向延伸而且沿Y轴方向以间距(PL11)排列。多条扫描信号连接布线(GC1)的每一条分别所含的多个端部(EP1)分别与部分电路(CP1)连接,而且沿Y轴方向排列。相互相邻的2个端部(EP1)的中心彼此的Y轴方向上的间隔比间距(PL11)窄。

Description

显示装置
技术领域
本发明涉及显示装置,例如涉及有效应用于具有对在显示区域设置的多个像素供给扫描信号的扫描信号线的显示装置的技术。
背景技术
有经由多条扫描信号线对在显示区域设置的多个像素供给扫描信号并经由多条影像信号线供给影像信号而使图像显示的显示装置。在这样的显示装置中,为了使显示装置小型化且使显示区域变大,要求缩小显示区域的周边区域的面积。
另外,在上述的显示装置中,在显示区域的周边区域以隔着设置有像素的显示区域的方式设置有栅极驱动器。栅极驱动器设置在相对于显示区域配置于扫描信号线延伸方向上的一方侧的区域。
例如在日本特开2014-199605号公报(专利文献1)中记载有在显示装置中具有以隔着矩阵状配置有多个像素的显示区域的方式配置的2个栅极驱动器的技术。
现有技术文献
专利文献
专利文献1:日本特开2014-199605号公报。
发明内容
发明要解决的课题
上述的显示装置中,栅极驱动器具有多条传输电路。多条传输电路的每一条,例如由移位寄存器构成,在相对于显示区域配置在扫描信号线延伸的方向上的一方侧的区域沿与扫描信号线延伸的方向交叉的方向排列。多条传输电路的每一条例如与多条扫描信号线相连接。因此,传输电路以像素间距的整数倍的间距而排列。
另一方面,上述的显示装置中,例如带触摸检测功能的显示装置的情况下的驱动电极驱动器所含的驱动电路等不同于栅极驱动器所含的传输电路的电路,设置在相对于显示区域配置于扫描信号线延伸方向上的一方侧的区域。另外,不同于栅极驱动器所含的传输电路的电路,在扫描信号线延伸的方向上设置在不同于该传输电路的位置。
但是,不同于栅极驱动器所含的传输电路的电路中的布线以及元件的面积率,比该传输电路中的布线以及元件的面积率小。因此,在不同于栅极驱动器所含的传输电路的2条电路之间设置空置区域,不能缩小相对于显示区域配置于扫描信号线延伸的方向上的一方侧的区域的面积。
本发明是为了解决上述那样的现有技术的问题而完成的,其目的在于提供能够缩小相对于显示区域配置于扫描信号线延伸的方向上的一方侧的区域的面积的显示装置。
用于解决课题的技术方案
如果要简要地对本申请中所公开的发明中的代表性内容的概要进行说明,则如下所述。
作为本发明的一个方式的显示装置具有:基板;在基板的主面侧设置的多个第一像素;向多个第一像素供给的第一扫描信号被输入或输出的第一电路;和将多个第一像素与第一电路连接的第一多条第一扫描信号线。另外,该显示装置具有将第一电路与第一多条第一扫描信号线的每一条分别相连接的第一多条第一扫描信号连接布线。基板包括作为基板的主面侧的区域的第一区域;和作为基板的主面侧的区域且作为相对于第一区域配置于第一方向上的第一侧的区域的第二区域。多个第一像素设置于第一区域。第一电路在第二区域设置、而且在俯视下沿与第一方向交叉的第二方向延伸。第一多条第一扫描信号线在第一区域设置,在俯视下分别沿第一方向延伸且沿第二方向以第一间距排列。第一多条第一扫描信号连接布线的每一条,包括第一方向上的第一侧的第一端部,第一多条第一扫描信号连接布线的每一条分别所含的第一多个第一端部,分别与第一电路连接而且在俯视下沿第二方向排列。相互相邻的任意2个第一端部的中心彼此的第二方向上的间隔,比第一间距窄。
另外,作为另一方式,相互相邻的第一端部的中心彼此的第二方向上的间隔的第一平均值,也可以比第一间距窄。
另外,作为另一方式,也可以该显示装置具有:在基板的主面侧设置的多个第二像素;向多个第二像素供给的第二扫描信号被输入或输出的第二电路;和将多个第二像素与第二电路连接的第二多条第二扫描信号线。另外,也可以,该显示装置具有将第二电路与第二多条第二扫描信号线的每一条分别连接的第二多条第二扫描信号连接布线。也可以,多个第二像素在第一区域设置。也可以,第二电路在第二区域设置而且在俯视下沿第二方向延伸。也可以,第二多条第二扫描信号线在第一区域设置且在俯视下分别沿第一方向延伸而且沿第二方向以第二间距排列。也可以,第二多条第二扫描信号线的每一条在俯视下相对于第一多条第一扫描信号线的任一配置在第二方向上的第二侧。也可以,第二电路相对于第一电路在第二方向上第二侧与第一电路空开间隔而配置。也可以,第二多条第二扫描信号连接布线的每一条包括第一方向上的第一侧的第二端部,第二多条第二扫描信号连接布线的每一条分别所含的第二多个第二端部分别与第二电路相接且在俯视下沿第二方向排列。也可以,相互相邻的第二端部的中心彼此的第二方向上的间隔的第二平均值比第二间距窄。
另外,作为另一方式,也可以,该显示装置具有在俯视下与多个第一像素以及多个第二像素重叠的第一电极;和将第一信号与第二信号切换地向第一电极供给的第三电路。也可以,第三电路配置在第一电路与第二电路之间。
另外,作为另一方式,也可以,该显示装置具有:被供给第一信号的第二电极;被供给第二信号的第三电极;和将第二电极与第三电极切换地连接于第一电极的切换部。也可以,基板包括作为基板的主面侧的区域且作为配置于第一区域与第二区域之间的区域的第三区域。也可以,第二电极在第三区域设置而且在俯视下沿第二方向延伸。也可以,第三电极在第三区域设置,在俯视下沿第二方向延伸而且相对于第二电极配置于第一方向上的第一侧。
另外,作为另一方式,也可以,切换部在俯视下沿第二方向延伸而且配置于第二电极与第三电极之间。也可以,第一多条第一扫描信号连接布线的任一条,包括沿不同于第一方向的方向延伸的第一延伸部,第二多条第二扫描信号连接布线的任一条,包括沿不同于第一方向的方向延伸的第二延伸部。也可以,第一延伸部在俯视下与第三电极重叠,第二延伸部在俯视下与第三电极重叠。
另外,作为另一方式,也可以,第一多条第一扫描信号连接布线中的相互相邻的任意2条第一扫描信号连接布线的每一条包括第一延伸部,第二多条第二扫描信号连接布线中的相互相邻的任意2条第二扫描信号连接布线的每一条包括第二延伸部。也可以,2条第一扫描信号连接布线分别所含的2个第一延伸部的每个的第一电路侧的第三端部的中心彼此的第二方向上的间隔,比2个第一延伸部的每个的同第一电路侧相反一侧的第四端部的中心彼此的第二方向上的间隔窄。也可以,2个第二扫描信号连接布线分别所含的2个第二延伸部的每个的第一电路侧的第五端部的中心彼此的第二方向上的间隔,比2个第二延伸部的每个的同第一电路侧相反一侧的第六端部的中心彼此的第二方向上的间隔窄。
另外,作为另一方式,也可以,切换部包括多个第一切换元件和多个第二切换元件。也可以,多个第一切换元件在俯视下沿第二方向排列,多个第二切换元件在俯视下沿第二方向排列,多个第二切换元件的每个相对于多个第一切换元件的任一配置于第二方向上的第二侧。也可以,多个第一切换元件的每个包括第一导电型的第一场效应晶体管和不同于第一导电型的第二导电型的第二场效应晶体管。也可以,多个第二切换元件的每个包括第二导电型的第三场效应晶体管和第一导电型的第四场效应晶体管。也可以,第二场效应晶体管与第一场效应晶体管串联连接,第四场效应晶体管与第三场效应晶体管串联连接。也可以,第一场效应晶体管的第二场效应晶体管侧连接于第一电极,第一场效应晶体管的同第二场效应晶体管侧相反的一侧连接于第二电极,第二场效应晶体管的同第一场效应晶体管侧相反的一侧连接于第三电极。也可以,第三场效应晶体管的第四场效应晶体管侧连接于第一电极,第三场效应晶体管的同第四场效应晶体管侧相反的一侧连接于第二电极,第四场效应晶体管的同第三场效应晶体管侧相反的一侧连接于第三电极。
另外,作为另一方式,也可以,第三电路包括:供给第一交流信号的第一供给部;和供给相位与第一交流信号相反的第二交流信号的第二供给部。也可以,多个第一切换元件的每个所含的第一场效应晶体管的第一栅电极连接于第一供给部,多个第一切换元件的每个所含的第二场效应晶体管的第二栅电极连接于第一供给部。也可以,多个第二切换元件的每个所含的第三场效应晶体管的第三栅电极连接于第二供给部,多个第二切换元件的每个所含的第四场效应晶体管的第四栅电极连接于第二供给部。
另外,作为另一方式,也可以,多条第一扫描信号连接布线中的相互相邻的任意2条第一扫描信号连接布线的每一条包括沿不同于第一方向的方向的延伸的第三延伸部。也可以,2条第一扫描信号连接布线分别所含的2和第三延伸部的每个的第一电路侧的第七端部的中心彼此的第二方向上的间隔比2个第三延伸部的每个的同第一电路侧相反一侧的第八端部的中心彼此的第二方向上的间隔窄。
另外,作为另一方式,也可以,该显示装置具有被输入要向第一电路供给的第三信号、且对被输入的第三信号进行缓冲再向第一电路的第四电路。也可以,第四电路配置于第一电路与第二电路之间。
另外,作为另一方式,也可以,该显示装置具有相对于静电对第一电路进行保护的第五电路。也可以,第五电路配置于第一电路与第二电路之间。
另外,作为另一方式,也可以,该显示装置具有由第一复数的第一扫描线形成的第一扫描线组。也可以,第一电路包括在俯视下沿第二方向排列的第三复数的第一电路部,第一扫描线组包括所述第三复数个第一部分组,第一部分组由沿第二方向排列的第四复数的第一扫描线形成,第一复数是第三复数与第四复数的乘积,第三复数的第一电路部分别与第三复数的第一部分组的每一个连接,第三复数的第一部分组沿第二方向以第三间距排列,第三复数的第一电路部沿第二方向以第四间距排列,第四间距比第三间距窄。
另外,作为另一方式,也可以,该显示装置具有:与第一电极分别相对配置的多个第四电极;和基于多个第四电极的每一个与第一电极之间的静电电容而检测输入位置的检测部。也可以,第三电路通过切换部将第二电极与第三电极切换地连接于第一电极,由此将第一信号与第二信号切换地向第一电极供给。也可以,检测部,在第二信号被输入第一电极时检测输入位置,多个第一像素以及多个第二像素,在第一信号被输入第一电极时,显示图像。
附图说明
图1是示出实施方式1的显示装置的一个结构例的框图。
图2是示出手指接触或接近触摸检测器件的状态的说明图。
图3是示出手指接触或接近触摸检测器件的状态的等效电路的例的说明图。
图4是示出安装有实施方式1的显示装置的模块的一例的图。
图5是示出实施方式1的显示装置中的带触摸检测功能的显示器件的剖视图。
图6是示出实施方式1的显示装置中的带触摸检测功能的显示器件的电路图。
图7是示出实施方式1的显示装置中的带触摸检测功能的显示器件的电路图。
图8是表示实施方式1的显示装置中的驱动电极以及检测电极的一个结构例的立体图。
图9是表示实施方式1的显示装置中的栅极驱动器以及驱动电极驱动器的构成的图。
图10是表示实施方式1的显示装置中的栅极驱动器所含的传输电路的电路图。
图11是实施方式1的显示装置中的驱动电极驱动器所含的晶体管的俯视图。
图12是表示比较例的显示装置中的栅极驱动器以及驱动电极驱动器的构成的图。
图13是表示比较例的显示装置中的驱动电极驱动器所含的切换部的一部分的电路图。
图14是表示比较例的显示装置中的驱动电极驱动器所含的切换部的一部分的电路图。
图15是比较例中的晶体管的俯视图。
图16是表示实施方式1的变形例的显示装置中的栅极驱动器以及驱动电极驱动器的构成的图。
图17是表示实施方式2的显示装置中的栅极驱动器的构成的图。
符号说明
1 显示装置
2 阵列基板
3 对置基板
6 液晶层
10 带触摸检测功能的显示器件
11 控制部
12、12A、12B 栅极驱动器
13 源极驱动器
14、14A、14B 驱动电极驱动器
19 COG
20 液晶显示器件(显示器件)
21、31 基板
21a 上表面
22 像素电极
24 绝缘膜
30 触摸检测器件
32 滤色器
32B、32G、32R 色区域
40 触摸检测部
42 触摸检测信号放大部
43 A/D转换部
44 信号处理部
45 坐标提取部
46 检测定时控制部
Ad 显示区域
AR1~AR4 区域
BC1~BC3 缓冲电路
C1 电容元件
C2 静电电容
Cap 电容
CH 沟道区域
COML、COML1、COML2 驱动电极
Cout 交流信号
CP1、CP2 部分电路
D 电介体
DE 漏电极
DET 电压检测器
DI1、DI2 二极管
DP 驱动部
DR 漏区域
E1 驱动电极
E2 检测电极
EC1、EC2 使能电路
ENB1、ENB2 容许信号
EP1~EP6 端部
EX1、EX2 延伸部
FLA、FLA1~FLA4 边框区域
FLA21~FLA23 区域
GA1~GA4 间隔
GC、GC1、GC11、GC12、GC2 扫描信号连接布线
GE 栅电极
GG1、GG2 扫描信号线组
GL、GL1、GL11、GL12、GL2 扫描信号线
GP1、GP2 部分组
LC 液晶元件
PC 保护电路
PG11、PG12、PG13、PG21、PG22、PG23 间距
PG3 间隔
Pix 像素
PL11、PL12、PL21、PL22 间距
PSL1、PSL2 电源布线
RS1 电阻元件
S 交流信号源
SC 半导体层
SE 源电极
SCan 扫描方向
Sg 交流矩形波
SL 影像信号线
SP1、SP2 选择脉冲
SPix 副像素
SR 源区域
SRC 移位寄存器
SW1、SW2 切换元件
SWP 切换部
T 柔性印刷基板
TDL 检测电极
TN1、TN2 端子
Tr TFT元件
Tr1、Tr111、Tr112、Tr121、Tr122 晶体管
Tr2、Tr3、Tr4 晶体管
Trg1、Trg2 晶体管组
VA 过孔
Vcom 驱动信号
VDD 电源电位
Vdet 检测信号
Vdisp 影像信号
Vout 信号输出
Vpix 像素信号
Vscan、Vscan1、Vscan2 扫描信号
Vsig 图像信号
VSR、VSR1、VSR2 传输电路
VSS 接地电位
VST 垂直起动脉冲
VT 驱动电路
WR1~WR3 连接布线
XCout 交流信号
具体实施方式
以下,参照附图对本发明的各实施方式进行说明。
此外,公开不过只是一例,本领域技术人员能够容易地想到的保持发明主旨不变的适当变更,当然也包含于本发明的范围。另外,为了使说明更为明确,与实施方式相比,附图有时示意性地表示各部分的宽度、厚度、形状等,但这不过只是一例,不对本发明的解释进行限定。
另外,在本说明书和各图中,对于在后的附图对与前述的要素同样的要素标注同一符号并适当地省略详细的说明。
进一步,在实施方式中使用的附图中,有时也根据附图将为了区别构造物而标注的阴影线(网格线)省略。
另外,在以下的实施方式中,在设为A~B来表示范围的情况下,表示A以上且B以下,除明示并非如此的情况外。
(实施方式1)
首先,作为实施方式1,对将显示装置应用于带触摸检测功能的液晶显示装置的例子进行说明。在此,带触摸检测功能的液晶显示装置是在显示装置所含的阵列基板以及对置基板的任一方设置有接触检测用的检测电极的液晶显示装置。另外,在实施方式1中,进一步,对具有驱动电极设置为作为接触面板的驱动电极而工作这一特征的内嵌式的带触摸检测功能的液晶显示装置进行描述。
<整体结构>
首先,参照图1对实施方式1的显示装置的整体结构进行说明。图1是表示实施方式1的显示装置的一个结构例的框图。
显示装置1具备带触摸检测功能的显示器件10、控制部11、栅极驱动器12、源极驱动器13、驱动电极驱动器14和触摸检测部40。
带触摸检测功能的显示器件10具有显示器件20和触摸检测器件30。本实施方式1中,显示器件20设为作为显示元件用了液晶显示元件的显示器件。触摸检测器件30是静电电容方式的触摸检测器件、即静电电容型的触摸检测器件。因此,显示装置1是具备具有触摸检测功能的输入装置的显示装置。另外,带触摸检测功能的显示器件10是将液晶显示器件20与触摸检测器件30一体化后的显示器件,是内置有触摸检测功能的显示器件、即内嵌式的带触摸检测功能的显示器件。
此外,显示器件20也可以取代用了液晶显示元件的显示器件,例如可以是用了有机EL(Electroluminescence)显示器件的显示器件。
显示器件20通过按照从栅极驱动器12供给的扫描信号Vscan在显示区域中逐一水平行地依次进行扫描而进行显示。如后所述,触摸检测器件30基于静电电容型接触检测的原理而工作,输出检测信号Vdet。
控制部11是基于从外部供给的影像信号Vdisp分别对栅极驱动器12、源极驱动器13、驱动电极驱动器14以及触摸检测部40供给控制信号,并进行控制使得它们相互同步工作的电路。
栅极驱动器12具有基于从控制部11供给的控制信号依次选择成为带触摸检测功能的显示器件10的显示驱动的对象的1个水平行的功能。
源极驱动器13是基于从控制部11供给的图像信号Vsig的控制信号对带触摸检测功能的显示器件10所含的副像素SPix(参照后述的图6)供给像素信号Vpix的电路。
驱动电极驱动器14是基于从控制部11供给的控制信号对带触摸检测功能的显示器件10所含的驱动电极COML(参照后述的图4或图5)供给驱动信号Vcom的电路。
触摸检测部40是基于从控制部11供给的控制信号和从带触摸检测功能的显示器件10的触摸检测器件30供给的检测信号Vdet而检测手指和/或触摸笔等输入用具对触摸检测器件30的触摸、即后述的接触或接近的状态的有无的电路。而且,触摸检测部40是在有触摸的情况下求出该触摸检测区域中的该坐标、即输入位置等的电路。触摸检测部40具备触摸检测信号放大部42、A/D(模拟/数字)转换部43、信号处理部44、坐标提取部45和检测定时控制部46。
触摸检测信号放大部42对从触摸检测器件30供给的检测信号Vdet进行放大。触摸检测信号放大部42也可以具备将检测信号Vdet所含的高频成分即噪声成分去除并提取触摸成分而分别输出的低通模拟滤波器。
<静电电容型触摸检测的原理>
接下来,参照图1~图3对本实施方式的显示装置1中的触摸检测的原理进行说明。图2是表示手指接触或接近触摸检测器件的状态的说明图。图3是表示手指接触或接近触摸检测器件的状态的等效电路的例子的说明图。
如图2所示,在静电电容型触摸检测中,被称为接触面板或触摸传感器的输入装置具有隔着电介体D相互相向配置的驱动电极E1以及检测电极E2。由该驱动电极E1以及该检测电极E2构成电容元件C1。如图3所示,电容元件C1的一端连接于作为驱动信号源的交流信号源S,电容元件C1的另一端连接于作为触摸检测部的电压检测器DET。电压检测器DET包括例如图1所示的触摸检测信号放大部42所含的积分电路。
若从交流信号源S对电容元件C1的一端即驱动电极E1施加具有例如数kHz~数百kHz左右的频率的交流矩形波Sg,则经由连接于电容元件C1的另一端即检测电极E2侧的电压检测器DET,产生作为输出波形的检测信号Vdet。
在手指没有接触也没有接近的状态、即非接触状态下,如图3所示,伴随针对电容元件C1的充放电,与电容元件C1的电容值相应的电流I1流通。电压检测器DET将与交流矩形波Sg相应的电流I1的变动转换成电压的变动。
另一方面,在手指接触或接近的状态、即接触状态下,受到由手指形成的静电电容C2的影响,由驱动电极E1以及检测电极E2形成的电容元件C1的电容值变小。因此,如图3所示在电容元件C1流通的电流I1变动。电压检测器DET将与交流矩形波Sg相应的电流I1的变动转换成电压的变动。
在图1所示的例子中,触摸检测器件30按照从驱动电极驱动器14供给的驱动信号Vcom,对每个包括1个或多个驱动电极COML(参照后述的图5或图6)的驱动范围进行触摸检测。即,触摸检测器件30,对每个包括1个或多个驱动电极COML的驱动范围,经由图3所示的电压检测器DET输出检测信号Vdet,将输出了的检测信号Vdet供给到触摸检测部40的触摸检测信号放大部42。
A/D转换部43是以与驱动信号Vcom同步的定时对从触摸检测信号放大部42输出的模拟信号分别进行采样并转换成数字信号的电路。
信号处理部44具备使A/D转换部43的输出信号所含的对驱动信号Vcom进行采样后的频率以外的频率成分、即噪声成分降低的数字滤波器。信号处理部44是基于A/D转换部43的输出信号来检测针对触摸检测器件30的触摸的有无的逻辑电路。信号处理部44进行仅将由手指产生的差分的电压取出的处理。信号处理部44将检测到的由手指产生的差分的电压与预定的阈值电压进行比较,如果是该阈值电压以上则判断为从外部接近的外部接近物体的接触状态,如果小于阈值电压则判断为外部接近物体的非接触状态。这样一来,由触摸检测部40进行触摸检测。
坐标提取部45是在信号处理部44中检测到了触摸时求出检测到触摸的位置的坐标、即接触面板上的输入位置的逻辑电路。检测定时控制部46进行控制使得A/D转换部43、信号处理部44和坐标提取部45同步工作。坐标提取部45输出接触面板坐标作为信号输出Vout。
<模块>
图4是表示实装有实施方式1的显示装置的模块的一例的图。
如图4所示,显示装置1具有包括基板21的阵列基板2、包括基板31的对置基板3和柔性印刷基板T。
基板21包括显示区域Ad和边框区域FLA。显示区域Ad是基板21的作为主面的上表面21a(参照后述的图5)侧的区域,是设置有液晶显示器件20所含的多个像素Pix(参照后述的图7)的区域。即显示区域Ad是显示图像的区域。边框区域FLA是基板21的作为主面的上表面21a(参照后述的图5)侧的区域,是与显示区域Ad相比靠基板21的外周侧的区域。即,边框区域FLA是不显示图像的区域。
在此,将在基板21的作为主面的上表面21a内相互交叉、优选垂直的2个方向,设为X轴方向以及Y轴方向。图4所示的例子中,基板21在俯视下具有沿X轴方向分别延伸的2边和沿Y轴方向分别延伸的2边,具有矩形形状。因此,在图4所示的例子中,边框区域FLA是显示区域Ad的周围的框状的区域。
此外,在本申请说明书中,“在俯视下”意味从垂直于基板21的作为主面的上表面21a(参照后述的图5)的方向看的情况。另外,以下,有时将基板21的作为主面的上表面21a上简单地称为基板21上。
在基板21上搭载有COG(Chip On Glass,玻璃上芯片)19。COG19是实装于基板21的IC(Integrated Circuit,集成电路)芯片,是内置有图1所示的控制部11以及源极驱动器13等显示各种所需要的各电路的控制装置。
在基板21上设置有源极驱动器13。源极驱动器13也可以内置于COG19。
在基板21上设置有作为栅极驱动器12的栅极驱动器12A以及12B。另外,在基板21上设置有作为驱动电极驱动器14的驱动电极驱动器14A以及14B。栅极驱动器12A以及12B还有驱动电极驱动器14A以及14B设置于边框区域FLA。
在此,将边框区域FLA中相对于显示区域Ad配置于Y轴方向上的负侧的区域设为边框区域FLA1,将边框区域FLA中相对于显示区域Ad配置于X轴方向上的负侧的区域设为边框区域FLA2。另外,将边框区域FLA中相对于显示区域Ad配置于Y轴方向上的正侧的区域设为边框区域FLA3,将边框区域FLA中相对于显示区域Ad配置于X轴方向上的正侧的区域设为边框区域FLA4。此时,栅极驱动器12A以及驱动电极驱动器14A设置于边框区域FLA2,栅极驱动器12B以及驱动电极驱动器14B设置于边框区域FLA4。
如图4所示,显示装置1具有多个驱动电极COML和多个检测电极TDL。多个驱动电极COML和多个检测电极TDL是触摸检测用的电极,基于多个驱动电极COML的每一个与多个检测电极TDL的每一个之间的静电电容来检测输入位置。多个驱动电极COML,在俯视下沿X轴方向分别延伸且沿Y轴方向排列。另外,多个检测电极TDL在俯视下沿Y轴方向分别延伸且沿X轴方向排列。
在进行触摸检测工作时,由驱动电极驱动器14依次对多个驱动电极COML的每一个供给作为驱动信号Vcom(参照图1)的检测用驱动信号VcomAC。多个检测电极TDL的每一个的输出经由柔性印刷基板T与实装于柔性印刷基板T的触摸检测部40连接。柔性印刷基板T只要是端子即可,不限于柔性印刷基板,在该情况下在模块的外部设置有触摸检测部40。
如利用图6后述那样,在显示区域Ad,众多包括多个副像素SPix的像素Pix以矩阵状配置。
如上所述,栅极驱动器12A设置于边框区域FLA2,栅极驱动器12B设置于边框区域FLA4。
栅极驱动器12A以及12B设置为隔着作为以矩阵状配置有后述的副像素SPix(像素)的区域的显示区域Ad,从两侧驱动副像素SPix。
驱动电极驱动器14A以及14B连接于沿Y轴方向排列的多个驱动电极COML的每一个的X轴方向上的正侧以及负侧这两侧。例如从COG19所含的驱动信号生成部(图示省略)经由作为电极的电源布线PSL1,对驱动电极驱动器14A以及14B供给作为显示用的驱动信号Vcom(参照图1)的显示用驱动信号VcomDC。另外,经由作为电极的电源布线PSL2对驱动电极驱动器14A以及14B供给作为触摸检测用的驱动信号Vcom(参照图1)的检测用驱动信号VcomAC。即,对电源布线PSL1供给显示用驱动信号VcomDC,对电源布线PSL2供给检测用驱动信号VcomAC。
电源布线PSL1相对于电源布线PSL2配置于显示区域Ad侧。即,在边框区域FLA2,电源布线PSL2相对于电源布线PSL1配置于X轴方向上的负侧,在边框区域FLA4,电源布线PSL2相对于源布线PSL1配置于X轴方向上的正侧。通过这样的配置,由电源布线PSL1供给的表示用驱动信号VcomDC使显示区域Ad的端部的电位状态稳定。因此,特别在用来横向电场模式的液晶的液晶显示器件中,显示稳定。
<带触摸检测功能的显示器件>
接下来,参照图4以及图5~图8,详细地对带触摸检测功能的显示器件10的结构例进行说明。图5是表示实施方式1的显示装置中的带触摸检测功能的显示器件的剖视图。图6以及图7是表示实施方式1的显示装置中的带触摸检测功能的显示器件的电路图。图8是表示实施方式1的显示装置中的驱动电极以及检测电极的一个结构例的立体图。
带触摸检测功能的显示器件10具有阵列基板2、对置基板3和液晶层6。对置基板3与阵列基板2相向配置,使得阵列基板2的作为主面的上表面与对置基板3的作为主面的下表面相向。液晶层6设置于阵列基板2与对置基板3之间。
阵列基板2具有基板21。另外,对置基板3具有基板31。基板31具有作为一方的主面的上表面和作为上表面的相反侧的另一方的主面的下表面,并与基板21相向配置使得基板21的作为主面的上表面与基板31的作为主面的下表面相向。另外,液晶层6夹着在基板21的上表面与基板31的下表面之间。此外,如上所述,将基板21的上表面称为上表面21a。
另外,如图6所示,阵列基板2在基板21上具有显示区域Ad、COG19、栅极驱动器12A以及12B、源极驱动器13。图4所示的柔性印刷基板T传送向COG19的外部信号或者驱动COG19的驱动电力。
如图6以及图7所示,显示区域Ad中,副像素SPix以矩阵状排列。另外,如图7所示,由多个不同颜色的副像素SPix形成1个像素Pix。
此外,在本申请说明书中,行意味着具有沿一个方向(X轴方向)排列的多个副像素SPix的像素行。另外,列意味着具有沿与行排列的方向交叉、优选垂直的方向(Y轴方向)排列的多个副像素SPix的像素列。
如图6所示,多条扫描信号线GL在显示区域Ad沿X轴方向分别延伸且沿Y轴方向排列。多条影像信号线SL在显示区域Ad沿Y轴方向分别延伸且沿X轴方向排列。因此,多条影像信号线SL的每一条在俯视下与多条扫描信号线GL交叉。这样,在俯视下,在相互交叉的多条扫描信号线GL与多条影像信号线SL的交点配置有副像素SPix。
从阵列基板2的外部对COG19输入主时钟、水平同步信号以及垂直同步信号。COG19基于被输入到COG19的主时钟、水平同步信号以及垂直同步信号,生成垂直起动脉冲VST以及垂直时钟脉冲VCK并向栅极驱动器12A以及12B供给。
栅极驱动器12A以及12B,通过依次输出基于所输入的垂直起动脉冲VST以及垂直时钟脉冲VCK的扫描信号并向扫描信号线GL供给,以行为单位依次选择副像素SPix。
对源极驱动器13付与例如R(红)、B(绿)以及B(蓝)的图像信号Vsig。源极驱动器13,相对于由栅极驱动器12A以及12B所选择的行的各副像素SPix,按每一个像素或每多个像素经由影像信号线SL供给像素信号Vpix(参照图1)。
如图7所示,在俯视下,在多条扫描信号线GL的每一条与多条影像信号线SL的每一条交叉的交叉部,形成有作为场效应晶体管的薄膜晶体管(Thin Film Transistor:TFT)元件、即TFT元件Tr。因此,在显示区域Ad,在基板21上形成有多个TFT元件Tr,这些多个TFT元件Tr沿X轴方向以及Y轴方向以矩阵状排列。即,在多个副像素SPix的每一个设置有TFT元件Tr。另外,在多个副像素SPix的每一个,在TFT元件Tr的基础上还设置有液晶元件LC。
TFT元件Tr包括例如作为n沟道型的MOS(Metal Oxide Semiconductor,金属氧化物半导体)的薄膜晶体管。TFT元件Tr的栅电极连接于扫描信号线GL。TFT元件Tr的源电极以及漏电极的一方连接于影像信号线SL。TFT元件Tr的源电极以及漏电极的另一方连接于液晶元件LC的一端。液晶元件LC,例如一端连接于TFT元件Tr的源电极或漏电极,另一端连接于驱动电极COML。
如图5所示,阵列基板2具有基板21、多个驱动电极COML、绝缘膜24和多个像素电极22。多个驱动电极COML,在俯视下在显示区域Ad的内部设置于基板21的作为一方的主面的上表面21a。包括多个驱动电极COML的每一个的表面在内在基板21的上表面21a上,形成有绝缘膜24。在显示区域Ad,在绝缘膜24上形成有多个像素电极22。因此,绝缘膜24将驱动电极COML与像素电极22电绝缘。
如图7所示,多个像素电极22,在俯视下,在显示区域Ad的内部分别形成于沿X轴方向以及Y轴方向以矩阵状排列的多个副像素SPix的每一个的内部。因此,多个像素电极22沿X轴方向以及Y轴方向以矩阵状排列。
在图5所示的例子中,多个驱动电极COML的每一个形成于基板21与像素电极22之间。另外,如图7中示意性所示,多个驱动电极COML的每一个设置为,在俯视下与多个像素电极22重叠。而且,对多个像素电极22的每一个与多个驱动电极COML的每一个之间施加电压,在多个像素电极22的每一个与多个驱动电极COML的每一个之间、即在设置于多个副像素SPix的每一个的液晶元件LC,形成电场,由此在显示区域Ad显示图像。此时在驱动电极COML与像素电极22之间形成电容Cap,电容Cap作为保持电容发挥功能。
如图7所示,由多个液晶元件LC、多个像素电极22、多个驱动电极COML、多条扫描信号线GL和多条影像信号线SL,形成液晶显示器件20。液晶显示器件20,通过对施加于多个像素电极22的每一个与多个驱动电极COML的每一个之间的电压进行控制,由此从显示区域Ad中的图像的显示进行控制。
此外,多个驱动电极COML的每一个也可以隔着像素电极22形成在基板21的相反侧。另外,在图5所示的例子中,驱动电极COML和像素电极22的配置成为与驱动电极COML和像素电极22在俯视下重叠的、作为横向电场模式的FFS(Fringe Field Switching)模式下的配置。但是,驱动电极COML和像素电极22的配置,也可以是驱动电极COML和像素电极22在俯视下不重叠的、作为横向电场模式的IPS(In Plane Switching)模式下的配置。或者,驱动电极COML和像素电极22的配置也可以是作为纵向电充模式的TN(Twisted Nematic,扭转向列)模式或VA(Vertical Alignment,垂直取向)模式等模式下的配置。
液晶层6是根据电场的状态而对通过其的光进行调制的部分,例如,使用与上述的FFS模式或IPS模式等横向电场模式相对应的液晶层。此外,在图5所示的液晶层6与阵列基板2之间、以及液晶层6与对置基板3之间,也可以分别设置有取向膜。
栅极驱动器12A以及12B,经由扫描信号线GL向副像素SPix的TFT元件Tr的栅供给扫描信号Vscan(参照图1),由此依次选择在显示区域Ad以矩阵状配置的副像素SPix中的1行(1个水平行)作为显示驱动的对象。源极驱动器13经由影像信号线SL向由栅极驱动器12A以及12B依次选择的1个水平行所含的各副像素SPix供给像素信号Vpix(参照图1)。而且,在这些副像素SPix中,根据所供给的像素信号,进行1个水平行的显示工作。
在进行该显示工作时,作为驱动电极驱动器14的驱动电极驱动器14A以及14B对驱动电极COML供给显示用驱动信号VcomDC并进行驱动。如利用后述的图9进行说明那样,例如属于多行的多个副像素SPix共用1个驱动电极COML。多个驱动电极COML在显示区域Ad沿X轴方向分别延伸且沿Y轴方向排列。
如上所述,多条扫描信号线GL在显示区域Ad沿X轴方向分别延伸且沿Y轴方向排列,所以多个驱动电极COML的每一个延伸的方向与多条扫描信号线GL的每一条延伸的方向平行。但是,多个驱动电极COML的每一个延伸的方向不受限定,例如,多个驱动电极COML的每一个延伸的方向也可以是与多条影像信号线SL的每一条延伸的方向平行的方向。
本实施方式1的显示装置1中的驱动电极COML作为液晶显示器件20的驱动电极而工作,而且作为触摸检测器件30的驱动电极而工作。
如图8所示,触摸检测器件30具有在阵列基板2设置的多个驱动电极COML和在对置基板3设置的多个检测电极TDL。多个检测电极TDL,在俯视下沿与多个驱动电极COML的每一个延伸的方向交叉的方向分别延伸。换言之,多个检测电极TDL相互空开间隔而配置,使得在俯视下分别与多个驱动电极COML交叉。而且,多个检测电极TDL的每一个,在与阵列基板2所含的基板21的上表面垂直的方向上,与多个驱动电极COML的每一个相向配置。
多个检测电极TDL的每一个分别与触摸检测部40的触摸检测信号放大部42(参照图1)连接。在多个驱动电极COML的每一个与多个检测电极TDL的每一个的俯视图中的交叉部,产生静电电容。基于多个驱动电极COML的每一个与多个检测电极TDL的每一个之间的静电电容,检测输入位置。即,触摸检测部40基于多个驱动电极COML的每一个与多个检测电极TDL的每一个之间的静电电容来检测输入位置。
触摸检测器件30中,在进行触摸检测工作时,由驱动电极驱动器14(参照图1),沿扫描方向SCan依次选择例如1个或多个驱动电极COML。而且,对所选择的1个或多个驱动电极COML供给并输入检测用驱动信号VcomAC,从检测电极TDL发生用于检测输入位置的检测信号Vdet并被输出。这样一来在触摸检测器件30中,对每一个包括所选择的1个或多个驱动电极COML的驱动范围进行触摸检测。1个驱动范围所含的1个或多个驱动电极COML,与上述的触摸检测的原理中的驱动电极E1相对应,检测电极TDL与检测电极E2相对应。
在俯视下相互交叉的多个驱动电极COML和多个检测电极TDL,形成以矩阵状排列的静电电容式触摸传感器。由此,通过对触摸检测器件30的触摸检测面整体进行扫描,能够检测手指等接触或接近的位置。
如图5所示,对置基板3具有基板31、滤色器32和检测电极TDL。滤色器32形成于基板31作为一方的主面的下表面。检测电极TDL是触摸检测器件30的检测电极,形成于基板31的作为另一方的主面的上表面。
作为滤色器32,例如被着色为R(红)、G(绿)以及B(蓝)这3色的滤色器沿X轴方向排列。由此,如图7所示,形成与R、G以及B这3色的色区域32R、32G以及32B的每个分别相对应的多个副像素SPix,由与1组色区域32R、32G以及32B的每个分别相对应的多个副像素SPix形成1个像素Pix。
作为滤色器32的颜色组合,也可以是包括R、G以及B以外的其他颜色的多种颜色的组合。另外,滤色器32也可以不设置。或者,1个像素Pix也可以包括未设有滤色器32的副像素SPix、即白色的副像素SPix。另外,也可以通过COA(Color filter On Array)技术,将滤色器设置于阵列基板2。
此外,隔着阵列基板2在对置基板3的相反侧,也可以设置偏振板(图示省略),隔着对置基板3在阵列基板2的相反侧,也可以设置偏振板(图示省略)。
<栅极驱动器以及驱动电极驱动器的结构>
接下来,参照图4以及图9~图11,对栅极驱动器以及驱动电极驱动器的结构进行说明。图9是表示实施方式1的显示装置中的栅极驱动器以及驱动电极驱动器的结构的图。图10是表示实施方式1的显示装置中的栅极驱动器所含的传输电路的电路图。图11是实施方式1的显示装置中的驱动电极驱动器所含的晶体管的俯视图。
在以下所示的例子中,对作为1个驱动电极COML的驱动电极COML1以及COML2附近的结构进行说明。此外,图9中,示出了栅极驱动器12A以及驱动电极驱动器14A的结构,除了以平行于Y轴方向的轴为中心对称设置这一点之前,与栅极驱动器12B以及驱动电极驱动器14B(参照图4)的结构相同。
如图9所示,栅极驱动器12A包含传输电路VSR,依次选择在显示区域Ad设置的多个副像素SPix的1个水平行。栅极驱动器12A是被输入要向多个副像素SPix供给的扫描信号的电路。
如图9所示,栅极驱动器12A包括部分电路CP1以及CP2。部分电路CP2相对于部分电路CP1在Y轴方向上的负侧与部分电路CP1空开间隔而配置。部分电路CP1包括n1个(n1是2以上的整数)在俯视下沿Y轴方向排列的作为电路部的传输电路VSR1。部分电路CP2包括n2个(n2是2以上的整数)在俯视下沿Y轴方向排列的作为电路部的传输电路VSR2。
即,部分电路CP1设置于区域FLA21,该区域FLA21是边框区域FLA2的一部区域也是位于显示区域Ad的相反侧的部分的区域,而且,在俯视下沿Y轴方向延伸。另外,部分电路CP2设置于区域FLA21,而且在俯视下沿Y轴方向延伸。
图9中,从Y轴方向上的正侧朝向负侧,将第一个传输电路VSR1表示为传输电路VSR11,将第n1个传输电路VSR1表示为传输电路VSR1n1。另外,从Y轴方向上的正侧朝向负侧,将第一个传输电路VSR2表示为传输电路VSR21,将第n2个传输电路VSR2表示为传输电路VSR2n2
作为与驱动电极COML在俯视下重叠的由扫描信号线GL构成的扫描信号线组,设置有扫描信号线组GG1以及GG2。
扫描信号线组GG1包括n1(n1是2以上的整数)个由沿Y轴方向排列的m1(m1是2以上的整数)条扫描信号线GL构成的部分组GP1。即,作为扫描信号线组GG1所含的扫描信号线GL的扫描信号线GL1的总数是m1与n1之积即m1×n1个。此外,图9中,示出m1等于2的例子。
扫描信号线组GG2包括n2(n2是2以上的整数)个由沿Y轴方向排列的m2(m2是2以上的整数)条扫描信号线GL构成的部分组GP2。即,作为扫描信号线组GG2所含的扫描信号线GL的扫描信号线GL2的总数是m2与n2之积即m2×n2个。此外,图9中,示出m2等于2的例子。
部分组GP2所含的扫描信号线GL2的每一条,相对于,部分组GP1所含的扫描信号线GL1的任一条配置于Y轴方向上的负侧。
图9中,从Y轴方向上的正侧朝向负侧,将第一个部分组GP1表示为部分组GP11,将第n1个部分组GP1表示为部分组GP1n1。另外,从Y轴方向上的正侧朝向负侧,将第一部分组GP2表示为部分组GP21,将第n2部分组GP2表示为部分组GP2n2
n1个传输电路VSR1分别与n1个部分组GP1的每一个连接,n2个传输电路VSR2分别与n2个部分组GP2的每一个连接。即,n1个传输电路VSR1的每一个,与n1个部分组GP1的每一个所含的m1个扫描信号线GL1的每一个连接,n2个传输电路VSR2的每一个与n2个部分组GP2的每一个所含的m2个扫描信号线GL2的每一个连接。
因此,扫描信号线组GG1所含的m1×n1个扫描信号线GL1将多个副像素SPix与部分电路CP1电连接,扫描信号线组GG2所含的m2×n2个扫描信号线GL2与多个副像素SPix与部分电路CP2电连接。另外,部分电路CP1与m1×n1个扫描信号线GL1的每一个通过m1×n1个扫描信号连接布线GC1分别电连接,部分电路CP2与m2×n2条扫描信号线GL2的每一条通过m2×n2条扫描信号连接布线GC2分别电连接。驱动电极COML1在俯视下与连接于m1×n1条扫描信号线GL1的多个副像素SPix、以及连接于m2×n2条扫描信号线GL2的多个副像素SPix重叠。
即,将部分电路CP1与多条扫描信号线GL1的每一条分别连接的多条扫描信号连接布线GC1的条数与多条扫描信号线GL1的条数相同。另外,将部分电路CP2与多条扫描信号线GL2的每一条分别连接的多条扫描信号连接布线GC2的条数,与多条扫描信号线GL2的条数相同。
图10所示的例子中,1条传输电路VSR例如包括移位寄存器(S/R)SRC、使能(ENBCut)电路EC1以及EC2、缓冲电路BC1以及BC2。向使能电路EC1的2个输入端子中的一方的输入端子输入来自移位寄存器SRC的选择脉冲SP1,向另一方的输入端子输入容许信号ENB1。向使能电路EC2的2个输入端子中的一方的输入端子输入来自移位寄存器SRC的选择脉冲SP2,向另一方的输入端子输入容许信号ENB2。使能电路EC1的输出被输入缓冲电路BC1,使能电路EC2的输出被输入缓冲电路BC2。在缓冲电路BC1的输出侧经由扫描信号连接布线GC11连接有扫描信号线GL11,在缓冲电路BC2的输出侧经由扫描信号连接布线GC12连接有扫描信号线GL12。
各传输电路VSR所含的移位寄存器SRC,响应上述的垂直起动脉冲VST(参照图6)而开始工作,与由时钟线(图示省略)供给的时钟信号同步地向使能电路EC1输出选择脉冲SP1,并向使能电路EC2输出选择脉冲SP2。
此外,某传输电路VSR所含的移位寄存器SRC,生成使次级的传输电路VSR所含的移位寄存器SRC工作的输送脉冲(图示省略),并向次级的传输电路VSR所含的移位寄存器SRC送出。
使能电路EC1的输出,在输入使能电路EC1的选择脉冲SP1以及容许信号ENB1的任一都被设定为有效电平的情况下,被设定为有效电平(选择电位)。另外,使能电路EC1的输出,在输入使能电路EC1的选择脉冲SP1以及容许信号ENB1的任一都被设定为非有效电平的情况下,被设定为非有效电平(非选择电位)。
使能电路EC2的输出,在输入使能电路EC2的选择脉冲SP2以及容许信号ENB2的任一都被设定为有效电平的情况下,被设定能为有效电平(选择电位)。另外,使能电路EC2的输出,在输入使能电路EC2的选择脉冲SP2以及容许信号ENB2的任一都被设定为非有效电平的情况下,被设定为非有效电平(非选择电位)。
缓冲电路BC1接收来自使能电路EC1的输入,经由扫描信号连接布线GC11向扫描信号线GL11提供扫描信号Vscan1。另外,缓冲电路BC2接收来自使能电路EC2的输入,经由扫描信号连接布线GC12向扫描信号线GL12供给扫描信号Vscan2。这样一来,1条传输电路VSR依次选择性地向例如部分组GP1所含的m1条扫描信号线GL1(图10中为2条扫描信号线GL11以及GL12)供给扫描信号。另外,从任意传输电路VS向次级的传输电路VSR输送输送脉冲(图示省略),n1条传输电路VSR依次工作,由此,对扫描信号线组GG1所含的m1×n1条扫描信号线GL1依次选择性地供给扫描信号。
进一步,在扫描信号线组GG1所含的m1×n1条扫描信号线GL1依次选择性地供给扫描信号后,对扫描信号线组GG2所含的m1×n1条扫描信号线GL2依次选择性地供给扫描信号。
如图9所示,n1个部分组GP1沿Y轴方向以间距PG11排列,n1个传输电路VSR1沿Y轴方向以间距PG12排列。另外,n2个部分组GP2沿Y轴方向以间距PG21排列,n2个传输电路VSR2沿Y轴方向以间距PG22排列。间距PG12比间距PG11窄,间距PG22比间距PG21窄。
间距PG11是扫描信号线GL1的间距PL11即Y轴方向上的像素间距的整数倍(m1倍),间距PG21是扫描信号线GL2的间距PL21即Y轴方向上的像素间距的整数倍(m2倍)。另外,n1条传输电路VSR1以比间距PG11窄的间距PG12排列,n2条传输电路VSR2以比间距PG21窄的间距PG22排列。
由此,可以将由n2条传输电路VSR2构成的部分电路CP2与由n1条传输电路VSR1构成的部分电路CP1空开间隔而配置。因此,能够在部分电路CP1与部分电路CP2之间,配置不同于部分电路CP1以及CP2的电路,能够使X轴方向上的边框区域FLA2的宽度尺寸变窄。
即,本实施方式1中,如图9所示,部分电路CP2相对于部分电路CP1在Y轴方向上的负侧与部分电路CP1空开间隔而配置。
间距PG12设为比间距PG11仅窄间距PG13,间距PG22设为比间距PG21仅窄间距PG23。此时,能够将部分电路CP2相对于部分电路CP1空开等于PG13×n1与PG23×n2之和的间隔PG3而配置。
或者,关于本实施方式1中的配置,换言之如下所述。
m1×n1条扫描信号线GL1设置于显示区域Ad,在俯视下沿X轴方向分别延伸,而且沿Y轴方向以间距PL11排列。另外,m2×n2条扫描信号线GL2设置于显示区域Ad,在俯视下沿X轴方向分别延伸而且沿Y轴方向以间距PL21排列。m2×n2条扫描信号线GL2的每一条,在俯视下相对于m1×n1条扫描信号线GL1的任一条都配置于Y轴方向上的负侧。
m1×n1条扫描信号连接布线GC1的每一条,包括X轴方向上的负侧的端部EP1,m1×n1条扫描信号连接布线GC1的每一条分别所含的m1×n1个端部EP1,分别与部分电路CP1连接,而且在俯视下沿Y轴方向排列。另外,m2×n2条扫描信号连接布线GC2的每一条包括X轴方向上的负侧的端部EP2,m2×n2条扫描信号连接布线GC2的每一条分别所含的m2×n2个端部EP2,分别与部分电路CP2连接,而且在俯视下沿Y轴方向排列。
此时,作为m1×n1个端部EP1的排列的Y轴方向上的平均间距的间距PL12,比间距PL11窄。另外,作为m2×n2个端部EP2的排列的Y轴方向上的平均间距的间距PL22,比间距PL21窄。
在此,m1×n1个端部EP1的排列的Y轴方向上的平均间距,意味着例如在连续配置的m1+1个端部EP1的排列的两端所配置的端部EP1的中心彼此的Y轴方向上的距离除以m1所得的长度。即,m1×n1个端部EP1的排列的Y轴方向上的平均间距,是m1×n1个端部EP1的排列中的相互相邻的端部EP1的中心彼此的Y轴方向上的间隔的平均值。因此,相互相邻的任意2个端部EP1的中心彼此的Y轴方向上的间隔,比间距PL11窄。
另外,m2×n2个端部EP2的排列的Y轴方向上的平均间距,意味着例如在连续配置的m2+1个端部EP2的排列的两端所配置的端部EP2的中心彼此的Y轴方向上的距离除以m2所得的长度。即,m2×n2个端部EP2的排列的Y轴方向上的平均间距,是m2×n2个端部EP2的排列中的相互相邻的端部EP2的中心彼此的Y轴方向上的间隔的平均值。因此,相互相邻的任意2个端部EP2的中心彼此的Y轴方向上的间隔,比间距PL21窄。
由此,如上所述,能够将由n2个传输电路VSR2构成的部分电路CP2与由n1个传输电路VSR1构成的部分电路CP1空开间隔而配置。因此,能够在部分电路CP1与部分电路CP2之间配置不同于部分电路CP1以及CP2的电路,能够使X轴方向上的边框区域FLA2的宽幅尺寸变窄。
此外,能够使间距PL21与间距PL11相等,使间距PL22与间距PL12相等。
优选,m1×n1个扫描信号连接布线GC1的任一条包括沿不同于X轴方向的方向延伸的延伸部EX1,m2×n2个扫描信号连接布线GC2的任一条包括沿不同于X轴方向的方向延伸的延伸部EX2。
另外,延伸部EX1在俯视下与电源布线PSL2重叠,延伸部EX2在俯视下与电源布线PSL2重叠。换言之,m1×n1条扫描信号连接布线GC1,在俯视下,在延伸部EX1与电源布线PSL2重叠的区域AR1,以越向X轴方向上的正侧相互相邻的扫描信号连接布线GC1的Y轴方向上的间隔越宽的方式扩展,即扇出(fan-out)。另外,m2×n2条扫描信号连接布线GC2,在俯视下,在延伸部EX2与电源布线PSL2重叠的区域AR2,以越向X轴方向上的正侧相互相邻的扫描信号连接布线GC2的Y轴方向上的间隔越宽的方式扇出。
即,m1×n1条扫描信号连接布线GC1中的相互相邻的2条扫描信号连接布线GC1的每一条包括延伸部EX1,m2×n2条扫描信号连接布线GC2中的相互相邻的2条扫描信号连接布线GC2的每一条包括延伸部EX2。而且,2条扫描信号连接布线GC1分别所含的2个延伸部EX1的每一个的传输电路VSR侧的端部EP3的中心彼此的Y轴方向上的间隔GA1,比该2个EX1的每一个的同传输电路VSR侧相反一侧的端部EP4的彼此的Y轴方向上的间隔GA2窄。另外,2条扫描信号连接布线GC2分别所含的2个延伸部EX2每一个的传输电路VSR侧的端部EP5的中心彼此的Y轴方向上的间隔GA3,比该2个EX2的每一个的同传输电路VSR侧相反一侧的端部EP6的中心彼此的Y轴方向上的间隔GA4窄。
用于供给检测用驱动信号VcomAC的电源布线PSL2的X轴方向上的宽度尺寸,为用于供给表示用驱动信号VcomDC的电源布线PSL1的X轴方向上的宽度尺寸以上,用于供给检测用驱动信号VcomAC的电源布线PSL2的X轴方向上的宽度尺寸十分宽大。因此,在延伸部EX1在俯视下与电源布线PSL2重叠的情况下,不拓宽边框区域FLA2的X轴方向上的宽度,m1×n1条扫描信号连接布线GC1就能够以扇出的方式容易地配置。另外,在延伸部EX2在俯视下与电源布线PSL2重叠的情况下,不拓宽边框区域FLA2的X轴方向上的宽度,m2×n2条扫描信号连接布线GC2就能够以扇出的方式容易地配置。
在这样使间距PL12比间距PL11短且使间距PL22比间距PL21短的情况下,需要将扫描信号连接布线GC的某一部分配置为沿不同于扫描信号线GL所延伸的方向即X轴方向的方向延伸。但是,扫描信号连接布线GC的配置变得复杂,所以以间距PL12比间距PL11短、间距PL22比间距PL21短的方式进行配置并不容易。
但是,延伸部EX1以及延伸部EX2配置成在俯视下与电源布线PSL2重叠,由此以间距PL12比间距PL11短、间距PL22比间距PL21短的方式进行配置变得容易。
驱动电极驱动器14A具有驱动部DP。驱动部DP是基于从例如COG19所含的扫描控制部(图示省略)供给的驱动电极选择信号而将表示用驱动信号VcomDC与检测用驱动信号VcomAC切换地供给到驱动电极COML的电路。驱动部DP例如与驱动电极COML1对1地对应设置,对相对应的驱动电极COML施加显示用驱动信号VcomDC或者检测用驱动信号VcomAC。
驱动部DP具有驱动电路VT、电源布线PSL1以及PSL2、切换部SWP。
驱动电路VT,与例如用图10说明了的传输电路VSR同样地,具有移位寄存器以及缓冲电路,将显示用驱动信号VcomDC和检测用驱动信号VcomAC切换地供给到驱动电极COML。驱动电路VT包括作为供给交流信号Cout的供给部的端子TN1和作为供给与交流信号Cout相位相反的交流信号XCout的供给部的端子TN2。另外,驱动电路VT配置于部分电路CP1与部分电路CP2之间。
电源布线PSL1设置于区域FLA22且在俯视下沿Y轴方向延伸,该区域FLA22是边框区域FLA2的一部的区域也是相对于区域FLA21位于显示区域Ad侧的区域。电源布线PSL2设置于区域FLA22,在俯视下沿Y轴方向延伸且相对于电源布线PSL1配置于X轴方向上的负侧。
切换部SWP设置于区域FLA22,在俯视下沿Y轴方向延伸且配置于电源布线PSL1与电源布线PSL2之间。切换部SWP将电源布线PSL1与电源布线PSL2切换地连接于驱动电极COML。即,驱动电路VT通过由切换部SWP将电源布线PSL1与电源布线PSL2切换地连接于驱动电极COML,从而将显示用驱动信号VcomDC与检测用驱动信号VcomAC切换地供给到驱动电极COML。
触摸检测部40(参照图4),在正在向驱动电极COML供给检测用驱动信号VcomAC时,对输入位置进行检测。另外,连接于m1×n1条扫描信号线GL1的多个副像素SPix、以及连接于m2×n2条扫描信号线GL2的多个副像素SPix,在正在向驱动电极COML供给显示用驱动信号VcomDC时,显示图像。
切换部SWP包括多个切换元件SW1和多个切换元件SW2。
多个切换元件SW1在俯视下沿Y轴方向排列,多个切换元件SW2在俯视下沿Y轴方向排列。多个切换元件SW2的每一个相对于多个切换元件SW1的任一配置于Y轴方向上的负侧。
如图9所示,优选,多个切换元件SW1的每一个包括作为p沟道型的场效应晶体管的晶体管Tr1和作为n沟道型的场效应晶体管的晶体管Tr2。即,晶体管Tr1导通状态下的载流子的导电型是p型,晶体管Tr2导通状态下的载流子的导电型是n型。晶体管Tr1以及Tr2是薄膜晶体管。
在此,以晶体管Tr1以及Tr2为代表对晶体管Tr1的结构进行说明(关于后述的晶体管Tr3以及Tr4的结构也是同样)。
如图11所示,晶体管Tr1例如是顶栅型的薄膜晶体管,具有半导体层SC、栅绝缘膜(图示省略)、栅电极GE、源区域SR和漏区域DR。
半导体层SC由例如非晶硅或多晶硅等制成。半导体层SC中的在俯视下与栅电极GE重叠的部分是沟道区域CH。半导体层SC中的相对于栅电极GE配置于一方侧的部分是源区域SR。半导体层SC中的相对于栅电极GE配置于另一方侧的部分是漏区域DR。
在沟道区域CH上隔着栅绝缘膜(图示省略)设置有栅电极GE。栅绝缘膜是由例如氮化硅或氧化硅等制成的透明的绝缘膜。栅电极GE是由例如铝(Al)或锰(Mo)等金属制成的。
此外,晶体管Tr1可以是作为底栅型的薄膜晶体管,栅电极GE可以隔着栅绝缘膜设置在沟道区域CH下。
以覆盖源区域SR、漏区域DR以及栅电极GE的方式,设置例如由氮化硅或氧化硅等制成的透明的绝缘膜(图示省略)。另外,形成有贯通该绝缘膜而到达源区域SR、漏区域DR或栅电极GE的过孔VA。源区域SR经由过孔VA与电源布线PSL1或PSL2电连接,漏区域DR经由过孔VA与漏电极DE电连接。电源布线PSL1以及PSL2还有漏电极DE的每一个,都由例如铝(Al)或锰(Mo)等不透明的金属制成。漏电极DR进一步经由上层的过孔(图示省略)与驱动电极COML连接。此外,也可以替换源区域SR和漏区域DR。
某切换元件SW1所含的晶体管Tr2与该切换元件SW1所含的晶体管Tr1串联连接。另外,晶体管Tr1的晶体管Tr2侧连接于驱动电极COML,晶体管Tr1的同晶体管Tr2侧相反的一侧连接于电源布线PSL1,晶体管Tr2的同晶体管Tr1侧相反的一侧连接于电源布线PSL2。即,多个切换元件SW1是包括相互串联连接的p沟道型的晶体管Tr1和n沟道型的晶体管Tr2的CMOS(Complementary Metal Oxide Semiconductor)。
另外,如图9所示,优选,多个切换元件SW2的每一个包括作为n沟道型的场效应晶体管的晶体管Tr3和作为p沟道型的场效应晶体管的晶体管Tr4。即,晶体管Tr3导通状态下的载流子的导电型是n型,晶体管Tr4导通状态下的载流子的导电型是p型。晶体管Tr3以及Tr4是薄膜晶体管。
某切换元件SW2所含的晶体管Tr4与该切换元件SW2所含的晶体管Tr3串联连接。另外,晶体管Tr3的晶体管Tr4侧连接于驱动电极COML,晶体管Tr3的同晶体管Tr4侧相反的一侧连接于电源布线PSL1,晶体管Tr4的同晶体管Tr3侧相反的一侧连接于电源布线PSL2。即,多个切换元件SW2是由相互串联连接的n沟道型的晶体管Tr3和p沟道型的晶体管Tr4构成的CMOS。
在这样切换元件SW1由CMOS构成的情况下,如用后述的图15说明的那样,将切换元件SW1与驱动电路的端子TN1以及TN2连接的连接布线WR1以及WR2,不需要按每一个切换元件SW1与电源布线PSL2交叉。因此,能够减低连接布线WR1以及WR2与电源布线PSL2之间的寄生电容。
另外,在切换元件SW2由CMOS构成的情况下,如用后述的图15说明的那样,将切换元件SW2与驱动电路的端子TN1以及TN2连接的连接布线WR1以及WR2,不需要按每一个切换元件SW2与电源布线PSL2交叉。因此,能够降低连接布线WR1以及WR2与电源布线PSL2之间的寄生电容。
多个切换元件SW1的每一个所含的晶体管Tr1的栅电极、以及多个切换元件SW1的每一个所含的晶体管Tr2的栅电极,连接于端子TN1。而且,多个切换元件SW2的每一个所含的晶体管Tr3的栅电极、以及、多个切换元件SW2的每一个所含的晶体管Tr4的栅电极,连接于端子TN2。
因此,将某晶体管Tr1的栅电极GE与端子TN1连接的连接布线,包括相对于该晶体管Tr1配置于端子TN1侧的多个晶体管Tr1的每一个所含的、相互串联连接的多个栅电极GE。另外,将某晶体管Tr2的栅电极GE与端子TN1连接的连接布线,包括相对于该晶体管Tr2配置于端子TN1侧的多个晶体管Tr2的每一个所含的、相互串联连接的多个栅电极GE。
另外,将某晶体管Tr3的栅电极GE与端子TN2连接的连接布线,包括相对于该晶体管Tr3配置于端子TN2侧的多个晶体管Tr3的每一个所含的、相互串联连接的多个栅电极GE。另外,将某晶体管Tr4的栅电极GE与端子TN2连接的连接布线,包括相对于该晶体管Tr4配置于端子TN2侧的多个晶体管Tr4的每一个所含的、相互串联连接的多个栅电极GE。
另外,优选,与1个传输电路VSR1连接的扫描信号线GL1的个数和与1个传输电路VSR2连接的扫描信号线GL2的个数相等,部分电路CP1所含的传输电路VSR1的个数与部分电路CP2所含的传输电路VSR2的个数相等。换言之,在由部分电路CP1所含的n1个传输电路VSR1和部分电路CP2所含的n2个即n1个传输电路VSR2构成的2×n1个传输电路VSR的排列的中央部,插入配置有驱动电路VT。换言之,在传输电路VSR的排列的途中,插入配置有作为触摸检测用的电路的驱动电路VT。
由此,不需要在区域FLA21与区域FLA22之间的区域设置沿电源布线PSL2延伸的连接布线,能够使连接布线的长度变短。
或者,部分电路CP1所含的传输电路VSR1的个数与部分电路CP2所含的传输电路VSR2的个数,也可以不相等,例如,优选,个数差为1个左右以下。
或者,也可以在2×n1个传输电路VSR的排列的途中的多个位置,插入配置多个驱动电路VT。此时,多个驱动电路VT可以沿Y轴方向相互空开间隔而排列,但是,优选,多个驱动电路VT沿Y轴方向以一定的间距等间隔地排列。
此外,也可以在由部分电路CP1所含的n1个传输电路VSR1与部分电路CP2所含的n1个传输电路VSR2构成的2×n1个传输电路VSR的排列的一方的端部,配置驱动电路VT。
<边框区域的横向的宽度尺寸>
接下来,关于边框区域FLA2的横向(X轴方向)的宽度尺寸,参照图12~图15一边与比较例进行对比一边进行说明。图12是表示比较例的显示装置中的栅极驱动器以及驱动电极驱动器的结构的图。图13以及图14是表示比较例的显示装置中的驱动电极驱动器所含的切换部的一部分的电路图。图15是比较例中的晶体管的俯视图。
比较例中,与实施方式1同样地,栅极驱动器12A也包括部分电路CP1以及CP2。另外,部分电路CP2相对于部分电路CP1配置于Y轴方向上的负侧。部分电路CP1包括n1(n1是2以上的整数)个在俯视下沿Y轴方向排列的作为电路部的传输电路VSR1。部分电路CP2包括n2(n2是2以上的整数)个在俯视下沿Y轴方向排列的作为电路部的传输电路VSR2。
比较例中,如图12所示,n1个部分组GP1沿Y轴方向以间距PG11排列,n1个传输电路VSR1沿Y轴方向以间距PG12排列。另外,n2个部分组GP2沿Y轴方向以间距PG21排列,n2个传输电路VSR2沿Y轴方向以间距PG22排列。
m1×n1个扫描信号连接布线GC1的每一条,包括X轴方向上的负侧的端部EP1,m1×n1个扫描信号连接布线GC1的每一条分别所含的m1×n1个端部EP1,分别与部分电路CP1连接,而且在俯视下沿Y轴方向排列。另外,m2×n2个扫描信号连接布线GC2的每一条,包括X轴方向上的负侧的端部EP2,m2×n2个扫描信号连接布线GC2的每一条分别所含的m2×n2个端部EP2,分别与部分电路CP2连接,而且在俯视下沿Y轴方向排列。
但是,比较例中,部分电路CP2未与部分电路CP1空开间隔而配置,这不同于实施方式1。即,间距PG12与间距PG11相等,间距PG22与间距PG21相等。换言之,作为m1×n1个端部EP1的排列的Y轴方向上的平均间距的间距PL12与作为m1×n1个扫描信号线GL1的排列的Y轴方向上的间距PL11相等。另外,作为m2×n2个端部EP2的排列的Y轴方向上的平均间距的间距PL22与m2×n2个扫描信号线GL2的排列的Y轴方向上的间距PL21相等。
此外,比较例中,如图13所示,多个切换元件SW1的每一个包括例如由相互并联连接的p沟道型的晶体管Tr111以及n沟道型的晶体管Tr112的晶体管组Trg1。另外,比较例中,如图14所示,多个切换元件SW1的每一个包括例如由相互并联连接的p沟道型的晶体管Tr121以及n沟道型的晶体管Tr122的晶体管组Trg2。即,多个切换元件SW1的每一个包括4个场效应晶体管。
晶体管Tr111的栅电极以及晶体管Tr122的栅电极的每一个,连接于作为供给交流信号Cout的供给部的端子TN1。另外,晶体管Tr112的栅电极以及晶体管Tr121的栅电极的每一个,连接于作为供给交流信号XCout的供给部的端子TN2。
比较例中,驱动电路VT设置于区域FLA23,该区域FLA23是边框区域FLA2的一部分区域也是区域FLA21与区域FLA22之间的区域。因此,X轴方向上的边框区域FLA2的宽度尺寸宽出区域FLA23的量,所以不能缩小边框区域FLA2的面积。
另外,设置驱动电路VT的区域的面积,比设置部分电路CP1以及CP2的区域的面积小。因此,在如比较例那样在X轴方向上在不同于部分电路CP1以及CP2的位置设置有驱动电路VT的情况下,沿Y轴方向相互相邻的2个驱动电路VT,沿Y轴方向空开间隔而配置。因此,在该2个驱动电路VT之间,设置有如用波浪线包围的区域AR3那样不于该2个驱动电路VT同层地形成电路的空置区域,所以不能有效地灵活使用边框区域FLA2。
另外,比较例中,在作为边框区域FLA2的一部分区域也作为区域FLA21与区域FLA22之间的区域的区域FLA23,设置有与端子TN1电连接且沿电源布线PSL2延伸的连接布线WRCout。另外,在区域FLA23,设置有与端子TN2电连接且沿电源布线PSL2延伸的连接布线WRXCout。因此,X轴方向上的边框区域FLA2的宽度尺寸,进一步宽出设置连接布线WRCout以及WRXCout的区域AR4的量,所以不能缩小边框区域FLA2的面积。
此外,如图12以及图15所示,将连接布线WRCout与切换元件SW1连接的连接布线WR1,与电源布线PSL2交叉。另外,将连接布线WRXCout与切换元件SW1连接的连接布线WR2,与电源布线PSL2交叉。
即,比较例中,作为不同于栅极驱动器12A所含的传输电路VSR的电路的驱动电路VT,设置于作为相对于显示区域Ad在作为扫描信号线GL延伸的方向的X轴方向上的一方侧所配置的区域的边框区域FLA2。另外,驱动电路VT在X轴方向上设置于不同于该传输电路VSR的位置。
但是,驱动电路VT中的布线以及元件的面积率比传输电路VSR中的布线以及元件的面积率小。即,相互相邻的2个驱动电路VT之间的距离比相互相邻的2个传输电路之间的距离大。这是因为只要按数10个传输电路VSR的每一个都设置1个驱动电路VT即可。
因此,在相互相邻的2个驱动电路VT之间设置有作为空置区域的区域AR3,不能有效地灵活运用边框区域FLA2,不能缩小边框区域FLA2的面积。
另一方面,本实施方式1中,作为m1×n1个端部EP1的排列中的相互相邻的端部EP1的中心彼此的Y轴方向上的间隔的平均值的间距PL12,比扫描信号线GL1的间距PL11窄。另外,作为m2×n2个端部EP2的排列中的相互相邻的端部EP2的中心彼此的Y轴方向上的间隔的平均值的间距PL22,比扫描信号线GL2的间距PL21窄。
由此,如上所述,能够将包括n2个传输电路VSR2的部分电路CP2与包括n1个传输电路VSR1的部分电路CP1空开间隔而配置。因此,能够在部分电路CP1与部分电路CP2之间配置不同于部分电路CP1以及CP2的电路,能够缩小边框区域FLA2的面积。
即,本实施方式1中,作为不同于栅极驱动器12A所含的传输电路VSR的电路的驱动电路VT,设置于作为相对于显示区域Ad在作为扫描信号线GL延伸的方向的X轴方向上的一方侧所配置的区域的边框区域FLA2。另外,驱动电路VT在X轴方向上设置于与该传输电路VSR相同的位置。换言之,驱动电路VT配置于部分电路CP1与部分电路CP2之间。
由此,在相互相邻的2个驱动电路VT之间未设置空置区域,能够有效地灵活利用边框区域FLA2,能够缩小边框区域FLA2的面积。
比较例中,设置有驱动电路VT以及连接布线WRCout以及WRXCout的区域的X轴方向上的宽度尺寸,例如是0.1mm左右。另外,比较例中,X轴方向上的边框区域FLA2的宽度尺寸例如是0.5~1.0mm左右。另一发明,本实施方式1中,能够使X轴方向上的边框区域FLA2的宽度尺寸缩窄设置有驱动电路VT以及连接布线WRCout以及WRXCout的区域的X轴方向上的宽度尺寸的量,该宽度尺寸的窄小化的效果是显著的。
另外,本实施方式1中,在X轴方向上在不同于部分电路CP1以及CP2的位置不设置驱动电路VT。因此,在沿Y轴方向相互相邻的2个驱动电路VT之间,未设置空置区域,所以能够有效地灵活利用边框区域FLA2。
另外,本实施方式1中,在区域FLA21与区域FLA22之间的区域未设置沿电源布线PSL2延伸的连接布线WRCout以及WRXCout(参照图12),所以能够进一步缩小边框区域FLA2的面积。
<显示装置的变形例>
图16是表示实施方式1的变形例的显示装置中的栅极驱动器以及驱动电极驱动器的结构的图。
切换元件SW1以及SW2的每一个,不限于如利用图9说明了的那样的包括CMOS的元件即包括2个场效应晶体管的元件。因此,作为切换元件SW1以及SW2的每一个,也可以如利用图13以及图14说明了的那样,是包括例如4个场效应晶体管的元件。
即,本变形例中,如图16所示,多个切换元件SW1的每一个,包括由例如相互并联连接的p沟道型的晶体管Tr111(参照图13)以及n沟道型的晶体管Tr112(参照图13)构成的晶体管组Trg1。另外,多个切换元件SW1的每一个,包括由例如相互并联连接的p沟道型的晶体管Tr121(参照图14)以及n沟道型的晶体管Tr122(参照图14)构成的晶体管组Trg2。
晶体管Tr111的栅电极以及晶体管Tr122的栅电极的每一个,连接于作为供给交流信号Cout的供给部的端子TN1。另外,晶体管Tr112的栅电极以及晶体管Tr121的栅电极的每一个,连接于作为供给交流信号XCout的供给部的端子TN2。
本变形例中,在作为边框区域FLA2的一部分区域也作为区域FLA21与区域FLA22之间的区域的区域FLA23,设置有与端子TN1电连接且沿电源布线PSL2延伸的连接布线WRCout。另外,在区域FLA23设置有与端子TN2电连接且沿电源布线PSL2延伸的连接布线WRXCout。因此,本变形例中,与实施方式1相比,X轴方向上的边框区域FLA2的宽度尺寸宽设置有连接布线WRCout以及WRXCout的区域AR4的量。
但是,本变形例中,与实施方式1同样地,作为m1×n1个端部EP1的排列中的相互相邻的端部EP1的中心彼此的Y轴方向上的间隔的平均值的间距PL12,比扫描信号线GL1的间距PL11窄。另外,作为m2×n2个端部EP2的排列中的相互相邻的端部EP2的中心彼此的Y轴方向上的间隔的平均值的间距PL22,比扫描信号线GL2的间距PL21窄。
由此,能够将包括n2个传输电路VSR2的部分电路CP2与包括n1个传输电路VSR1的部分电路CP1空开间隔而配置。因此,能够在部分电路CP1与部分电路CP2之间配置不同于部分电路CP1以及CP2的电路,能够缩小边框区域FLA2的面积。
(实施方式2)
实施方式1中,在传输电路VSR的排列途中插入配置有触摸检测用的电路。相对于此,实施方式2中,在传输电路VSR的排列途中插入配置有显示用的电路。
本实施方式2中,关于显示装置的结构以及等效电路,也可以设为与实施方式1同样,省略说明。
但是,本实施方式2的显示装置,也可以不具备作为输入装置的接触面板。因此,以下,作为一例,对不具备触摸检测功能而驱动电极COML设置有1个而非多个的显示装置中的栅极驱动器的结构进行说明。
<栅极驱动器的结构>
接下来,参照图17对栅极驱动器的结构进行说明。图17是表示实施方式2的显示装置中的栅极驱动器的结构的图。此外,图17中,表示了栅极驱动器12A的结构,但是除以平行于Y轴方向的轴为中心而对称地设置的这一点外,也与栅极驱动器12B(参照图4)的结构相同。
以下,主要对栅极驱动器中的不同于实施方式1的方面进行说明。此外,本实施方式2中,不同于实施方式1,设置有电源布线PSL1,但是未设置驱动电路VT、电源布线PSL2以及切换部SWP(参照图9)。
图17所示的例子中,延伸部EX1在俯视下与电源布线PSL1重叠,延伸部EX2在俯视下与电源布线PSL1重叠。换言之,m1×n1个扫描信号连接布线GC1,在设置有电源布线PSL1的区域,以越向X轴方向上的正侧相互相邻的扫描信号连接布线GC1的Y轴方向上的间隔越宽的方式,扇出。另外,m2×n2个扫描信号连接布线GC2,在设置有电源布线PSL1的区域,以越向X轴方向上的正侧相互相邻的扫描信号连接布线GC2的Y轴方向上的间隔越宽的方式扇出。
另外,图17所示的例子中,栅极驱动器12A在部分电路CP1以及CP2的基础上还包括缓冲电路BC3以及保护电路PC。缓冲电路BC3以及保护电路PC,取代实施方式1中的驱动电路VT,配置于部分电路CP1与部分电路CP2之间,与部分电路CP1以及CP2中任一也都电连接。
缓冲电路BC3被输入要向部分电路CP1的时钟信号等信号,对所输入的信号进行缓冲并向部分电路CP1供给。或者,也可以被输入要向部分电路CP2供给的信号,对所输入的信号进行缓冲并向部分电路CP2供给。
另外,保护电路PC也可以是保护部分电路CP1或CP2免受静电影响的电路。即,保护电路PC也可以是保护部分电路CP1或CP2免受由静电进行的静电放电(Electrostaticdischarge:ESD)影响的电路。
保护电路例如包括电阻元件RS1、二极管DI1以及DI2。电阻元件RS1设置在将部分电路CP1与部分电路CP2连接的连接布线WR3的途中。二极管DI1以通常时段被施加逆偏压的方式连接于电源电位VDD与连接布线WR3之间,二极管DI2以通常时段被施加逆偏压的方式连接于连接布线WR3与接地电位VSS之间。
此外,图17所示的例子中,缓冲电路BC3与保护电路PC在部分电路CP1与部分电路CP2之间相互串联连接,但是也可以将缓冲电路BC3以及保护电路PC中的任一方连接于部分电路CP1与部分电路CP2之间。
例如部分电路CP1被供给要向部分电路CP1的多个传输电路VSR所含的移位寄存器SRC(参照图10)供给的时钟信号或重设信号等信号。
伴随显示装置的大型化,包含部分电路CP1以及CP2的栅极驱动器12A中的布线电阻即布线的负荷增加。伴随该增加,在配置于远离边框区域FLA1(参照图4)的位置的传输电路VSR中,与在配置于与该传输电路VSR相比接近边框区域FLA1的位置的传输电路VSR相比,被供给到该传输电路VSR的时钟信号或重设信号等信号的波形劣化,所供给的信号发生不良。
因此,通过设置缓冲电路BC3,能够防止或抑制向在远离边框区域FLA1的位置所配置的传输电路VSR供给的信号发生不良。
另外,伴随显示装置的大型化,包含部分电路CP1以及CP2的栅极驱动器12A中的布线的长度增加。伴随该增加,在包含部分电路CP1以及CP2的栅极驱动器12A设置的元件容易由于静电而被破坏,例如显示装置的制造成品率降低。
因此,通过设置保护电路PC,在包含部分电路CP1以及CP2的栅极驱动器12A设置的元件不易由于静电而被破坏,例如显示装置的制造成品率提升。
优选,部分电路CP1所含的1个传输电路VSR1所连接的扫描信号线GL1的个数与部分电路CP2所含的1个传输电路VSR2所连接的扫描信号线GL2的个数相等,部分电路CP1所含的传输电路VSR1的个数与部分电路CP2所含的传输电路VSR2的个数相等。即,在包括部分电路CP1所含的n1个传输电路VSR1和部分电路CP2所含的n2个即n1个传输电路VSR2的2×n1个传输电路VSR的排列的中央部,插入配置有缓冲电路BC3或保护电路PC。换言之,在传输电路VSR的排列途中,插入配置有作为显示用的电路的驱动电路VT。
由此,能够使沿相对于X轴方向倾斜的方向延伸的延伸部EX1的延伸方向与X轴方向所成的角度的最大值变小,能够容易地配置扫描信号连接布线GC1。另外,能够使沿相对于X轴方向倾斜的方向延伸的延伸部EX2的延伸方向与X轴方向所成的角度的最大值变小,能够容易地配置扫描信号连接布线GC2。
<边框区域的横向的宽度尺寸>
本实施方式2中,与实施方式1同样地,作为m1×n1个端部EP1的排列中的相互相邻的端部EP1的中心彼此的Y轴方向上的间隔的平均值的间距PL12,比扫描信号线GL1的间距PL11窄。另外,作为m2×n2个端部EP2的排列中的相互相邻的端部EP2的中心彼此的Y轴方向上的间隔的平均值的间距PL22,比扫描信号线GL2的间距PL21窄。
由此,能够将包括n2个传输电路VSR2的部分电路CP2与包括n1个传输电路VSR1的部分电路CP1空开间隔而配置。因此,能够在部分电路CP1与部分电路CP2之间配置不同于部分电路CP1以及CP2的电路,能够缩小边框区域FLA2的面积。
另一方面,本实施方式2中,在传输电路VSR的排列途中,取代检测用的电路而插入配置有显示用的电路。在插入配置这样的显示用的电路的情况下,与插入配置触摸检测用的电路的情况同样地,能够在部分电路CP1与部分电路CP2之间配置不同于部分电路CP1以及CP2的电路,能够缩小边框区域FLA2的面积。
以上,对由本发明者完成的发明基于其实施方式具体进行了说明,但是本发明不限定于上述实施方式,当然可以在不脱离其主旨的范围内进行各种变更。
另外,上述实施方式中,作为公开例例示了液晶显示装置的情况,但是作为其他的应用例,可以举出有机EL显示装置、其他的自发光型显示装置、或具有电泳元件等的电子纸型显示装置等所谓平板型的显示装置。另外,当然,从中小型到大型没有特别限定都能够应用。
应该认识到,本领域技术人员能够在本发明思想的范畴内想到各种变更例以及修改例,这些变更例以及修正例也属于本发明的范围。
例如,本领域技术人员适当地对上述各实施方式进行了结构要素的追加、删除或设计变更所得的方案、或进行了工序的追加、省略或条件变更所得的方案,只要具备本发明的主旨,就包含于本发明的范围内。
本发明有效适用于显示装置。

Claims (14)

1.一种显示装置,其中,具有:
基板;
设置于所述基板的多个第一像素;
设置于所述基板的第一电路;
与所述多个第一像素连接的多条第一扫描线;和
将所述第一电路与所述多条第一扫描信号线的每一条连接的多条第一扫描信号连接布线,
所述基板包括:
第一区域;和
相对于所述第一区域配置于第一方向上的第一侧的第二区域,
所述多个第一像素设置于所述第一区域,
所述第一电路设置于所述第二区域,而且在俯视下沿与所述第一方向交差的第二方向延伸,
所述多条第一扫描线设置于所述第一区域,在俯视下分别沿所述第一方向延伸,而且沿所述第二方向以第一间距排列,
所述多条第一扫描信号连接布线的每一条包括所述第一方向上的所述第一侧的第一端部,
所述多条第一扫描信号连接布线的每一个所含的所述多个第一端部,与所述第一电路连接,而且在俯视下沿所述第二方向排列,
相互相邻的任意2个所述第一端部的中心彼此的所述第二方向上的间隔比所述第一间距窄。
2.根据权利要求1所述的显示装置,其中,
相互相邻的所述第一端部的中心彼此的所述第二方向上的间隔的第一平均值比所述第一间距窄。
3.根据权利要求2所述的显示装置,其中,
具有:设置于所述基板的多个第二像素;
输出第二扫描信号的第二电路;
与所述多个第二像素连接的多条第二扫描线;和
将所述第二电路与所述多条第二扫描线的每一条连接的多条第二扫描信号连接布线,
所述多个第二像素设置于所述第一区域,
所述第二电路设置于所述第二区域,而且在俯视下沿所述第二方向延伸,
所述多条第二扫描线设置于所述第一区域,在俯视下分别沿所述第一方向延伸,而且沿所述第二方向以第二间距排列,
所述多条第二扫描线的每一条,在俯视下相对于所述多条第一扫描线的任一条都配置于所述第二方向上的第二侧,
所述第二电路相对于所述第一电路在所述第二方向上的所述第二侧与所述第一电路空开间隔而配置,
所述多条第二扫描信号连接布线的每一条包括所述第一方向上的所述第一侧的第二端部,
所述多条第二扫描信号连接布线的每一个所含的所述多个第二端部,与所述第二电路连接,而且在俯视下沿所述第二方向排列,
相互相邻的所述第二端部的中心彼此的所述第二方向上的间隔的第二平均值比所述第二间距窄。
4.根据权利要求3所述的显示装置,其中,
具有:在俯视下与所述多个第一像素以及所述多个第二像素重叠的第一电极;和
将第一信号和第二信号切换地向所述第一电极供给的第三电路,
所述第三电路配置于所述第一电路与所述第二电路之间。
5.根据权利要求4所述的显示装置,其中,
具有:被供给所述第一信号的第二电极;
被供给所述第二信号的第三电极;和
将所述第二电极与所述第三电极切换地连接于所述第一电极的切换部,
所述基板包括作为配置于所述第一区域与所述第二区域之间的区域的第三区域,
所述第二电极设置于所述第三区域,而且在俯视下沿所述第二方向延伸,
所述第三电极设置于所述第三区域,在俯视下沿所述第二方向延伸,而且相对于所述第二电极配置于所述第一方向上的所述第一侧。
6.根据权利要求5所述的显示装置,其中,
所述切换部,在俯视下沿所述第二方向延伸,而且配置于所述第二电极与所述第三电极之间,
所述多条第一扫描信号连接布线的任一条包括沿不同于所述第一方向的延伸的第一延伸部,
所述多条第二扫描信号连接布线的任一条包括沿不同于所述第一方向的方向延伸的第二延伸部,
所述第一延伸部在俯视下与所述第三电极重叠,
所述第二延伸部在俯视下与所述第三电极重叠。
7.根据权利要求6所述的显示装置,其中,
所述多条第一扫描信号连接布线中相互相邻的任意2条第一扫描信号连接布线的每一条,包括所述第一延伸部,
所述多条第二扫描信号连接布线中相互相邻的任意2条第二扫描信号连接布线的每一条,包括所述第二延伸部,
所述2条第一扫描信号连接布线分别所含的2个所述第一延伸部的每一个的所述第一电路侧的第三端部的中心彼此的所述第二方向上的间隔,比所述2个第一延伸部的每一个的同所述第一电路侧相反一侧的第四端部的中心彼此的所述第二方向上的间隔窄,
所述2条第二扫描信号连接布线分别所含的2个所述第二延伸部的每一个的所述第一电路侧的第五端部的中心彼此的所述第二方向上的间隔,比所述2个第二延伸部的每一个的同所述第一电路侧相反一侧的第六端部的中心彼此的所述第二方向上的间隔窄。
8.根据权利要求6所述的显示装置,其中,
所述切换部包括:
多个第一切换元件;和
多个第二切换元件,
所述多个第一切换元件在俯视下沿所述第二方向排列,
所述多个第二切换元件在俯视下沿所述第二方向排列,
所述多个第二切换元件的每一个,相对于所述多个第一切换元件的任一元件都配置于所述第二方向上的所述第二侧,
所述多个第一切换元件的每一个包括:
第一导电型的第一场效应晶体管;和
不同于所述第一导电型的第二导电型的第二场效应晶体管,
所述多个第二切换元件的每一个包括:
所述第二导电型的第三场效应晶体管;和
所述第一导电型的第四场效应晶体管,
所述第二场效应晶体管与所述第一场效应晶体管串联连接,
所述第四场效应晶体管与所述第三场效应晶体管串联连接,
所述第一场效应晶体管的所述第二场效应晶体管侧连接于所述第一电极,
所述第一场效应晶体管的同所述第二场效应晶体管侧相反的一侧连接于所述第二电极,
所述第二场效应晶体管的同所述第一场效应晶体管侧相反的一侧连接于所述第三电极,
所述第三场效应晶体管的所述第四场效应晶体管侧连接于所述第一电极,
所述第三场效应晶体管的同所述第四场效应晶体管侧相反的一侧连接于所述第二电极,
所述第四场效应晶体管的同所述第三场效应晶体管侧相反的一侧连接于所述第三电极。
9.根据权利要求8所述的显示装置,其中,
所述第三电路包括:
供给第一交流信号的第一供给部;和
供给相位与所述第一交流信号相反的第二交流信号的第二供给部,
所述多个第一切换元件的每一个所含的所述第一场效应晶体管的第一栅电极连接于所述第一供给部,
所述多个第一切换元件的每一个所含的所述第二场效应晶体管的第二栅电极连接于所述第一供给部,
所述多个第二切换元件的每一个所含的所述第三场效应晶体管的第三栅电极连接于所述第二供给部,
所述多个第二切换元件的每一个所含的所述第四场效应晶体管的第四栅电极连接于所述第二供给部。
10.根据权利要求1所述的显示装置,其中,
所述多条第一扫描信号连接布线中相互相邻的任意2条第一扫描信号连接布线的每一条,包括沿不同于所述第一方向的方向延伸的第三延伸部,
所述2条第一扫描信号连接布线分别所含的2个所述第三延伸部的每一个的所述第一电路侧的第七端部的中心彼此的所述第二方向上的间隔,比2个所述第三延伸部的每一个的同所述第一电路侧相反一侧的第八端部的中心彼此的所述第二方向上的间隔窄。
11.根据权利要求3所述的显示装置,其中,
具有第四电路,该第四电路被输入要向所述第一电路供给的第三信号,对所输入的所述第三信号进行缓冲并向所述第一电路供给,
所述第四电路配置于所述第一电路与所述第二电路之间。
12.根据权利要求3或11所述的显示装置,其中,
具有保护所述第一电路免受静电影响的第五电路,
所述第五电路配置于所述第一电路与所述第二电路之间。
13.根据权利要求1所述的显示装置,其中,
具有由第一复数的第一扫描线形成的第一扫描线组,
所述第一电路包括在俯视下沿所述第二方向排列的第三复数的第一电路部,
所述第一扫描线组包括所述第三复数个第一部分组,所述第一部分组由沿所述第二方向排列的第四复数的所述第一扫描线形成,
所述第一复数是所述第三复数与所述第四复数的乘积,
所述第三复数的第一电路部分别与所述第三复数的第一部分组的每一个连接,
所述第三复数的第一部分组沿所述第二方向以第三间距排列,
所述第三复数的第一电路部沿所述第二方向以第四间距排列,
所述第四间距比所述第三间距窄。
14.根据权利要求5至9中任一项所述的显示装置,其中,
具有:分别与所述第一电极相向配置的多个第四电极;和
基于所述多个第四电极的每一个与所述第一电极之间的静电电容而对输入位置进行检测的检测部,
所述第三电路,通过由所述切换部将所述第二电极与所述第三电极切换地连接于所述第一电极,从而将所述第一信号与所述第二信号切换地向所述第一电极供给,
所述检测部,在所述第一电极被供给所述第二信号时,对所述输入位置进行检测,
所述多个第一像素以及所述多个第二像素,在所述第一电极被供给所述第一信号时,显示图像。
CN201610064428.1A 2015-01-30 2016-01-29 显示装置 Active CN105843439B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-017940 2015-01-30
JP2015017940A JP2016142880A (ja) 2015-01-30 2015-01-30 表示装置

Publications (2)

Publication Number Publication Date
CN105843439A true CN105843439A (zh) 2016-08-10
CN105843439B CN105843439B (zh) 2019-03-29

Family

ID=56554721

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610064428.1A Active CN105843439B (zh) 2015-01-30 2016-01-29 显示装置

Country Status (3)

Country Link
US (3) US9508754B2 (zh)
JP (1) JP2016142880A (zh)
CN (1) CN105843439B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107943353A (zh) * 2016-10-13 2018-04-20 敦泰电子股份有限公司 电子装置及其驱动方法
WO2018205711A1 (zh) * 2017-05-11 2018-11-15 京东方科技集团股份有限公司 像素结构、阵列基板和显示装置
CN112420737A (zh) * 2019-08-20 2021-02-26 友达光电股份有限公司 像素阵列基板

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104795041B (zh) * 2015-05-08 2018-01-23 厦门天马微电子有限公司 一种阵列基板的驱动方法、阵列基板、显示面板和显示装置
TWI567450B (zh) 2015-10-16 2017-01-21 群創光電股份有限公司 顯示裝置
JP6518576B2 (ja) * 2015-11-27 2019-05-22 株式会社ジャパンディスプレイ 表示装置及び表示装置のタッチ検出方法
CN105573549B (zh) * 2015-12-08 2018-12-25 上海天马微电子有限公司 阵列基板、触控屏和触控显示装置及其制作方法
JP6705687B2 (ja) * 2016-04-04 2020-06-03 株式会社ジャパンディスプレイ 表示装置
JP2018017988A (ja) 2016-07-29 2018-02-01 株式会社ジャパンディスプレイ 表示装置
WO2018073690A1 (en) 2016-10-21 2018-04-26 Semiconductor Energy Laboratory Co., Ltd. Touch sensor, display device, display module, and electronic device
TWI657300B (zh) * 2017-08-10 2019-04-21 友達光電股份有限公司 陣列基板
JP6993168B2 (ja) * 2017-10-18 2022-01-13 株式会社ジャパンディスプレイ 表示装置、および、タッチパネル装置
CN108628020B (zh) * 2018-05-23 2021-08-31 上海中航光电子有限公司 一种阵列基板及显示装置
CN109445137B (zh) * 2018-12-25 2020-04-14 惠科股份有限公司 一种显示装置的制造方法、修复方法和显示装置
CN110517632A (zh) * 2019-08-22 2019-11-29 武汉华星光电技术有限公司 阵列基板及显示面板
US11600689B2 (en) * 2020-05-22 2023-03-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate having a varying width power supply wire, display panel and display device having the same
KR20230092925A (ko) * 2020-10-30 2023-06-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치, 및 전자 기기
US12105907B2 (en) * 2021-11-12 2024-10-01 Novatek Microelectronics Corp. Display panel and operation method thereof
TWI828127B (zh) 2022-04-27 2024-01-01 元太科技工業股份有限公司 觸控顯示裝置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5485293A (en) * 1993-09-29 1996-01-16 Honeywell Inc. Liquid crystal display including color triads with split pixels
CN101078845A (zh) * 2006-05-23 2007-11-28 卡西欧计算机株式会社 显示器件
CN103366674A (zh) * 2012-04-03 2013-10-23 精工爱普生株式会社 电光装置以及电子设备
US20140204303A1 (en) * 2013-01-21 2014-07-24 Japan Display Inc. Liquid crystal display panel

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4816668B2 (ja) * 2008-03-28 2011-11-16 ソニー株式会社 タッチセンサ付き表示装置
JP5252454B2 (ja) * 2009-06-30 2013-07-31 株式会社ジャパンディスプレイウェスト 接触検出装置、および、タッチセンサ機能を有する表示装置
JP5667824B2 (ja) * 2010-09-24 2015-02-12 株式会社ジャパンディスプレイ タッチ検出装置およびその駆動方法、タッチ検出機能付き表示装置、ならびに電子機器
JP6117197B2 (ja) * 2012-05-28 2017-04-19 パナソニック液晶ディスプレイ株式会社 液晶表示装置
JP2014048652A (ja) * 2012-09-04 2014-03-17 Japan Display Inc 液晶表示装置
JP5778119B2 (ja) * 2012-11-30 2015-09-16 株式会社ジャパンディスプレイ タッチ検出機能付き表示装置及び電子機器
JP5980157B2 (ja) 2013-03-29 2016-08-31 株式会社ジャパンディスプレイ タッチ検出機能付き表示装置及び電子機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5485293A (en) * 1993-09-29 1996-01-16 Honeywell Inc. Liquid crystal display including color triads with split pixels
CN101078845A (zh) * 2006-05-23 2007-11-28 卡西欧计算机株式会社 显示器件
CN103366674A (zh) * 2012-04-03 2013-10-23 精工爱普生株式会社 电光装置以及电子设备
US20140204303A1 (en) * 2013-01-21 2014-07-24 Japan Display Inc. Liquid crystal display panel

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107943353A (zh) * 2016-10-13 2018-04-20 敦泰电子股份有限公司 电子装置及其驱动方法
CN107943353B (zh) * 2016-10-13 2020-11-27 敦泰电子股份有限公司 电子装置及其驱动方法
WO2018205711A1 (zh) * 2017-05-11 2018-11-15 京东方科技集团股份有限公司 像素结构、阵列基板和显示装置
US11222905B2 (en) 2017-05-11 2022-01-11 Boe Technology Group Co., Ltd. Pixel structure, array substrate and display device
CN112420737A (zh) * 2019-08-20 2021-02-26 友达光电股份有限公司 像素阵列基板

Also Published As

Publication number Publication date
US20160225787A1 (en) 2016-08-04
JP2016142880A (ja) 2016-08-08
US9508754B2 (en) 2016-11-29
CN105843439B (zh) 2019-03-29
US20170308233A1 (en) 2017-10-26
US9916036B2 (en) 2018-03-13
US9715308B2 (en) 2017-07-25
US20170046001A1 (en) 2017-02-16

Similar Documents

Publication Publication Date Title
CN105843439B (zh) 显示装置
US9851832B2 (en) Display panel, driving method thereof and display device
US9886115B2 (en) Touch display substrate
US9760200B2 (en) Integrated touch screen
US7995041B2 (en) Integrated touch screen
CN105353929B (zh) 用于具有集成型触摸屏的显示装置的显示驱动器ic
US11211020B2 (en) High frame rate display
JP6032794B2 (ja) 液晶表示装置
CN107045835B (zh) 显示装置
US20160291753A1 (en) Array substrate, touch panel, touch apparatus, display panel and display apparatus
US20140132526A1 (en) Display device including integrated touch panel
CN107885397A (zh) 具有内置触摸屏的显示装置及其驱动方法
JP2014149816A (ja) タッチ検出機能付き表示装置及び電子機器
CN105609037A (zh) 一种阵列基板、触控显示面板及触控显示装置
CN104409037B (zh) 显示面板及显示装置
CN104571752A (zh) 触摸传感器集成型显示装置
CN105607788B (zh) 显示装置
CN104317467A (zh) 一种内嵌式触摸屏及显示装置
KR102349822B1 (ko) 터치 IC(integrated circuit) 및 터치 디스플레이 장치와 이의 구동 방법
CN105573558A (zh) 阵列基板、显示面板和显示装置
US10203800B2 (en) Display device with touch detection function
US10114504B2 (en) Touch screen, display device and fabrication method of touch screen
TWI450152B (zh) 觸控顯示裝置
CN110501849A (zh) 显示装置
CN106816444A (zh) 晶体管基板以及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant