CN105543951B - 一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法 - Google Patents
一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法 Download PDFInfo
- Publication number
- CN105543951B CN105543951B CN201610041286.7A CN201610041286A CN105543951B CN 105543951 B CN105543951 B CN 105543951B CN 201610041286 A CN201610041286 A CN 201610041286A CN 105543951 B CN105543951 B CN 105543951B
- Authority
- CN
- China
- Prior art keywords
- epitaxial
- silicon
- temperature
- monocrystalline substrate
- cop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/20—Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/02—Elements
- C30B29/06—Silicon
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Recrystallisation Techniques (AREA)
Abstract
本发明涉及一种在高COP硅单晶衬底上制备200mm‑300mm低缺陷外延片的方法,包括:(1)将高COP硅单晶衬底在纯氢气气氛中升温至800~850℃,保温5~10s;(2)然后升温至烘烤温度,将外延炉的保护气氛切换为氢气、氩气其中的一种或几种气氛,对上述硅单晶衬底进行烘烤;(3)将外延炉的保护气氛切换为纯氢气气氛,降温至外延生长工艺温度并保温;通入硅源气体,先在硅单晶衬底上生长本征外延层,随后通入硅源气体和掺杂气体,生长掺杂外延层即得。本发明工艺简单,成本低,利用外延炉对硅单晶衬底片进行短时间的高温烘烤使表面COP数量减少或消除,并结合特定的外延生长工艺控制技术,制备得到了低缺陷密度的硅外延片。
Description
技术领域
本发明属于集成电路用硅外延片领域,特别涉及一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法。
背景技术
集成电路用硅外延片,通常采用在硅单晶抛光片表面生长一层或多层具有特定厚度和电阻率的外延层来获得。在硅外延片的制备过程中,作为衬底的硅单晶抛光片的表面质量是非常重要的。
目前业内采用的硅单晶衬底片绝大多数源自直拉法(CZ)生长的硅单晶锭。CZ硅单晶在高拉速下生长时,表现为空位相对富集,富集的空位在硅单晶的生长过程和后续的冷却过程中形核并不断聚合长大,最终在硅单晶内部形成一种空洞型微缺陷,即晶体原生粒子缺陷(COP)。在通常的生长条件下,COP缺陷在直径125mm以上的晶体中是必然出现的原生缺陷,它的密度与晶体生长条件密切相关,一般在106~107/cm3左右,主要尺寸在80~200nm之间。这种缺陷会严重降低集成电路器件栅氧化层的完整性(GOI)。
由高COP硅单晶制成的硅抛光片,表面会存在高密度的凹坑缺陷,这是由于硅单晶体内的COP被暴露在硅片表面所致。当采用这种高COP硅单晶抛光片作为衬底生长外延层时,会导致外延层表面缺陷密度明显增大,引发外延片制备的器件产品的反向漏电流偏大等电性参数异常,影响器件的良率。
解决上述问题的途径之一是采用低COP的硅单晶衬底片,目前业界普遍采用的降低硅片表面COP数量的方法有两种,但都存在明显的不足之处:
(1)通过特殊的热场设计和严格的工艺控制,实现完美单晶的生长,将单晶锭体内的COP数量将至极低的水平。大量的实验已经证实降低晶体生长速率可以抑制COP的产生,然而这样大大降低了生产效率,非常不利于硅片的大规模批量生产。
(2)通过在炉管中通入Ar气、H2气、或Ar/H2混合气体,高温下对硅片进行退火处理,可以使硅片表面的COP数量减少或消除。通常采用的退火温度为1200℃以上,时间为1-2小时,对硅片成本的增加也是不容忽视的。
综上所述,考虑到制造成本和生产效率因素,因此需要找到一种高效、简便、低成本的方法,实现在高COP硅单晶衬底上制备低缺陷密度的外延片。
发明内容
本发明所要解决的技术问题是提供一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法,该方法工艺简单,成本低,利用外延炉对硅单晶衬底片进行短时间的高温烘烤使表面COP数量减少或消除,并结合特定的外延生长工艺控制技术,制备得到了低缺陷密度的硅外延片。
本发明的一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法,包括:
(1)将高COP硅单晶衬底置于外延炉的石墨基座中,在纯氢气气氛中升温至800~850℃,保温5~10s;
(2)然后升温至烘烤温度,将外延炉的保护气氛切换为氢气、氩气其中的一种或几种气氛,对上述硅单晶衬底进行烘烤;其中,烘烤温度为1150~1200℃,烘烤时间为60~180s;
(3)将外延炉的保护气氛切换为纯氢气气氛,降温至外延生长工艺温度并保温;通入硅源气体,先在硅单晶衬底上生长本征外延层,随后通入硅源气体和掺杂气体,生长掺杂外延层即得低缺陷外延片。
所述步骤(1)中的升温速率为3~10℃/s。
所述步骤(2)中的升温速率为5~20℃/s。
所述步骤(3)中的降温速率为3~5℃/s。
所述步骤(3)中的外延生长工艺温度为1090~1140℃,保温时间为10~30s。
所述步骤(3)中的本征外延层的生长速率为0.5~2.5μm/min。
所述步骤(3)中的掺杂外延层的生长速率为0.5~4.0μm/min。
所述步骤(3)中硅单晶衬底中的掺杂剂反扩至本征外延层最大厚度表面处的浓度不低于掺杂外延层的掺杂浓度。
有益效果
本发明工艺简单,成本低,利用外延炉对硅单晶衬底片进行短时间的高温烘烤使表面COP数量减少或消除,并结合特定的外延生长工艺控制技术,制备得到了低缺陷密度的硅外延片。
附图说明
图1为高COP硅单晶衬底片的示意图;
图2为高COP硅单晶衬底片经高温烘烤前后的变化示意图;
图3为经本发明处理的硅单晶衬底片高温烘烤前后的COP数量变化图;
图4为本发明制备得到的外延片结构图;
图5为利用表面扫描仪SP1测量得到的外延片表面缺陷数值。
具体实施方式
下面结合具体实施例,进一步阐述本发明。应理解,这些实施例仅用于说明本发明而不用于限制本发明的范围。此外应理解,在阅读了本发明讲授的内容之后,本领域技术人员可以对本发明作各种改动或修改,这些等价形式同样落于本申请所附权利要求书所限定的范围。
图1为高COP硅单晶衬底片的示意图,箭头A和箭头B所示为硅片表面裸露的COP缺陷,箭头C所示为近表面区域的COP缺陷,箭头D所示为硅片体内的COP缺陷。由图可知,COP缺陷是一种空洞型微缺陷,其内壁有一层氧化膜。箭头E所示为硅片表面因与空气接触而形成一层氧化薄层,其厚度约为10~20nm,称为自然氧化层。
实施例1
外延片采用的衬底为<100>晶向N型重掺砷高COP硅单晶抛光片,直径200mm,电阻率为0.003-0.004ohm.cm。硅衬底片和外延片表面的颗粒和COP用表面扫描仪SP1来测量。表面颗粒为凸起形态,且能够通过清洗加以去除,而COP为凹陷形态,无法通过清洗去除掉。
(1)将高COP硅单晶衬底置于外延炉的石墨基座中,通入浓度为99.9999%的氢气,在纯氢气气氛中升温至800℃,升温速率为3℃/s,保温10s;
(2)然后升温至烘烤温度,将外延炉的保护气氛切换为氢气/氩气混合气氛(氢气所占体积比为60%),对上述硅单晶衬底进行烘烤;其中,烘烤温度为1150℃,升温速率为5℃/s,烘烤时间为180s;
在升温至烘烤温度的过程中,硅单晶衬底片表面的自然氧化层(图1中箭头E所示)会全部被氢快速地刻蚀掉,这既有利于高温下硅片体内间隙氧原子向硅片表面的扩散,又有助于避免外延层表面缺陷的生成;
在高温烘烤过程中,COP缺陷内壁的氧化膜分解为可动的间隙氧原子和硅原子。硅片近表面的氧原子更容易外扩散出硅片表面,而体内的氧原子趋向于聚集,因此近表面区COP内壁的氧化膜更容易通过外扩散而溶解,剩下由空位构成的空洞。随后,空位迅速的外扩散以及大量自间隙硅原子的注入最终导致空洞的消除,COP缺陷随之消失。此外,在高温下,硅片表面的硅原子会自发地从能量高的“凸起”流动到能量低的“凹坑”中去,从而使表面变得平整。
图2为高COP硅单晶衬底片经高温烘烤前后的变化示意图,其中箭头A’、B’、C’分别对应烘烤前的A、B、C区域。
图3为硅单晶衬底片高温烘烤前后利用表面扫描仪SP1测量得到的硅片表面COP数值,可以看出经过高温烘烤后,衬底片表面的COP数量从大于1000颗降低至3颗以内,COP的消除率大于99.8%。
(3)将外延炉的保护气氛切换为纯氢气气氛,降温至外延生长工艺温度并保温;通入硅源气体,先在硅单晶衬底上生长本征外延层,随后通入硅源气体和掺杂气体,生长掺杂外延层即得低缺陷外延片,结构如图4所示;其中,外延生长工艺温度为1120℃,降温速率为3℃/s,保温时间为30s,保温的作用一方面是为了使温度更加稳定,另一方面是为了使外延腔体中的保护气氛得到充分的置换。
控制本征外延层的生长速率在2.1μm/min,这样可以实现对烘烤后的衬底片表面对应原COP位置的极轻微“凹坑”(如图2中的A’、B’、C’)的二次修复,使本征外延层表面平整度更优。由于硅单晶衬底片中掺杂剂的浓度很高(通常在1E18~1E19/cm3),在本征外延层生长过程中,衬底片中高浓度的掺杂剂会向本征外延层中扩散。因此,必须控制本征外延层的厚度,使硅单晶衬底片中的掺杂剂反扩至硅本征层最外表面处的浓度不低于掺杂外延层中的掺杂剂浓度,以获得理想的外延片过渡区形貌。
控制掺杂外延层的生长速率在3.7μm/min,生长厚度和电阻率符合器件要求的掺杂外延层。
实施例2
采用的外延片同实施例1。
(1)将高COP硅单晶衬底置于外延炉的石墨基座中,通入浓度为99.9999%的氢气,在纯氢气气氛中升温至800℃,升温速率为5℃/s,保温5s;
(2)然后升温至烘烤温度,将外延炉的保护气氛切换为纯氩气气氛,对上述硅单晶衬底进行烘烤;其中,烘烤温度为1180℃,升温速率为10℃/s,烘烤时间为120s;
(3)将外延炉的保护气氛切换为纯氢气气氛,降温至外延生长工艺温度并保温;通入硅源气体,先在硅单晶衬底上生长本征外延层,随后通入硅源气体和掺杂气体,生长掺杂外延层即得低缺陷外延片;其中,外延生长工艺温度为1140℃,降温速率为5℃/s,保温时间为20s;控制本征外延层的生长速率在2.2μm/min;控制掺杂外延层的生长速率在4.0μm/min。
由图3可知,经过高温烘烤后,衬底片表面的COP数量从大于1000颗降低至3颗以内,COP的消除率大于99.8%。由图5可知,本实施例中硅外延片表面的缺陷数量显著降低。
实施例3
外延片采用的衬底为<100>晶向N型重掺砷高COP硅单晶抛光片,直径300mm,电阻率为0.003-0.005ohm.cm。
(1)将高COP硅单晶衬底置于外延炉的石墨基座中,通入浓度为99.9999%的氢气,在纯氢气气氛中升温至800℃,升温速率为5℃/s,保温5s;
(2)然后升温至烘烤温度,将外延炉的保护气氛继续保留为纯氢气气氛,对上述硅单晶衬底进行烘烤;其中,烘烤温度为1200℃,升温速率为5℃/s,烘烤时间为60s;
(3)将外延炉的保护气氛切换为纯氢气气氛,降温至外延生长工艺温度并保温;通入硅源气体,先在硅单晶衬底上生长本征外延层,随后通入硅源气体和掺杂气体,生长掺杂外延层即得低缺陷外延片;其中,外延生长工艺温度为1100℃,降温速率为4℃/s,保温时间为10s;控制本征外延层的生长速率在1.8μm/min;控制掺杂外延层的生长速率在3.0μm/min。
由图3可知,经过高温烘烤后,衬底片表面的COP数量从大于1000颗降低至3颗以内,COP的消除率大于99.8%。由图5可知,本实施例中硅外延片表面的缺陷数量显著降低。
对比例
采用高COP硅单晶衬底,省略实施例1的步骤(2),实施例1的步骤(1)完成后直接切换至步骤(3)制备了未经高温烘烤过程的硅外延片。
由图5可以看出,相比未经高温烘烤过程的对比例外延片,实施例1-3中硅外延片表面的缺陷数量显著降低。
Claims (1)
1.一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法,包括:
(1)将高COP硅单晶衬底置于外延炉的石墨基座中,通入浓度为99.9999%的氢气,在纯氢气气氛中升温至800℃,升温速率为3℃/s,保温10s;
(2)然后升温至烘烤温度,将外延炉的保护气氛切换为氢气/氩气混合气氛,其中氢气所占体积比为60%,对上述硅单晶衬底进行烘烤;其中,烘烤温度为1150℃,升温速率为5℃/s,烘烤时间为180s;
(3)将外延炉的保护气氛切换为纯氢气气氛,降温至外延生长工艺温度并保温;通入硅源气体,先在硅单晶衬底上生长本征外延层,随后通入硅源气体和掺杂气体,生长掺杂外延层即得低缺陷外延片;其中,外延生长工艺温度为1120℃,降温速率为3℃/s,保温时间为30s;控制本征外延层的生长速率在2.1μm/min;控制掺杂外延层的生长速率在3.7μm/min。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610041286.7A CN105543951B (zh) | 2016-01-21 | 2016-01-21 | 一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610041286.7A CN105543951B (zh) | 2016-01-21 | 2016-01-21 | 一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105543951A CN105543951A (zh) | 2016-05-04 |
CN105543951B true CN105543951B (zh) | 2019-01-01 |
Family
ID=55823499
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610041286.7A Active CN105543951B (zh) | 2016-01-21 | 2016-01-21 | 一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105543951B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110660649B (zh) * | 2019-11-29 | 2020-05-01 | 南京国盛电子有限公司 | 一种8英寸vdmos功率管用硅外延片的制造方法 |
CN115029773A (zh) * | 2022-05-23 | 2022-09-09 | 中环领先半导体材料有限公司 | 一种厚外延颗粒改善的工艺 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001210650A (ja) * | 2000-01-05 | 2001-08-03 | Hyundai Electronics Ind Co Ltd | エピタキシャルシリコンウェーハの製造方法 |
CN1838388A (zh) * | 2005-03-21 | 2006-09-27 | 北京有色金属研究总院 | 一种获得洁净区的硅片快速热处理工艺方法及其产品 |
JP2007073594A (ja) * | 2005-09-05 | 2007-03-22 | Sumco Corp | エピタキシャルシリコンウェーハの製造方法 |
CN101238557A (zh) * | 2005-07-27 | 2008-08-06 | 胜高股份有限公司 | 硅晶片及其制造方法 |
CN101295637A (zh) * | 2008-06-17 | 2008-10-29 | 河北普兴电子科技股份有限公司 | 变容二极管用硅外延材料制备方法 |
CN101333677A (zh) * | 2007-06-25 | 2008-12-31 | 北京有色金属研究总院 | 300mm薄层外延工艺 |
EP2037009A2 (en) * | 1999-03-16 | 2009-03-18 | Shin-Etsu Handotai Company Limited | Method for producing a bonded SOI wafer |
JP2009280428A (ja) * | 2008-05-21 | 2009-12-03 | Sumco Corp | エピタキシャルシリコンウェーハ |
CN102386067A (zh) * | 2010-08-31 | 2012-03-21 | 中国科学院上海微系统与信息技术研究所 | 有效抑制自掺杂效应的外延生长方法 |
-
2016
- 2016-01-21 CN CN201610041286.7A patent/CN105543951B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2037009A2 (en) * | 1999-03-16 | 2009-03-18 | Shin-Etsu Handotai Company Limited | Method for producing a bonded SOI wafer |
JP2001210650A (ja) * | 2000-01-05 | 2001-08-03 | Hyundai Electronics Ind Co Ltd | エピタキシャルシリコンウェーハの製造方法 |
CN1838388A (zh) * | 2005-03-21 | 2006-09-27 | 北京有色金属研究总院 | 一种获得洁净区的硅片快速热处理工艺方法及其产品 |
CN101238557A (zh) * | 2005-07-27 | 2008-08-06 | 胜高股份有限公司 | 硅晶片及其制造方法 |
JP2007073594A (ja) * | 2005-09-05 | 2007-03-22 | Sumco Corp | エピタキシャルシリコンウェーハの製造方法 |
CN101333677A (zh) * | 2007-06-25 | 2008-12-31 | 北京有色金属研究总院 | 300mm薄层外延工艺 |
JP2009280428A (ja) * | 2008-05-21 | 2009-12-03 | Sumco Corp | エピタキシャルシリコンウェーハ |
CN101295637A (zh) * | 2008-06-17 | 2008-10-29 | 河北普兴电子科技股份有限公司 | 变容二极管用硅外延材料制备方法 |
CN102386067A (zh) * | 2010-08-31 | 2012-03-21 | 中国科学院上海微系统与信息技术研究所 | 有效抑制自掺杂效应的外延生长方法 |
Non-Patent Citations (1)
Title |
---|
ULSI用Cz硅单晶种的空洞型原生缺陷及其控制方法;乔治等;《半导体技术》;20050430;第30卷(第4期);第16-19页 |
Also Published As
Publication number | Publication date |
---|---|
CN105543951A (zh) | 2016-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI228549B (en) | An epitaxial silicon wafer with intrinsic gettering and a method for the preparation thereof | |
JP6945805B2 (ja) | エピタキシャルウェーハの製造方法 | |
TW200536966A (en) | Silicon wafer and method for manufacturing the same | |
JP5194146B2 (ja) | シリコン単結晶の製造方法、シリコン単結晶、およびウエハ | |
TWI428483B (zh) | 矽晶圓及其製造方法 | |
TW200400642A (en) | High resistance silicon wafer and manufacturing method for the same | |
JP2013087007A (ja) | p型シリコン単結晶およびその製造方法 | |
TWI468564B (zh) | 矽單晶基材及其製造方法 | |
JP7036116B2 (ja) | シリコン単結晶の製造方法 | |
TWI310794B (en) | Silicon wafer and manufacturing method for same | |
CN113564693B (zh) | 低电阻率重掺砷硅单晶生产方法 | |
TW530325B (en) | Semiconductor wafer manufacturing process | |
JP2019206451A (ja) | シリコン単結晶の製造方法、エピタキシャルシリコンウェーハ及びシリコン単結晶基板 | |
TWI691624B (zh) | n型矽單結晶的製造方法 | |
CN105543951B (zh) | 一种在高COP硅单晶衬底上制备200mm-300mm低缺陷外延片的方法 | |
JP2014218411A (ja) | シリコンエピタキシャルウェーハ及びシリコンエピタキシャルウェーハの製造方法 | |
TWI240020B (en) | Silicon single crystal wafer and manufacturing process therefore | |
CN105297140B (zh) | 硅片及退火处理方法 | |
JP2005142434A (ja) | シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ | |
TW498114B (en) | Method for manufacturing silicon single crystals and wafers adapted for producing semiconductors | |
JP5489064B2 (ja) | シリコン単結晶の育成方法 | |
WO2021037275A1 (zh) | 共含锗和氮杂质的单晶硅片、其制备方法以及包含所述硅片的集成电路 | |
JP6196353B2 (ja) | 単結晶シリコンインゴットおよびウェーハの形成方法 | |
JP4615785B2 (ja) | 窒素添加基板を用いたエピ層欠陥のないエピタキシャルウエハの製造方法 | |
JP7272343B2 (ja) | n型シリコン単結晶の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20190822 Address after: 324000 Nine Blocks, No. 52 Panlong Road, Quzhou Green Industry Cluster Area, Zhejiang Province Patentee after: Jin Ruihong Microelectronics (Quzhou) Co., Ltd. Address before: 315800 East Bonded Zone 0125-3, Ningbo City, Zhejiang Province Patentee before: QL Electronics Co., Ltd. |