CN105489658A - 一种高htrb的高压快恢复二极管芯片及其生产工艺 - Google Patents

一种高htrb的高压快恢复二极管芯片及其生产工艺 Download PDF

Info

Publication number
CN105489658A
CN105489658A CN201610021877.8A CN201610021877A CN105489658A CN 105489658 A CN105489658 A CN 105489658A CN 201610021877 A CN201610021877 A CN 201610021877A CN 105489658 A CN105489658 A CN 105489658A
Authority
CN
China
Prior art keywords
silicon chip
chip
limiting ring
fast recovery
htrb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610021877.8A
Other languages
English (en)
Other versions
CN105489658B (zh
Inventor
孙澜
刘韵吉
杨敏红
单慧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Saunders Microelectronic Devices (nanjing) Co Ltd
Original Assignee
Saunders Microelectronic Devices (nanjing) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Saunders Microelectronic Devices (nanjing) Co Ltd filed Critical Saunders Microelectronic Devices (nanjing) Co Ltd
Priority to CN201610021877.8A priority Critical patent/CN105489658B/zh
Publication of CN105489658A publication Critical patent/CN105489658A/zh
Application granted granted Critical
Publication of CN105489658B publication Critical patent/CN105489658B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/868PIN diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明公开了一种高HTRB的高压快恢复二极管芯片及其生产工艺,属于半导体芯片领域。一种高HTRB的高压快恢复二极管芯片,包括芯片、N+截止环、终端结构和P+阳极,所述的芯片为快恢复二极管芯片;芯片截层从右向左依次为芯片、N+截止环、终端结构和P+阳极。采用偏置金属场板场限环和浮动场限环的复合终端结构,在远离P+阳极区域采用偏置金属场板场限环,短路了芯片表面电荷,解决了高压快恢复二极管在HTRB老化中耐压衰减失效问题,在靠近P+阳极区域采用浮动场限环,避免引入多晶场板,从而节省了芯片制造成本。它具有高HTRB可靠性,低成本,击穿电压高,漏电流小,开关损耗低的优点,延长了二极管的寿命。

Description

一种高HTRB的高压快恢复二极管芯片及其生产工艺
技术领域
本发明涉及半导体芯片领域,更具体地说,涉及一种高HTRB的高压快恢复二极管芯片及其生产工艺。
背景技术
参考文献:封装、检测与设备,整流二极管的最大反向电流IR对HTRB工作寿命的影响,2011年9月第36卷第9期,保爱林、傅剑锋、邓爱民。整流器件在工作中的可靠性往往与其漏电流特别是在高温下的漏电流有密切关系,通过对常温与高温漏电流的对比测试,发现高温漏电流越大,高温反偏寿命越短,说明高温漏电流对高温反偏寿命有重要影响。一般情况下整流器件会在3~4倍室温的结温下工作,在较高结温下的漏电流就显得异常重要,因为与正向电流相比,其虽然很小但不会像正向电流那样比较均匀地分布在整个结上,其大部分分布在表面漏电沟道以及穿过结的内部漏电沟道内。沟道的面积非常小,因此其电流密度异常的大,常造成该处的热失控,严重时会导致材料熔融。实际上因结温过高、漏电流局部集中造成的微区过热失效占了整流器件失效的绝大部分。高温漏电流对HTRB寿命的影响是显著的,其本质是最大反向电流IR的增大加速了由结温驱动的器件下的失效。
参考文献:半导体学报,用局域寿命控制技术改善功率快恢复二极管性能的仿真研究,2003年第24卷第5期,第520-526页,吴鹤,吴郁,亢宝位,贾云鹏。文献中表述了作为功率开关器件,高压快恢复二极管(FRD)的最重要的性能参数是反向恢复时间,为了减小反向恢复时间,针对局域低寿命区的参数对快恢复硅功率二极管性能的影响进行了系统的仿真研究,得到了全面系统的研究结果其中包括局域低寿命区在二极管中的位置不同和局域低寿命区中复合中心能级在禁带中的位置不同对快恢复二极管的反向恢复时间、反向恢复软度因子、正向压降、漏电流对各个单项性能的影响,以及各项综合性能综合折衷的影响。这些结果对高速功率器件寿命工程研究和器件制造工程都有重要的参考价值。
目前半导体行业内生产高压快恢复二极管(FRD)芯片通常采用V型槽玻璃钝化生产工艺。但现有技术存在多种问题,主要的问题如下:1)、击穿电压低,漏电流大。2)、HTRB可靠性差,功耗较大,二极管易烧毁。
发明内容
1.要解决的技术问题
针对现有技术中存在的HTRB可靠性差,击穿电压低,漏电流大,正向导通电压较大,功耗较大,制造成本高,二极管芯片易烧毁问题,本发明提供了一种高HTRB的高压快恢复二极管芯片及其生产工艺,它具有HTRB可靠性高,成本低,易于制造,开关损耗低,反向击穿电压高,延长了二极管的寿命。
2.技术方案
本发明的目的通过以下技术方案实现。
一种高HTRB可靠性低成本的高压快恢复二极管芯片,包括芯片,还包括N+截止环、复合终端结构和P+阳极,所述的芯片为快恢复二极管芯片;芯片截层从右向左依次为芯片、N+截止环、复合终端结构和P+阳极,所述的复合终端结构为偏置金属场板场限环和浮动场限环,所述的浮动场限环靠近P+阳极一侧,偏置金属场板场限环靠近N+截止环一侧。
更进一步的,所述的偏置金属场板场限环和浮动场限环。
一种上述高HTRB的高压快恢复二极管芯片生产工艺,其步骤如下:
1)场氧化前表面清洗:
配置氢氟酸溶液,由体积比水:氢氟酸=6:1溶液混合得到,所述的氢氟酸溶液质量浓度为40%;
配置1号液,由体积比为氨水:过氧化氢溶液:水=1:1:5-1:2:7混合得到,所述的氨水浓度质量浓度为27%;
配置2号液,由体积比氯化氢:过氧化氢溶液:水=1:1:6-1:2:8混合得到,所述的氯化氢质量浓度为37%、过氧化氢溶液质量浓度为30%;清洗顺序如下:
a.使用氢氟酸溶液浸泡硅片30s,用去离子水冲洗;
b.用1号液浸泡硅片10min,用去离子水冲洗;
c.使用所述的氢氟酸溶液浸泡步骤b处理后的硅片30s,后用去离子水冲洗;
d.用2号液浸泡硅片10min,后用去离子水冲洗,使用所述的氢氟酸溶液浸泡1min,最后用去离子水冲洗,对硅片表面完成清洗;
2)硅片表面场氧化层的生长:将步骤1)处理完成的硅片置于氧化炉中生长,生成一层场氧化层,场氧化层厚1-2um,氧化炉温度为1000-1100℃;
3)P+硼扩散光刻:对步骤2)处理完成的硅片进行光刻,形成在P+阳极区域的P+阳极,复合终端结构区域形成偏置金属场板场限环和浮动场限环;
4)湿刻腐蚀场氧化层:对步骤3)处理完成的硅片进行湿刻腐蚀,在P+硼扩散光刻的区域中去除步骤2)淀积的场氧化层;去除P+硼扩散光刻的光刻胶;
5)离子注入保护氧化前表面清洗:使用步骤1)的相同方法对上一步骤处理完成后的硅片表面进行清洗;
6)离子注入保护氧化层的生长:将步骤5)处理完成的硅片置于氧化炉中生长,在P+硼扩散的光刻区域生长一层保护氧化层,氧化炉温度为900-1000℃;
7)P+硼离子注入:将步骤6)处理完成的硅片在40KeV-80KeV能量下进行硼离子轰击,硼离子注入硅片表面,形成PN结,并完成对偏置金属场板场限环和浮动场限环的注入;
8)湿刻腐蚀离子注入保护氧化层:将步骤7)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除P+硼扩散区域的氧化层;
9)离子推进前表面清洗:使用步骤1)的相同方法对上一步骤处理完成硅片进行表面清洗;
10)离子推进:将步骤9)处理完成的硅片置于扩散炉中,进行扩散,PN结的结深增加,完成对偏置金属场板场限环和浮动场限环的扩散,激活注入的硼离子;扩散炉温度为1100-1200℃;
11)N+截止环光刻:对步骤10)处理完成的硅片进行光刻,硅片中形成高HTRB可靠性低成本的高压快恢复二极管的N+截止环;
12)湿刻腐蚀热氧化层:将步骤11)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除N+截止环(2)光刻区域淀积的热氧化层;
13)N+截止环离子注入:将步骤12)处理完成的硅片,在N+截止环(2)使用40KeV-80KeV能量进行磷离子注入,用剥离液在常温下去除N+截止环表面的光刻胶;
14)正面金属接触窗口光刻:对步骤14)处理完成的硅片进行光刻,在P+阳极和复合终端结构的区域中形成金属接触窗口的区域;
15)湿刻腐蚀热氧化层:将步骤15)处理完成的硅片,使用湿刻腐蚀,在正面金属接触窗口光刻的区域使用体积比为6:1的氟化氨和氢氟酸溶液去除淀积的热氧化层;用剥离液在常温下去除正面金属接触窗口光刻的光刻胶;
16)蒸发正面金属:将步骤16)处理完成的硅片,对硅片进行电子束蒸发,在硅片上淀积隔离金属和正面金属;
17)正面金属光刻:对步骤17)处理完成的硅片进行光刻,正面金属区域的正面金属在P+阳极和复合终端结构内;
18)湿刻正面金属:将步骤18)处理完成的硅片,在常温下使用体积比为85%的磷酸溶液去除P+阳极区域和复合终端结构外的正面金属,使用剥离液在常温下去除正面金属光刻时涂覆的光刻胶;
19)正面金属合金:将步骤19)处理完成的硅片置入合金炉管中,正面金属部分形成正面金属合金,合金炉管温度为400-500℃,合金时间为20min;
20)背面减薄:对步骤20)处理得到的硅片,将硅片厚度从背面减薄到200-300um;
21)背面金属淀积:对于步骤21)处理得到的硅片,在硅片背面进行直流等离子溅射淀积背面金属,形成背面电极;
22)电子束辐照:对步骤22)处理得到的硅片,用200kGy-800kGy剂量的电子束辐照,硅片引入缺陷;
23)芯片切割:将步骤23)产生的硅片,使用划片机将硅片划成单个芯片,形成独立芯片。
更进一步的,步骤8)、12)和15)中,所述的氟化氨和氢氟酸溶液,氟化氨质量浓度为40%,氢氟酸质量浓度为40%。
更进一步的,步骤16)中所述的隔离金属和正面金属为钛和铝。
更进一步的,步骤20)中所述的背面减薄方法为研磨、化学机械抛光、湿法腐蚀、常压等离子腐蚀。
更进一步的,步骤21)中所述的背面金属为银。
3.有益效果
相比于现有技术,本发明的优点在于:
(1)芯片结构简单,自右往左分为四层结构,易于制造,适应性好,兼容性高;
(2)采用偏置金属场板场限环和浮动场限环的复合终端结构,在远离P+阳极区域采用偏置金属场板场限环,短路了芯片表面电荷,解决了高压快恢复二极管在HTRB老化中耐压衰减失效问题,提高快恢复二极管的HTRB可靠性;浮动场限环区域一般不要较宽面积,在100微米以内。而偏置金属场板场限环区域,面积相应较宽,一般在100-200微米之间。
(3)采用偏置金属场板场限环和浮动场限环的复合终端结构,在靠近P+阳极区域采用浮动场限环,避免引入多晶场板,如果引入多晶场板,会增加2层光刻,大大增加了芯片制造成本。本方案节省了芯片制造成本,同时采用上述偏置金属场板场限环和浮动场限环的复合终端结构无需采用特殊表面钝化层,提高了产品的可制造性。
(4)使用新型的二极管芯片生产工艺,减小了开关损耗,降低了压降,减小了芯片功耗,增强了二极管的耐压稳定性及可靠性,延长了二极管的寿命;
(5)采用正面金属合金和背面减薄的方法,减小了二极管的正向导通电阻,提高了二极管的导通性能,提高了二极管的可靠性;
(6)生长的背面金属使用银,使得二极管芯片具有更好的导电性能,可靠性强,能耗低。
附图说明
图1为高HTRB可靠性低成本的高压快恢复二极管芯片的整体结构示意图;
图2为高HTRB可靠性低成本的高压快恢复二极管芯片的截面示意图;
图3为高HTRB可靠性低成本的高压快恢复二极管芯片的制备工艺流程图。
图中标号说明:
1、芯片;2、N+截止环;3、复合终端结构;31、浮动场限环;32、偏置金属场板场限环;4、P+阳极。
具体实施方式
下面结合说明书附图和具体的实施例,对本发明作详细描述。
实施例1
如图1、图2所示,一种高HTRB的高压快恢复二极管芯片,包括芯片1、N+截止环2、复合终端结构3和P+阳极4,所述的芯片1为快恢复二极管芯片;复合终端结构3包含远离P+阳极区域的偏置金属场板场限环32和靠近P+阳极区域的浮动场限环31结构,短路了芯片表面电荷,解决了高压快恢复二极管在HTRB老化中耐压衰减失效问题,提高快恢复二极管的HTRB,节省了芯片制造成本,提高了产品的可制造性可靠性。浮动场限环31区域主要是避免引入多晶场板,所以一般不要较宽面积,在100微米以内。本实施例中采用90微米。而偏置金属场板场限环32区域是为了起分压的作用,面积也相应较宽,一般在100-200微米之间。本实施例采用150微米。芯片截层从下向上依次为芯片1、N+截止环2、复合终端结构3和P+阳极4,芯片自右往左分为四层结构,易于制造,适应性好,兼容性高。
芯片参数:
击穿电压VBR≥800V;
正向电压VF(IF=15A)≤1.5V;
反向漏电流IR≤1μA;
反向恢复时间Trr≤50nS;
通过150℃,800V下HTRB可靠性测试。
针对结构方法制成的产品,产品名称U200800AA,电性能如下:VBR(25℃,IR=100uA)=960V,VF(25℃,IF=15A)=1.1V,IR(25℃,VR=600V)=0.5uA。
芯片的HTRB可靠性高,成本低,易于制造,开关损耗低,反向击穿电压高,延长了二极管的寿命。
如图3所示,一种高HTRB的高压快恢复二极管芯片生产工艺,其步骤如下:
1)场氧化前表面清洗:
配置氢氟酸溶液,由体积比水:氢氟酸=6:1溶液混合得到,所述的氢氟酸溶液质量浓度为40%;
配置1号液,由体积比为氨水:过氧化氢溶液:水=1:1:5-1:2:7混合得到,所述的氨水浓度质量浓度为27%;
配置2号液,由体积比氯化氢:过氧化氢溶液:水=1:1:6-1:2:8混合得到,所述的氯化氢质量浓度为37%、过氧化氢溶液质量浓度为30%;清洗顺序如下:
a.使用氢氟酸溶液浸泡硅片30s,用去离子水冲洗;
b.用1号液浸泡硅片10min,用去离子水冲洗;
c.使用所述的氢氟酸溶液浸泡步骤b处理后的硅片30s,后用去离子水冲洗;
d.用2号液浸泡硅片10min,后用去离子水冲洗,使用所述的氢氟酸溶液浸泡1min,最后用去离子水冲洗,对硅片表面完成清洗;
2)硅片表面场氧化层的生长:将步骤1)处理完成的硅片置于氧化炉中生长,生成一层场氧化层,场氧化层厚1um,氧化炉温度为1000℃;
3)P+硼扩散光刻:对步骤2)处理完成的硅片进行光刻,在P+阳极4区域形成P+阳极4,偏置金属场板场限环32和浮动场限环31的复合终端结构3区域形成电场限制环;4)湿刻腐蚀场氧化层:对步骤3)处理完成的硅片进行湿刻腐蚀,在P+硼扩散光刻的区域中去除步骤2)淀积的场氧化层;去除P+硼扩散光刻的光刻胶;
5)离子注入保护氧化前表面清洗:使用步骤1)的相同方法对上一步骤处理完成后的硅片表面进行清洗;
6)离子注入保护氧化层的生长:将步骤5)处理完成的硅片置于氧化炉中生长,在P+硼扩散的光刻区域生长一层保护氧化层,氧化炉温度为900℃;
7)P+硼离子注入:将步骤6)处理完成的硅片在40KeV能量下进行硼离子轰击,硼离子注入硅片表面,形成PN结,完成对偏置金属场板场限环32和浮动场限环31的注入;
8)湿刻腐蚀离子注入保护氧化层:将步骤7)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除P+硼扩散区域的氧化层,其中所述的氟化氨和氢氟酸溶液,氟化氨质量浓度为40%,氢氟酸质量浓度为40%;
9)离子推进前表面清洗:使用步骤1)的相同方法对上一步骤处理完成硅片进行表面清洗;
10)离子推进:将步骤9)处理完成的硅片置于扩散炉中,进行扩散,PN结的结深增加,完成对偏置金属场板场限环32和浮动场限环31的扩散,同时激活注入的硼离子;扩散炉温度为1100℃;
11)N+截止环光刻:对步骤10)处理完成的硅片进行光刻,硅片中形成高HTRB可靠性低成本的高压快恢复二极管的N+截止环2;
12)湿刻腐蚀热氧化层:将步骤11)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除N+截止环2光刻区域淀积的热氧化层,氟化氨质量浓度为40%,氢氟酸质量浓度为40%;
13)N+截止环离子注入:将步骤12)处理完成的硅片,在N+截止环2使用40KeV能量进行磷离子注入,用剥离液在常温下去除N+截止环2表面的光刻胶;
14)淀积PETEOS氧化层:在400℃的等离子腔体中淀积PETEOS氧化层,该氧化层的厚度通过设计实验为步骤19)形成的偏置金属场板提供最优化的电场分布;
15)正面金属接触窗口光刻:对步骤14)处理完成的硅片进行光刻,在P+阳极4和偏置金属场板场限环32和浮动场限环31的复合终端结构3的区域中形成金属接触窗口的区域;
16)湿刻腐蚀热氧化层:将步骤15)处理完成的硅片,使用湿刻腐蚀,在正面金属接触窗口光刻的区域使用体积比为6:1的氟化氨和氢氟酸溶液去除淀积的热氧化层;用剥离液在常温下去除正面金属接触窗口光刻的光刻胶,氟化氨质量浓度为40%,氢氟酸质量浓度为40%;
17)蒸发正面金属:将步骤16)处理完成的硅片,对硅片进行电子束蒸发,在硅片上淀积隔离金属和正面金属,隔离金属和正面金属为铝;
18)正面金属光刻:对步骤17)处理完成的硅片进行光刻,正面金属区域的正面金属在P+阳极4和偏置金属场板场限环32和浮动场限环31的复合终端结构3内;
19)湿刻正面金属:将步骤18)处理完成的硅片,在常温下使用体积比为85%的磷酸溶液去除P+阳极4区域和偏置金属场板场限环32和浮动场限环31的复合终端结构3外的正面金属,使用剥离液在常温下去除正面金属光刻时涂覆的光刻胶;
20)正面金属合金:将步骤19)处理完成的硅片置入合金炉管中,正面金属部分形成正面金属合金,合金炉管温度为400℃,合金时间为20min;
21)背面减薄:对步骤20)处理得到的硅片,进行化学机械抛光,将硅片厚度从背面减薄到200um,采用背面减薄,减小了二极管的正向导通电阻,提高了二极管的导通性能,提高了二极管的可靠性;
22)背面金属淀积:对于步骤21)处理得到的硅片,在硅片背面进行直流等离子溅射淀积背面金属,背面金属为银,形成背面电极,银的导电性能好,使得芯片具有更好的导电性能,功耗更加低;
23)电子束辐照:对步骤22)处理得到的硅片,用200kGy剂量的电子束辐照,硅片引入缺陷;
24)芯片切割:将步骤23)产生的硅片,使用划片机将硅片划成单个芯片,形成独立芯片。
实施例2:
一种高HTRB可靠性低成本的高压快恢复二极管芯片生产工艺,其步骤如下:
1)场氧化前表面清洗:配置氢氟酸溶液,由体积比水:氢氟酸=6:1溶液混合得到,所述的氢氟酸溶液质量浓度为40%;
配置1号液,由体积比为氨水:过氧化氢溶液:水=1:1:5-1:2:7混合得到,所述的氨水浓度质量浓度为27%;
配置2号液,由体积比氯化氢:过氧化氢溶液:水=1:1:6-1:2:8混合得到,所述的氯化氢质量浓度为37%、过氧化氢溶液质量浓度为30%;清洗顺序如下:
a.使用氢氟酸溶液浸泡硅片30s,用去离子水冲洗;
b.用1号液浸泡硅片10min,用去离子水冲洗;
c.使用所述的氢氟酸溶液浸泡步骤b处理后的硅片30s,后用去离子水冲洗;
d.用2号液浸泡硅片10min,后用去离子水冲洗,使用所述的氢氟酸溶液浸泡1min,最后用去离子水冲洗,对硅片表面完成清洗;
2)硅片表面场氧化层的生长:将步骤1)处理完成的硅片置于氧化炉中生长,生成一层场氧化层,场氧化层厚1um,氧化炉温度为1100℃;
3)P+硼扩散光刻:对步骤2)处理完成的硅片进行光刻,形成在P+阳极4区域的P+阳极4,偏置金属场板场限环32和浮动场限环的31复合终端结构3区域形成电场限制环;
4)湿刻腐蚀场氧化层:对步骤3)处理完成的硅片进行湿刻腐蚀,在P+硼扩散光刻的区域中去除步骤2)淀积的场氧化层;去除P+硼扩散光刻的光刻胶;
5)离子注入保护氧化前表面清洗:使用步骤1)的相同方法对上一步骤处理完成后的硅片表面进行清洗;
6)离子注入保护氧化层的生长:将步骤5)处理完成的硅片置于氧化炉中生长,在P+硼扩散的光刻区域生长一层保护氧化层,氧化炉温度为1000℃;
7)P+硼离子注入:将步骤6)处理完成的硅片在80KeV能量下进行硼离子轰击,硼离子注入硅片表面,形成PN结,并完成对偏置金属场板场限环32和浮动场限环31的注入;
8)湿刻腐蚀离子注入保护氧化层:将步骤7)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除P+硼扩散区域的氧化层,其中所述的氟化氨和氢氟酸溶液,氟化氨质量浓度为40%,氢氟酸质量浓度为40%;步骤12)和16)中相同。
9)离子推进前表面清洗:使用步骤1)的相同方法对上一步骤处理完成硅片进行表面清洗;
10)离子推进:将步骤9)处理完成的硅片置于扩散炉中,进行扩散,PN结的结深增加,完成对偏置金属场板场限环32和浮动场限环31的扩散,同时激活注入的硼离子;扩散炉温度为1200℃;
11)N+截止环光刻:对步骤10)处理完成的硅片进行光刻,硅片中形成高HTRB可靠性低成本的高压快恢复二极管的N+截止环2;
12)湿刻腐蚀热氧化层:将步骤11)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除N+截止环2光刻区域淀积的热氧化层;
13)N+截止环离子注入:将步骤12)处理完成的硅片,在N+截止环2使用80KeV能量进行磷离子注入,用剥离液在常温下去除N+截止环2表面的光刻胶;
14)淀积PETEOS氧化层:在500℃的等离子腔体中淀积PETEOS氧化层,该氧化层的厚度通过设计实验为步骤19)形成的偏置金属场板提供最优化的电场分布;
15)正面金属接触窗口光刻:对步骤14)处理完成的硅片进行光刻,在P+阳极4和偏置金属场板场限环32和浮动场限环31的复合终端结构3的区域中形成金属接触窗口的区域;
16)湿刻腐蚀热氧化层:将步骤15)处理完成的硅片,使用湿刻腐蚀,在正面金属接触窗口光刻的区域使用体积比为6:1的氟化氨和氢氟酸溶液去除淀积的热氧化层;用剥离液在常温下去除正面金属接触窗口光刻的光刻胶;
17)蒸发正面金属:将步骤16)处理完成的硅片,对硅片进行电子束蒸发,在硅片上淀积隔离金属和正面金属,隔离金属和正面金属为铝;
18)正面金属光刻:对步骤17)处理完成的硅片进行光刻,正面金属区域的正面金属在P+阳极4和偏置金属场板场限环32和浮动场限环31的复合终端结构3内;
19)湿刻正面金属:将步骤18)处理完成的硅片,在常温下使用体积比为85%的磷酸溶液去除P+阳极4区域和偏置金属场板场限环32和浮动场限环31的复合终端结构3外的正面金属,使用剥离液在常温下去除正面金属光刻时涂覆的光刻胶;
20)正面金属合金:将步骤19)处理完成的硅片置入合金炉管中,正面金属部分形成正面金属合金,合金炉管温度为500℃,合金时间为20min;
21)背面减薄:对步骤20)处理得到的硅片,进行研磨减薄,将硅片厚度从背面减薄到300um;
22)背面金属淀积:对于步骤21)处理得到的硅片,在硅片背面进行直流等离子溅射淀积背面金属,背面金属为银,形成背面电极;
23)电子束辐照:对步骤22)处理得到的硅片,用800kGy剂量的电子束辐照,硅片引入缺陷;
24)芯片切割:将步骤23)产生的硅片,使用划片机将硅片划成单个芯片,形成独立芯片。
实施例3:
实施例3与实施例1基本相同,不同之处在于步骤21)中背面减薄的方法为湿法腐蚀。
实施例4:
实施例4与实施例1基本相同,不同之处在于步骤21)中背面减薄的方法为常压等离子腐蚀。
以上示意性地对本发明创造及其实施方式进行了描述,该描述没有限制性,附图中所示的也只是本发明创造的实施方式之一,实际的结构并不局限于此。所以,如果本领域的普通技术人员受其启示,在不脱离本创造宗旨的情况下,不经创造性的设计出与该技术方案相似的结构方式及实施例,均应属于本专利的保护范围。

Claims (7)

1.一种高HTRB的高压快恢复二极管芯片,包括芯片(1),其特征在于:还包括N+截止环(2)、复合终端结构(3)和P+阳极(4),所述的芯片(1)为快恢复二极管芯片;芯片截层从右向左依次为芯片(1)、N+截止环(2)、复合终端结构(3)和P+阳极(4),所述的复合终端结构(3)为偏置金属场板场限环(32)和浮动场限环(31),所述的浮动场限环(31)靠近P+阳极(4)一侧,偏置金属场板场限环(32)靠近N+截止环(2)一侧。
2.根据权利要求1所述的一种高HTRB的高压快恢复二极管芯片,其特征在于:所述的偏置金属场板场限环(32)和浮动场限环(31)。
3.一种高HTRB的高压快恢复二极管芯片生产工艺,其步骤如下:
1)场氧化前表面清洗:
配置氢氟酸溶液,由体积比水:氢氟酸=6:1溶液混合得到,所述的氢氟酸溶液质量浓度为40%;
配置1号液,由体积比为氨水:过氧化氢溶液:水=1:1:5-1:2:7混合得到,所述的氨水浓度质量浓度为27%;
配置2号液,由体积比氯化氢:过氧化氢溶液:水=1:1:6-1:2:8混合得到,所述的氯化氢质量浓度为37%、过氧化氢溶液质量浓度为30%;清洗顺序如下:
a.使用氢氟酸溶液浸泡硅片30s,用去离子水冲洗;
b.用1号液浸泡硅片10min,用去离子水冲洗;
c.使用所述的氢氟酸溶液浸泡步骤b处理后的硅片30s,后用去离子水冲洗;
d.用2号液浸泡硅片10min,后用去离子水冲洗,使用所述的氢氟酸溶液浸泡1min,最后用去离子水冲洗,对硅片表面完成清洗;
2)硅片表面场氧化层的生长:将步骤1)处理完成的硅片置于氧化炉中生长,生成一层场氧化层,场氧化层厚1-2um,氧化炉温度为1000-1100℃;
3)P+硼扩散光刻:对步骤2)处理完成的硅片进行光刻,形成在P+阳极区域的P+阳极(4),复合终端结构(3)区域形成偏置金属场板场限环(32)和浮动场限环(31);
4)湿刻腐蚀场氧化层:对步骤3)处理完成的硅片进行湿刻腐蚀,在P+硼扩散光刻的区域中去除步骤2)淀积的场氧化层;去除P+硼扩散光刻的光刻胶;
5)离子注入保护氧化前表面清洗:使用步骤1)的相同方法对上一步骤处理完成后的硅片表面进行清洗;
6)离子注入保护氧化层的生长:将步骤5)处理完成的硅片置于氧化炉中生长,在P+硼扩散的光刻区域生长一层保护氧化层,氧化炉温度为900-1000℃;
7)P+硼离子注入:将步骤6)处理完成的硅片在40KeV-80KeV能量下进行硼离子轰击,硼离子注入硅片表面,形成PN结,并完成对偏置金属场板场限环(32)和浮动场限环(31)的注入;
8)湿刻腐蚀离子注入保护氧化层:将步骤7)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除P+硼扩散区域的氧化层;
9)离子推进前表面清洗:使用步骤1)的相同方法对上一步骤处理完成硅片进行表面清洗;
10)离子推进:将步骤9)处理完成的硅片置于扩散炉中,进行扩散,PN结的结深增加,完成对偏置金属场板场限环(32)和浮动场限环(31)的扩散,激活注入的硼离子;扩散炉温度为1100-1200℃;
11)N+截止环光刻:对步骤10)处理完成的硅片进行光刻,硅片中形成高HTRB可靠性低成本的高压快恢复二极管的N+截止环(2);
12)湿刻腐蚀热氧化层:将步骤11)处理完成的硅片,使用体积比为6:1的氟化氨和氢氟酸溶液去除N+截止环(2)光刻区域淀积的热氧化层;
13)N+截止环离子注入:将步骤12)处理完成的硅片,在N+截止环(2)使用40KeV-80KeV能量进行磷离子注入,用剥离液在常温下去除N+截止环(2)表面的光刻胶;
14)正面金属接触窗口光刻:对步骤14)处理完成的硅片进行光刻,在P+阳极(4)和复合终端结构(3)的区域中形成金属接触窗口的区域;
15)湿刻腐蚀热氧化层:将步骤15)处理完成的硅片,使用湿刻腐蚀,在正面金属接触窗口光刻的区域使用体积比为6:1的氟化氨和氢氟酸溶液去除淀积的热氧化层;用剥离液在常温下去除正面金属接触窗口光刻的光刻胶;
16)蒸发正面金属:将步骤16)处理完成的硅片,对硅片进行电子束蒸发,在硅片上淀积隔离金属和正面金属;
17)正面金属光刻:对步骤17)处理完成的硅片进行光刻,正面金属区域的正面金属在P+阳极(4)和复合终端结构(3)内;
18)湿刻正面金属:将步骤18)处理完成的硅片,在常温下使用体积比为85%的磷酸溶液去除P+阳极(4)区域和复合终端结构(3)外的正面金属,使用剥离液在常温下去除正面金属光刻时涂覆的光刻胶;
19)正面金属合金:将步骤19)处理完成的硅片置入合金炉管中,正面金属部分形成正面金属合金,合金炉管温度为400-500℃,合金时间为20min;
20)背面减薄:对步骤20)处理得到的硅片,将硅片厚度从背面减薄到200-300um;
21)背面金属淀积:对于步骤21)处理得到的硅片,在硅片背面进行直流等离子溅射淀积背面金属,形成背面电极;
22)电子束辐照:对步骤22)处理得到的硅片,用200kGy-800kGy剂量的电子束辐照,硅片引入缺陷;
23)芯片切割:将步骤23)产生的硅片,使用划片机将硅片划成单个芯片,形成独立芯片。
4.根据权利要求3所述的一种高HTRB的高压快恢复二极管芯片生产工艺,其特征在于:步骤8)、12)和15)中,所述的氟化氨和氢氟酸溶液,氟化氨质量浓度为40%,氢氟酸质量浓度为40%。
5.根据权利要求3或4所述的一种高HTRB的高压快恢复二极管芯片生产工艺,其特征在于:步骤16)中所述的隔离金属和正面金属为钛和铝。
6.根据权利要求3所述的一种高HTRB的高压快恢复二极管芯片生产工艺,其特征在于:步骤20)中所述的背面减薄方法为研磨、化学机械抛光、湿法腐蚀、常压等离子腐蚀。
7.根据权利要求3或6所述的一种高HTRB的高压快恢复二极管芯片生产工艺,其特征在于:步骤21)中所述的背面金属为银。
CN201610021877.8A 2016-01-13 2016-01-13 一种高htrb的高压快恢复二极管芯片及其生产工艺 Active CN105489658B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610021877.8A CN105489658B (zh) 2016-01-13 2016-01-13 一种高htrb的高压快恢复二极管芯片及其生产工艺

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610021877.8A CN105489658B (zh) 2016-01-13 2016-01-13 一种高htrb的高压快恢复二极管芯片及其生产工艺

Publications (2)

Publication Number Publication Date
CN105489658A true CN105489658A (zh) 2016-04-13
CN105489658B CN105489658B (zh) 2018-06-05

Family

ID=55676524

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610021877.8A Active CN105489658B (zh) 2016-01-13 2016-01-13 一种高htrb的高压快恢复二极管芯片及其生产工艺

Country Status (1)

Country Link
CN (1) CN105489658B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108269742A (zh) * 2016-12-30 2018-07-10 无锡昌德微电子股份有限公司 一种超快恢复二极管结构的实现方法
CN109148605A (zh) * 2017-06-19 2019-01-04 宁波比亚迪半导体有限公司 快恢复二极管及制备方法、电子设备
CN111106181A (zh) * 2018-10-26 2020-05-05 比亚迪股份有限公司 快恢复二极管及其制备方法
CN113497158A (zh) * 2020-04-07 2021-10-12 珠海格力电器股份有限公司 一种快恢复半导体器件及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120193677A1 (en) * 2011-02-02 2012-08-02 Transphorm Inc. III-N Device Structures and Methods
CN203026509U (zh) * 2012-11-30 2013-06-26 中国科学院微电子研究所 一种半导体功率器件
CN104332503A (zh) * 2014-10-16 2015-02-04 桑德斯微电子器件(南京)有限公司 一种高压快恢复二极管芯片及其生产工艺
CN205508830U (zh) * 2016-01-13 2016-08-24 桑德斯微电子器件(南京)有限公司 一种高htrb的高压快恢复二极管芯片

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120193677A1 (en) * 2011-02-02 2012-08-02 Transphorm Inc. III-N Device Structures and Methods
CN203026509U (zh) * 2012-11-30 2013-06-26 中国科学院微电子研究所 一种半导体功率器件
CN104332503A (zh) * 2014-10-16 2015-02-04 桑德斯微电子器件(南京)有限公司 一种高压快恢复二极管芯片及其生产工艺
CN205508830U (zh) * 2016-01-13 2016-08-24 桑德斯微电子器件(南京)有限公司 一种高htrb的高压快恢复二极管芯片

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108269742A (zh) * 2016-12-30 2018-07-10 无锡昌德微电子股份有限公司 一种超快恢复二极管结构的实现方法
CN109148605A (zh) * 2017-06-19 2019-01-04 宁波比亚迪半导体有限公司 快恢复二极管及制备方法、电子设备
CN109148605B (zh) * 2017-06-19 2022-02-18 比亚迪半导体股份有限公司 快恢复二极管及制备方法、电子设备
CN111106181A (zh) * 2018-10-26 2020-05-05 比亚迪股份有限公司 快恢复二极管及其制备方法
CN111106181B (zh) * 2018-10-26 2021-09-10 比亚迪半导体股份有限公司 快恢复二极管及其制备方法
CN113497158A (zh) * 2020-04-07 2021-10-12 珠海格力电器股份有限公司 一种快恢复半导体器件及其制作方法

Also Published As

Publication number Publication date
CN105489658B (zh) 2018-06-05

Similar Documents

Publication Publication Date Title
CN102484920B (zh) 用于串联连接的led的基板中的齐纳二极管保护网络
CN102569067B (zh) 一种平面高压超快软恢复二极管的制造方法
CN105977154B (zh) 一种基于扩散工艺具有双缓冲层快恢复二极管芯片制造方法
CN105489639A (zh) 一种渐变电场限制环高压快恢复二极管芯片及其生产工艺
CN105489658A (zh) 一种高htrb的高压快恢复二极管芯片及其生产工艺
CN102903633A (zh) 用于制备阳极短路的场阑绝缘栅双极晶体管的方法
CN113380787B (zh) 一种双向瞬态电压抑制器件及其制备方法
CN103578978A (zh) 一种基于硅基键合材料的高压快恢复二极管制造方法
CN106601826A (zh) 一种快恢复二极管及其制作方法
CN109103094A (zh) 一种混合pin/肖特基快恢复二极管的制备方法
CN104332503A (zh) 一种高压快恢复二极管芯片及其生产工艺
CN110534559B (zh) 一种碳化硅半导体器件终端及其制造方法
CN205508830U (zh) 一种高htrb的高压快恢复二极管芯片
CN108074809B (zh) 一种快速软恢复二极管芯片的制造方法
CN204144270U (zh) 一种高压快恢复二极管芯片
CN205303472U (zh) 一种渐变电场限制环高压快恢复二极管芯片
CN106558624B (zh) 一种快速恢复二极管及其制造方法
CN215815877U (zh) 高维持高失效双向可控硅静电防护器件
CN104241285B (zh) 一种肖特基势垒二极管芯片生产工艺
CN107452623B (zh) 一种快恢复二极管的制造方法及快恢复二极管
WO2014030450A1 (ja) 半導体装置の製造方法
CN210296386U (zh) 整流二极管
CN204067359U (zh) 一种肖特基势垒二极管芯片
CN103578959B (zh) 一种fs-igbt器件阳极的制造方法
CN109192789B (zh) 高浪涌电流能力碳化硅二极管及其制作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant