CN105405418A - 差动放大器和包含差动放大器的显示驱动器 - Google Patents

差动放大器和包含差动放大器的显示驱动器 Download PDF

Info

Publication number
CN105405418A
CN105405418A CN201510565049.6A CN201510565049A CN105405418A CN 105405418 A CN105405418 A CN 105405418A CN 201510565049 A CN201510565049 A CN 201510565049A CN 105405418 A CN105405418 A CN 105405418A
Authority
CN
China
Prior art keywords
connection
voltage
supplied
input end
differential portion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510565049.6A
Other languages
English (en)
Other versions
CN105405418B (zh
Inventor
樋口钢儿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Publication of CN105405418A publication Critical patent/CN105405418A/zh
Application granted granted Critical
Publication of CN105405418B publication Critical patent/CN105405418B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/38DC amplifiers with modulator at input and demodulator at output; Modulators or demodulators specially adapted for use in such amplifiers
    • H03F3/387DC amplifiers with modulator at input and demodulator at output; Modulators or demodulators specially adapted for use in such amplifiers with semiconductor devices only
    • H03F3/393DC amplifiers with modulator at input and demodulator at output; Modulators or demodulators specially adapted for use in such amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45744Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
    • H03F3/45775Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using cross switches
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/396Indexing scheme relating to amplifiers the output of an amplifier can be switched on or off by a switch to couple the output signal to a load
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/417A switch coupled in the output circuit of an amplifier being controlled by a circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45212Indexing scheme relating to differential amplifiers the differential amplifier being designed to have a reduced offset
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45586Indexing scheme relating to differential amplifiers the IC comprising offset generating means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45588Indexing scheme relating to differential amplifiers the IC comprising offset compensating means

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Amplifiers (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)

Abstract

本发明涉及差动放大器和包含差动放大器的显示驱动器。在单一的差动放大器内设置有相互的输出端彼此连接的第一和第二差动部。在此,在第一和第二差动部各自的偏移的极性相互不同的情况下,将第一和第二差动部都设定为通常的连接状态即将输入电压供给到第一和第二差动部各自的第一输入端并且将输出电压供给到第一和第二差动部各自的第二输入端的状态。另一方面,在第一和第二差动部各自的偏移的极性为相同的情况下,将第一差动部设为上述那样的通常的连接状态,并且,针对第二差动部设定为对第一输入端供给输出电压并且对第二输入端供给输入电压的斩波连接。

Description

差动放大器和包含差动放大器的显示驱动器
技术领域
本发明涉及差动放大器和包含该差动放大器的显示驱动器。
背景技术
在对作为显示面板的例如液晶显示面板进行驱动的显示驱动器设置有多个放大器,所述放大器对液晶显示面板的数据线分别施加具有与由输入视频信号所表示的亮度电平对应的电压值的灰度电压。
提出了使用差动放大器(运算放大器)来作为这样的显示驱动器用的放大器的技术(例如,参照专利文献1)。然而,在差动放大器中,由于制造上的偏差等的影响而产生偏移。因此,当使用差动放大器来作为显示驱动器用的放大器时,存在由于该偏移而显示图像劣化这样的问题。因此,在这样的显示驱动器中,在对差动放大器的反相输入端子和非反相输入端子之中的一个供给输入电压并且对另一个供给输出电压时,按照每个规定周期调换分别供给输入电压和输出电压的输入端子(反相输入端子、非反相输入端子)。由此,在长期地观察时进行输出电压所包含的偏移的平均值变低这样的偏移消除。
现有技术文献
专利文献
专利文献1:日本特开平11–249623号公报。
发明要解决的课题
然而,在上述的偏移的消除方法中,交替地直接输出包含正极性的偏移的输出电压和包含负极性的偏移的输出电压,因此,根据其转变周期,存在偏移未充分地平均化的情况。因此,当使用采用了具有这样的偏移消除功能的放大器的显示驱动器来驱动显示面板时,存在在显示画面中产生闪烁等画质不佳的可能性。
发明内容
因此,本发明的目的在于提供一种能够在不产生画质不佳的情况下谋求偏移减少的差动放大器和包含该差动放大器的显示驱动器。
用于解决课题的方案
本发明的差动放大器是,一种差动放大器,经由输出线来送出对输入电压进行放大而得到的输出电压,具有:第一和第二差动部,每一个在第一线生成与供给到第一输入端的电压和供给到第二输入端的电压的差分值对应的电压;驱动线,连接所述第一和第二差动部各自的所述第一线彼此;输出晶体管,基于所述驱动线的电压来生成所述输出电压;第一连接开关,进行通常连接和偏移检测连接之中的任一个的连接,所述通常连接是将所述输入电压供给到所述第一差动部的所述第一输入端并且将所述输出电压供给到所述第一差动部的所述第二输入端的连接,所述偏移检测连接是将所述输入电压供给到所述第一差动部的所述第一和第二输入端的连接;第二连接开关,进行通常连接、偏移检测连接和斩波连接之中的任一个的连接,所述通常连接是将所述输入电压供给到所述第二差动部的所述第一输入端并且将所述输出电压供给到所述第二差动部的所述第二输入端的连接,所述偏移检测连接是将所述输入电压供给到所述第二差动部的所述第一和第二输入端的连接,所述斩波连接是将所述输入电压供给到所述第二差动部的所述第二输入端并且将所述输出电压供给到所述第二差动部的所述第一输入端的连接;以及控制部,执行第一处理、第二处理和第三处理,所述第一处理是将在将所述第一连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第一偏移值的处理,所述第二处理是将在将所述第二连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第二偏移值的处理,所述第三处理是在所述第一和第二偏移值为相互不同的极性的情况下将所述第一和第二连接开关设定为所述通常连接而另一方面在所述第一和第二偏移值为同一极性的情况下将所述第一连接开关设定为所述通常连接并且将所述第二连接开关设定为所述斩波连接的处理。
此外,本发明的显示驱动器是,一种显示驱动器,包含多个差动放大器,所述多个差动放大器将对基于视频数据信号的各像素的亮度电平所对应的灰度电压的每一个进行个别地放大而得到的输出电压的每一个施加到显示设备的各数据线,所述差动放大器的每一个具有:第一和第二差动部,每一个在第一线生成与供给到第一输入端的电压和供给到第二输入端的电压的差分值对应的电压;驱动线,连接所述第一和第二差动部各自的所述第一线彼此;输出晶体管,基于所述驱动线的电压来生成所述输出电压;第一连接开关,进行通常连接和偏移检测连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第一差动部的所述第一输入端并且将所述输出电压供给到所述第一差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第一差动部的所述第一和第二输入端的连接;第二连接开关,进行通常连接、偏移检测连接和斩波连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第二差动部的所述第一输入端并且将所述输出电压供给到所述第二差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第二差动部的所述第一和第二输入端的连接,所述斩波连接是将所述灰度电压供给到所述第二差动部的所述第二输入端并且将所述输出电压供给到所述第二差动部的所述第一输入端的连接;以及控制部,执行第一处理、第二处理和第三处理,所述第一处理是将在将所述第一连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第一偏移值的处理,所述第二处理是将在将所述第二连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第二偏移值的处理,所述第三处理是在所述第一和第二偏移值为相互不同的极性的情况下将所述第一和第二连接开关设定为所述通常连接而另一方面在所述第一和第二偏移值为同一极性的情况下将所述第一连接开关设定为所述通常连接并且将所述第二连接开关设定为所述斩波连接的处理。
此外,本发明的显示驱动器是,一种显示驱动器,包含多个差动放大器,所述多个差动放大器将对基于视频数据信号的各像素的亮度电平所对应的灰度电压的每一个进行个别地放大而得到的输出电压的每一个施加到显示设备的各数据线,所述差动放大器的每一个具有:第一和第二差动部,每一个在第一线生成与供给到第一输入端的电压和供给到第二输入端的电压的差分值对应的电压;驱动线,连接所述第一和第二差动部各自的所述第一线彼此;输出晶体管,基于所述驱动线的电压来生成所述输出电压;第一连接开关,进行通常连接和偏移检测连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第一差动部的所述第一输入端并且将所述输出电压供给到所述第一差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第一差动部的所述第一和第二输入端的连接;以及第二连接开关,进行通常连接、偏移检测连接和斩波连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第二差动部的所述第一输入端并且将所述输出电压供给到所述第二差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第二差动部的所述第一和第二输入端的连接,所述斩波连接是将所述灰度电压供给到所述第二差动部的所述第二输入端并且将所述输出电压供给到所述第二差动部的所述第一输入端的连接,所述显示驱动器具有控制部,所述控制部针对所述差动放大器的每一个执行第一处理、第二处理和第三处理,所述第一处理是将在将所述第一连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第一偏移值的处理,所述第二处理是将在将所述第二连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第二偏移值的处理,所述第三处理是在所述第一和第二偏移值为相互不同的极性的情况下将所述第一和第二连接开关设定为所述通常连接而另一方面在所述第一和第二偏移值为同一极性的情况下将所述第一连接开关设定为所述通常连接并且将所述第二连接开关设定为所述斩波连接的处理。
发明效果
在本发明中,在差动放大器内设置有2个差动部(第一差动部、第二差动部),在通过将第一差动部的输出和第二差动部的输出相加来谋求偏移减少时,进行连接的切换,以使第一和第二差动部各自的偏移的极性变为相互不同的状态。
也就是说,在第一和第二差动部各自的偏移的极性相互不同的情况下,将第一差动部和第二差动部都设定为通常的连接状态即将输入电压供给到第一和第二差动部各自的第一输入端并且将输出电压供给到第一和第二差动部各自的第二输入端的状态。由此,通过将第一和第二差动部各自的输出彼此相加,从而抵消偏移的一部分。
另一方面,在第一差动部的偏移的极性与第二差动部的偏移的极性为相同的情况下,将第一差动部设为上述那样的通常的连接状态,并且,将针对第二差动部的连接从通常连接的状态切换为斩波连接。也就是说,针对第二差动部,以对其第一输入端供给输出电压并且对第二输入端供给输入电压的方式进行连接的切换。由此,第二差动部的偏移的极性被反转,因此,当将第一和第二差动部的输出彼此相加时,抵消偏移的一部分。
因此,根据本发明,不存在将在差动部产生的偏移直接反映到输出电压的情况,因此,能够在不产生画质不佳的情况下谋求偏移减少。
附图说明
图1是示出具有包含本发明的差动放大器的数据驱动器13的显示装置10的结构的框图。
图2是示出视频数据信号VD的格式的时间图。
图3是示出数据驱动器13的内部结构的框图。
图4是示出放大器AP1的结构的电路图。
图5是示出连接开关SE1、SE2各自的切换状态的图。
图6是示出差动部DF1、DF2各自的内部结构的电路图。
图7是示出控制部CNT执行的处理(OFS1、OFS2、OFSC)的图。
图8是示出OFS1、OFS2和OFSC每一个中的控制内容的图。
图9是放大器AP1中的第一偏移检测模式下的等效电路图。
图10是放大器AP1中的第二偏移检测模式下的等效电路图。
图11是放大器AP1中的第一偏移消除模式下的等效电路图。
图12是放大器AP1中的第二偏移消除模式下的等效电路图。
具体实施方式
以下,参照附图并详细地说明本发明的实施例。
图1是示出具有包含本发明的差动放大器的数据驱动器13的显示装置10的结构的框图。图1所示的显示装置10由驱动控制部11、扫描驱动器12、数据驱动器13、以及包括液晶或有机EL等的显示面板的显示设备20构成。
在显示设备20形成有每一个在二维画面的水平方向上伸展的m个(m为2以上的自然数)水平扫描线S1~Sm和每一个在二维画面的垂直方向上伸展的n个(n为2以上的自然数)数据线D1~Dn。进而,在水平扫描线和数据线的各交叉部的区域即在图1中由虚线所包围的区域中形成有担负像素的显示单元。
驱动控制部11基于输入视频信号VS按照各像素的每一个来生成以例如8位来表示该像素的亮度电平的像素数据PD的序列,将包含该像素数据PD的序列的视频数据信号VD供给到数据驱动器13中。再有,在视频数据信号VD中,如图2所示那样在1帧的量的像素数据PD的序列与下一个1帧的量的像素数据PD的序列之间设置有具有至少2个水平扫描期间以上的期间的空白期间BP。此外,驱动控制部11从输入视频信号VS检测水平同步信号,将其供给到扫描驱动器12。
扫描驱动器12与从驱动控制部11供给的水平同步信号同步地生成水平扫描脉冲,将其分别依次、择一地施加到显示设备20的扫描线S1~Sm
图3是示出作为显示驱动器的数据驱动器13的内部结构的框图。如图3所示,数据驱动器13包含数据锁存器部131、灰度电压生成部132以及输出放大器部133。
数据锁存器部131依次导入从驱动控制部11供给的视频数据信号VD所包含的像素数据PD的序列。此时,数据锁存器部131每当1水平扫描线的量(n个)的像素数据PD的导入被进行时,将n个像素数据PD作为像素数据QD1~QDn供给到灰度电压生成部132中。灰度电压生成部132将从数据锁存器部131供给的像素数据QD1~QDn变换为具有与每一个亮度电平对应的电压值的灰度电压V1~Vn并供给到输出放大器部133中。
输出放大器部133具有分别个别地对灰度电压V1~Vn进行放大的放大器AP1~APn。放大器AP1~APn将分别个别地对灰度电压V1~Vn进行放大后的电压作为像素驱动电压G1~Gn分别向显示设备20的数据线D1~Dn供给。再有,放大器AP1~APn是每一个具有相同的内部结构的差动放大器。
在以下,从放大器AP1~APn之中摘录AP1来对本发明的差动放大器进行说明。
图4是示出作为本发明的差动放大器的放大器AP1的内部结构的电路图。如图4所示,放大器AP1包含连接开关SE1和SE2、差动部DF1和DF2、输出晶体管Qb、输出开关SW、以及控制部CNT。
连接开关SE1和SE2各自的第一输入端A连接于输入线LIN,连接开关SE1和SE2各自的第二输入端B连接于输出线LOT(后述)。
连接开关SE1在从控制部CNT供给的连接设定信号SD1如图5所示那样表示[通常]的情况下,将经由输入线LIN供给的灰度电压V1经由输出端YA供给到差动部DF1的第一输入端I1。进而,在连接设定信号SD1表示[通常]的情况下,连接开关SE1将经由输出线LOT供给的输出电压OUT经由输出端YB供给到差动部DF1的第二输入端I2。
此外,在连接设定信号SD1如图5所示那样表示[偏移检测]的情况下,连接开关SE1将上述的灰度电压V1分别经由输出端YA和YB供给到差动部DF1的输入端I1和I2。
此外,在连接设定信号SD1如图5所示那样表示[斩波(chopping)]的情况下,连接开关SE1将上述的灰度电压V1经由输出端YB供给到差动部DF1的第二输入端I2。进而,在连接设定信号SD1表示[斩波]的情况下,连接开关SE1将上述的输出电压OUT经由输出端YA供给到差动部DF1的第一输入端I1。
连接开关SE2在从控制部CNT供给的连接设定信号SD2如图5所示那样表示[通常]的情况下,将上述的灰度电压V1经由输出端YA供给到差动部DF2的第一输入端I1。进而,在连接设定信号SD2表示[通常]的情况下,连接开关SE2将上述的输出电压OUT经由输出端YB供给到差动部DF2的第二输入端I2。
此外,在连接设定信号SD2如图5所示那样表示[偏移检测]的情况下,连接开关SE2将上述的灰度电压V1分别经由输出端YA和YB供给到差动部DF2的输入端I1和I2。
此外,在连接设定信号SD2如图5所示那样表示[斩波]的情况下,连接开关SE2将上述的灰度电压V1经由输出端YB供给到差动部DF2的第二输入端I2。进而,在连接设定信号SD1表示[斩波]的情况下,连接开关SE2将上述的输出电压OUT经由输出端YA供给到差动部DF2的第一输入端I1。
差动部DF1和DF2具有相同的内部结构例如图6所示的内部结构。
如图6所示,差动部DF1和DF2的每一个具有n沟道MOS(Metal–Oxide–Semiconductor,金属氧化物半导体)型的晶体管Q1、Q2和Qa、以及p沟道MOS型的晶体管Qc和Qd。
构成差动对的晶体管Q1和Q2各自的源极端子连接于作为电流源的晶体管Qa的漏极端子。对晶体管Qa的栅极端子施加差动部驱动用的偏置电压Vbc,对其源极端子施加接地电压Vss(例如,0伏特)。
晶体管Q1的漏极端子经由线L1连接于晶体管Qc的漏极端子和输出端Y。晶体管Q2的漏极端子经由线L2分别与晶体管Qc的栅极端子以及晶体管Qd的漏极端子和栅极端子连接。对晶体管Qc和Qd各自的源极端子施加电源电压Vdd。
构成差动对的一个晶体管Q1的栅极端子连接于第一输入端I1,另一个晶体管Q2的栅极端子连接于第二输入端I2。
在此,晶体管Q1使与经由输入端I1供给的电压对应的电流I1在线L1中流动。晶体管Q2使与经由输入端I2供给的电压对应的电流I2在线L2中流动。此时,作为电流源的晶体管Qa基于偏置电压Vbc来生成将在线L1中流动的电流I1和在线L2中流动的电流I2合成后的电流I0。因此,晶体管Q1和Q2分别使电流I1和I2在线L1和L2中流动,以使满足I0=I1+I2的关系。
根据上述的结构,差动部DF1和DF2的每一个在线L1上生成与经由输入端I1供给的电压和经由输入端I2供给的电压的差分值对应的电压值。
每一个由上述的结构构成的差动部DF1和DF2各自的线L1经由输出端Y共同地连接于驱动线LG。此时,将在差动部DF1和DF2各自的线L1上生成的电压的每一个在驱动线LG相加,具有该相加后的电压值的输出电压驱动信号PG被供给到作为输出晶体管的p沟道MOS型的晶体管Qb的栅极端子。
对晶体管Qb的源极端子施加电源电压Vdd,其漏极端子连接于输出线LOT。晶体管Qb将基于供给给栅极端子的输出电压驱动信号PG的输出电流向输出线LOT送出。由此,在输出线LOT上生成具有与晶体管Qb所送出的输出电流对应的电压值的输出电压OUT。此时,输出电压OUT经由输出线LOT被供给到连接开关SE1和SE2各自的输入端B、控制部CNT和输出开关SW。
输出开关SW在从控制部CNT供给的输出开关信号SZ表示开关关断的情况下为关断状态,另一方面,在被供给表示开关接通的输出开关信号SZ的情况下为接通状态。输出开关SW在接通状态时将输出线LOT和作为负载的显示设备20的数据线D1电连接,由此,将上述的输出电压OUT作为像素驱动电压G1向该数据线D1供给。另一方面,在关断状态时,输出开关SW切断输出线LOT和数据线D1的电连接。由此,数据线D1为高阻抗状态。
控制部CNT包含对示出差动对DF1中的偏移值的第一偏移信息F1(后述)进行保持的锁存器LC1以及对示出差动对DF2中的偏移值的第二偏移信息F2(后述)进行保持的锁存器LC2。
控制部CNT在图2所示的视频数据信号VD中设置在相互邻接的帧彼此之间的空白期间BP内依次执行图7所示的第一偏移检测处理OFS1、第二偏移检测处理OFS2、以及偏移消除处理OFSC。
首先,在第一偏移检测处理OFS1中,控制部CNT将如图8所示那样表示开关关断的输出开关信号SZ向输出开关SW供给。进而,在第一偏移检测处理OFS1中,控制部CNT将如图8所示那样表示[偏移检测]的连接设定信号SD1向连接开关SE1供给,并且,将表示[通常]的连接设定信号SD2向连接开关SE2供给。
根据上述的第一偏移检测处理OFS1,放大器AP1等效地为图9所示的那样的连接状态(第一偏移检测模式)。在第一偏移检测模式下,均向差动对DF1的输入端I1和I2供给灰度电压V1。由此,差动对DF1的输出值表示该差动对DF1的偏移值。因此,不管差动对DF2的输出值,在驱动线LG生成与差动对DF1的偏移值对应的电压。此外,此时,如图9所示,将放大器AP1的输出线LOT与显示设备20的数据线D1电切断,因此,反映差动对DF1的偏移值的输出电压OUT经由输出线LOT被供给到控制部CNT中。由此,控制部CNT的锁存器LC1导入由输出电压OUT表示的差动对DF1的偏移值。
控制部CNT遍及1个水平扫描期间执行上述的第一偏移检测处理OFS1的工作。其结果是,在1个水平扫描期间经过稍前导入到锁存器LC1中的偏移值作为第一偏移信息F1被保持在锁存器LC1中。
因此,通过第一偏移检测处理OFS1检测差动对DF1的偏移值。
在第一偏移检测处理OFS1的执行后,接着,控制部CNT执行图7所示的第二偏移检测处理OFS2。
在第二偏移检测处理OFS2中,控制部CNT将如图8所示那样表示开关关断的输出开关信号SZ向输出开关SW供给。进而,在第二偏移检测处理OFS2中,控制部CNT将如图8所示那样表示[通常]的连接设定信号SD1向连接开关SE1供给,并且,将表示[偏移检测]的连接设定信号SD2向连接开关SE2供给。
根据上述的第二偏移检测处理OFS2,放大器AP1等效地为图10所示的那样的连接状态(第二偏移检测模式)。在第二偏移检测模式下,均向差动对DF2的输入端I1和I2供给灰度电压V1。由此,差动对DF2的输出值表示该差动对DF2的偏移值。因此,不管差动对DF1的输出值,在驱动线LG生成与差动对DF2的偏移值对应的电压。此外,此时,如图10所示,将放大器AP1的输出线LOT与显示设备20的数据线D1电切断,因此,反映差动对DF2的偏移值的输出电压OUT经由输出线LOT被供给到控制部CNT中。由此,控制部CNT的锁存器LC2导入由输出电压OUT表示的差动对DF2的偏移值。
控制部CNT遍及1个水平扫描期间执行上述的第二偏移检测处理OFS2的工作。其结果是,在1个水平扫描期间经过稍前导入到锁存器LC2中的偏移值作为第二偏移信息F2被保持在锁存器LC2中。
因此,通过第二偏移检测处理OFS2检测差动对DF2的偏移值。
在第二偏移检测处理OFS2的执行后,接着,控制部CNT执行图7所示的偏移消除处理OFSC。
在偏移消除处理OFSC中,控制部CNT将如图8所示那样表示开关接通的输出开关信号SZ向输出开关SW供给。进而,在偏移消除处理OFSC中,控制部CNT将如图8所示那样表示[通常]的连接设定信号SD1向连接开关SE1供给。
再有,在偏移消除处理OFSC中,控制部CNT基于保持在锁存器LC1和LC2中的偏移信息F1和F2来决定连接设定信号SD2的内容。
即,如图8所示,在由偏移信息F1和F2所表示的差动对DF1和DF2各自的偏移值为相互不同的极性的情况下,控制部CNT将表示[通常]的连接设定信号SD2供给到连接开关SE2。由此,放大器AP1等效地为图11所示的那样的连接状态(第一偏移消除模式)。
在第一偏移消除模式下,向差动对DF1和DF2各自的输入端I1供给作为输入电压的灰度电压V1,向差动对DF1和DF2各自的输入端I2供给输出电压OUT。由此,差动对DF1和DF2分别作为电压跟随器而工作,将这些差动对DF1和DF2各自的输出值相加后的值作为输出电压驱动信号PG供给到晶体管Qb的栅极端子。
此时,执行第一偏移消除模式的条件是:由其稍前的偏移检测处理(OFS1、OFS2)所检测的差动对DF1和DF2各自的偏移值的极性相互不同。
因此,根据第一偏移消除模式,将差动对DF1和DF2各自的输出值相加,由此,进行将分别产生的偏移的一部分抵消而偏移相应地减少这样的偏移消除。
另一方面,如图8所示,在由偏移信息F1和F2所表示的差动对DF1和DF2各自的偏移值为同一极性的情况下,控制部CNT将表示[斩波]的连接设定信号SD2供给到连接开关SE2。由此,放大器AP1等效地为图12所示的那样的连接状态(第二偏移消除模式)。
在第二偏移消除模式下,向差动对DF1的输入端I1供给作为输入电压的灰度电压V1,向差动对DF1的输入端I2供给输出电压OUT。另一方面,向差动对DF2的输入端I1供给输出电压OUT,向差动对DF2的输入端I2供给作为输入电压的灰度电压V1。也就是说,针对差动对DF2,代替在其稍前之前供给到输入端I1的灰度电压V1而将输出电压OUT供给到输入端I1,并且,代替在其稍前之前供给到输入端I2的输出电压OUT而将灰度电压V1供给到输入端I2。总之,在第二偏移消除模式下,针对差动对DF2,将在偏移检测处理(OFS1、OFS2)的稍前的阶段中分别供给到输入端I1和I2的电压相互调换。由此,差动对DF1和DF2分别作为电压跟随器而工作,将这些差动对DF1和DF2各自的输出值相加后的值作为输出电压驱动信号PG而供给到晶体管Qb的栅极端子。
在此,执行第二偏移消除模式的条件是:由其稍前的偏移检测处理(OFS1、OFS2)所检测的差动对DF1和DF2各自的偏移的极性为相同。因此,当在这样的状态下将差动对DF1和DF2各自的输出值相加时,整体的偏移量增加。因此,在第二偏移消除模式下,针对差动对DF1和DF2之中的DF2调换分别供给到其输入端I1和I2的电压,由此,强制地使DF2的偏移的极性与DF1的偏移的极性不同。
因此,根据第二偏移消除模式,将差动对DF1和DF2各自的输出值相加,由此,进行将分别产生的偏移的一部分抵消而偏移相应地减少这样的偏移消除。
如以上那样,作为本发明的差动放大器的放大器AP1如图4所示那样具有第一和第二差动部(DF1、DF2)、驱动线(LG)、输出晶体管(Qb)、第一连接开关(SE1)、第二连接开关(SE2)和控制部(CNT)。第一和第二差动部在第一线(L1)生成每一个与供给到第一输入端(I1)的电压和供给到第二输入端(I2)的电压的差分值对应的电压。输出晶体管基于与第一和第二差动部各自的第一线连接的驱动线的电压来生成输出电压。第一连接开关进行将输入电压(V1)供给到第一差动部的第一输入端并且将输出电压供给到第一差动部的第二输入端的通常连接以及将输入电压供给到第一差动部的第一和第二输入端的偏移检测连接之中的任一个的连接。第二连接开关进行将输入电压供给到第二差动部的第一输入端并且将输出电压供给到第二差动部的第二输入端的通常连接、将输入电压供给到第二差动部的第一和第二输入端的偏移检测连接、以及将输入电压供给到第二差动部的第二输入端并且将输出电压供给到第二差动部的第一输入端的斩波连接之中的任一个的连接。
控制部首先执行将输出电压作为第一偏移值的第一处理(OFS1),所述输出电压在将第一连接开关设定为偏移检测连接的状态下得到。接着,控制部执行将输出电压作为第二偏移值的第二处理(OFS2),所述输出电压在将第二连接开关设定为偏移检测连接的状态下得到。然后,控制部执行如下的第三处理(OFSC):在第一和第二偏移值为相互不同的极性的情况下将第一和第二连接开关设定为通常连接,另一方面,在第一和第二偏移值为同一极性的情况下将第一连接开关设定为通常连接并且将第二连接开关设定为斩波连接。
因此,根据这样的结构,自动地进行将第一和第二差动部各自的偏移的极性设定为相互不同的状态的连接切换,因此,通过连接第一和第二差动部的输出彼此,从而能够得到施行偏移消除后的输出电压。因此,只要将图4所示的差动放大器采用为显示驱动器的放大器,则与采用交替输出包含正极性偏移的输出电压和包含负极性偏移的输出电压的以往的放大器的情况相比,能够减少起因于偏移的画质不佳。
再有,在上述实施例中,在各放大器AP内设置控制部CNT,但是,也可以在放大器AP的外部设置控制部CNT而通过单一的控制部CNT分别个别地控制多个放大器AP。也就是说,从设置于数据驱动器13的放大器AP1~APn的每一个省略控制部CNT,在数据驱动器13内的放大器AP1~APn以外的区域形成该控制部CNT。此时,通过控制部CNT对放大器AP1~APn每一个依次执行上述的第一偏移检测处理OFS1、第二偏移检测处理OFS2、以及偏移消除处理OFSC。
由此,与在放大器AP1~APn的每一个内设置控制部CNT的结构相比,能够使数据驱动器13的装置规模缩小化。
此外,在上述实施例中,锁存器LC1(LC2)将由输出电压OUT所表示的DF1(DF2)的偏移值保持为偏移信息F1(F2),但是,也可以将示出偏移值的极性的信息保持为偏移信息F1(F2)。例如,如果偏移值为负极性,则将逻辑电平0(或1)的偏移信息F1(F2)保持在锁存器LC1(LC2)中,如果为正极性,则将逻辑电平1(或0)的偏移信息F1(F2)保持在锁存器LC1(LC2)中。根据这样的结构,只要使用1位的锁存器来作为锁存器LC1(LC2)即可,因此,与保持偏移值自身的情况相比,能够使装置规模缩小化。
此外,在上述实施例中,控制部CNT按照图2所示的每个空白期间BP即每个帧周期执行图7所示的第一偏移检测处理OFS1、第二偏移检测处理OFS2、以及偏移消除处理OFSC。然而,未必需要按照每个帧周期执行这些OFS1、OFS2和OFSC的一连串的处理。总之,只要按照预先设定的规定的偏移处理期间的每一个执行这些OFS1、OFS2和OFSC的一连串的处理即可。
此外,也可以仅在电源接通时执行这些OFS1、OFS2和OFSC的一连串的处理。
附图标记的说明
13数据驱动器
133输出放大器部
AP1~APn放大器
CNT控制部
DF1、DF2差动部
Qb晶体管
SE1、SE2连接开关
SW输出开关。

Claims (15)

1.一种差动放大器,经由输出线来送出对输入电压进行放大而得到的输出电压,其特征在于,具有:
第一和第二差动部,每一个在第一线生成与供给到第一输入端的电压和供给到第二输入端的电压的差分值对应的电压;
驱动线,连接所述第一和第二差动部各自的所述第一线彼此;
输出晶体管,基于所述驱动线的电压来生成所述输出电压;
第一连接开关,进行通常连接和偏移检测连接之中的任一个的连接,所述通常连接是将所述输入电压供给到所述第一差动部的所述第一输入端并且将所述输出电压供给到所述第一差动部的所述第二输入端的连接,所述偏移检测连接是将所述输入电压供给到所述第一差动部的所述第一和第二输入端的连接;
第二连接开关,进行通常连接、偏移检测连接和斩波连接之中的任一个的连接,所述通常连接是将所述输入电压供给到所述第二差动部的所述第一输入端并且将所述输出电压供给到所述第二差动部的所述第二输入端的连接,所述偏移检测连接是将所述输入电压供给到所述第二差动部的所述第一和第二输入端的连接,所述斩波连接是将所述输入电压供给到所述第二差动部的所述第二输入端并且将所述输出电压供给到所述第二差动部的所述第一输入端的连接;以及
控制部,执行第一处理、第二处理和第三处理,所述第一处理是将在将所述第一连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第一偏移值的处理,所述第二处理是将在将所述第二连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第二偏移值的处理,所述第三处理是在所述第一和第二偏移值为相互不同的极性的情况下将所述第一和第二连接开关设定为所述通常连接而另一方面在所述第一和第二偏移值为同一极性的情况下将所述第一连接开关设定为所述通常连接并且将所述第二连接开关设定为所述斩波连接的处理。
2.根据权利要求1所述的差动放大器,其特征在于,
具有输出开关,所述输出开关在接通状态时将所述输出线和负载电连接,在关断状态时切断所述输出线和所述负载的电连接,
所述控制部仅在执行所述第一处理和所述第二处理的期间将所述输出开关设定为所述关断状态。
3.根据权利要求1或2所述的差动放大器,其特征在于,所述控制部包含:第一锁存器,对示出所述第一偏移值的极性的信息进行保持;以及第二锁存器,对示出所述第二偏移值的极性的信息进行保持。
4.根据权利要求1~3的任一项所述的差动放大器,其特征在于,所述控制部按照规定的偏移处理期间的每一个依次执行所述第一处理、所述第二处理和所述第三处理。
5.根据权利要求1~3的任一项所述的差动放大器,其特征在于,所述控制部仅在电源接通时间点依次执行所述第一处理、所述第二处理和所述第三处理。
6.一种显示驱动器,包含多个差动放大器,所述多个差动放大器将对基于视频数据信号的各像素的亮度电平所对应的灰度电压的每一个进行个别地放大而得到的输出电压的每一个施加到显示设备的各数据线,所述显示驱动器的特征在于,所述差动放大器的每一个具有:
第一和第二差动部,每一个在第一线生成与供给到第一输入端的电压和供给到第二输入端的电压的差分值对应的电压;
驱动线,连接所述第一和第二差动部各自的所述第一线彼此;
输出晶体管,基于所述驱动线的电压来生成所述输出电压;
第一连接开关,进行通常连接和偏移检测连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第一差动部的所述第一输入端并且将所述输出电压供给到所述第一差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第一差动部的所述第一和第二输入端的连接;
第二连接开关,进行通常连接、偏移检测连接和斩波连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第二差动部的所述第一输入端并且将所述输出电压供给到所述第二差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第二差动部的所述第一和第二输入端的连接,所述斩波连接是将所述灰度电压供给到所述第二差动部的所述第二输入端并且将所述输出电压供给到所述第二差动部的所述第一输入端的连接;以及
控制部,执行第一处理、第二处理和第三处理,所述第一处理是将在将所述第一连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第一偏移值的处理,所述第二处理是将在将所述第二连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第二偏移值的处理,所述第三处理是在所述第一和第二偏移值为相互不同的极性的情况下将所述第一和第二连接开关设定为所述通常连接而另一方面在所述第一和第二偏移值为同一极性的情况下将所述第一连接开关设定为所述通常连接并且将所述第二连接开关设定为所述斩波连接的处理。
7.根据权利要求6所述的显示驱动器,其特征在于,
具有输出开关,所述输出开关在接通状态时将所述输出线和所述显示设备的所述数据线电连接,在关断状态时切断所述输出线和所述数据线的电连接,
所述控制部仅在执行所述第一处理和所述第二处理的期间将所述输出开关设定为所述关断状态。
8.根据权利要求6或7所述的显示驱动器,其特征在于,所述控制部包含:第一锁存器,对示出所述第一偏移值的极性的信息进行保持;以及第二锁存器,对示出所述第二偏移值的极性的信息进行保持。
9.根据权利要求6~8的任一项所述的显示驱动器,其特征在于,所述控制部按照在所述视频数据信号中的设置在相互邻接的帧间的每个空白期间在该空白期间内依次执行所述第一处理、所述第二处理和所述第三处理。
10.根据权利要求6~8的任一项所述的显示驱动器,其特征在于,所述控制部仅在电源接通时间点依次执行所述第一处理、所述第二处理和所述第三处理。
11.一种显示驱动器,包含多个差动放大器,所述多个差动放大器将对基于视频数据信号的各像素的亮度电平所对应的灰度电压的每一个进行个别地放大而得到的输出电压的每一个施加到显示设备的各数据线,所述显示驱动器的特征在于,所述差动放大器的每一个具有:
第一和第二差动部,每一个在第一线生成与供给到第一输入端的电压和供给到第二输入端的电压的差分值对应的电压;
驱动线,连接所述第一和第二差动部各自的所述第一线彼此;
输出晶体管,基于所述驱动线的电压来生成所述输出电压;
第一连接开关,进行通常连接和偏移检测连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第一差动部的所述第一输入端并且将所述输出电压供给到所述第一差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第一差动部的所述第一和第二输入端的连接;以及
第二连接开关,进行通常连接、偏移检测连接和斩波连接之中的任一个的连接,所述通常连接是将所述灰度电压供给到所述第二差动部的所述第一输入端并且将所述输出电压供给到所述第二差动部的所述第二输入端的连接,所述偏移检测连接是将所述灰度电压供给到所述第二差动部的所述第一和第二输入端的连接,所述斩波连接是将所述灰度电压供给到所述第二差动部的所述第二输入端并且将所述输出电压供给到所述第二差动部的所述第一输入端的连接,
所述显示驱动器具有控制部,所述控制部针对所述差动放大器的每一个执行第一处理、第二处理和第三处理,所述第一处理是将在将所述第一连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第一偏移值的处理,所述第二处理是将在将所述第二连接开关设定为所述偏移检测连接的状态下得到的所述输出电压作为第二偏移值的处理,所述第三处理是在所述第一和第二偏移值为相互不同的极性的情况下将所述第一和第二连接开关设定为所述通常连接而另一方面在所述第一和第二偏移值为同一极性的情况下将所述第一连接开关设定为所述通常连接并且将所述第二连接开关设定为所述斩波连接的处理。
12.根据权利要求11所述的显示驱动器,其特征在于,
所述差动放大器的每一个具有输出开关,所述输出开关在接通状态时将所述输出线和所述显示设备的所述数据线电连接,在关断状态时切断所述输出线和所述数据线的电连接,
所述控制部仅在执行所述第一处理和所述第二处理的期间将所述差动放大器各自的所述输出开关设定为所述关断状态。
13.根据权利要求11或12所述的显示驱动器,其特征在于,所述控制部包含:第一锁存器,对示出所述第一偏移值的极性的信息进行保持;以及第二锁存器,对示出所述第二偏移值的极性的信息进行保持。
14.根据权利要求11~13的任一项所述的显示驱动器,其特征在于,所述控制部按照在所述视频数据信号中的设置在相互邻接的帧间的每个空白期间在该空白期间内依次执行所述第一处理、所述第二处理和所述第三处理。
15.根据权利要求11~13的任一项所述的显示驱动器,其特征在于,所述控制部仅在电源接通时间点依次执行所述第一处理、所述第二处理和所述第三处理。
CN201510565049.6A 2014-09-08 2015-09-08 差动放大器和包含差动放大器的显示驱动器 Active CN105405418B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014182026A JP6370647B2 (ja) 2014-09-08 2014-09-08 差動増幅器及び差動増幅器を含む表示ドライバ
JP2014-182026 2014-09-08

Publications (2)

Publication Number Publication Date
CN105405418A true CN105405418A (zh) 2016-03-16
CN105405418B CN105405418B (zh) 2020-01-14

Family

ID=55438038

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510565049.6A Active CN105405418B (zh) 2014-09-08 2015-09-08 差动放大器和包含差动放大器的显示驱动器

Country Status (3)

Country Link
US (1) US9722554B2 (zh)
JP (1) JP6370647B2 (zh)
CN (1) CN105405418B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108091307A (zh) * 2016-11-21 2018-05-29 拉碧斯半导体株式会社 输出电路以及液晶显示装置的数据驱动器

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180090731A (ko) * 2017-02-03 2018-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 패널, 표시 장치, 입출력 장치, 정보 처리 장치
KR102658424B1 (ko) 2019-05-08 2024-04-19 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1604156A (zh) * 2001-06-04 2005-04-06 精工爱普生株式会社 运算放大电路、驱动电路及驱动方法
CN1731675A (zh) * 2004-08-05 2006-02-08 日本电气株式会社 差动放大器和使用其的显示装置的数据驱动器
CN101174397B (zh) * 2006-11-02 2012-09-05 瑞萨电子株式会社 数据驱动器及显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05243863A (ja) * 1992-02-28 1993-09-21 Citizen Watch Co Ltd チョッパ安定化オペアンプ
JP3550016B2 (ja) * 1998-03-03 2004-08-04 株式会社 日立ディスプレイズ 液晶表示装置の駆動方法および映像信号電圧の出力方法
JPH11305735A (ja) * 1998-04-17 1999-11-05 Sharp Corp 差動増幅回路及びそれを用いた演算増幅器回路並びにその演算増幅器回路を用いた液晶駆動回路
JP4214787B2 (ja) * 2002-02-06 2009-01-28 日本電気株式会社 増幅回路及びその制御方法
JP4291100B2 (ja) * 2003-10-01 2009-07-08 日本電気株式会社 差動増幅回路及びそれを用いた液晶表示装置の駆動回路
JP4600167B2 (ja) * 2005-06-14 2010-12-15 トヨタ自動車株式会社 差動増幅回路
JP4502207B2 (ja) * 2005-12-28 2010-07-14 ルネサスエレクトロニクス株式会社 差動増幅器とデータドライバ及び表示装置
TWI345745B (en) * 2006-04-13 2011-07-21 Novatek Microelectronics Corp Thin film transistor liquid crystal display panel driving device and method thereof
JP2008026783A (ja) * 2006-07-25 2008-02-07 Seiko Epson Corp 表示パネル駆動回路
KR20130044643A (ko) * 2011-10-24 2013-05-03 삼성전자주식회사 구동 장치 및 이를 구비한 디스플레이 구동 시스템

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1604156A (zh) * 2001-06-04 2005-04-06 精工爱普生株式会社 运算放大电路、驱动电路及驱动方法
CN100458878C (zh) * 2001-06-04 2009-02-04 精工爱普生株式会社 运算放大电路、驱动电路及驱动方法
CN1731675A (zh) * 2004-08-05 2006-02-08 日本电气株式会社 差动放大器和使用其的显示装置的数据驱动器
CN100492893C (zh) * 2004-08-05 2009-05-27 日本电气株式会社 差动放大器和使用其的显示装置的数据驱动器
CN101174397B (zh) * 2006-11-02 2012-09-05 瑞萨电子株式会社 数据驱动器及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108091307A (zh) * 2016-11-21 2018-05-29 拉碧斯半导体株式会社 输出电路以及液晶显示装置的数据驱动器
CN108091307B (zh) * 2016-11-21 2021-10-12 拉碧斯半导体株式会社 输出电路以及液晶显示装置的数据驱动器

Also Published As

Publication number Publication date
US9722554B2 (en) 2017-08-01
JP6370647B2 (ja) 2018-08-08
CN105405418B (zh) 2020-01-14
JP2016058809A (ja) 2016-04-21
US20160071453A1 (en) 2016-03-10

Similar Documents

Publication Publication Date Title
CN101312021B (zh) 显示装置、源极驱动器和显示面板驱动方法
CN100543809C (zh) 显示装置、其驱动电路及其驱动方法
CN102184700B (zh) 源极驱动电路、显示器与其操作方法
CN108831405B (zh) 显示面板的驱动方法、装置、设备及存储介质
CN100446078C (zh) 液晶显示设备及其驱动方法
JP5085268B2 (ja) 液晶表示装置とその駆動方法
WO2016106921A1 (zh) 一种显示驱动方法、电路及液晶显示器
CN102592533A (zh) 显示驱动电路、源极驱动器、显示装置及其操作方法
CN109671410B (zh) 显示面板的驱动方法、装置、设备及存储介质
WO2013118323A1 (ja) 表示装置および表示方法
US9686533B2 (en) 3D panel, method for driving 3D panel and electronic device
CN105405418A (zh) 差动放大器和包含差动放大器的显示驱动器
CN103235431B (zh) 液晶显示面板及其驱动方法
JP2007334276A (ja) グレイスケール電圧源のための出力バッファー
CN109584840B (zh) 显示面板的驱动方法及装置
US7893910B2 (en) Method for driving liquid crystal display via circularly reversing polarities of pixels thereof
WO2019127638A1 (zh) 伽马参考电压产生电路、液晶显示面板的驱动电路及方法
JP2015184633A (ja) 表示装置及び表示装置の駆動方法
CN104464599A (zh) 驱动电路、驱动方法和显示装置
CN109272950A (zh) 扫描驱动电路及其驱动方法、显示装置
CN1897080A (zh) 显示设备、数据线驱动器及显示面板驱动方法
TWI254908B (en) Constant current circuit and flat display device
CN102136260B (zh) 液晶显示面板的驱动单元及其驱动方法
US10943522B1 (en) Device and method for gate driving of display panel
CN109616075B (zh) 显示面板的驱动方法、装置、设备及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant