CN105260544B - 电路板的简易走线方法 - Google Patents

电路板的简易走线方法 Download PDF

Info

Publication number
CN105260544B
CN105260544B CN201510678784.8A CN201510678784A CN105260544B CN 105260544 B CN105260544 B CN 105260544B CN 201510678784 A CN201510678784 A CN 201510678784A CN 105260544 B CN105260544 B CN 105260544B
Authority
CN
China
Prior art keywords
delay
formula
circuit board
wiring board
length
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201510678784.8A
Other languages
English (en)
Other versions
CN105260544A (zh
Inventor
余达
刘金国
徐东
孔德柱
陈佳豫
赵莹
张博研
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changchun Institute of Optics Fine Mechanics and Physics of CAS
Original Assignee
Changchun Institute of Optics Fine Mechanics and Physics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changchun Institute of Optics Fine Mechanics and Physics of CAS filed Critical Changchun Institute of Optics Fine Mechanics and Physics of CAS
Priority to CN201510678784.8A priority Critical patent/CN105260544B/zh
Publication of CN105260544A publication Critical patent/CN105260544A/zh
Application granted granted Critical
Publication of CN105260544B publication Critical patent/CN105260544B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Structure Of Printed Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

电路板的简易走线方法,涉及一种电路板的简易走线方法,解决现有针对线路板高速信号传输的要求,提出了群组信号等长走线方式和BGA的出线方式。群组等长走线方式不仅考虑微带线和带状线引起延时的差异,还包括过孔数量,连接器间连接和接入的芯片引起的延时差异;等长设置可进行信号传输路径整体的加权等长,而不需要分段等长以降低难度;针对BGA的出线方式,采用先外后内的方式,优先使用外侧(行和列)走线;为提高BGA封装背部滤波电容的数量,对自动扇出的过孔位置进行调整;采用线路板上分区结合层间距离控制的方法减小大功率与小功率部分、一次电源与二次电源之间、高速与低速电路单元之间、模拟和数字电路单元之间的相互干扰。

Description

电路板的简易走线方法
技术领域
本发明涉及一种电路板的简易走线方法,具体涉及一种对电路板的信号完整性要求较高的简易走线方法。
背景技术
现今高速信号群组走线都要求等长,通常的做法是采用电路仿真软件进行模拟计算,不仅需要功能强大的电路放置软件,而且还需要有精确的器件模型,特别是还需要电路板制板厂家材料的准确参数才能计算准确,成本高且难以实现;
另外,通常进行电路的延时仿真计算时,通常以线路板单板或者板内某段信号作为研究对象,未对互连的多板系统进行整体研究,如板间互连时连接器引起的延时并未计算在内。
对于BGA封装器件,通常会存在部分未连接的管脚,如何进行管脚分配和扇出以减少线路板的过孔数量和增加在BGA封装器件背部的滤波电容数量,成为电路板设计工程师必须面对的问题。对于电路板上的不同功能单元,如何进行区域划分和层叠控制以减少相互干扰也是需要解决的问题。
发明内容
本发明为解决现有线路板走线存在不同功能单元需要减小相互干扰、群组等长走线和BGA器件扇出操作及增加背部滤波电容数量的过孔位置调整方法问题,提供一种电路板的简易走线方法。
电路板的简易走线方法,采用群组信号等长走线方式和BGA的出线方式,该方法由以下步骤实现:
步骤一、采用线路板上不同功能单元分区并结合线路板层间距离控制的方法减小不同功能单元的相互干扰;
具体为:
根据线路板中不同层间重叠区域等效电容器的公式,计算不同功能单元之间重叠面积;
所述线路板的电容容值式中S为线路板中不同层间重叠区域的重叠面积,d为线路板间的距离,ε为线路板间介质的介电常数;
步骤二、采用群组信号等长走线方式在步骤一所述的线路板上进行走线;
具体过程为:
步骤二一、计算各传输线上的延时,用公式一表示为:
公式一、tpd=tmicrostip+tstip+tvia+tconnector+tchip
上式中,tmicrostip为微带线引起的延时,tstip为带状线引起的延时,tvia为过孔引起的延时,tconnector为连接器引起的延时,tchip为芯片引起的延时;
步骤二二、按照等效微带线长度的方法计算步骤二一中各传输线上的延时,所述等效微带线长度的方法用公式二表示为:
公式二、
式中,lmicrostip为微带线的长度,lstip为带状线的长度,k为带状线的线长系数,
n为过孔的数量,lvia为过孔在线路板上的贯穿厚度,m为连接器上的接点间隔数,lconnector为连接器上接点的间隔距离,tchip为芯片引起的延时,lpd_i为等效微带线长度;
步骤二三、根据步骤二二中计算的等效微带线长度lpd_i,以最长的微带线的延时长度lpd_max为基准,分别减去其余的延时长度,获得各传输线的延时差值lpd_max-lpd_i
步骤二四、根据步骤二三中计算的延时差值lpd_max-lpd_i,增加除最长延时的信号的走线,保证增加的等效长度为式中为允许的偏差值;
步骤三、采用先外后内的BGA封装器件的出线方式;
具体过程为:
步骤三一、计算进行连接的管脚数p;
步骤三二、从外侧(行和列)开始向内侧(行和列)推进,计算进行连接的管脚行列数q,并要求式中ri为第i行列可用的管脚数;
步骤三三、进行最外两侧(行和列)管脚的连接;自动扇出除最外两侧(行和列)外管脚的自动扇出过孔操作;
步骤三四、在对应的BGA封装器件背部摆放滤波电容;并对步骤三三中自动扇出的过孔的位置进行调整,然后进行所术述BGA封装器件未连接管脚的连接,实现在电路板上的走线。
本发明的有益效果:
一、不需要专用的软件,也不需要建立复杂的电路模型,即可方便的进行群组走线延时的简单计算。
二、进行群组的走线延时相同,综合考虑考虑微带线和带状线引起延时的差异,还包括过孔数量,连接器间连接和接入的芯片引起的延时差异。等长设置可进行信号传输路径整体的加权等长,而不需要分段等长以多处绕线对板空间的要求,同时降低绕线引起的反射等信号完整性问题。
三、通过优化BGA的走线步骤,可以大大提高走线效率,并提高背部滤波电容的摆放数量,提高滤波效果。采用线路板上分区结合层间距离控制的方法减小不同功能单元的相互串扰。
附图说明
图1为本发明所述的电路板的简易走线方法中线路板上信号传输模型示意图;
图2为本发有所述的电路板的简易走线方法中线路板上连接器接点位置的差异引起的延时示意图;
图3为本发明所述的电路板的简易走线方法中BGA封装的管脚分布示意图;
图4为本发明所述的电路板的简易走线方法中不同单元在线路板上区域隔离的布局图;
图5为本发明所述的电路板的简易走线方法中不同单元在线路板上出现重叠时的布局图;
具体实施方式
具体实施方式一、结合图1至图5说明本实施方式,电路板的简易走线方法,该方法由以下步骤实现:
一、采用线路板上分区结合层间距离控制的方法减小不同功能单元A和B(如大功率单元与小功率单元部分、一次电源与二次电源之间)的相互干扰。
根据平板电容器的公式,其容值为式中ε为线路板间介质的介电常数,S为线路板的重叠面积,d为线路板间的距离。
故对于不同单元之间应该尽量减小重叠面积隔离,结合图2,功能单元A和功能单元B之间在线路板的各层都独立,无重叠区域,可有效降低相互间的干扰。结合3,当功能单元A和功能单元B之间在线路板上出现重叠时,可将不同的功能单元分别合并在线路板不同的层,在不同单元相邻的层间增加间隔距离(dab>dai且dab>dbi),并适当降低之间介质的介电常数(ε_ab<ε_ai且ε_ab<ε_bi),最终使不同单元的层间耦合电容满足式中cai和cbi分别为不同单元内的层间的耦合电容值。
式中dab为不同单元间相邻的层间间隔距离,dai和dbi为相同单元内相邻的层间间隔距离;式中ε_ab为不同单元间相邻的层间介质的介电常数,ε_ai和ε_bi为相同单元内相邻的层间介质的介电常数。
二、群组等长走线方式不仅考虑微带线和带状线引起延时的差异,还包括过孔数量,连接器间连接和接入的芯片引起的延时差异;另外对于差分信号,由于存在匹配电阻和上下拉电阻,同一网络出现多个管脚,进行等长匹配时应该选择差分芯片管脚与外部的输入输出管脚;等长设置可进行信号传输路径整体的加权等长,而不需要分段等长以降低难度。
传输路径上的延时
tpd=tmicrostip+tstip+tvia+tconnector+tchip (1)
式中tmicrostip为微带线引起的延时,tstip为带状线引起的延时,tvia为tvia为过孔引起的延时,tconnector为连接器引起的延时,具体见图3,tchip为引起的延时。
为计算方便,可以使用等效微带线长度的方法计算各传输线的延时,具体步骤如下:
(a)按式(2)进行各信号延时长度的计算;
式中tmicrostip为微带线的长度,tstip为带状线的长度,k为带状线的线长系数,
ε为线路板中介质的等效介电常数;n为过孔的数量,lvia为过孔在线路板上的贯穿厚度,
tvia为tvia为过孔引起的延时,m为连接器上的接点间隔数,lconnector为连接器上接点的间隔距离,tchip为引起的延时。
(b)根据(a)步骤的计算结果lpd_i,以最长的延时长度lpd_max为基准,分别减去其余的延时长度,获得各延时差值lpd_max-lpd_i
(c)根据步骤(b)的计算结果lpd_max-lpd_i,增加除最长延时的信号的走线,保证增加的等效长度为式中为允许的偏差值。
三、针对BGA封装器件的出线方式,采用先外后内的方式,优先使用外侧走线。为提高BGA封装背部滤波电容的数量,对自动扇出的过孔位置进行调整。其具体步骤是:
(a)计算需要进行连接的管脚数p;
(b)从外侧开始向内侧(行和列)推进,计算需要的进行连接的管脚行列数q,要求式中ri为第i行列可用的管脚数;
(c)进行最外两侧(行和列)管脚的连接;
(d)采用绘图软件如cadence的自动扇出功能进行除最外两侧(行和列)外管脚的自动扇出操作;
(e)在该BGA封装器件背部摆放滤波电容;为提高摆放滤波电容的数量,需要对已经自动扇出的过孔位置进行调整,其调整的方法是在原过孔的坐标(x y)的基础上加减该BGA封装中焊盘的间距,即新坐标(x'y')满足x'=x±h,y'=y±g;式中h为该BGA封装中焊盘的横向间距,g为该BGA封装中焊盘的纵向间距。
(f)进行该BGA封装器件未连接管脚的连接。
本实施方式中所述的线路板中的BGA器件为BGA封装的FPGA,采用0805封装的电容;连接器为采用J18BW96Z与J18B96T进行板间连接;电路芯片为差分信号和施密特反相器。

Claims (4)

1.电路板的简易走线方法,采用群组信号等长走线方式和BGA封装器件的出线方式,其特征是,该方法由以下步骤实现:
步骤一、采用线路板上不同功能单元分区并结合线路板层间距离控制的方法减小不同功能单元的相互干扰;
根据线路板中不同层间重叠区域等效电容器的公式,计算不同功能单元之间重叠面积;
所述线路板的电容的容值式中S为线路板中不同层间重叠区域的重叠面积,d为线路板间的距离,ε为线路板间介质的介电常数;
步骤二、采用群组信号等长走线方式在步骤一所述的线路板上进行走线;
步骤二一、计算各传输线上的延时,用公式一表示为:
公式一、tpd=tmicrostip+tstip+tvia+tconnector+tchip
上式中,tmicrostip为微带线引起的延时,tstip为带状线引起的延时,tvia为过孔引起的延时,tconnector为连接器引起的延时,tchip为芯片引起的延时;
步骤二二、按照等效微带线长度的方法计算步骤二一中各传输线上的延时,所述等效微带线长度的方法用公式二表示为:
公式二、
式中,lmicrostip为微带线的长度,lstip为带状线的长度,k为带状线的线长系数,n为过孔的数量,lvia为过孔在线路板上的贯穿厚度,m为连接器上的接点间隔数,lconnector为连接器上接点的间隔距离,tchip为芯片引起的延时,lpd_i为等效微带线长度;
步骤二三、根据步骤二二中计算的等效微带线长度lpd_i,以最长的微带线的延时长度lpd_max为基准,分别减去其余的延时长度,获得各传输线的延时差值lpd_max-lpd_i
步骤二四、根据步骤二三中计算的延时差值lpd_max-lpd_i,增加除最长延时的信号的走线,保证增加的等效长度为式中为允许的偏差值;
步骤三、采用先外后内的BGA封装器件的出线方式,实现在电路板上的走线;
步骤三一、计算进行连接的管脚数p;
步骤三二、从外侧(行和列)开始向内侧(行和列)推进,计算进行连接的管脚行列数q,并要求式中ri为第i行列可用的管脚数;
步骤三三、进行最外两侧(行和列)管脚的连接;自动扇出除最外两侧(行和列)外管脚的自动扇出过孔操作;
步骤三四、在对应的BGA封装器件背部摆放滤波电容;并对步骤三三中自动扇出的过孔的位置进行调整,然后进行所述BGA封装器件未连接管脚的连接,实现在电路板上的走线。
2.根据权利要求1所述的电路板的简易走线方法,其特征在于,步骤三四中,对自动扇出的过孔位置进行调整的方法为:在原过孔的坐标(x y)的基础上加减该BGA封装中焊盘的间距,即新坐标(x'y')满足x'=x±h,y'=y±g;式中h为该BGA封装中焊盘的横向间距,g为该BGA封装中焊盘的纵向间距。
3.根据权利要求1所述的电路板的简易走线方法,其特征在于,步骤一中,不同功能单元之间重叠时,将不同的功能单元分别合并在线路板不同的层,在不同单元相邻的层间增加间隔距离,并降低层间介质的介电常数,使不同单元的层间耦合电容满足式中cai和cbi分别为不同单元内层间的耦合电容值。
4.根据权利要求1所述的电路板的简易走线方法,其特征在于,步骤一中,不同功能单元的相互干扰指的是大功率单元与小功率单元之间、一次电源与二次电源之间、高速与低速电路单元之间、模拟和数字电路单元之间的干扰。
CN201510678784.8A 2015-10-19 2015-10-19 电路板的简易走线方法 Expired - Fee Related CN105260544B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510678784.8A CN105260544B (zh) 2015-10-19 2015-10-19 电路板的简易走线方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510678784.8A CN105260544B (zh) 2015-10-19 2015-10-19 电路板的简易走线方法

Publications (2)

Publication Number Publication Date
CN105260544A CN105260544A (zh) 2016-01-20
CN105260544B true CN105260544B (zh) 2018-07-06

Family

ID=55100233

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510678784.8A Expired - Fee Related CN105260544B (zh) 2015-10-19 2015-10-19 电路板的简易走线方法

Country Status (1)

Country Link
CN (1) CN105260544B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109033528B (zh) * 2018-06-28 2022-03-22 郑州云海信息技术有限公司 差分对焊盘规避走线区域的生成方法、装置、设备及介质
CN109525308B (zh) 2018-11-19 2020-06-16 苏州浪潮智能科技有限公司 一种光模块的检测方法、装置、设备及存储介质
CN109583094B (zh) * 2018-12-03 2022-03-08 郑州云海信息技术有限公司 一种pcb板上高速线的补长方法及相关装置
CN111383932B (zh) * 2018-12-30 2022-04-12 浙江宇视科技有限公司 一种小间距bga自动出线方法及装置
CN114677927B (zh) * 2022-03-16 2023-08-22 Tcl华星光电技术有限公司 显示面板
CN114666983B (zh) * 2022-05-25 2022-08-19 飞腾信息技术有限公司 主板、计算机系统、信号线的设计方法、装置及存储介质
CN117149553B (zh) * 2023-10-31 2024-01-30 零壹半导体技术(常州)有限公司 用于芯片ft和cp测试用信号传输参数预测方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1841256A (zh) * 2005-03-30 2006-10-04 撼讯科技股份有限公司 窄板显示卡的存储器总线布线结构与布线方法
CN102339332A (zh) * 2010-07-19 2012-02-01 鸿富锦精密工业(深圳)有限公司 差分信号走线布线系统及方法
CN103123655A (zh) * 2011-11-18 2013-05-29 京信通信系统(中国)有限公司 Pcb走线的转换方法及装置
CN103905728A (zh) * 2014-03-03 2014-07-02 中国科学院长春光学精密机械与物理研究所 航天相机lvds数据可靠传输接收方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201502826A (zh) * 2013-07-04 2015-01-16 Hon Hai Prec Ind Co Ltd 電氣規範設置系統及方法
US20150197062A1 (en) * 2014-01-12 2015-07-16 Zohar SHINAR Method, device, and system of three-dimensional printing

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1841256A (zh) * 2005-03-30 2006-10-04 撼讯科技股份有限公司 窄板显示卡的存储器总线布线结构与布线方法
CN102339332A (zh) * 2010-07-19 2012-02-01 鸿富锦精密工业(深圳)有限公司 差分信号走线布线系统及方法
CN103123655A (zh) * 2011-11-18 2013-05-29 京信通信系统(中国)有限公司 Pcb走线的转换方法及装置
CN103905728A (zh) * 2014-03-03 2014-07-02 中国科学院长春光学精密机械与物理研究所 航天相机lvds数据可靠传输接收方法

Also Published As

Publication number Publication date
CN105260544A (zh) 2016-01-20

Similar Documents

Publication Publication Date Title
CN105260544B (zh) 电路板的简易走线方法
WO2018192523A1 (zh) 一种显示基板及显示装置
CN103942351B (zh) 增加电路板层数的设计系统及设计方法
CN103344791B (zh) 一种测试基板及采用该测试基板制造的探针卡
Braunisch et al. High-speed performance of Silicon Bridge die-to-die interconnects
CN104205482B (zh) 微链路高带宽的芯片到芯片总线
US20180368260A1 (en) High-speed printed circuit board and differential wiring method thereof
CN103678771B (zh) 一种3D集成电路中power/groundTSV位置自动布局方法
JP6517920B2 (ja) 超電導回路用の接地グリッド
CN103533746A (zh) 改进叠层结构的高密度互连集成印制电路板及其制作方法
US20150170996A1 (en) Through-mesh-plane vias in a multi-layered package
CN105630258B (zh) 单层互容式触摸屏及触控装置及电子装置
CN105512438B (zh) 一种等时延布线方法及装置
CN207651641U (zh) 运用硅通孔结构的新型切皮雪夫滤波器
CN106341948A (zh) 一种pcb设计方法及pcb
CN102663204A (zh) 3d集成电路自动布局中tsv位置的距离优化方法
CN103491708A (zh) 一种高密度互连集成印制电路板及其制作方法
CN103413001A (zh) 一种硅通孔三维耦合串扰噪声模型及其建模方法
CN203929809U (zh) 一种数字集成电路测试适配器
CN103872415A (zh) 单层膜片加载式四层基板微带-微带互连结构
CN201917585U (zh) 一种集成电路测试适配器
WO2023097737A1 (zh) 触控显示面板及显示装置
CN209168099U (zh) 多芯片单层板运算装置及计算机服务器
CN207719380U (zh) 运用螺线管式硅通孔电感的无源谐振器
CN208110603U (zh) 显示驱动集成电路结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180706

Termination date: 20191019