CN105139891B - 一种用于校准模拟集成电路的方法及装置 - Google Patents

一种用于校准模拟集成电路的方法及装置 Download PDF

Info

Publication number
CN105139891B
CN105139891B CN201510579583.2A CN201510579583A CN105139891B CN 105139891 B CN105139891 B CN 105139891B CN 201510579583 A CN201510579583 A CN 201510579583A CN 105139891 B CN105139891 B CN 105139891B
Authority
CN
China
Prior art keywords
information
detection
programming
control unit
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510579583.2A
Other languages
English (en)
Other versions
CN105139891A (zh
Inventor
陈晓龙
林建辉
沈煜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Yichong Technology Co ltd
Original Assignee
Sichuan Yichong Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Yichong Technology Co ltd filed Critical Sichuan Yichong Technology Co ltd
Priority to CN201510579583.2A priority Critical patent/CN105139891B/zh
Publication of CN105139891A publication Critical patent/CN105139891A/zh
Application granted granted Critical
Publication of CN105139891B publication Critical patent/CN105139891B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明涉及一种用于校准模拟集成电路的方法及装置。其装置包括:熔断控制单元接收用于校准模拟集成电路的第一信息,在逻辑控制单元的烧写使能信号的控制下,输出熔断信号;存储单元阵列根据熔断信号,存储第二信息,通过检测节点输出第二信息;存储信息检测单元根据逻辑控制单元的检测使能控制信号,通过检测节点读取存储的第二信息;逻辑控制单元用于向熔断控制单元输出烧写使能信号,及向存储信息检测单元输出检测使能控制信号,并判断第二信息和第一信息是否一致,确定是否烧写成功;在模拟集成电路工作期间,输出存储的第二信息。本发明通过设置模拟集成电路中存储单元阵列的值来校准其性能,进而减小工艺偏差对电路性能产生的影响。

Description

一种用于校准模拟集成电路的方法及装置
技术领域
本发明涉及包括熔丝元件的半导体集成电路领域,尤其涉及一种用于校准模拟集成电路的方法及装置。
背景技术
模拟集成电路芯片的性能是由一系列生产流程的工艺步骤决定的,每一个工艺步骤中都包含了多种会影响芯片性能的工艺参数。不仅在不同批次中工艺参数会存在一定的偏差变化,即使在同一晶圆的不同位置也可能会存在明显偏差。然而其中某些较为边缘的工艺参数偏差的组合,会对高精度模拟集成电路的性能产生较大影响。
为了减少工艺偏差对高精度模拟集成电路性能的影响,在电路设计时多会引入在一定范围内可调整的冗余设计以应对生产工艺中的偏差。冗余设计的控制信号则是根据实际性能测试选取的最优控制值,此设计存在覆盖面积大,且最优控制值的可靠性不高等问题。
发明内容
本发明为了克服上述现有技术的不足,提供了一种校准模拟集成电路的方法和装置,通过逻辑控制单元连接熔断控制单元实现对存储单元阵列的内容烧写;在需要时通过逻辑控制单元连接存储信息检测单元实现对存储单元阵列的内容读取,并保证低功耗检测的要求。
为了实现上述目的,本发明一方面提供了一种校准模拟集成电路的装置,该装置包括:存储单元阵列、熔断控制单元、存储信息检测单元和逻辑控制单元;其中熔断控制单元接收用于校准模拟集成电路的第一信息,并且在逻辑控制单元的烧写使能信号的控制下,输出熔断信号;存储单元阵列根据熔断信号,存储第二信息,并且通过检测节点输出存储的第二信息;存储信息检测单元根据逻辑控制单元的检测使能控制信号,通过检测节点读取存储的第二信息;逻辑控制单元用于向熔断控制单元输出烧写使能信号,以及向存储信息检测单元输出检测使能控制信号,并判断第二信息和第一信息是否一致,确定是否就第一信息重新发出烧写使能信号;在模拟集成电路工作期间,则输出存储的所述第二信息。
另一方面提供了一种校准模拟集成电路的方法,该方法包括:接收用于校准模拟集成电路的第一信息,在烧写使能信号的控制下,输出熔断信号;根据熔断信号,存储第二信息,并通过检测节点输出存储的第二信息;根据检测使能控制信号,读取第二信息;判断第二信息和第一信息是否一致,确定是否就第一信息重新发出烧写使能信号;在模拟集成电路工作期间,输出第二信息。
本发明通过对电路内部参数的扫描并检测模拟集成电路的性能来确定最优控制值,并永久性地写入存储单元阵列。通过设置模拟集成电路中存储单元阵列的值来校准其性能,提高了模拟集成电路性能的稳定性,不仅减小了硬件的开销,也减小工艺偏差对电路性能产生的影响。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本发明实施例提供的一种用于校准模拟集成电路装置的结构示意图;
图2为本发明实施例提供的一种存储单元实现方法的结构示意图;
图3A为图1所示装置中存储信息检测单元的第一结构示意图;
图3B为图1所示装置中存储信息检测单元的第二结构示意图;
图3C为图1所示装置中存储信息检测单元的第三结构示意图;
图3D为图1所示装置中存储信息检测单元的第四结构示意图;
图3E为图1所示装置中存储信息检测单元的第五结构示意图;
图3F为图1所示装置中存储信息检测单元的第六结构示意图;
图4A为本发明实施例提供的一种用于校准模拟集成电路烧写阶段的方法流程示意图。
图4B为本发明实施例提供的一种用于校准模拟集成电路正常检测阶段的方法流程示意图。
具体实施方式
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
图1为本发明实施例提供的一种用于校准模拟集成电路装置的结构示意图。如图1所示,该装置包括:熔断控制单元101、存储单元阵列102、存储信息检测单元103和逻辑控制单元104。
存储单元阵列102是由一个或多个存储单元并联而成,可以是N个比特的存储器阵列,用于接收来自于熔断控制单元101的熔断信号,以实现永久存储校准信息,并将检测存储状态的待测节点信息输出至存储信息检测单元103。
熔断控制单元101用于接收来自于前续电路性能参数的待烧写信息与来自于逻辑控制单元104的烧写使能信号,生成控制存储单元阵列102的熔断信号,以实现对存储单元阵列102的内容烧写。熔断控制单元101可以依次每次只对一个存储单元进行烧写操作,亦可同时对存储单元阵列102进行整体烧写操作。其中,熔断信号为逻辑电平信号,待烧写信息包括烧写地址与待烧写数据。
存储信息检测单元103用于接收来自于逻辑控制单元104的检测使能控制信号,并通过来自于存储单元阵列102的检测节点,检测存储单元阵列102中的校准信息,输出检测结果至逻辑控制单元。其中,存储信息检测单元103可以同时对存储单元阵列102进行整体存储信息检测;亦可依次每次只对一个存储单元进行存储信息检测。
逻辑控制单元104用于生成熔断控制单元101的烧写使能信号和存储信息检测单元103的检测使能控制信号,接收存储信息检测单元103输出的检测结果,并向芯片后续电路输出存储信息。
具体为,在执行烧写时,逻辑控制单元104关闭与烧写无关的功能单元,等待熔断控制单元101执行烧写过程,并对存储信息检测单元103输出的检测结果与存储单元阵列102存储的校准信息进行比较;如果比较结果一致,确定待烧写信息烧写成功,输出烧写是否成功的信息;否则,确定待烧写信息烧写失败,重新进行烧写或为后续处理作出标记;
在初始化或复位等不执行烧写时,逻辑控制单元104控制存储信息检测单元103读取存储单元阵列102中的校准信息,并且在接收存储信息检测单元103的检测结果后,自动关闭所述存储信息检测单元,以节约功耗,并输出存储信息。
根据电路的性能要求,比如BGR电压,输出电流,端口阻抗匹配等参数,确定一组最优控制值存入寄存器中。
烧写阶段,逻辑控制单元输出的烧写使能信号有效,例如烧写使能信号为1有效,熔断控制单元101接收寄存器输出的最优控制值的待烧写信息,根据待烧写信息的烧写地址与待烧写数据,产生相应的熔断信号;熔断信号控制存储单元阵列102,实现对存储单元阵列102的内容烧写,同时存储单元阵列102存储校准信息,通过存储信息完成对待校准电路性能控制。
验证阶段,存储信息检测单元103在检测使能控制信号的控制下,检测节点将存储的状态信息输出至存储信息检测单元103,检测存储单元阵列102的检测节点信息,输出检测结果,其中,检测使能控制信号调用检测节点信息作为输入信息。逻辑控制单元104通过判断检测结果是否与校准信息一致,确定是否烧写成功。若是,则烧写成功,不再执行烧写;若否,则烧写失败,重新进行烧写或为后续处理作出标记。
不执行烧写的正常检测阶段,逻辑控制单元104通过接收来自于存储信息检测单元103的检测结果,并向后续电路持续输出存储信息。
例如,烧写入存储单元阵列的信息为3比特,存储单元阵列对于3比特信息,可以有八种变化,即000到111的八种变化,未烧写时输出为000。通过对电路内部参数的扫描并检测模拟集成电路的性能来确定最优控制值,即用于烧写的3比特信息,例如101。在烧写过程中,需要对最高位和最低位进行烧写,烧写时产生相应的熔断信号,中间位不需要改变存储信息,烧写时不产生相应的熔断信号。
在验证阶段,存储信息检测单元103在检测使能控制信号的控制下,检测存储单元阵列102的检测节点信息,输出检测结果,判断检测结果是否与校准信息一致,从而确定是否烧写成功,由逻辑控制单元104输出相应状态信号。若是,则烧写成功,不再执行烧写;若否,则烧写失败,熔断控制单元101再次接收待烧写信息,重新进行烧写或为后续处理作出标记。
在不执行烧写的正常检测阶段,通过接收存储信息检测单元的检测结果,向后续电路持续输出存储信息。
本发明通过设置模拟集成电路中存储单元阵列的值来校准其性能,提高了模拟集成电路性能的稳定性,减小工艺偏差对电路性能产生的影响。
图2为本发明实施例提供的一种存储单元实现方法的结构示意图。如图2所示,存储单元包括:反相器链U1、U2、U3,上拉电阻Ru,PMOS管MP1和POLY熔丝F1。
反相器链U1、U2、U3的输入端相连到熔断控制单元101的输出端,用于接收熔断信号,其输出端连接到PMOS管MP1的栅极;PMOS管MP1的漏极连接到POLY熔丝F1的一端,其连接点设置为检测节点,其源极和衬底连接到烧写电源,用于在PMOS管MP1导通时产生熔断POLY熔丝F1所需的大电流;POLY熔丝F1的另一端连接到地;根据POLY熔丝F1是否熔断表示存储数据的逻辑值;上拉电阻Ru的一端连接到第一PMOS管的栅极,另一端接到烧写电源,为PMOS管MP1的栅极提供弱上拉;连接POLY熔丝F1的检测节点用于存储信息检测单元103检测存储信息。
存储单元具体用于,接收熔断信号,熔断信号通过反相链U1、U2、U3提高信号驱动能力,将PMOS管MP1导通,同时在PMOS管MP1上产生瞬间电流,电流流过POLY熔丝F1。根据烧写过程中熔断信号是否有效,得到存储单元阵列102的存储的状态:当熔断信号为高电平时,熔断信号有效,执行烧写,POLY熔丝F1熔断,检测时检测节点输出0,此时存储单元状态处于低阻的状态,即存储单元所存储的为已烧写状态值;当熔断信号为低电平时,熔断信号无效,不执行烧写,POLY熔丝F1不熔断,检测时检测节点输出1,此时存储单元状态处于高阻的状态,即存储单元所存储的为未烧写状态值。最后由检测节点将存储数据的逻辑值输出。
本发明装置中存储检测单元103存在多种电路结构,下面将对部分结构作介绍。
图3A为图1所示装置中存储信息检测单元的第一结构示意图。如图3A所示,存储信息检测单元包括:施密特反相器、开关和POLY熔丝。
POLY熔丝的一端连接到地,施密特反相器的输入端连接到检测节点,其输出端连接到逻辑控制单元104;施密特反相器的输入端与检测节点的连接点分别与开关的一端以及POLY熔丝的另一端连接,开关的另一端连接到电源;施密特反相器与开关受控于检测使能控制信号,其中,检测使能控制信号调用检测节点信息作为输入信息,通过检测使能控制信号控制形成电源流经POLY熔丝到地的小电流导通路径,施密特反相器检测检测节点的电压,输出检测结果。其中,开关包括但不限于PMOS或NMOS开关。
在检测使能控制信号的控制下,开关闭合,若POLY熔丝在之前的烧写过程中熔断,则POLY熔丝处于高阻的状态,利用施密特反相器第一阈值电压与检测节点电压的关系,输出POLY熔丝已熔断的检测结果,即存储单元所存储的已烧写状态值;若POLY熔丝在之前的烧写过程中未熔断,则POLY熔丝处于低阻的状态,经施密特反相器处理后,利用施密特反相器第二阈值电压与检测节点电压的关系,输出POLY熔丝未熔断的检测结果,即存储单元所存储的未烧写状态值。
图3B为图1所示装置中存储信息检测单元的第二结构示意图。如图3B所示,存储信息检测单元包括:施密特反相器、开关和POLY熔丝。
POLY熔丝的一端连接到电源,施密特反相器的输入端连接到检测节点,其输出端连接到逻辑控制单元104;施密特反相器的输入端与检测节点的连接点分别与开关的一端以及POLY熔丝的另一端连接,开关的另一端连接到地;施密特反相器与开关受控于检测使能控制信号,其中,检测使能控制信号调用检测节点信息作为输入信息。通过检测使能控制信号控制形成电源流经POLY熔丝到地的小电流导通路径,施密特反相器检测检测节点的电压,输出检测结果。其中,开关包括但不限于PMOS或NMOS开关。
该存储信息检测单元的检测过程与图3A所示的存储信息检测单元的检测过程相同,此处不再赘述。
图3C为图1所示装置中存储信息检测单元的第三结构示意图。如图3C所示,存储信息检测单元包括:可控电流源、比较器和POLY熔丝。POLY熔丝的一端连接到地,可控电流源的输入端连接到电源,其输出端连接到检测节点;可控电流源的输出端与检测节点的的连接点分别与POLY熔丝的另一端以及比较器输入端的一端连接,比较器输入端的另一端连接到基准参考电压,其输出端连接到逻辑控制单元104;,比较器与可控电流源受控于检测使能控制信号,其中,检测使能控制信号调用检测节点信息作为输入信息。基准参考电压可由但不限于阻值分压或带隙基准电路产生,其输出电压值可由外部信号控制。
在检测使能控制信号的控制下,将可控电流源与熔丝组合起来形成电源与地之间的通路。若POLY熔丝在之前的烧写过程中熔断,则POLY熔丝处于高阻的状态,利用基准参考电压与检测节点电压的关系,输出POLY熔丝已熔断的检测结果,即存储单元所存储的已烧写状态值;若POLY熔丝在之前的烧写过程中未熔断,则POLY熔丝处于低阻的状态,利用基准参考电压与检测节点电压的关系,输出POLY熔丝未熔断的检测结果,即存储单元所存储的未烧写状态值。
图3D为图1所示装置中存储信息检测单元的第三结构示意图。如图3D所示,存储信息检测单元包括:可控电流源、比较器和POLY熔丝。
POLY熔丝的一端连接到电源,可控电流源的输入端连接到检测节点,其输出端连接到地;可控电流源的输入端与检测节点的的连接点分别与POLY熔丝的另一端以及比较器输入端的一端连接,比较器输入端的另一端连接到基准参考电压,其其输出端连接到逻辑控制单元104;比较器与可控电流源受控于检测使能控制信号,其中,检测使能控制信号调用检测节点信息作为输入信息。基准参考电压可由但不限于阻值分压或带隙基准电路产生,其输出电压值可由外部信号控制。
该存储信息检测单元的检测过程与图3C所示的存储信息检测单元的检测过程相同,此处不再赘述。
图3E为图1所示装置中存储信息检测单元的第三结构示意图。如图3E所示,存储信息检测单元包括:可控电阻、开关、比较器和POLY熔丝。其中,可控电阻为具有使能控制的电阻。
POLY熔丝的一端连接到地,可控电阻的一端端连接到检测节点,其另一端通过开关连接到电源,可控电阻的一端与检测节点的连接点分别与POLY熔丝的另一端及比较器输入端的一端连接,比较器输入端的另一端连接到基准参考电压,其输出端连接到逻辑控制单元104;比较器与可控电阻受控于检测使能控制信号,其中,检测使能控制信号调用检测节点信息作为输入信息。基准参考电压可由但不限于阻值串分压或带隙基准电路产生,其输出电压值可由外部信号控制。所述开关包括但不限于PMOS或NMOS开关。
在检测使能控制信号的控制下,将可控电阻与熔丝组合起来形成电源与地之间的通路。若POLY熔丝在之前的烧写过程中熔断,则POLY熔丝处于高阻的状态,利用基准参考电压与检测节点电压的关系,输出POLY熔丝已熔断的检测结果,即存储单元所存储的已烧写状态值;若POLY熔丝在之前的烧写过程中未熔断,则POLY熔丝处于低阻的状态,利用基准参考电压与检测节点电压的关系,输出POLY熔丝未熔断的检测结果,即存储单元所存储的未烧写状态值。其中,结构Ⅰ与结构Ⅱ中的开关包括但不限于PMOS或NMOS开关。
图3F为图1所示装置中存储信息检测单元的第三结构示意图。如图3F所示,存储信息检测单元103包括:可控电阻、开关、比较器和POLY熔丝。其中,可控电阻为具有使能控制的电阻。
POLY熔丝的一端连接到电源,可控电阻的一端端连接到检测节点,其另一端通过开关连接到地,可控电阻的一端与检测节点的连接点分别与POLY熔丝的另一端及比较器输入端的一端连接,比较器输入端的另一端连接到基准参考电压,其输出端连接到所述逻辑控制单元;比较器与可控电阻受控于检测使能控制信号,其中,检测使能控制信号调用检测节点信息作为输入信息。基准参考电压可由但不限于阻值串分压或带隙基准电路产生,其输出电压值可由外部信号控制。所述开关包括但不限于PMOS或NMOS开关。
该存储信息检测单元的检测过程与图3E所示的存储信息检测单元的检测过程相同,此处不再赘述。
图4A为本发明实施例提供的一种用于校准模拟集成电路烧写阶段的方法流程示意图。如图4A所示,该方法包括:
步骤S401、接收用于校准模拟集成电路的待烧写信息,在烧写使能信号的控制下,输出熔断信号;
步骤S402、根据熔断信号,存储校准信息,并通过检测节点输出存储的校准信息;
步骤S403、根据检测使能控制信号,读取检测节点信息,输出检测结果;
步骤S404、判断检测结果是否与校准信息一致;
步骤S405、若是,确定待烧写信息烧写成功;若否,确定待烧写信息烧写失败,返回步骤S401。
图4B为本发明实施例提供的一种用于校准模拟集成电路正常检测阶段的方法流程示意图。如图4B所示,在不执行烧写时,该方法包括:
步骤403、根据检测使能控制信号,读取检测节点信息,输出检测结果;
步骤406、输出存储信息。
本发明通过对电路内部参数的扫描并检测模拟集成电路的性能来确定最优控制值,并永久性地写入存储单元阵列。通过设置模拟集成电路中存储单元阵列的值来校准其性能,提高了模拟集成电路性能的稳定性,不仅减小了硬件的开销,也减小工艺偏差对电路性能产生的影响。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (11)

1.一种用于校准模拟集成电路的装置,其特征在于,包括:存储单元阵列、熔断控制单元、存储信息检测单元和逻辑控制单元;其中,
所述熔断控制单元接收用于校准模拟集成电路的第一信息,并且在所述逻辑控制单元的烧写使能信号的控制下,输出熔断信号;
所述存储单元阵列根据所述熔断信号,存储第二信息,并且通过检测节点输出存储的所述第二信息;
所述存储信息检测单元根据所述逻辑控制单元的检测使能控制信号,通过检测节点读取存储的所述第二信息;
所述逻辑控制单元用于向所述熔断控制单元输出烧写使能信号,以及向所述存储信息检测单元输出检测使能控制信号,并判断所述第二信息和所述第一信息是否一致,确定是否就所述第一信息重新发出所述烧写使能信号;在模拟集成电路工作期间,则输出存储的所述第二信息;在不执行烧写的初始化或复位等阶段,用于控制所述存储信息检测单元读取所述存储单元阵列中的所述第二信息,并且在接收所述存储信息检测单元读取的所述第二信息后,自动关闭所述存储信息检测单元,并输出所述第二信息;在不执行烧写的正常检测阶段,用于通过接收来自于所述存储信息检测单元读取的所述第二信息,并向后续电路持续输出所述第二信息。
2.根据权利要求1所述的装置,其特征在于,所述存储单元阵列包括由一个或多个存储单元并联而成;
所述存储信息检测单元,可以同时对所述存储单元阵列进行整体所述第二信息检测,亦可依次每次只对一个所述存储单元进行所述第二信息检测;
所述熔断控制单元,可以依次每次只对一个所述存储单元进行烧写操作,亦可同时对所述存储单元阵列进行整体烧写操作。
3.根据权利要求2所述的装置,其特征在于,所述存储单元包括:反相器链、第一PMOS管、上拉电阻和熔丝;其中,
所述反相器链的输入端与所述熔断控制单元的输出端相连,所述反相器链的输出端与所述上拉电阻以及所述第一PMOS管的栅极相连,所述第一PMOS管的源极与所述上拉电阻的另一端连接电源,其漏极与所述熔丝的一端相连,其连接点设置为所述检测节点,所述熔丝的另一端接地。
4.根据权利要求3所述的装置,其特征在于,所述存储单元具体用于:
接收所述熔断信号,所述熔断信号通过所述反相器链提高驱动能力,将所述第一PMOS管导通,在所述第一PMOS管上产生大电流,在检测过程中,通过所述熔丝是否熔断确定检测节点的逻辑值。
5.根据权利要求1-4中任一权利要求所述的装置,其特征在于,所述存储信息检测单元包括:施密特反相器、开关和熔丝;
所述熔丝的一端接地,所述施密特反相器的输入端与所述检测节点连接,其输出端与所述逻辑控制单元连接;所述施密特反相器的输入端与所述检测节点的连接点分别与所述开关的一端以及所述熔丝的另一端连接,所述开关的另一端接电源;所述施密特反相器与所述开关受控于所述检测使用控制信号;或者,
所述熔丝的一端接电源,所述施密特反相器的输入端与所述检测节点连接,其输出端与所述逻辑控制单元连接;所述施密特反相器的输入端与所述检测节点的连接点分别与所述开关的一端以及所述熔丝的另一端连接,所述开关的另一端接地;所述施密特反相器与所述开关受控于所述检测使用控制信号;
通过所述检测使能控制信号控制形成电源流经所述熔丝到地的小电流导通路径,所述施密特反相器检测检测节点的电压,并输出所述第二信息。
6.根据权利要求1-4中任一权利要求所述的装置,其特征在于,所述存储信息检测单元包括:可控电流源、比较器和熔丝;
所述熔丝的一端接地,所述可控电流源的输入端接电源,其输出端连接到所述检测节点;所述可控电流源的输出端与所述检测节点的连接点分别与所述熔丝的另一端及所述比较器输入端的一端连接,所述比较器输入端的另一端连接基准参考电压,其输出端与所述逻辑控制单元连接;所述比较器与所述可控电流源受控于所述检测使能控制信号;或者,
所述熔丝的一端接电源,所述可控电流源的输出端接地,其输入端与所述检测节点连接;所述可控电流源的输入端与所述检测节点的连接点分别与所述熔丝的另一端以及所述比较器输入端的一端连接,所述比较器输入端的另一端连接基准参考电压,其输出端与所述逻辑控制单元连接;所述比较器与所述可控电流源受控于所述检测使能控制信号。
7.根据权利要求1-4中任一权利要求所述的装置,其特征在于,所述存储信息检测单元包括:可控电阻、开关、比较器和熔丝;
所述熔丝一端接地,所述可控电阻的一端与所述检测节点连接,其另一端通过开关与电源连接,所述可控电阻的一端与所述检测节点的连接点分别与所述熔丝的另一端以及所述比较器输入端的一端连接,所述比较器输入端的另一端连接基准参考电压,其输出端与所述逻辑控制单元连接;所述比较器与所述可控电阻受控于所述检测使能控制信号;或者,
所述熔丝一端接电源,所述可控电阻的一端连接到所述检测节点,其另一端通过开关与地连接,所述可控电阻的一端与所述检测节点的连接点分别与所述熔丝的另一端及所述比较器输入端的一端连接,所述比较器输入端的另一端连接到基准参考电压,所述比较器与所述可控电阻受控于所述检测使能控制信号。
8.根据权利要求1所述的装置,其特征在于,所述逻辑控制单元具体用于,
在执行烧写时,关闭与烧写无关的功能单元,等待所述熔断控制单元执行所述烧写的过程;或者,
在不执行烧写时,控制所述存储信息检测单元读取所述存储单元阵列中的所述第二信息,并输出所述第二信息。
9.一种用于校准模拟集成电路的方法,其特征在于,包括:
接收用于校准模拟集成电路的第一信息,在烧写使能信号的控制下,输出熔断信号;
根据所述熔断信号,存储第二信息,并通过检测节点输出存储的所述第二信息;
根据检测使能控制信号,读取所述第二信息;
判断所述第二信息和所述第一信息是否一致,确定是否就所述第一信息重新发出所述烧写使能信号;
在模拟集成电路工作期间,输出所述第二信息;
在不执行烧写的初始化或复位等阶段,读取所述第二信息,并且在接收所述第二信息后,自动关闭读取所述第二信息的模块,并输出所述第二信息;
在不执行烧写的正常检测阶段,接收所述第二信息,并向后续电路持续输出所述第二信息。
10.根据权利要求9所述的方法,其特征在于,还包括:
在执行烧写时,关闭与烧写无关的功能,执行所述烧写的过程;或者,
在不执行烧写时,通过所述检测使能控制信号读取所述第二信息,并输出所述第二信息。
11.一种模拟集成电路,其特征在于,包括:所述权利要求1的装置。
CN201510579583.2A 2015-09-11 2015-09-11 一种用于校准模拟集成电路的方法及装置 Active CN105139891B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510579583.2A CN105139891B (zh) 2015-09-11 2015-09-11 一种用于校准模拟集成电路的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510579583.2A CN105139891B (zh) 2015-09-11 2015-09-11 一种用于校准模拟集成电路的方法及装置

Publications (2)

Publication Number Publication Date
CN105139891A CN105139891A (zh) 2015-12-09
CN105139891B true CN105139891B (zh) 2023-04-18

Family

ID=54725208

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510579583.2A Active CN105139891B (zh) 2015-09-11 2015-09-11 一种用于校准模拟集成电路的方法及装置

Country Status (1)

Country Link
CN (1) CN105139891B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106067324B (zh) * 2016-07-18 2023-04-18 四川易冲科技有限公司 一种用于校准模拟集成电路的方法及装置
CN106297891B (zh) * 2016-09-07 2023-08-08 四川易冲科技有限公司 一种熔丝存储装置的检测方法及装置
CN108335717B (zh) * 2018-02-07 2020-12-01 深圳市创新微源半导体有限公司 一种封装后永久性的配置电路
CN112953537B (zh) * 2021-02-05 2022-02-15 中国电子科技集团公司第五十八研究所 电流舵dac的熔丝校准单元电路
CN115981683B (zh) * 2023-03-20 2023-07-11 荣湃半导体(上海)有限公司 一种efuse自动烧写电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1214517A (zh) * 1997-09-30 1999-04-21 日本电气株式会社 具有移位冗余电路的半导体存储器电路
CN1815736A (zh) * 2005-01-12 2006-08-09 株式会社东芝 具有可电编程的熔丝的半导体集成电路
CN102237140A (zh) * 2010-05-06 2011-11-09 台湾积体电路制造股份有限公司 熔丝程序化电路及熔丝的程序化方法
CN102779555A (zh) * 2011-05-13 2012-11-14 英特格灵芯片(天津)有限公司 用于校准模拟集成电路的方法和装置
CN103594123A (zh) * 2013-11-28 2014-02-19 中国科学院微电子研究所 非挥发性存储器及其校调方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3954302B2 (ja) * 2000-12-06 2007-08-08 株式会社東芝 半導体集積回路
KR100791918B1 (ko) * 2006-05-08 2008-01-04 삼성전자주식회사 셀프 보정 기능을 가지는 온도 센서 회로 및 그 방법
JP2012094233A (ja) * 2010-09-29 2012-05-17 Elpida Memory Inc 半導体装置及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1214517A (zh) * 1997-09-30 1999-04-21 日本电气株式会社 具有移位冗余电路的半导体存储器电路
CN1815736A (zh) * 2005-01-12 2006-08-09 株式会社东芝 具有可电编程的熔丝的半导体集成电路
CN102237140A (zh) * 2010-05-06 2011-11-09 台湾积体电路制造股份有限公司 熔丝程序化电路及熔丝的程序化方法
CN102779555A (zh) * 2011-05-13 2012-11-14 英特格灵芯片(天津)有限公司 用于校准模拟集成电路的方法和装置
CN103594123A (zh) * 2013-11-28 2014-02-19 中国科学院微电子研究所 非挥发性存储器及其校调方法

Also Published As

Publication number Publication date
CN105139891A (zh) 2015-12-09

Similar Documents

Publication Publication Date Title
CN105139891B (zh) 一种用于校准模拟集成电路的方法及装置
CN103377711B (zh) 具有阵列电熔丝的半导体集成电路及其驱动方法
US20150310926A1 (en) Semiconductor device including fuse circuit
US7978549B2 (en) Fuse circuit and semiconductor memory device including the same
US8724418B2 (en) Memory cell of semiconductor memory device and method for driving the same
US9406366B2 (en) Semiconductor memory device and method of controlling semiconductor memory device
KR20120086074A (ko) 반도체 메모리 장치 및 그 구동 방법
US20140253220A1 (en) Electronic fuse cell and array
KR20020061113A (ko) 반도체 장치
US8599635B2 (en) Fuse circuit and semiconductor memory device including the same
JP2014220026A (ja) 半導体装置及びデータ線の切り替え方法
US7545666B2 (en) Electrical fuse self test and repair
US6731550B2 (en) Redundancy circuit and method for semiconductor memory devices
US9875815B1 (en) Fast memory array repair using local correlated electron switch (CES) memory cells
US8369137B2 (en) Semiconductor memory device including a write driver to output a program signal
US10044355B2 (en) Reconfigurable circuit with crossbar switches including non-volatile resistive switches
TWI573146B (zh) 記憶體裝置與其操作方法
US10127998B2 (en) Memory having one time programmable (OTP) elements and a method of programming the memory
US9281082B1 (en) Semiconductor memory device including redundancy circuit and fuse circuit
CN106067324B (zh) 一种用于校准模拟集成电路的方法及装置
US8184496B2 (en) Semiconductor device and method for operating the same
US11521665B2 (en) Non-volatile memory having write detect circuitry
CN204904843U (zh) 一种用于校准模拟集成电路的装置
US9934875B2 (en) Integrated circuit and memory device performing boot-up operation
KR20180020364A (ko) 바이어스 전류 생성회로 및 이를 이용한 오티피 메모리 소자 읽기 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20210419

Address after: No.1, floor 4, building 10, No.303, group 3, liangfengding village, Zhengxing Town, Tianfu New District, Chengdu, Sichuan 610000

Applicant after: Sichuan Yichong Technology Co.,Ltd.

Address before: 300457, room 2701-1, building 2, TEDA service outsourcing park, No. 19 West Ring Road, Tianjin, Tanggu

Applicant before: INTERNATIONAL GREEN CHIP (TIANJIN) Co.,Ltd.

GR01 Patent grant
GR01 Patent grant