CN105045158B - 半导体器件 - Google Patents

半导体器件 Download PDF

Info

Publication number
CN105045158B
CN105045158B CN201410810867.3A CN201410810867A CN105045158B CN 105045158 B CN105045158 B CN 105045158B CN 201410810867 A CN201410810867 A CN 201410810867A CN 105045158 B CN105045158 B CN 105045158B
Authority
CN
China
Prior art keywords
tsv
test
transmission
pulse signal
subelement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410810867.3A
Other languages
English (en)
Other versions
CN105045158A (zh
Inventor
尹泰植
李康设
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of CN105045158A publication Critical patent/CN105045158A/zh
Application granted granted Critical
Publication of CN105045158B publication Critical patent/CN105045158B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318505Test of Modular systems, e.g. Wafers, MCM's
    • G01R31/318513Test of Multi-Chip-Moduls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • H01L22/22Connection or disconnection of sub-entities or redundant parts of a device in response to a measurement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/34Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

一种半导体器件可以包括:多个输出路径,其分别包括多个穿通硅通孔(TSV),并且适于传送测试确认信息;信息提供器,其适于将测试确认信息提供至多个TSV;以及输出控制器,其适于选择性地阻断输出路径中的包括多个TSV之中的故障TSV的输出路径。

Description

半导体器件
相关申请的交叉引用
本申请要求在2014年4月15日提交的申请号为10-2014-0044776的韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
本发明的示例性实施例涉及半导体设计技术,且更具体地涉及用于验证穿通硅通孔(TSV)是否正常操作的半导体器件。
背景技术
最近的半导体器件研究侧重于在减少功耗的同时增加速度和集成度。根据3D层叠封装技术,两个或更多个芯片(或裸片)可以被垂直地层叠。因而,芯片或裸片占据小的空间,并且在相同面积内的集成度得到改善。穿通硅通孔(through silicon via,TSV)穿过且电耦接层叠的芯片。
TSV可能具有各种故障模式,诸如空隙、凸块接触故障和TSV的开裂,其中,空隙在穿通孔未完全被导电材料填充时形成。当TSV具有故障时,TSV不能执行其正常功能。因此,TSV在制造之后需要进行测试以确保它们正确地运作。
发明内容
各种实施例针对能够验证多个TSV是否正常操作的半导体器件。
在一个实施例中,一种半导体器件可以包括:多个输出路径,其分别包括多个穿通硅通孔(TSVs),并且适于传送测试确认信息;信息提供器,其适于将测试确认信息提供至多个TSV;以及输出控制器,其适于选择性地阻断输出路径中的包括多个TSV之中的故障TSV的输出路径。
半导体器件还可以包括:检测器,其适于通过基于从输出控制器输出的测试确认信息检测多个TSV的故障,来产生表示多个TSV之中的故障TSV的故障信息。
输出控制器可以包括:传送单元,其适于将从TSV中的每个输出的测试确认信息传送至检测器;以及传送控制单元,其适于根据故障信息选择性地使传送单元的测试确认信息的传送使能。
传送控制单元可以包括:分别与多个TSV相对应的多个传送控制子单元,其中的每个响应于故障信息来产生针对对应的TSV的使能信号;以及分别与多个传送控制子单元相对应的多个传送子单元,其中的每个响应于针对对应的TSV的使能信号来将测试确认信息从对应的TSV传送至检测器。
多个传送控制子单元中的每个可以包括:同步器,其适于通过与时钟信号同步地使输入脉冲信号移位来产生移位的脉冲信号;路径控制部,其适于通过响应于故障信息而选择输入脉冲信号和移位的脉冲信号中的一个来产生选中的脉冲信号;以及使能信号发生部,其适于响应于故障信息和选中的脉冲信号来产生针对对应的TSV的使能信号。
多个传送控制子单元可以串联耦接,以及其中,后一个传送控制子单元的输入脉冲信号是前一个传送控制子单元的选中的脉冲信号。
输出控制器还可以包括:控制信号发生单元,其适于产生与故障信息相对应的控制信号。
使能信号发生部可以接收控制信号和选中的脉冲信号。
多个TSV的测试操作时间可以根据故障信息变化。
测试确认信息包括在测试期间供应的电压或电流。
信息提供器可以接收包括多个TSV的存储芯片的层叠信息和测试模式信息。
在一个实施例中,一种半导体器件可以包括:多个输出路径,其分别包括多个穿通硅通孔(TSV),并且适于传送测试确认信息;信息提供器,其适于向多个TSV提供测试确认信息;检测器,其适于通过基于从多个TSV输出的测试确认信息检测多个TSV的故障,来产生表示多个TSV之中的故障TSV的故障信息;以及输出控制器,其适于基于故障信息来选择性地阻断输出路径中的包括多个TSV之中的故障TSV的输出路径;
输出控制器可以包括:传送单元,其适于将从TSV中的每个输出的测试确认信息传送至检测器;以及传送控制单元,其适于根据故障信息来选择性地使传送单元的测试确认信息的传送使能。
传送控制单元可以包括:分别与多个TSV相对应的多个传送控制子单元,其中的每个响应于故障信息来产生针对对应的TSV的使能信号;以及分别与多个传送控制子单元相对应的多个传送子单元,其中的每个响应于针对对应的TSV的使能信号来将测试确认信息从对应的TSV传送至检测器。
多个传送控制子单元中的每个包括:同步器,其适于通过与时钟信号同步地使输入脉冲信号移位来产生移位的脉冲信号;路径控制部,其适于通过响应于故障信息而选择输入脉冲信号和移位的脉冲信号中的一个来产生选中的脉冲信号;以及使能信号发生部,其适于响应于故障信息和选中的脉冲信号来产生针对对应的TSV的使能信号。
多个传送控制子单元可以串联耦接,以及其中,后一个传送控制子单元的输入脉冲信号是前一个传送控制子单元的选中的脉冲信号。
在一个实施例中,一种半导体器件的测试方法可以包括:第一测试步骤:将测试确认信息供应至多个TSV,以及通过顺序地输出传送至多个TSV的测试确认信息来检测故障信息;以及第二测试步骤:根据故障信息重置多个TSV之中的测试目标TSV,以及顺序地输出传送至测试目标TSV的测试确认信息。
第二测试步骤可以包括:控制传送至多个TSV之中的与故障信息相对应的TSV的测试确认信息被输出的路径。
第一测试步骤的测试操作时间和第二测试步骤的测试操作时间可以根据故障信息而彼此不同。
半导体器件的测试方法还可以包括:接收故障信息,以及控制在第二测试步骤之后执行的测试的开始时间。
附图说明
图1是图示根据本发明的一个实施例的半导体器件的框图;
图2是图示图1中所示的半导体器件的示例的电路图;
图3是图示根据本发明的一个实施例的测试系统的框图。
具体实施方式
以下将参照附图更详细地描述各种实施例。然而,本发明可以以不同形式实施,且不应当被解释为局限于本文所列的实施例。更确切地,提供了这些实施例,使得本公开将充分和完整,且将向本领域的技术人员充分地传达本发明的范围。在本公开中,相同的附图标记在本发明的各种附图和实施例中表示相同的部分。
图1是图示根据本发明的一个实施例的半导体器件的框图。
参见图1,半导体器件1000可以包括多个穿通硅通孔(TSV)TSV1至TSVN、信息提供器1100、输出控制器1200和检测器1300。
半导体器件1000可以包括以多芯片封装(未图示)的形式层叠的多个存储芯片,以及可以包括通过多个层叠的存储芯片垂直形成的多个TSV TSV1至TSVN。多个TSV TSV1至TSVN可以在多个层叠的存储芯片之中传输内部电压、命令、地址和数据信号。
信息提供器1100可以将测试确认信息提供至多个TSV TSV1至TSVN。信息提供器1100可以接收包括多个TSV TSV1至TSVN的存储芯片的层叠信息SL_SIG和测试模式信息TM_TSVOS。可以输入测试模式信息TM_TSVOS以用于对半导体器件的测试。当测试模式信息TM_TSVOS激活时,可以执行针对半导体器件的测试。层叠信息SL_SIG可以对应于多个半导体芯片之中的一个。因而,测试模式信息TM_TSVOS和层叠信息SL_SIG可以将对应的存储芯片使能。此外,当对应的存储芯片使能时,测试确认信息可以被提供至多个TSV TSV1至TSVN。测试确认信息可以表示测试期间的测试结果,并且可以包括被供应至多个TSV TSV1至TSVN的电压或电流。
输出控制器1200可以选择性地阻断用于输出经由多个TSV TSV1至TSVN传送的测试确认信息的输出路径。输出控制器1200可以包括传送单元1210、控制信号发生单元1230和传送控制单元1250。传送单元1210可以根据使能信号EN SIG<1:N>将测试确认信息选择性地从多个TSV TSV1至TSVN传输至检测器1300。
控制信号发生单元1230可以产生与由检测器1300产生的故障信息INF_FAIL相对应的控制信号CTRL<1:N>。此外,传送控制单元1250可以产生用于传送单元1210的使能信号EN_SIG<1:N>。传送控制单元1250可以接收测试脉冲信号OS_SIG、时钟信号CLKT和控制信号CTRL<1:N>,与时钟信号CLKT同步地将测试脉冲信号OS_SIG顺序移位,以及产生使能信号EN_SIG<1:N>。换言之,输出控制器1200可以根据故障信息INF_FAIL阻断用于输出经由TSV传输的测试确认信息的输出路径。将参照图2详细描述此操作。
检测器1300可以接收从输出控制器1200顺序输出的测试确认信息,并且通过基于测试确认信息检测多个TSV TSV1至TSVN的故障来产生表示多个TSV TSV1至TSVN之中的故障TSV的故障信息INF_FAIL。故障信息INF_FAIL可以表示多个TSV TSV1至TSVN是否具有故障。
在下文中,将描述半导体器件的测试操作。
在测试期间,信息提供器1100可以将测试确认信息施加至多个TSV TSV1至TSVN。传送单元1210可以响应于使能信号EN_SIG<1:N>来将测试确认信息从多个TSV TSV1至TSVN传输至检测器1300。检测器1300可以通过基于测试确认信息检测多个TSV TSV1至TSVN的故障,来产生表示多个TSV TSV1至TSVN之中的故障TSV的故障信息INF_FAIL,并且将故障信息INF_FAIL提供至控制信号发生单元1230。控制信号发生单元1230可以产生对应于故障信息INF_FAIL的控制信号CTRL<1:N>。输出控制单元1200可以根据由控制信号发生单元1230产生的控制信号CTRL<1:N>来控制传送单元1210的传送操作。传送单元1210可以响应于使能信号EN_SIG<1:N>来将测试确认信息选择性地从多个TSV TSV1至TSVN传送至检测器1300。结果,传送单元1210可以选择性地阻断包括多个TSV TSV1至TSVN之中的与故障信息INF_FAIL相对应的故障TSV的输出路径。
根据本发明的实施例的半导体器件1000可以通过基于测试确认信息检测多个TSVTSV1至TSVN的故障,来产生表示多个TSV TSV1至TSVN之中的故障TSV的故障信息INF_FAIL,并且选择性地阻断包括多个TSV TSV1至TSVN之中的与故障信息INF_FAIL相对应的故障TSV的输出路径。
图2是图示图1中所示的半导体器件的示例的电路图。图2示例性地示出了具有三个TSV的半导体器件。
参见图2,半导体器件2000可以包括第一TSV TSV1至第三TSV TSV3、信息提供器2100、输出控制器2200和检测器2300。
第一TSV TSV1至第三TSV TSV3可以穿通多个层叠的存储芯片(未示出)以在相应的存储芯片之间传送信号。
信息提供器2100可以在测试模式期间将测试确认信息施加至第一TSV TSV1至第三TSV TSV3。如上所述,测试确认信息可以包括在测试期间供应的电压或电流。例如,信息提供器2100可以包括晶体管。信息提供器2100可以包括分别耦接至第一TSV TSV1至第三TSV TSV3的一端的第一PMOS晶体管MP1至第三PMOS晶体管MP3。由于第一PMOS晶体管MP1至第三PMOS晶体管MP3可以彼此相同。第一PMOS晶体管MP1的源极可以耦接至用于接收测试确认信息的外部(例如,外部设备)。第一PMOS晶体管MP1的漏极可以耦接至第一TSV TSV1的一端。第一PMOS晶体管MP1的栅极可以从对测试模式信息TM_TSVOS和层叠信息SL_SIG执行AND操作的AND门AND接收信号。可以输入测试模式信息TM_TSVOS以用于对半导体器件的测试。当测试模式信息TM_TSVOS激活时,可以执行针对半导体器件的测试。层叠信息SL_SIG可以对应于多个存储芯片之中的一个。因而,测试模式信息TM_TSVOS和层叠信息SL_SIG可以将对应的存储芯片使能。此外,当对应的存储芯片使能时,测试确认信息可以被供应至第一TSV TSV1至第三TSV TSV3。测试确认信息可以表示在测试期间的测试结果,并且可以包括被供应至第一TSV TSV1至第三TSV TSV3的电流或电压。
输出控制器2200可以选择性地阻断用于输出经由第一TSV TSV1至第三TSV TSV3传送的测试确认信息的输出路径。输出控制器2200可以包括传送单元2210。传送单元2210可以包括分别与第一硅TSV TSV1至第三硅TSV TSV3相对应的第一传送子单元2210A至第三传送子单元2210C。输出控制器2200还可以包括控制信号发生单元2230和传送控制单元2250。第一传送子单元2210A至第三传送子单元2210C可以根据第一使能信号至第三使能信号EN_SIG<1:3>向检测器2300选择性地传送经由第一TSV TSV1至第三TSV TSV3接收的测试确认信息。第一传送子单元2210A至第三传送子单元2210C可以彼此相同。第一传送子单元2210A可以耦接至第一TSV TSV1的另一端。例如,第一传送子单元2210A可以包括通过门(pass gate)PG1和反相器。第一传送子单元2210A的通过门PG1可以耦接至检测器2300。当通过门PG1被使能时,第一传送子单元2210A可以传送从对应的TSV输出至检测器2300的测试确认信息。第一传送子单元2210A可以由第一使能信号EN_SIG1控制。例如,当第一使能信号EN_SIG1被激活成低电平时,通过门PG1可以被接通以传输从第一TSV TSV1输出至检测器2300的测试确认信息。
控制信号发生单元2230可以产生与由检测器2300产生的故障信息INF_FAIL相对应的第一控制信号至第三控制信号CTRL<1:3>。
检测器2300可以基于经由第一传送子单元2210A至第三传送子单元2210C从第一TSV TSV1至第三TSV TSV3传输的测试确认信息来确定第一TSV TSV1至第三TSV TSV3中的每个是否正常。故障信息INF_FAIL可以储存在故障信息储存单元(未图示)中,以及控制信号发生单元2230可以响应于储存在故障信息储存单元中的故障信息INF_FAIL来产生第一控制信号至第三控制信号CTRL<1:3>。故障信息储存单元可以包括熔丝。故障信息储存单元可以接收由检测器2300产生的故障信息INF_FAIL,并且将接收的故障信息INF_FAIL编程至熔丝中。控制信号发生单元2230可以读取编程的熔丝,且产生对应于故障信息INF_FAIL的第一控制信号至第三控制信号CTRL<1:3>。换言之,第一控制信号至第三控制信号CTRL<1:3>可以根据故障信息INF_FAIL被激活或被去激活。
传送控制单元2250可以包括第一传送控制子单元2250A至第三传送控制子单元2250C。第一传送控制子单元2250A至第三传送控制子单元2250C可以分别包括同步器、路径控制部和使能信号发生部。第一传送控制子单元2250A可以包括第一同步器FF1、第一路径控制部2253A和第一使能信号发生部2255A。第二传送控制子单元2250B可以包括第一同步器FF2、第一路径控制部2253B和第一使能信号发生部2255B。第三传送控制子单元2250C可以包括第一同步器FF3、第一路径控制部2253C和第一使能信号发生部2255C。第一同步器FF1至第三同步器FF3分别对应于第一TSV TSV1至第三TSV TSV3。第一路径控制部2253A至第三路径控制部2253C分别对应于第一TSV TSV1至第三TSV TSV3以及第一使能信号发生部2255A至第三使能信号发生部2255C。
传送控制单元2250可以接收测试脉冲信号OS_SIG、时钟信号CLKT和第一控制信号至第三控制信号CTRL<1:3>。第一同步器FF1至第三同步器FF3可以与时钟信号CLKT同步地使测试脉冲信号OS_SIG顺序移位。第一同步器FF1至第三同步器FF3中的每个可以分别利用触发器来实现。第一同步器FF1可以与时钟信号CLKT同步地使测试脉冲信号OS_SIG移位,并且将移位的测试脉冲信号OS_SIG作为第一测试脉冲信号S1输出。类似地,第二同步器FF2和第三同步器FF3中的每个可以与时钟信号CLKT同步地使从先前级的第一路径控制部2253A和第二路径控制部2253B中的一个输出的输出信号移位,并且输出第二测试脉冲信号S2和第三测试脉冲信号S3。在本实施例中,同步器利用触发器来实现。然而,同步器可以包括只要它们能够与时钟信号同步地输出输入信号的任何结构。
第一路径控制部2253A至第三路径控制部2253C可以根据第一控制信号至第三控制信号CTRL<1:3>控制从第一同步器FF1至第三同步器FF3输出的第一测试脉冲信号S1至第三测试脉冲信号S3的传送路径。第一路径控制部2253A至第三路径控制部2253C可以彼此相同。
第一路径控制部2253A可以响应于第一控制信号CTRL1来将第一测试脉冲信号S1和测试脉冲信号OS_SIG中的一个传送至第二同步器FF2。第一路径控制部2253A可以包括三个反相器INV1至INV3。第一反相器INV1可以接收从第一同步器FF1输出的第一测试脉冲信号S1并且使第一测试脉冲信号S1反相。第二反相器INV2可以接收测试脉冲信号OS_SIG并且使测试脉冲信号OS_SIG反相。第三反相器INV3可以接收第一控制信号CTRL1,并且控制第一反相器和第二反相器INV2的使能。可以根据第三反相器INV3的输出信号使输入至第一反相器INV1的第一测试脉冲信号S1和输入至第二反相器INV2的测试脉冲信号OS_SIG中的一个反相且施加至第二同步器FF2和第一使能信号发生部2255A。
现在将描述第一路径控制部2253A的操作。当第一控制信号CTRL1激活时,第三反相器INV3可以将第一反相器INV1使能且将第二反相器INV2禁用。在第一反相器INV1使能时,第一测试脉冲信号S1可以被反相且被施加至第一使能信号发生部2255A和第二同步器FF2的输入端D。另一方面,当第一控制信号CTRL1被去激活时,第三反相器INV3可以将第一反相器INV1禁用且将第二反相器INV2使能。在第二反相器INV2被使能时,测试脉冲信号OS_SIG可以被反相且被施加至第二同步器FF2和第一使能信号发生部2255A。
也就是说,第一路径控制部2253A可以根据第一控制信号CTRL1将第一测试脉冲信号S1和测试脉冲信号OS_SIG中的一个反相且传送至第二同步器FF2和第一使能信号发生部2255A。因而,第一路径控制部2253A至第三路径控制部2253C可以分别响应于第一控制信号至第三控制信号CTRL<1:3>来将第一测试脉冲信号S1至第三测试脉冲信号S3和测试脉冲信号OS_SIG中的一个传送至第二同步器FF2和第三同步器FF3以及第一使能信号发生部2255A至第三使能信号发生部2255C。
第一使能信号发生部2255A至第三使能信号发生部2255C可以响应于第一控制信号至第三控制信号CTRL<1:3>以及从第一路径控制部2253A至第三路径控制部2253C输出的测试脉冲信号来产生第一使能信号至第三使能信号EN_SIG<1:3>。第一使能信号发生部2255A至第三使能信号发生部2255C中的每个可以包括NAND门。第一传送子单元2210A至第三传送子单元2210C可以响应于所产生的第一使能信号至第三使能信号EN_SIG<1:3>来控制。
检测器2300可以接收从输出控制器2200顺序输出的测试确认信息,并且通过基于测试确认信息检测第一TSV TSV1至第三TSV TSV3的故障,来产生表示第一TSV TSV1至第三TSV TSV3之中的故障TSV的故障信息INF_FAIL。检测器2300可以接收测试确认信息,并且确定第一TSV TSV1至第三TSV TSV3是否正常。例如,检测器2300可以利用在半导体器件中提供的焊盘或差分放大器来实现。当检测器2300利用焊盘来实现时,检测器2300可以将流经第一TSV TSV1至第三TSV TSV3的电流作为测试确认信息接收。因而,流经第一TSV TSV1至第三TSV TSV3的电流量可以通过耦接至焊盘的外部测试设备或外部探针来识别。可以对流经第一TSV TSV1至第三TSV TSV3的电流量和参考值进行比较以检查第一TSV TSV1至第三TSV TSV3的故障信息。此外,当检测器2300利用差分放大器来实现时,检测器2300可以对从第一TSV TSV1至第三TSV TSV3输出的电压和参考电压进行差分放大,并且产生故障信息INF_FAIL。当来自第一TSV TSV1至第三TSV TSV3的输出电压的电平比参考电压的电平高时,检测器2300可以产生故障信息INF_FAIL。
现在,将描述半导体器件2000的整体操作。
当测试模式信息TM_TSVOS和层叠信息SL_SIG在测试期间被激活时。第一PMOS晶体管MP1至第三PMOS晶体管MP3可以被接通,并且测试确认信息可以被供应至第一TSV TSV1至第三TSV TSV3。当尚未检测到故障信息INF_FAIL时,第一控制信号至第三控制信号CTRL<1:3>可以具有相同的电平,即,高电平。第一同步器可以与时钟信号CLKT同步地接收且移位测试脉冲信号OS_SIG,并且产生第一测试脉冲信号S1。第一路径控制部2253A可以响应于具有高电平的第一控制信号CTRL1来将从第一同步器FF1输出的第一测试脉冲信号S1反相且施加至第二同步器FF2和第一使能信号发生部2255A。第二同步器FF2可以与时钟信号CLKT同步地接收且移位从第一路径控制部2253A输出的反相的第一测试脉冲信号S1,并且产生第二测试脉冲信号S2。第二路径控制部2253B可以响应于具有高电平的第二控制信号CTRL2来将从第二同步器FF2输出的第二测试脉冲信号S2反相且施加至第三同步器FF3和第二使能信号发生部2255B。第三同步器FF3可以与时钟信号CLKT同步地接收且移位从第二路径控制部2253B输出的反相的第二测试脉冲信号S2,并且产生第三测试脉冲信号S3。此外,第三路径控制部2253C可以响应于具有高电平的第三控制信号CTRL3来将从第三同步器FF3输出的第三测试脉冲信号S3反相且施加至第三使能信号发生部2255C。
因此,第一传送子单元2210A的通过门PG1可以响应于具有高电平的第一控制信号CTRL1和施加至第一使能信号发生部2255A的反相的第一测试脉冲信号S1而被使能。因此,第一TSV TSV1可以将第一TSV TSV1的测试确认信息传送至检测器2300。
第二传送子单元2210B的通过门PG2可以响应于具有高电平的第二控制信号CTRL2和施加至第二使能信号发生部2255B的反相的第二脉冲信号S2而被使能。因此,第二TSVTSV2可以将第二TSV TSV2的测试确认信息传送至检测器2300。
第三传送子单元2210C的通过门PG3可以响应于具有高电平的第三控制信号CTRL3和施加至第三使能信号发生部2255C的反相的第三测试脉冲信号S3而被使能。因此,第三TSV TSV3可以将第三TSV TSV3的测试确认信息传送至检测器2300。
如上所述,第一传送子单元2210A的通过门PG1至第三传送子单元2210C的通过门PG3可以响应于移位的第一测试脉冲信号至第三测试脉冲信号S<1:3>而被顺序使能。因而,测试确认信息可以从第一TSV TSV1至第三TSV TSV3中的每个顺序传送至检测器2300。检测器2300可以对从第一TSV TSV1至第三TSV TSV3中的每个输出的测试确认信息与参考电压进行比较,并且确定对应的TSV是正常耦接还是断开。因此,检测器2300可以产生与第一TSVTSV1至第三TSV TSV3之中的故障TSV相对应的故障信息INF_FAIL。控制信号发生部2230可以产生与故障信息INF_FAIL相对应的第一控制信号至第三控制信号CTRL<1:3>。
例如,当第二TSV TSV2被检测为故障时,经由第二TSV TSV2输出的测试确认信息可以被检测为故障,并且经由控制信号发生单元2230产生的第二控制信号CTRL2可以被去激活成低电平。当第一TSV TSV1和第三TSV TSV3被检测为正常时,控制信号发生单元2230可以将第一控制信号CTRL1和第三控制信号CTRL3激活成高电平。
然后,半导体器件2000可以在用于产生与故障的第二TSV TSV2相对应的故障信息INF_FAIL的第一测试之后执行第二测试。信息提供器2100可以接收测试模式信息TM_TSVOS和层叠信息SL_SIG,并且将测试确认信息传送至第一TSV TSV1至第三TSV TSV3。第一同步器FF1可以接收测试脉冲信号OS_SIG,并且输出与时钟信号CLKT同步地移位的第一测试脉冲信号S1。第一路径控制部2253A可以响应于被激活成高电平的第一控制信号CTRL1来将从第一同步器FF1输出的第一测试脉冲信号S1反相且施加至第二同步器FF2和第一使能信号发生部2255A。第一使能信号发生部2255A可以接收被激活成高电平的第一控制信号CTRL1和反相的第一测试脉冲信号S1,并且可以产生激活的第一使能信号EN_SIG1。第一传送子单元2210A的通过门PG1可以响应于第一使能信号EN_SIG1而被使能,并且将第一TSV TSV1的测试确认信息传送至检测器2300。
由第一同步器FF1移位的第一测试脉冲信号S1可以被反相且被输入至第二同步器FF2,并且第二同步器FF2可以输出与时钟信号CLKT同步地移位的第二测试脉冲信号S2。然而,第二路径控制部2253B可以响应于被激活成低电平的第二控制信号CTRL2来将由第一同步器FF1和第一路径控制部2253A移位且反相的第一测试脉冲信号S1反相且施加至第三同步器FF3和第二使能信号发生部2255B。第二路径控制部2253B可以响应于具有低电平的第二控制信号CTRL2来阻断从第二同步器FF2输出的第二测试脉冲信号S2的传送路径。接收被激活成低电平的第二控制信号CTRL2和反相的第一测试脉冲信号S1的第二使能信号发生部2255B可以产生去激活的第二使能信号EN_SIG2。因而,第二传送子单元2210B的通过门PG2可以阻断测试确认信息从第二TSV TSV2向检测器2300的传送。
第三同步器FF3可以与时钟信号CLKT同步地接收且移位第一测试脉冲信号S1,并且产生第三测试脉冲信号S3,其中该第一测试脉冲信号S1被第一同步器FF1和第一路径控制部2253A移位且反相,并且进一步被第二路径控制部2253B反相。第三路径控制部2253C可以响应于被激活成高电平的第三控制信号CTRL3,将从第三同步器FF3输出的第三测试脉冲信号S3反相且施加至第三使能信号发生部2255C。第三使能信号发生部2255C可以响应于被激活成高电平的第三控制信号CTRL3和第三测试脉冲信号S3,产生激活的第三使能信号EN_SIG3。响应于第三使能信号EN_SIG3,第三传送子单元2210C的通过门PG3可以将第三TSVTSV3的测试确认信息传送至检测器2300。
也就是说,当第二TSV TSV2被检测为故障时,第二控制信号CTRL2可以被去激活,第二使能信号发生部2255B可以将第二使能信号EN_SIG2去激活,并且第二传送子单元2210B可以被禁用。在第二控制信号CTRL2被去激活时,不会传送从第二同步器FF2输出的第二测试脉冲信号S2,而是会把反相的第一测试脉冲信号S1输入至第三同步器FF3。因而,根据第一控制信号CTRL1和第一测试脉冲信号S1,第一使能信号EN_SIG1可以将第一传送子单元2210A使能。此外,根据第三控制信号CTRL3和第三测试脉冲信号S3,第三使能信号EN_SIG3可以将第三传送子单元2210C使能。除了第二传送子单元2210B之外的第一传送子单元2210A和第三传送子单元2210C可以被使能以顺序地检测通过第一TSV TSV1和第三TSVTSV3的测试确认信息。
根据本发明的实施例的半导体器件可以在第一测试操作期间检测第一TSV TSV1至第三TSV TSV3的故障信息INF_FAIL,并且产生与故障信息INF_FAIL相对应的第一控制信号至第三控制信号CTRL<1:3>。然后,第一传送子单元2210A至第三传送子单元2210C可以响应于第一使能信号至第三使能信号EN_SIG<1:3>,将测试确认信息选择性地从第一TSVTSV1至第三TSV TSV3传送至检测器2300。结果,第一传送子单元2210A至第三传送子单元2210C可以选择性地阻断包括第一TSV TSV1至第三TSV TSV3中的与故障信息INF_FAIL相对应的故障TSV的输出路径。因而,在第一测试操作期间,可以执行针对三个TSV(即,第一TSVTSV1至第三TSV TSV3)的测试以检测故障信息。然而,在第二测试操作期间,三个TSV之中的具有故障信息INF_FAIL的第二TSV TSV2可以被排除以针对这两个TSV执行测试。这指示第一测试的测试操作时间和第二测试的测试操作时间可以根据故障信息INF_FAIL而彼此不同。
此外,第一TSV TSV1至第三TSV TSV3的测试操作时间可以根据故障信息INF_FAIL变化。也就是说,半导体器件可以阻断包括第一TSV TSV1至第三TSV TSV3之中的与故障信息INF_FAIL相对应的故障TSV的输出路径,并且仅使测试目标TSV使能以对除了故障TSV之外的TSV顺序地执行测试。因而,整个测试操作时段可以得以减少。在根据图2的实施例的半导体器件中,已经描述了输出控制器2200经由故障信息控制移位操作且顺序地测试多个TSV。然而,多个TSV可以根据控制信号来选择性地控制且测试。
图3是图示根据本发明的一个实施例的测试系统的框图。
参见图3,测试系统3000可以包括半导体器件3100和测试设备3300。
半导体器件3100可以与以上参照图2描述的半导体器件相同。在第一测试期间,施加至多个TSV的测试确认信息可以被顺序地输出。此外,在第二测试期间,经由除了故障TSV之外的多个TSV传送的测试确认信息可以被顺序地输出。
半导体器件3100可以在第一测试期间顺序地输出经由多个TSV传送的测试确认信息。通过输出的测试确认信息,可以产生多个TSV的故障信息INFO_TSV,所述故障信息INFO_TSV与以上参照图1和图2描述的故障信息INF_FAIL相对应。然后,在第二测试期间,经由除了与故障信息INFO_TSV相对应的故障TSV之外的多个TSV传送的测试确认信息可以被顺序地输出。因而,第一测试的操作时间和第二测试的操作时间可以根据故障信息INFO_TSV而彼此不同。
测试设备3300可以从半导体器件3100接收故障信息INFO_TSV,并且控制在第二测试之后执行的第三测试的开始时间。测试设备3300可以将针对第三测试的命令CMD_TEST3传送至半导体器件3100。半导体器件3100可以通过从测试设备3300施加的命令CMD_TEST3执行第三测试。
在根据本发明的实施例的测试系统3000中,测试设备3300可以从半导体器件3100接收与多个TSV之中的故障TSV相对应的故障信息INFO_TSV,并且控制半导体器件3100的第三测试操作开始的时间。因而,可以控制第三测试操作的开始时间以减少半导体器件3100的测试所需的时间。
根据本发明的实施例,半导体器件可以产生与多个TSV之中的故障TSV相对应的故障信息,并且减少了验证多个TSV是否正常操作所需的测试时间。
尽管已经出于说明性目的描述了各种实施例,但是对于本领域的技术人员将显然的是,在不脱离在所附权利要求中限定的本发明的精神和范围的情况下,可以作出各种改变和修改。
通过本发明的实施例可以看出,本发明提供了下面技术方案:
技术方案1.一种半导体器件,包括:
多个输出路径,其分别包括适于测试确认信息的传送的多个穿通硅通孔(TSV);
信息提供器,其适于将所述测试确认信息提供至所述多个TSV;以及
输出控制器,其适于选择性地阻断所述输出路径中的包括所述多个TSV之中的故障TSV的输出路径。
技术方案2.如技术方案1所述的半导体器件,还包括:检测器,其适于通过基于从所述输出控制器输出的所述测试确认信息检测所述多个TSV的故障,来产生表示所述多个TSV之中的故障TSV的故障信息。
技术方案3.如技术方案2所述的半导体器件,其中,所述输出控制器包括:
传送单元,其适于将从所述TSV中的每个输出的所述测试确认信息传送至所述检测器;以及
传送控制单元,其适于根据所述故障信息选择性地使所述传送单元的所述测试确认信息的传送使能。
技术方案4.如技术方案3所述的半导体器件,其中,所述传送控制单元包括:
分别与所述多个TSV相对应的多个传送控制子单元,其中的每个响应于所述故障信息来产生针对对应的TSV的使能信号;以及
分别与所述多个传送控制子单元相对应的多个传送子单元,其中的每个响应于针对所述对应的TSV的所述使能信号来将所述测试确认信息从所述对应的TSV传输至所述检测器。
技术方案5.如技术方案4所述的半导体器件,
其中,所述多个传送控制子单元中的每个包括:
同步器,其适于通过与时钟信号同步地使输入脉冲信号移位来产生移位的脉冲信号;
路径控制部,其适于通过响应于所述故障信息而选择所述输入脉冲信号和所述移位的脉冲信号中的一个来产生选中的脉冲信号;以及
使能信号发生部,其适于响应于所述故障信息和所述选中的脉冲信号来产生针对所述对应的TSV的所述使能信号。
技术方案6.如技术方案5所述的半导体器件,
其中,所述多个传送控制子单元串联耦接,以及
其中,后一个传送控制子单元的所述输入脉冲信号是前一个传送控制子单元的所述选中的脉冲信号。
技术方案7.如技术方案6所述的半导体器件,其中,所述输出控制器还包括:控制信号发生单元,其适于产生与所述故障信息相对应的控制信号。
技术方案8.如技术方案7所述的半导体器件,其中,所述使能信号发生部接收所述控制信号和所述选中的脉冲信号。
技术方案9.如技术方案1所述的半导体器件,其中,所述多个TSV的所述测试操作时间根据所述故障信息变化。
技术方案10.如技术方案1所述的半导体器件,其中,所述测试确认信息包括在测试期间供应的电压或电流。
技术方案11.如技术方案10所述的半导体器件,其中,所述信息提供器接收包括所述多个TSV的存储芯片的层叠信息和测试模式信息。
技术方案12.一种半导体器件,包括:
分别包括多个穿通硅通孔(TSV)的多个输出路径,其适于传送测试确认信息;
信息提供器,其适于向所述多个TSV提供测试确认信息;
检测器,其适于通过基于从所述多个TSV输出的所述测试确认信息检测所述多个TSV的故障,来产生表示所述多个TSV之中的故障TSV的故障信息;以及
输出控制器,其适于基于所述故障信息来选择性地阻断输出路径中的包括所述多个TSV之中的故障TSV的输出路径。
技术方案13.如技术方案12所述的半导体器件,其中,所述输出控制器包括:
传送单元,其适于将从所述TSV中的每个输出的所述测试确认信息传送至所述检测器;以及
传送控制单元,其适于根据所述故障信息来选择性地将所述传送单元的所述测试确认信息的传送使能。
技术方案14.如技术方案13所述的半导体器件,其中,所述传送控制单元包括:
分别与所述多个TSV相对应的多个传送控制子单元,其中的每个响应于所述故障信息来产生针对对应的TSV的使能信号;以及
分别与所述多个传送控制子单元相对应的多个传送子单元,其中的每个响应于针对所述对应的TSV的所述使能信号来将所述测试确认信息从所述对应的TSV传送至所述检测器。
技术方案15.如技术方案14所述的半导体器件,
其中,所述多个传送控制子单元中的每个包括:
同步器,其适于通过与时钟信号同步地使输入脉冲信号移位来产生移位的脉冲信号;
路径控制部,其适于通过响应于所述故障信息而选择所述输入脉冲信号和所述移位的脉冲信号中的一个来产生选中的脉冲信号;以及
使能信号发生部,其适于响应于所述故障信息和所述选中的脉冲信号来产生针对所述对应的TSV的所述使能信号。
技术方案16.如技术方案15所述的半导体器件,
其中,所述多个传送控制子单元串联耦接,以及
其中,后一个传送控制子单元的所述输入脉冲信号是前一个传送控制子单元的所述选中的脉冲信号。
技术方案17.一种半导体器件的测试方法,包括:
第一测试步骤:将测试确认信息供应至多个TSV,以及通过顺序地输出传送至所述多个TSV的所述测试确认信息来检测故障信息;以及
第二测试步骤:根据所述故障信息重置所述多个TSV之中的测试目标TSV,以及顺序地输出传送至所述测试目标TSV的所述测试确认信息。
技术方案18.如技术方案17所述的测试方法,其中,所述第二测试步骤包括:控制传送至所述多个TSV之中的与所述故障信息相对应的TSV的所述测试确认信息被输出的路径。
技术方案19.如技术方案17所述的测试方法,其中,所述第一测试步骤的测试操作时间和所述第二测试步骤的测试操作时间根据所述故障信息而彼此不同。
技术方案20.如技术方案18所述的测试方法,还包括:接收所述故障信息,以及控制在所述第二测试步骤之后执行的测试的开始时间。

Claims (11)

1.一种半导体器件,包括:
多个输出路径,其分别包括多个穿通硅通孔TSV且适于传送测试确认信息;
信息提供器,其适于接收包括所述多个TSV的存储芯片的层叠信息和测试模式信息,以及将所述测试确认信息提供至所述多个TSV;以及
输出控制器,其适于选择性地阻断所述输出路径中的包括所述多个TSV之中的故障TSV的输出路径,
其中,所述输出控制器包括:
传送单元,其适于将从所述多个TSV中的每个TSV输出的所述测试确认信息传送至检测器;以及
传送控制单元,其适于根据故障信息来选择性地将所述传送单元的所述测试确认信息的传送使能,所述故障信息表示所述多个TSV之中的故障TSV;以及
其中,所述传送控制单元包括与所述多个TSV相对应的多个传送控制子单元,以及其中,所述多个传送控制子单元中的每个传送控制子单元包括:
同步器,其适于通过与时钟信号同步地将输入脉冲信号顺序地移位来产生移位的脉冲信号;
路径控制部,其适于通过响应于所述故障信息而选择所述输入脉冲信号和所述移位的脉冲信号中的一个来产生选中的脉冲信号;以及
使能信号发生部,其适于响应于所述故障信息和所述选中的脉冲信号来产生针对对应的TSV的使能信号。
2.如权利要求1所述的半导体器件,其中,所述检测器通过基于从所述输出控制器输出的所述测试确认信息检测所述多个TSV的故障,来产生所述故障信息。
3.如权利要求2所述的半导体器件,其中,所述传送控制单元还包括:
分别与所述多个传送控制子单元相对应的多个传送子单元,其中的每个传送子单元响应于针对所述对应的TSV的所述使能信号来将来自所述对应的TSV的所述测试确认信息传送至所述检测器。
4.如权利要求3所述的半导体器件,
其中,所述多个传送控制子单元串联耦接,以及
其中,后一个传送控制子单元的所述输入脉冲信号是前一个传送控制子单元的所述选中的脉冲信号。
5.如权利要求4所述的半导体器件,其中,所述输出控制器还包括:控制信号发生单元,其适于产生与所述故障信息相对应的控制信号。
6.如权利要求5所述的半导体器件,其中,所述使能信号发生部接收所述控制信号和所述选中的脉冲信号。
7.如权利要求1所述的半导体器件,其中,所述多个TSV的测试操作时间根据所述故障信息变化。
8.如权利要求1所述的半导体器件,其中,所述测试确认信息包括在测试期间供应的电压或电流。
9.一种半导体器件,包括:
多个输出路径,其分别包括多个穿通硅通孔TSV且适于传送测试确认信息;
信息提供器,其适于接收包括所述多个TSV的存储芯片的层叠信息和测试模式信息,以及将所述测试确认信息提供至所述多个TSV;
检测器,其适于通过基于从所述多个TSV输出的所述测试确认信息检测所述多个TSV的故障,来产生表示所述多个TSV之中的故障TSV的故障信息;以及
输出控制器,其适于基于所述故障信息来选择性地阻断输出路径中的包括所述多个TSV之中的故障TSV的输出路径,
其中,所述输出控制器包括:
传送单元,其适于将从所述多个TSV中的每个TSV输出的所述测试确认信息传送至所述检测器;以及
传送控制单元,其适于根据所述故障信息选择性地将所述传送单元的所述测试确认信息的传送使能;以及
其中,所述传送控制单元包括分别与所述多个TSV相对应的多个传送控制子单元,以及
其中,所述多个传送控制子单元中的每个传送控制子单元包括:
同步器,其适于通过与时钟信号同步地将输入脉冲信号顺序地移位来产生移位的脉冲信号;
路径控制部,其适于通过响应于所述故障信息而选择所述输入脉冲信号和所述移位的脉冲信号中的一个来产生选中的脉冲信号;以及
使能信号发生部,其适于响应于所述故障信息和所述选中的脉冲信号来产生针对对应的TSV的使能信号。
10.如权利要求9所述的半导体器件,其中,所述传送控制单元还包括:
分别与所述多个TSV相对应的多个传送控制子单元,其中的每个传送控制子单元响应于所述故障信息来产生针对对应的TSV的使能信号;以及
分别与所述多个传送控制子单元相对应的多个传送子单元,其中的每个传送子单元响应于针对所述对应的TSV的所述使能信号来将来自所述对应的TSV的所述测试确认信息传送至所述检测器。
11.如权利要求10所述的半导体器件,
其中,所述多个传送控制子单元串联耦接,以及
其中,后一个传送控制子单元的所述输入脉冲信号是前一个传送控制子单元的所述选中的脉冲信号。
CN201410810867.3A 2014-04-15 2014-12-23 半导体器件 Active CN105045158B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020140044776A KR20150119540A (ko) 2014-04-15 2014-04-15 반도체 장치
KR10-2014-0044776 2014-04-15

Publications (2)

Publication Number Publication Date
CN105045158A CN105045158A (zh) 2015-11-11
CN105045158B true CN105045158B (zh) 2019-04-02

Family

ID=54264918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410810867.3A Active CN105045158B (zh) 2014-04-15 2014-12-23 半导体器件

Country Status (3)

Country Link
US (1) US9607925B2 (zh)
KR (1) KR20150119540A (zh)
CN (1) CN105045158B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102451650B1 (ko) * 2016-02-05 2022-10-11 에스케이하이닉스 주식회사 적층형 반도체 장치
KR102650497B1 (ko) 2017-02-28 2024-03-25 에스케이하이닉스 주식회사 적층형 반도체 장치
KR101981385B1 (ko) * 2017-04-19 2019-05-22 한양대학교 에리카산학협력단 관통 전극의 결함 측정 방법 및 장치
CN108333494B (zh) * 2018-01-31 2020-11-03 常州志得电子有限公司 一贯机控制系统
KR102468687B1 (ko) * 2018-03-26 2022-11-22 에스케이하이닉스 주식회사 집적회로 칩 및 이를 포함하는 반도체 장치
WO2020098740A1 (en) * 2018-11-16 2020-05-22 Changxin Memory Technologies, Inc. Through-silicon via detecting circuit, method and integrated circuit having the same
KR20210079543A (ko) 2019-12-20 2021-06-30 삼성전자주식회사 고대역폭 메모리 및 이를 포함하는 시스템

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102467960A (zh) * 2010-11-17 2012-05-23 海力士半导体有限公司 半导体装置
CN102623063A (zh) * 2011-01-31 2012-08-01 海力士半导体有限公司 半导体装置及其修复方法
CN102655020A (zh) * 2011-03-04 2012-09-05 海力士半导体有限公司 半导体存储装置
CN103198859A (zh) * 2012-01-05 2013-07-10 爱思开海力士有限公司 半导体器件和系统、命令地址建立/保持时间控制方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8384417B2 (en) * 2008-09-10 2013-02-26 Qualcomm Incorporated Systems and methods utilizing redundancy in semiconductor chip interconnects
KR101094916B1 (ko) 2009-10-29 2011-12-15 주식회사 하이닉스반도체 반도체 장치의 테스트 회로 및 방법
KR20120045366A (ko) 2010-10-29 2012-05-09 에스케이하이닉스 주식회사 3차원 적층 반도체 집적회로 및 그 tsv 리패어 방법
KR101965906B1 (ko) * 2012-07-12 2019-04-04 에스케이하이닉스 주식회사 반도체 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102467960A (zh) * 2010-11-17 2012-05-23 海力士半导体有限公司 半导体装置
CN102623063A (zh) * 2011-01-31 2012-08-01 海力士半导体有限公司 半导体装置及其修复方法
CN102655020A (zh) * 2011-03-04 2012-09-05 海力士半导体有限公司 半导体存储装置
CN103198859A (zh) * 2012-01-05 2013-07-10 爱思开海力士有限公司 半导体器件和系统、命令地址建立/保持时间控制方法

Also Published As

Publication number Publication date
CN105045158A (zh) 2015-11-11
US9607925B2 (en) 2017-03-28
US20150293168A1 (en) 2015-10-15
KR20150119540A (ko) 2015-10-26

Similar Documents

Publication Publication Date Title
CN105045158B (zh) 半导体器件
TWI738871B (zh) 層疊式半導體裝置
KR101094916B1 (ko) 반도체 장치의 테스트 회로 및 방법
CN104733050B (zh) 半导体芯片、包括其的层叠芯片及其测试方法
CN102467964A (zh) 三维层叠半导体集成电路及其穿通硅通孔修复方法
US8487645B2 (en) Through silicon via testing structure
KR101143443B1 (ko) 반도체 장치 및 그 리페어 방법
KR20130112553A (ko) 테스트 회로 및 이를 포함하는 반도체 장치
KR20130042076A (ko) 반도체 장치
KR20160034698A (ko) 반도체장치 및 이를 포함하는 반도체시스템
KR101889509B1 (ko) 반도체 장치 및 이를 포함하는 반도체 시스템
CN104795108B (zh) 半导体器件和包括半导体器件的半导体系统
CN104239253B (zh) 半导体装置和半导体系统
US9335369B2 (en) Semiconductor integrated circuit
KR101920288B1 (ko) 반도체 장치
KR102236578B1 (ko) 반도체 칩 및 이를 이용한 적층형 반도체 장치
CN103681623A (zh) 半导体装置及其测试方法
KR102041372B1 (ko) 반도체장치 및 반도체시스템
KR102441013B1 (ko) 메모리 회로 및 이를 포함하는 적층형 메모리 시스템
KR20210006815A (ko) 테스트회로를 포함하는 반도체장치
US8704225B2 (en) Semiconductor integrated circuit
KR20160027349A (ko) 반도체장치 및 이를 포함하는 반도체시스템
US9773568B2 (en) Semiconductor devices and semiconductor systems including the same
CN108155979A (zh) 一种检测设备
KR101856658B1 (ko) 반도체 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant