CN105022715A - 一种服务器背板互连方法和系统 - Google Patents

一种服务器背板互连方法和系统 Download PDF

Info

Publication number
CN105022715A
CN105022715A CN201510399224.9A CN201510399224A CN105022715A CN 105022715 A CN105022715 A CN 105022715A CN 201510399224 A CN201510399224 A CN 201510399224A CN 105022715 A CN105022715 A CN 105022715A
Authority
CN
China
Prior art keywords
cpu
backboard
cable
motherboard
multiple cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510399224.9A
Other languages
English (en)
Inventor
李然
叶丰华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Beijing Electronic Information Industry Co Ltd
Original Assignee
Inspur Beijing Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Beijing Electronic Information Industry Co Ltd filed Critical Inspur Beijing Electronic Information Industry Co Ltd
Priority to CN201510399224.9A priority Critical patent/CN105022715A/zh
Publication of CN105022715A publication Critical patent/CN105022715A/zh
Pending legal-status Critical Current

Links

Abstract

本发明公开了一种服务器背板互连方法和系统,包括:将服务器的多个CPU主板和/或背板通过线缆进行连接。通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。通过本发明的方案,能够实现CPU互连的多种模式,满足客户的不同需求。

Description

一种服务器背板互连方法和系统
技术领域
本发明涉及服务器设计领域,尤其涉及一种服务器背板互连方法和系统。
背景技术
随着因特网Internet技术的飞速发展,越来越多的因特网IT公司、政府、金融机构等都对服务器产生了更多种类的需求。随着需求的不断提高,服务器中个人计算机CPU的数量也在不断的增加,如2路,4路,8路等。由于CPU数量的增加已无法全部放置在一个主板上,传统的方法是通过背板走线来实现跨板的CPU互连。这种方式的互连有两个弊端:
印刷电路板PCB走线损耗较大,走线不宜太长,并且互连信号完整性较差。
通过背板实现CPU互连后,连接方式无法改变,如果需要改变互连方式,只能通过改变背板走线来实现。这即增加了成本,又不方便客户的使用。
发明内容
为了解决上述问题,本发明提出了一种服务器背板互连方法和系统,能够实现CPU互连的多种模式,满足客户的不同需求。
为了达到上述目的,本发明提出了一种服务器背板互连方法,该方法包括:
将服务器的多个CPU主板和/或背板通过线缆进行连接。
通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。
优选地,
线缆与CPU主板和背板的接口连接方式为可插拔式。
优选地,通过改变线缆的连接方式和/或连接个数改变多个CPU之间的互连链路包括:
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的CPU接口的线缆连接数量改变多个CPU之间的互连链路;和/或,
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的不同的CPU接口之间的线缆连接方式改变多个CPU之间的互连链路。
优选地,
CPU主板上包括一个或多个CPU芯片;
互连链路包括:2路、4路和8路。
为了达到上述目的,本发明还提出了一种服务器背板互连系统,该系统包括:连接模块和链路变换模块。
连接模块,用于将服务器的多个CPU主板和/或背板通过线缆进行连接。
链路变换模块,用于通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。
优选地,
线缆与CPU主板和背板的接口连接方式为可插拔式。
优选地,链路变换模块通过改变线缆的连接方式和/或连接个数改变多个CPU之间的互连链路包括:
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的CPU接口的线缆连接数量改变多个CPU之间的互连链路;和/或,
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的不同的CPU接口之间的线缆连接方式改变多个CPU之间的互连链路。
优选地,
CPU主板上包括一个或多个CPU芯片;
互连链路包括:2路、4路和8路。
与现有技术相比,本发明包括:将服务器的多个CPU主板和/或背板通过线缆进行连接。通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。通过本发明的方案,能够实现CPU互连的多种模式,满足客户的不同需求。
附图说明
下面对本发明实施例中的附图进行说明,实施例中的附图是用于对本发明的进一步理解,与说明书一起用于解释本发明,并不构成对本发明保护范围的限制。
图1为本发明的服务器背板互连方法流程图;
图2为本发明的服务器背板互连系统框图;
图3为本发明实施例的8路服务器系统的原理结构图;
图4为本发明另一个实施例的8路服务器系统的原理结构图;
图5为本发明实施例的4个2路服务器系统的结构框架图;
图6为本发明实施例的2个4路服务器系统的结构框架图。
具体实施方式
为了便于本领域技术人员的理解,下面结合附图对本发明作进一步的描述,并不能用来限制本发明的保护范围。
本发明提出的用于多路服务器中实现信号互连的线缆背板实现方法,采用线缆背板代替传统的信号背板,以线缆代替传统的PCB走线。可以实现CPU互连的多种模式,实现客户的各种不同的需求。另外采用线缆的方式来实现CPU的高速信号QPI(QuickPath Interconnect)互连,可以保证跨板CPU互连信号的质量以及完整性,从而使服务器工作更加稳定可靠。
为了达到上述目的,本发明提出了一种服务器背板互连方法,如图1所示,该方法包括:
S101、将服务器的多个CPU主板和/或背板通过线缆进行连接。
优选地,
线缆与CPU主板和背板的接口连接方式为可插拔式。
在本发明实施例中,如图3所示,为一个8路服务器的原理结构图,互连方式如图中所示。在该8路服务器种,如果按照传统的PCB走线方式,此种结构制作完成后无法改变。而采用线缆的方式我们可以通过改变线缆的连接方式来改变CPU的互连链路。具体如图4所示,为本发明另一个实施例中的8路服务器的原理结构图。
在本发明方案中,以线缆代替了传统的PCB走线,通过采用线缆的方法不但可以减小成本,还增加可操作性以及灵活性。
S102、通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。
优选地,
CPU主板上包括一个或多个CPU芯片。在本发明实施例中以每个CPU主板上包括2个CPU芯片的CPU主板进行说明。
互连链路包括:2路、4路和8路。
优选地,通过改变线缆的连接方式和/或连接个数改变多个CPU之间的互连链路包括:
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的CPU接口的线缆连接数量改变多个CPU之间的互连链路。
在本发明实施例中,如图5所示,为4个2路服务器系统的结构框架图,在该结构中,仅包括4个CPU主板(包括8个CPU)以及2个背板,通过线缆将每个CPU主板2个CPU之间的3组QPI全部互连,每个CPU主板为一个2路系统。
下面将图5的2路服务器系统在不改变原结构的基础上修改为2个4路服务器系统,具体如图6所示,为2个4路服务器系统的结构框架图。在该结构中,仍然仅包括4个CPU主板(包括8个CPU)以及2个背板,通过线缆将每个CPU主板2个CPU之间的3组QPI全部互连,并且分别将上面两个CPU主板之间的4个CPU之间的2组QPI进行互连,即,通过线缆将CPU0与CPU2相连、CPU1与CPU3相连,将下面两个CPU主板之间的4个CPU之间的2组QPI进行互连,即,通过线缆将CPU4与CPU6相连、CPU5与CPU7相连;从而,上面2个CPU主板为一个4路系统,下面2个CPU主板为一个4路系统。
和/或,通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的不同的CPU接口之间的线缆连接方式改变多个CPU之间的互连链路。
在本发明实施例中,如图3所示,为一个8路服务器的原理结构图,在该结构中,仅包括4个CPU主板(包括8个CPU)以及2个背板,通过线缆将每个CPU主板2个CPU之间的3组QPI全部互连,并且分别将上面两个CPU主板之间的4个CPU之间的2组QPI进行互连,即,通过线缆将CPU0与CPU2相连、CPU1与CPU3相连,将下面两个CPU主板之间的4个CPU之间的2组QPI进行互连,即,通过线缆将CPU4与CPU6相连、CPU5与CPU7相连;然后通过一个背板将CPU2与CPU4相连、CPU0与CPU6相连,通过另一个背板将CPU1与CPU5相连、CPU3与CPU7相连。从而,使4个CPU主板以及2个背板组成一个8路系统。
下面将图3的8路服务器系统在不改变原结构的基础上修改为另一种链路的8路服务器系统,具体如图4所示,为另一个8路服务器的原理结构图。在该结构中,仍然仅包括4个CPU主板(包括8个CPU)以及2个背板,通过线缆将每个CPU主板2个CPU之间的3组QPI全部互连,并且分别将上面两个CPU主板之间的4个CPU之间的2组QPI进行互连,即,通过线缆将CPU0与CPU2相连、CPU1与CPU3相连,将下面两个CPU主板之间的4个CPU之间的2组QPI进行互连,即,通过线缆将CPU4与CPU6相连、CPU5与CPU7相连;这里与图3中的8路系统不同的是,然后通过一个背板将CPU2与CPU6相连、CPU0与CPU4相连,通过另一个背板将CPU1与CPU7相连、CPU3与CPU5相连。从而,使4个CPU主板以及2个背板组成另一个8路系统。
为了达到上述目的,本发明还提出了一种服务器背板互连系统01,如图2所示,该系统包括:连接模块02和链路变换模块03。
连接模块02,用于将服务器的多个CPU主板和/或背板通过线缆进行连接。
优选地,
线缆与CPU主板和背板的接口连接方式为可插拔式。
链路变换模块03,用于通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。
优选地,链路变换模块通过改变线缆的连接方式和/或连接个数改变多个CPU之间的互连链路包括:
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的CPU接口的线缆连接数量改变多个CPU之间的互连链路;和/或,
通过改变多个CPU主板之间、多个CPU主板与背板之间,和/或背板与背板之间的不同的CPU接口之间的线缆连接方式改变多个CPU之间的互连链路。
优选地,
CPU主板上包括一个或多个CPU芯片;
互连链路包括:2路、4路和8路。
与现有技术相比,本发明包括:将服务器的多个CPU主板和/或背板通过线缆进行连接。通过改变线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。通过本发明的方案,能够实现CPU互连的多种模式,满足客户的不同需求。
本发明提出的用于多路服务器中实现信号互连的线缆背板实现方法,显著特征是通过线缆实现CPU的互连通信。本发明采用线缆背板代替传统的PCB走线背板实现CPU之间的互连,不但保证CPU之间信号的完整性、降低了信号传输的损耗,也提高的信号的质量。而且,通过线缆背板的方法可以增加CPU互连的灵活性,来实现不同客户对服务器的不同需求。
需要说明的是,以上所述的实施例仅是为了便于本领域的技术人员理解而已,并不用于限制本发明的保护范围,在不脱离本发明的发明构思的前提下,本领域技术人员对本发明所做出的任何显而易见的替换和改进等均在本发明的保护范围之内。

Claims (8)

1.一种服务器背板互连方法,其特征在于,所述方法包括:
将服务器的多个CPU主板和/或背板通过线缆进行连接;
通过改变所述线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。
2.如权利要求1所述的服务器背板互连方法,其特征在于,
所述线缆与所述CPU主板和所述背板的接口连接方式为可插拔式。
3.如权利要求1所述的服务器背板互连方法,其特征在于,所述通过改变所述线缆的连接方式和/或连接个数改变多个CPU之间的互连链路包括:
通过改变所述多个CPU主板之间、所述多个CPU主板与所述背板之间,和/或所述背板与所述背板之间的CPU接口的线缆连接数量改变所述多个CPU之间的互连链路;和/或,
通过改变所述多个CPU主板之间、所述多个CPU主板与所述背板之间,和/或所述背板与所述背板之间的不同的CPU接口之间的线缆连接方式改变所述多个CPU之间的互连链路。
4.如权利要求1-3任意一项所述的服务器背板互连方法,其特征在于,
所述CPU主板上包括一个或多个CPU芯片;
所述互连链路包括:2路、4路和8路。
5.一种服务器背板互连系统,其特征在于,所述系统包括:连接模块和链路变换模块;
所述连接模块,用于将服务器的多个CPU主板和/或背板通过线缆进行连接;
所述链路变换模块,用于通过改变所述线缆的连接方式和/或连接数量改变多个CPU之间的互连链路。
6.如权利要求5所述的服务器背板互连系统,其特征在于,
所述线缆与所述CPU主板和所述背板的接口连接方式为可插拔式。
7.如权利要求5所述的服务器背板互连系统,其特征在于,所述链路变换模块通过改变所述线缆的连接方式和/或连接个数改变多个CPU之间的互连链路包括:
通过改变所述多个CPU主板之间、所述多个CPU主板与所述背板之间,和/或所述背板与所述背板之间的CPU接口的线缆连接数量改变所述多个CPU之间的互连链路;和/或,
通过改变所述多个CPU主板之间、所述多个CPU主板与所述背板之间,和/或所述背板与所述背板之间的不同的CPU接口之间的线缆连接方式改变所述多个CPU之间的互连链路。
8.如权利要求5-7任意一项所述的服务器背板互连系统,其特征在于,
所述CPU主板上包括一个或多个CPU芯片;
所述互连链路包括:2路、4路和8路。
CN201510399224.9A 2015-07-08 2015-07-08 一种服务器背板互连方法和系统 Pending CN105022715A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510399224.9A CN105022715A (zh) 2015-07-08 2015-07-08 一种服务器背板互连方法和系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510399224.9A CN105022715A (zh) 2015-07-08 2015-07-08 一种服务器背板互连方法和系统

Publications (1)

Publication Number Publication Date
CN105022715A true CN105022715A (zh) 2015-11-04

Family

ID=54412700

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510399224.9A Pending CN105022715A (zh) 2015-07-08 2015-07-08 一种服务器背板互连方法和系统

Country Status (1)

Country Link
CN (1) CN105022715A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105760340A (zh) * 2016-02-03 2016-07-13 浪潮(北京)电子信息产业有限公司 一种基于连接器过孔设计的八路服务器
CN106774724A (zh) * 2016-12-30 2017-05-31 中国科学院计算技术研究所 一种基于水冷散热的多处理器计算机系统结构及实现方法
CN107423255A (zh) * 2017-05-08 2017-12-01 郑州云海信息技术有限公司 一种多路服务器互联拓扑结构
CN107766282A (zh) * 2017-10-27 2018-03-06 郑州云海信息技术有限公司 一种八路服务器背板与双扣板互联系统的设计方法
CN109002591A (zh) * 2018-06-26 2018-12-14 郑州云海信息技术有限公司 一种从服务器主板端调整PCIe拓扑的方法和系统

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100023595A1 (en) * 2008-07-28 2010-01-28 Crossfield Technology LLC System and method of multi-path data communications
US20100274975A1 (en) * 2009-04-27 2010-10-28 Krishnakanth Sistla Forming Multiprocessor Systems Using Dual Processors
CN102141975A (zh) * 2011-04-01 2011-08-03 华为技术有限公司 计算机系统
US20110238778A1 (en) * 2010-03-29 2011-09-29 Mannava Phanindra K Reducing Packet Size In A Communication Protocol
CN102232218A (zh) * 2011-06-24 2011-11-02 华为技术有限公司 计算机子系统和计算机系统
CN102301363A (zh) * 2011-06-30 2011-12-28 华为技术有限公司 数据处理节点、系统及方法
CN102317885A (zh) * 2011-07-26 2012-01-11 华为技术有限公司 计算机系统及其配置时钟的方法
CN102520769A (zh) * 2011-12-31 2012-06-27 曙光信息产业股份有限公司 服务器
CN202383672U (zh) * 2012-01-12 2012-08-15 杭州海莱电子科技有限公司 一种新型的pci-e扩展电路
CN203465722U (zh) * 2013-03-08 2014-03-05 中国科学院过程工程研究所 一种面向多尺度计算的计算机系统
CN103927233A (zh) * 2014-04-30 2014-07-16 无锡云动科技发展有限公司 多节点内存互联装置及一种大规模计算机集群
CN104699654A (zh) * 2015-03-02 2015-06-10 福州瑞芯微电子有限公司 一种基于chi片内互联总线与qpi片间互联总线互联适配系统和方法
US20150160984A1 (en) * 2012-08-17 2015-06-11 Fujitsu Limited Information processing apparatus and method for controlling information processing apparatus

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100023595A1 (en) * 2008-07-28 2010-01-28 Crossfield Technology LLC System and method of multi-path data communications
US20100274975A1 (en) * 2009-04-27 2010-10-28 Krishnakanth Sistla Forming Multiprocessor Systems Using Dual Processors
US20110238778A1 (en) * 2010-03-29 2011-09-29 Mannava Phanindra K Reducing Packet Size In A Communication Protocol
CN102141975A (zh) * 2011-04-01 2011-08-03 华为技术有限公司 计算机系统
CN102232218A (zh) * 2011-06-24 2011-11-02 华为技术有限公司 计算机子系统和计算机系统
CN102301363A (zh) * 2011-06-30 2011-12-28 华为技术有限公司 数据处理节点、系统及方法
CN102317885A (zh) * 2011-07-26 2012-01-11 华为技术有限公司 计算机系统及其配置时钟的方法
CN102520769A (zh) * 2011-12-31 2012-06-27 曙光信息产业股份有限公司 服务器
CN202383672U (zh) * 2012-01-12 2012-08-15 杭州海莱电子科技有限公司 一种新型的pci-e扩展电路
US20150160984A1 (en) * 2012-08-17 2015-06-11 Fujitsu Limited Information processing apparatus and method for controlling information processing apparatus
CN203465722U (zh) * 2013-03-08 2014-03-05 中国科学院过程工程研究所 一种面向多尺度计算的计算机系统
CN103927233A (zh) * 2014-04-30 2014-07-16 无锡云动科技发展有限公司 多节点内存互联装置及一种大规模计算机集群
CN104699654A (zh) * 2015-03-02 2015-06-10 福州瑞芯微电子有限公司 一种基于chi片内互联总线与qpi片间互联总线互联适配系统和方法

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
9005012: "重新定义X86服务器+IBM+eX5架构揭秘", 《百度文库HTTPS://WENKU.BAIDU.COM/VIEW/1595D5EA6294DD88D0D26B42.HTML?FROM=SEARCH》 *
GANGWAN1688: "X86服务器选型参考", 《百度文库 HTTPS://WENKU.BAIDU.COM/VIEW/D8F640D28425B35EEFD34FE.HTML?FROM=SEARCH》 *
洪钊峰: "IBM专家:破除X86服务器的6个旧观念", 《网界网 SERVER.CNW.COM.CN/SERVER-MAINFRAME/HTM2010/20100726_202417_5.SHTML》 *
洪钊峰: "IMB专家:破除X86服务器6个旧观念", 《IT168服务器频道 SERVER.IT168.COM/A2010/0723/1081/000001081686_ALL.SHTML》 *
王欣: "华为高端至强服务器Tecal RH5885 V2解读", 《天极网络服务器频道HTTP://WEB.ARCHIVE.ORG/WEB/20140809184114/SERVER.YESKY.COM/321/35091321_3.SHTML》 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105760340A (zh) * 2016-02-03 2016-07-13 浪潮(北京)电子信息产业有限公司 一种基于连接器过孔设计的八路服务器
CN105760340B (zh) * 2016-02-03 2019-03-15 浪潮(北京)电子信息产业有限公司 一种基于连接器过孔设计的八路服务器
CN106774724A (zh) * 2016-12-30 2017-05-31 中国科学院计算技术研究所 一种基于水冷散热的多处理器计算机系统结构及实现方法
CN107423255A (zh) * 2017-05-08 2017-12-01 郑州云海信息技术有限公司 一种多路服务器互联拓扑结构
CN107423255B (zh) * 2017-05-08 2021-01-15 苏州浪潮智能科技有限公司 一种多路服务器互联拓扑结构
CN107766282A (zh) * 2017-10-27 2018-03-06 郑州云海信息技术有限公司 一种八路服务器背板与双扣板互联系统的设计方法
CN109002591A (zh) * 2018-06-26 2018-12-14 郑州云海信息技术有限公司 一种从服务器主板端调整PCIe拓扑的方法和系统
CN109002591B (zh) * 2018-06-26 2021-11-09 郑州云海信息技术有限公司 一种从服务器主板端调整PCIe拓扑的方法和系统

Similar Documents

Publication Publication Date Title
CN105022715A (zh) 一种服务器背板互连方法和系统
CN102232218A (zh) 计算机子系统和计算机系统
CN103092807A (zh) 节点控制器、并行计算服务器系统以及路由方法
CN107436860A (zh) 一种8路服务器upi互连拓扑装置
CN105022716A (zh) 一种多数据链路的gpu服务器
CN104035525A (zh) 一种计算节点
CN105893322B (zh) 一种cpu互联系统及实现方法
US10096078B2 (en) Multi GPU interconnect techniques
CN205263801U (zh) 一种pcie信号的切换板卡
CN102520769A (zh) 服务器
US20180019953A1 (en) Interconnect method for implementing scale-up servers
DE112013007700T5 (de) Eingabe-Ausgabe-Datenausrichtung
US9449714B2 (en) Flexible interrupt generation mechanism
CN207503207U (zh) 用于多接口的综合测试系统
CN1979461A (zh) 多处理器模块
CN115587057A (zh) 一种服务器系统中高速信号等长设计方法及系统
WO2016122501A1 (en) Riser matrix
CN104699655A (zh) 网络芯片及云服务器系统
CN114138354A (zh) 一种支持multihost的板载OCP网卡系统及服务器
US20200107453A1 (en) Conductive ink for forming signal connection, signal referencing, and shielding featureson printed circuit boards
CN109992060B (zh) 层叠式多路服务器系统及服务器
CN107122268B (zh) 一种基于numa多物理层分区处理系统
US10311013B2 (en) High-speed inter-processor communications
CN210742935U (zh) 一种cpu系统
Zhang et al. A homogeneous many-core x86 processor full system framework based on NoC

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20151104

RJ01 Rejection of invention patent application after publication