CN105893322B - 一种cpu互联系统及实现方法 - Google Patents

一种cpu互联系统及实现方法 Download PDF

Info

Publication number
CN105893322B
CN105893322B CN201610202874.4A CN201610202874A CN105893322B CN 105893322 B CN105893322 B CN 105893322B CN 201610202874 A CN201610202874 A CN 201610202874A CN 105893322 B CN105893322 B CN 105893322B
Authority
CN
China
Prior art keywords
cpu
computing board
connect
interacted systems
present
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610202874.4A
Other languages
English (en)
Other versions
CN105893322A (zh
Inventor
黄家明
乔英良
李冠广
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201610202874.4A priority Critical patent/CN105893322B/zh
Publication of CN105893322A publication Critical patent/CN105893322A/zh
Application granted granted Critical
Publication of CN105893322B publication Critical patent/CN105893322B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • G06F15/17337Direct connection machines, e.g. completely connected computers, point to point communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

本发明提供了一种CPU互联系统及实现方法,CPU互联系统包括八个CPU;其中,每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1。根据本方案,可以使八路服务器中任意两个CPU之间的数据访问的最短距离不超过两跳。

Description

一种CPU互联系统及实现方法
技术领域
本发明涉及服务器技术领域,特别涉及一种CPU互联系统及实现方法。
背景技术
随着用户对服务器的计算需求的提高,用户对单台服务器的处理能力要求越来越高。对于服务器,一般用路来划分处理能力,每路指一个CPU,八路服务器就是指同时可以支持8个CPU的服务器。八路服务器与传统服务器相比,在处理能力上与传统服务器相比具有很大的优势。
CPU互联的架构直接决定CPU之间数据访问的效率。现有的八路服务器是八个具有三组QPI总线的CPU代表立方体的八个端点,CPU互联的QPI总线代表立方体的12条边,位于立方体的对角线的两个端点上的CPU相互访问时,最短距离为3跳,即CPU必需经过其它两个CPU才能完成数据的访问。
可见,现有的CPU互联的架构在位于立方体的对角线的两个端点上的CPU相互访问时,最短距离为3跳,影响了数据访问的效率。
发明内容
本发明实施例提供了一种CPU互联系统及实现方法,可以使八路服务器的任意两个CPU之间相互访问的最短距离不超过两跳。
本发明实施例提供了一种CPU互联系统,包括:八个CPU;其中,
每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1。
优选地,
所述八个CPU包括由四个CPU组成的第一计算板和由另外四个CPU组成的第二计算板;
所述第一计算板中的四个CPU依次首尾相连,所述第二计算板中的四个CPU依次首尾相连;
所述第一计算板中的相邻两个CPU与所述第二计算板中与该相邻两个CPU位置相应的两个CPU一一对应连接,所述第一计算板中另外两个CPU中每一个CPU与所述第二计算板中另外两个CPU中位置不相应的CPU相连。
优选地,
每一个CPU与另外七个CPU中的三个CPU相连的连接线包括:快速通道互联QPI总线。
本发明实施例提供了一种CPU互联系统的实现方法,包括:
将八个CPU中每一个CPU与另外七个CPU中的三个CPU相连,以使每两个CPU之间的连接线路上所包括的CPU个数不大于1。
优选地,
所述将八个CPU中每一个CPU与另外七个CPU中的三个CPU相连包括:
依次首尾连接四个CPU,组成的第一计算板,依次首尾连接另外四个CPU,组成第二计算板;
将所述第一计算板中的相邻两个CPU与所述第二计算板中与该相邻两个CPU位置相应的两个CPU一一对应连接,将所述第一计算板中另外两个CPU中每一个CPU与所述第二计算板中另外两个CPU中位置不相应的CPU相连。
优选地,
所述连接每一个CPU与另外七个CPU中的三个CPU包括:
通过快速通道互联QPI总线连接每一个CPU与另外七个CPU中的三个CPU。
本发明实施例提供了一种CPU互联系统及实现方法,通过八个CPU相互连接,每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1,从而可以使任意两个CPU进行数据访问时的最短距离不超过两跳,从而可以提高八路服务器中CPU之间的数据访问效率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的一种CPU互联系统结构图;
图2是本发明又一个实施例提供的一种CPU互联系统结构图;
图3是本发明一个实施例提供的一种CPU互联系统实现方法流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供了一种CPU互联系统,该CPU互联系统可以包括:八个CPU;其中,
每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1。
根据本发明的CPU互联系统,通过八个CPU相互连接,每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1,从而可以使任意两个CPU进行数据访问时的最短距离不超过两跳,从而可以提高八路服务器中CPU之间的数据访问效率。
如图2所示,在本发明的一个实施例中,该CPU互联系统至少可以包括如下一种连接方式:
所述八个CPU包括由四个CPU组成的第一计算板201和由另外四个CPU组成的第二计算板202;
所述第一计算板201中的四个CPU依次首尾相连,所述第二计算板202中的四个CPU依次首尾相连;
所述第一计算板201中的相邻两个CPU与所述第二计算板202中与该相邻两个CPU位置相应的两个CPU一一对应连接,所述第一计算板201中另外两个CPU中每一个CPU与所述第二计算板202中另外两个CPU中位置不相应的CPU相连。
具体地,四个CPU依次首尾相连构成四边形,四边形可以为长方形、正方形、菱形或四个CPU位于不同平面所形成的四边形,下面以该四边形为正方形为例对本实施例进行说明。
第一计算板的四个CPU和第二计算板的四个CPU代表立方体的八个端点,构成立方体拓扑结构。
举例来说,第一计算板的四个CPU分别为CPU1、CPU2、CPU3、CPU4,CPU1与CPU2连接,CPU2与CPU3连接,CPU3与CPU4连接,CPU4与CPU1连接;第二计算板的四个CPU分别为CPU5、CPU6、CPU7、CPU8,CPU5与CPU6连接,CPU6与CPU7连接,CPU7与CPU8连接,CPU8与CPU5连接;第一计算板与第二计算板连接时,CPU1与CPU5连接,CPU2与CPU7连接,CPU3与CPU6连接,CPU4与CPU8连接。
在本发明的一个实施例中,每一个CPU与另外七个CPU中的三个CPU相连的连接线包括:QPI(Quick Path Interconnect,快速通道互联)总线。
其中,QPI总线,官方名字叫做CSI,Common System Interface公共系统接口,用来实现芯片之间的直接互联。在八路服务器中,每个CPU通过QPI总线与其他CPU进行数据的访问,无需通过北桥进行转发,可以提升八路服务器的CPU之间的数据访问效率。
本发明实施例提供了一种CPU互联系统的实现方法,包括:
将八个CPU中每一个CPU与另外七个CPU中的三个CPU相连,以使每两个CPU之间的连接线路上所包括的CPU个数不大于1。
如图3所示,在本发明的一个实施例中,CPU互联系统的实现方法包括:
步骤301:通过QPI总线依次首尾连接四个CPU,组成的第一计算板,依次首尾连接另外四个CPU,组成第二计算板。
举例来说,四个CPU分别为CPU1、CPU2、CPU3、CPU4,其中CPU1与CPU2连接,CPU2与CPU3连接,CPU3与CPU4连接,CPU4与CPU1连接,四个CPU组成第一计算板;另外四个CPU分别为CPU5、CPU6、CPU7、CPU8,其中CPU5与CPU6连接,CPU6与CPU7连接,CPU7与CPU8连接,CPU8与CPU5连接,四个CPU组成第二计算板。
步骤302:通过QPI总线将第一计算板中的相邻两个CPU与所述第二计算板中与该相邻两个CPU位置相应的两个CPU一一对应连接,将所述第一计算板中另外两个CPU中每一个CPU与所述第二计算板中另外两个CPU中位置不相应的CPU相连。
具体地,可以将第一计算板的CPU1和CPU4第二计算板的CPU5和CPU8对应连接,将第一计算板的CPU2与第二计算板的CPU7连接,CPU3余CPU6对应连接。
综上,本发明实施例至少可以实现如下有益效果:
1、本发明实施例中,通过八个CPU相互连接,每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1,从而可以使任意两个CPU进行数据访问时的最短距离不超过两跳,从而可以提高八路服务器中CPU之间的数据访问效率。
2、本发明实施例中,通过QPI总线进行CPU之间的连接,可以使CPU通过QPI总线直接进行数据的访问,从而提高八路服务器中CPU之间的数据访问效率。
上述装置内的各单元之间的信息交互、执行过程等内容,由于与本发明方法实施例基于同一构思,具体内容可参见本发明方法实施例中的叙述,此处不再赘述。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个〃·····”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (4)

1.一种CPU互联系统,其特征在于,包括:八个CPU;其中,
每一个CPU与另外七个CPU中的三个CPU相连,每两个CPU之间的连接线路上所包括的CPU个数不大于1;
所述八个CPU包括由四个CPU组成的第一计算板和由另外四个CPU组成的第二计算板;
所述第一计算板中的四个CPU依次首尾相连,所述第二计算板中的四个CPU依次首尾相连;
所述第一计算板中的相邻两个CPU与所述第二计算板中与该相邻两个CPU位置相应的两个CPU一一对应连接,所述第一计算板中另外两个CPU中每一个CPU与所述第二计算板中另外两个CPU中位置不相应的CPU相连。
2.根据权利要求1所述的CPU互联系统,其特征在于,每一个CPU与另外七个CPU中的三个CPU相连的连接线包括:快速通道互联QPI总线。
3.一种CPU互联系统的实现方法,其特征在于,包括:
将八个CPU中每一个CPU与另外七个CPU中的三个CPU相连,以使每两个CPU之间的连接线路上所包括的CPU个数不大于1;
所述将八个CPU中每一个CPU与另外七个CPU中的三个CPU相连,包括:
依次首尾连接四个CPU,组成的第一计算板,依次首尾连接另外四个CPU,组成第二计算板;
将所述第一计算板中的相邻两个CPU与所述第二计算板中与该相邻两个CPU位置相应的两个CPU一一对应连接,将所述第一计算板中另外两个CPU中每一个CPU与所述第二计算板中另外两个CPU中位置不相应的CPU相连。
4.根据权利要求3中所述的方法,其特征在于,所述连接每一个CPU与另外七个CPU中的三个CPU包括:
通过快速通道互联QPI总线连接每一个CPU与另外七个CPU中的三个CPU。
CN201610202874.4A 2016-04-01 2016-04-01 一种cpu互联系统及实现方法 Active CN105893322B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610202874.4A CN105893322B (zh) 2016-04-01 2016-04-01 一种cpu互联系统及实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610202874.4A CN105893322B (zh) 2016-04-01 2016-04-01 一种cpu互联系统及实现方法

Publications (2)

Publication Number Publication Date
CN105893322A CN105893322A (zh) 2016-08-24
CN105893322B true CN105893322B (zh) 2018-08-14

Family

ID=57011995

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610202874.4A Active CN105893322B (zh) 2016-04-01 2016-04-01 一种cpu互联系统及实现方法

Country Status (1)

Country Link
CN (1) CN105893322B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107547451B (zh) * 2017-05-31 2020-04-03 新华三信息技术有限公司 一种多路服务器、cpu连接方法及装置
CN107396586A (zh) * 2017-07-27 2017-11-24 郑州云海信息技术有限公司 一种减少背板层叠的upi互连系统
CN107436860A (zh) * 2017-08-10 2017-12-05 郑州云海信息技术有限公司 一种8路服务器upi互连拓扑装置
CN109033002A (zh) * 2018-07-18 2018-12-18 郑州云海信息技术有限公司 一种多路服务器系统
CN110188065B (zh) * 2019-05-15 2021-08-20 苏州浪潮智能科技有限公司 一种8路刀片服务器设置方法及服务器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202533853U (zh) * 2012-04-27 2012-11-14 浪潮电子信息产业股份有限公司 一种可用于cpu和io扩展的计算板
CN104408014A (zh) * 2014-12-23 2015-03-11 浪潮电子信息产业股份有限公司 一种计算系统之间处理单元互连的系统及方法
CN104954439A (zh) * 2015-05-14 2015-09-30 曙光云计算技术有限公司 一种云服务器及其节点互联方法、云服务器系统
CN105760340A (zh) * 2016-02-03 2016-07-13 浪潮(北京)电子信息产业有限公司 一种基于连接器过孔设计的八路服务器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202533853U (zh) * 2012-04-27 2012-11-14 浪潮电子信息产业股份有限公司 一种可用于cpu和io扩展的计算板
CN104408014A (zh) * 2014-12-23 2015-03-11 浪潮电子信息产业股份有限公司 一种计算系统之间处理单元互连的系统及方法
CN104954439A (zh) * 2015-05-14 2015-09-30 曙光云计算技术有限公司 一种云服务器及其节点互联方法、云服务器系统
CN105760340A (zh) * 2016-02-03 2016-07-13 浪潮(北京)电子信息产业有限公司 一种基于连接器过孔设计的八路服务器

Also Published As

Publication number Publication date
CN105893322A (zh) 2016-08-24

Similar Documents

Publication Publication Date Title
CN105893322B (zh) 一种cpu互联系统及实现方法
CN104202194B (zh) PCIe拓扑的配置方法和装置
US20220011940A1 (en) Packet routing between memory devices and related apparatuses, methods, and memory systems
CN102511039B (zh) 将不可预取存储单元映射到存储器映射输入/输出空间中
CN101814060B (zh) 在背靠背非透明桥中进行系统间协议交换的方法和装置
US20220210030A1 (en) SYNTHESIS OF A NETWORK-ON-CHIP (NoC) USING PERFORMANCE CONSTRAINTS AND OBJECTIVES
TWI786348B (zh) 透過擴增實境與可用傳感器資料對資料中心進行定位與導航之系統及方法
CN1608255B (zh) 使用包括扩展类型/扩展长度字段的分组头部的计算机系统中的代理之间的通信事务类型
US10218580B2 (en) Generating physically aware network-on-chip design from a physical system-on-chip specification
CN104750185A (zh) 用于提供灵活性和/或可扩展性的计算机架构
US20180302288A1 (en) Scalable Data Center Network Topology on Distributed Switch
US9806908B2 (en) Route mapping at individual nodes of a cluster server
EP2568392A1 (en) Computer subsystem and computer system
US9959240B2 (en) Manually configurable PCIe lane count for PCIe SSD backplane
CN107430574A (zh) 用于分析系统的io、处理和存储器带宽的优化的方法和装置
CN104199521A (zh) 一种刀片节点及其扩展方法
CN107315697A (zh) 用于减少管理端口的计算机可读取存储装置、系统及方法
CN104049692B (zh) 一种刀片服务器
US20120240094A1 (en) Wiring design support device and wiring design supporting method
US9210068B2 (en) Modifying system routing information in link based systems
US10719982B2 (en) Surface extrction method, apparatus, and non-transitory computer readable storage medium thereof
CN113791730B (zh) 基于双存储池的放置组调整方法、系统、装置及存储介质
US8583844B2 (en) System and method for optimizing slave transaction ID width based on sparse connection in multilayer multilevel interconnect system-on-chip architecture
CN103608762A (zh) 存储设备、存储系统及数据发送方法
US20180203968A1 (en) Placement-driven generation of error detecting structures in integrated circuits

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant