CN104798003A - 转接驱动器功率管理 - Google Patents
转接驱动器功率管理 Download PDFInfo
- Publication number
- CN104798003A CN104798003A CN201380060418.5A CN201380060418A CN104798003A CN 104798003 A CN104798003 A CN 104798003A CN 201380060418 A CN201380060418 A CN 201380060418A CN 104798003 A CN104798003 A CN 104798003A
- Authority
- CN
- China
- Prior art keywords
- message
- power rating
- state
- equipment
- switching driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3253—Power saving in bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4086—Bus impedance matching, e.g. termination
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Information Transfer Systems (AREA)
Abstract
通过为转接驱动器提供用于识别各种功率状态的技术,本公开提供了用于提高转接驱动器的功率效率的技术。消息生成器可以位于主机识别中并且可以将表明功率状态变化的信号进行编码。该消息可以被传输到位于转接驱动器中的消息解码器。该消息解码器可以解码该消息并且转接驱动器可以响应于解码的消息而进入一个功率状态。
Description
技术领域
本公开涉及输入输出(I/O)信令协议。更具体地,本公开涉及用于转接驱动器(re-driver)的功率管理的信令协议。
背景技术
随着高速I/O的数据速率持续提高,由于信号降级(degradation),可以被支持的电缆的相对长度倾向于减少。为了增加可以被支持的电缆的长度,经常采用转接驱动器来减小信号降级。特别地,转接驱动器可以放大信号,并且在差分信令的情况下,转接驱动器可以将信号重新定时(re-time)以将信号重新同步。
附图说明
在以下具体描述中并且参考附图描述了某些示例性实施例,在所述附图中:
图1为高速互连链路拓扑的框图;
图2为计算系统的框图;
图3为基于脉冲状态和电空闲EI状态的PWM信号的示意图;
图4为固定宽度PWM消息的示例的示意图;
图5为示出了链路状态和它们相应的触发器的表;
图6为PWM消息生成器的框图;
图7为PWM消息检测器的框图;并且
图8为示出了用于检测链路功率状态的方法的流程图。
具体实施方式
本公开提供了用于提高转接驱动器的功率效率的技术。特别地,本文中描述的一些实施例为转接驱动器提供用于区分功率电平(包括各种低功率电平)的技术。
随着高速IO的数据速率持续提高,可以被支持的相对电缆长度相应地开始减少。这是因为电互连(galvanic interconnect)的信道将它们自身呈现为低通滤波器,从而不但导致由于信道损耗所引起的在电压域中的信号质量降级,而且导致由于码间干扰(ISI)所引起的在时域中的抖动(jitter)。信道越长,当信号穿过信道时就会受到更多的衰减和失真。为了克服随着数据速率的提高而增长的信号质量降级,而同时仍然实现在相同信道上的相同水平,转接驱动器可以用于修复(recondition)信号。这可以通过采用以下机制而完成:通过组合发射器预均衡和接收器后均衡的信号均衡来补偿信道衰减并最小化信道失真。
尽管转接驱动器可以改进信道水平,但是当高速I/O进入较低功率状态时,转接驱动器在设备功率管理方面遭受严重的缺陷,这主要由于对I/O活动的有限的认知。在用于PCIe或USB3应用的转接驱动器的情况下,转接驱动器可能仅知道到少量的链路状态,例如连接、活动、以及电空闲(EI)。转接驱动器不能够辨别链路是否进入不同的功率状态,例如在PCIe应用的事例中,L0、L1、和L2/L3,在USB3应用的示例中,U1、U2和U3。如果转接驱动器架构采用反映链路处于EI的单个低功率状态,则该转接驱动器可以以数十mW的规模消耗空闲功率。通过使得转接驱动器能够识别更广范围的功率状态,可以使转接驱动器更加能量高效,从而使得能够在高能效系统中使用转接驱动器。
图1为高速互连链路拓扑的框图。可以通过转接驱动器106将主机102连接到设备104。主机102可以是计算设备,例如移动电话、膝上型计算机、台式计算机、或平板计算机等。设备104可以是高速输入/输出(IO)设备,例如包括高速双单工(dual-simplex)链路的设备。例如,设备104可以是USB设备,例如USB1设备、USB2设备、或USB3设备。如在本文中使用的,数据USB用于指代任何USB协议,包括USB1、USB2、USB3、或任何其它USB协议,包括可在未来开发出来的USB协议。在另一示例中,设备104可以包括组合的链路,例如Thunderbolt接口。在又一示例中,设备104可以是PCIe设备。在示例中,可以通过系统总线和/或接口而连接主机102、转接驱动器106、和设备104。转接驱动器106可以适应于接收消息(例如,PWM消息),以指示转接驱动器106进入特定的功率状态。转接驱动器106可以根据包括在该消息中的该指示而进入该功率状态。在下文中关于图5和图7进一步描述了转接驱动器106。
图2为根据实施例的计算系统的框图。计算系统200可以是例如移动电话、膝上型计算机、台式计算机、或平板计算机等。计算系统200可以包括适应于执行所存储的指令的处理器202,以及存储可由处理器202执行的指令的存储器设备204。处理器202可以是单核处理器、多核处理器、计算集群、或任意数量的其它配置。存储器设备204可以包括随机存取存储器(例如,SRAM、DRAM、零电容RAM、SONOS、eDRAM、EDO RAM、DDR RAM、RRAM、PRAM等)、只读存储器(例如,掩模型ROM、PROM、EPROM、EEPROM等)、闪速存储器、或任何其它合适的存储器系统。
处理器202可以通过系统总线206(例如,PCI、ISA、高速PCI、 网络用户总线等)而连接到输入/输出(I/O)设备接口208,I/O设备接口208适应于将计算系统200连接到一个或多个I/O设备210。I/O设备210可以包括例如键盘和指向设备,其中指向设备可以包括触控板或触摸屏等。I/O设备210可以为计算系统200的内置组件,或可以是在外部连接到计算系统200的设备。
处理器202还可以通过系统总线206连接到显示接口212,显示接口212适应于将计算系统200连接到显示设备214。显示设备214可以包括显示屏,显示屏为计算系统200的内置组件。显示设备214还可以包括在外部链接到计算系统200的计算机监视器、电视、或投影仪等。
网络接口卡(NIC)216可以适应于通过系统总线206而将计算系统200连接到网络(未示出)。该网络(未示出)可以为广域网(WAN)、局域网(LAN)、或互联网等。
USB接口218可以适应于通过系统总线206而连接到计算系统200。USB接口218可以通过转接驱动器222向USB设备220发送数据并且从USB设备220接收数据。转接驱动器222可以提高信号的幅度,以便克服信号质量降级。当采用差分信令时,转接驱动器222还可以将信号重新定时以便将信号同步并且减少干扰。转接驱动器可以适应于接收功率状态消息,以指示转接驱动器进入不同的功率状态。例如,转接驱动器可以包括用于(例如从主机或设备中的消息生成器)接收功率状态消息的接收器。功率状态消息可以包括状态之间的循环,例如在电空闲状态与脉冲状态之间。例如,功率状态消息可以是PWM调制的信号,如关于图3和图4进一步讨论的。
应当理解的是,图2的框图并不旨在表明计算系统200要包括图2中所示的所有组件。相反,计算系统200可以包括更少或图2中未示出的额外组件(例如,额外的USB端口、额外的USB接口、额外的网络接口等)。
图3为根据实施例的基于脉冲状态和电空闲(EI)状态的PWM信号的示意图。特别地,图3示出了二进制脉冲宽度调制(PWM)信号300。基于低频周期信号(LFPS)的PWM信号的格式是由两个不同信令状态(脉冲状态和电空闲(EI)状态)形成的。脉冲状态是当信号被发送或检测时的状态。EI状态是在其中链路为电空闲并且仅维持共模电压的状态。在周期(T)内可以由在先的三分之一(1/3)T的脉冲状态以及随后的剩余(2/3)周期T的EI状态来表示逻辑“0”302。可以由在先的三分之二(2/3)周期T的脉冲状态以及随后的剩余(1/3)周期T的EI状态来表示逻辑“1”304。
图4为根据实施例的固定宽度PWM消息的示例的示意图。固定宽度PWM消息400可以被构建为允许主机端口或设备端口来告知转接驱动器关于链路功率状态的变化。固定宽度PWM消息400可以为8比特链路功率状态消息。前两个周期可以被构建为连续的脉冲状态2T。该连续的脉冲功率状态2T可以随后接一个周期的电空闲(EI)状态,该连续的脉冲功率状态2T和一个周期的EI状态的组合作为PWM消息400的开始序列402。开始序列402作为对接收器的唤醒信号。特别地,该开始序列可以告知接收器消息被发送。链路功率管理(LPM)消息404(例如,4比特LPM消息)可以附接在开始序列之后。该消息可以包括空闲与链路功率管理(LPM)之间的受控循环,其表示PWM消息400。空闲与LPM之间的循环可以由一系列的逻辑1和0来表示。该系列的逻辑1和0可以为LPM消息404,并且可以提供关于要进入哪个功率状态的指令。例如,图4中所示的LPM消息404表示数据序列“1001”。LPM消息404可以随后接一个周期的脉冲状态406。该脉冲状态周期406可以向接收器发送已达该消息的末尾的信号。在接收到该“末尾”406之后,基于该消息400,转接驱动器可以进入不同的功率状态。
图5为根据实施例的示出了链路状态和它们相应的触发器的表。触发器是引起功率状态变化的动作。通过采用固定宽度PWM消息,转接驱动器可以明确地知道链路状态并且相应地采取适当的转接驱动器功率状态映射。在活动链路状态中,转接驱动器可以不接收PWM消息,并且转接驱动器可以是活动的(RD0)。RD0是一种活动状态,在该状态中,转接驱动器从主机和设备两者接收并重新生成数据分组。另外,相对应的主机或设备状态(例如,PCIe/USB3链路状态)可以分别为L0或U0。如果转接驱动器检测到缺少信令活动,则转接驱动器可以进入待命状态(RD0s)。RD0s是在其中检测到电空闲(EI)状态并且没有分组被转发的状态。转接驱动器可以出于待命模式,准备好一旦其检测到EI状态的中断就恢复操作。相对应的主机或设备状态(例如,PCIe/USB3链路状态)可以分别为L0s或U1。如果转接驱动器检测到电空闲状态并且接收到特定的信号(LPM1)(例如,PWM消息),则转接驱动器可以进入低功率状态2,一种深度的低功率状态(RD1)。RD1可以是这样的状态:在其中检测到EI,并且转接驱动器可以禁用更多的电路以便节省更多功率并具有扩展的退出时延。PWM消息可以在转接驱动器中接收到并且可以由主机、设备、或主机和设备两者发送。相对应的PCIe/USB3链路状态可以分别为L1或U2。如果转接驱动器检测到电空闲状态并且接收到另一特定的信号(LPM2),则转接驱动器可以进入低功率状态3,一种更深度的低功率状态(RD2)。RD2是比RD1更加激进的(aggressive)低功率状态,其中可以允许更长的退出时延,并且可以允许转接驱动器禁用额外的电路以节省甚至更多的功率。PWM消息可以在转接驱动器中接收到并且可以由主机、设备、或主机和设备两者发送。相对应的PCIe/USB3链路状态可以分别为L2、L3、或U3。
图6为根据实施例的PWM消息生成器的框图。消息生成器600可以位于主机中,例如主机端口。在另一示例中,消息生成器600可以位于设备中,例如设备端口。在又一示例中,第一消息生成器600可以位于主机中(例如,主机端口)而第二消息生成器600可以位于设备中(例如,设备端口)。主机可以进入不同的功率状态。在进入该不同的功率状态时刻之前,主机可以通过链路功率管理(LPM)604向PWM状态机602表明功率状态变化。向PWM状态机602表明功率状态变化可以使能(En)消息生成器600开始传输PWM消息。环形振荡器(Rosc)606可以发出信号。该信号可以在高与低之间振荡。Rosc 606可以耦合到低频周期信号(LFPS)发射器608并且可以将振荡信号发送到发射器608。环形振荡器606的时序(timing)可以由PWM状态机602控制,PWM状态机602可以耦合到Rosc606和LFPS发射器两者。通过控制环形振荡器606的时序,PWM状态机602可以创建特定的PWM消息,以发出由主机(未示出)所表明的管理状态变化的信号。
PWM消息可以如图4中所示的那样格式化。特别地,PWM消息可以首先始于向接收器表明消息开始的“开始”消息。进一步地,PWM消息可以后接表明PWM消息完成的“结束”消息。PWM消息可以是一系列的逻辑1和0,其由所配置的振荡信号来表示。
当PWM消息在LFPS发射器608中被配置时,LFPS发射器608可以通过现有数据信道610TxP和TxN而将PWM消息发送到消息检测器。消息信道可以携带差分信号。例如,LFPS发射器608可以与USB发射器(未示出)并行地耦合到数据信道。USB发射器可以为USB超速度发射器。当USB发射器在活动地发送消息时,LFPS发射器608可以不去积极地传输消息。PWM消息生成器600的实施方式可以被包含在基于本地时钟生成器(Rosc)606和LFPS发射器608的现有LFPS电路内。
图6的框图并不旨在表明消息生成器600要包括图6中所示的全部组件。此外,消息生成器600可以包括图6中未示出的任意数量的额外组件,这取决于特定实施方式的细节。
图7为根据实施例的PWM消息检测器的框图。消息检测器700可以包括接收器702,例如低频周期信号(LFPS)接收器702。LFPS接收器702可以与现有数据信道704RxP和RxN并行地连接并且可以接收由位于主机或设备中的消息生成器所发送的PWM消息。当在接收器702中接收到该消息时,该消息可以被发送到LPFS包络检波器706。该消息可以是表示二进制信息的振荡信号。包络检波器706可以从该振荡信号提取二进制信息(一系列的1和0)。该二进制信息可以被发送到PWM消息解码器708。PWM消息解码器708可以解码该二进制消息以确定转接驱动器被指示要进入的功率管理状态。Rosc可以操作状态机并且可以辅助消息检测、解码、和重新生成。
当PWM消息解码器708已解码了该消息时,PWM消息解码器708将该消息发送到转接驱动器链路功率管理(LPM)712。基于解码的消息,链路功率管理712将转接驱动器置于功率状态。该功率状态可以是活动、待命、深度的低功率状态、更深度的低功率状态中的一个。PWM消息检测器700可以被包含在基于Rosc和LPFS收发器的现有LFPS电路内。
图7的框图并不旨在表明消息检测器700要包括图7中所示的全部组件。此外,消息检测器700可以包括图7中未示出的任意数量的额外组件,这取决于特定实施方式的细节。
图8为根据实施例的示出了用于检测链路功率状态的方法的流程图。在块802,功率状态消息可以被编码。在示例中,功率状态消息可以为固定宽度脉冲宽度调制(PWM)消息。可以在消息生成器的状态机中编码该消息。该消息生成器可以位于主机或设备中。在示例中,主机可以是计算设备,例如膝上型计算机或台式计算机。在另一示例中,设备可以是USB设备,例如USB2设备、USB3设备、或USB3.5设备。在另一示例中,设备可以是PCIe设备。状态机可以是脉冲宽度调制(PWM)状态机。状态机可以耦合到时钟,例如环形振荡器。时钟可以发送在高与低之间振荡的信号,以使得状态机解码功率状态消息。状态机还可以电耦合到发射器。
在块804,功率状态消息可以被传输到转接驱动器。在示例中,发射器可以是低频周期信号(LFPS)发射器。发射器可以经由数据信道将编码的功率状态消息传输到转接驱动器。数据信道可以携带差分信号,从而减少干扰。
在块806,在转接驱动器中可以接收编码的功率状态消息。可以在与转接驱动器集成的消息检测器中接收该编码的功率状态消息。特别地,可以在接收器中,通过携带差分信号的数据信号来接收该编码的功率状态消息。接收器可以是低频周期信号(LFPS)接收器。该编码的信号可以经过包络检测器而传送到消息解码器。消息解码器可以是PWM消息解码器。该消息解码器可以电耦合到时钟生成器,例如环形振荡器。
在块808,功率状态消息可以被解码。特别地,功率状态消息可以由消息解码器解码。可以通过检测到该消息而开启Rosc。Rosc可以向PWM消息解码器供应过采样时钟以在包络检测器之后解码该消息。
在块810,转接驱动器可以至少部分地基于功率状态消息而进入一个功率状态。该功率状态可以是活动、待命、深度的低功率状态、更深度的低功率状态中的一个。转接驱动器可以基于解码的功率状态消息和检测到电空闲(EI)链路状态的组合而进入一个功率状态。通过采用固定宽度PWM消息,转接驱动器可以明确地知道链路状态,并且采取适当的转接驱动器功率状态映射。
示例1
本文中公开了一种方法。所述方法包括在转接驱动器中接收功率状态消息。所述功率状态消息可以与耦合到所述转接驱动器的端口的功率状态相对应。所述方法还包括解码所述功率状态消息并且基于所述功率状态消息而使所述转接驱动器进入一个转接驱动器功率状态中。所述功率状态消息包括电空闲状态与脉冲状态之间的循环。
如果所述端口的所述功率状态为USB U2状态,则所述转接驱动器功率状态可以为RD1功率状态。如果所述端口的所述功率状态为USB U3状态,则所述转接驱动器功率状态可以为RD2功率状态。所述转接驱动器可以进入至少四个不同的功率状态中的一个。所述方法可以包括基于所述功率状态消息和检测到电空闲(EI)链路状态的组合而进入一个功率状态。所述功率状态消息可以为脉冲宽度调制(PWM)消息。所述功率状态消息可以是从携带差分信号的数据信道接收的。
示例2
本文中公开了一种方法。所述方法包括检测端口的链路状态,将与所述端口的所述链路状态相对应的功率状态消息进行编码,并且将所述功率状态消息传输到转接驱动器。所述功率状态消息包括电空闲状态与脉冲状态之间的循环。
所述消息生成器可以位于主机和设备中的一个中。功率状态消息可以是脉冲宽度调制(PWM)消息。所述功率状态消息可以是由低频周期信号发射器传输的。所述功率状态消息可以是通过携带差分信号的数据信道传输的。
示例3
本文中公开了一种电子设备。所述电子设备包括发射器和状态机,所述状态机用于控制所述发射器来将脉冲宽度调制的(PWM)功率状态消息进行编码并且将所编码的功率状态消息传输到转接驱动器。
所述发射器可以是低频周期信号(LFPS)发射器。所述功率状态消息可以是在携带差分信号的数据信道上传输的。所述功率状态消息可以是从高速双单工设备传输的。所述功率状态消息可以是从以下设备中的一个传输的:USB设备、USB2设备、USB3设备、PCIe设备、或Thunderbolt设备。
示例4
本文中公开了一种转接驱动器。所述转接驱动器包括接收器,所述接收器用于从耦合到所述转接驱动器的端口接收脉冲宽度调制的(PWM)功率状态消息。所述转接驱动器还包括消息解码器和控制器,所述消息解码器用于解码所述PWM功率状态消息并且所述控制器用于基于所述功率状态消息而使所述转接驱动器进入一个转接驱动器功率状态中。
所述接收器可以是低频周期信号(LFPS)接收器。所述转接驱动器可以响应于检测到电空闲(EI)链路状态以及所述功率状态消息的组合而进入一个功率状态。所述功率状态消息可以是从携带差分信号的数据信道接收的。
示例5
本文中公开了一种系统。所述系统包括消息生成器。所述消息生成器包括用于编码功率状态消息的状态机以及用于传输所编码的功率状态消息的发射器。所述系统还包括消息检测器。所述信息检测器包括用于接收所传输的编码的功率状态消息的接收器以及用于对编码的功率状态消息进行解码的消息解码器。所述消息检测器与转接驱动器集成,并且所述转接驱动器基于所述功率状态消息而进入一个功率状态。
所述功率状态消息可以是脉冲宽度调制(PWM)消息。如果端口的功率状态是USB U2状态,则所述转接驱动器功率状态可以是RD1功率状态。如果端口的功率状态是USB U3状态,则所述转接驱动器功率状态可以是RD2功率状态。所述端口可以被置于包括高速双单工链路的设备中。所述端口可以被置于以下设备中的一个中:USB设备、USB2设备、USB3设备、PCIe设备、或Thunderbolt设备。所述转接驱动器可以进入至少四个不同的功率状态中的一个中。所述转接驱动器可以基于所述功率状态消息和检测到电空闲(EI)链路状态而进入所述功率状态。所述功率状态消息可以是在携带差分信号的数据信道上传输的。
在先前的描述和权利要求中,可以使用术语“耦合”和“连接”以及其它派生词。应当理解,这些术语并不是要作为彼此的同义词。相反,在特定实施例中,“连接”可以用于指示两个或多个元件彼此直接物理或电接触。“耦合”可以意味着两个或多个元件直接物理或电接触。然而,“耦合”还可以意味着两个或多个元件不直接彼此接触,但是仍然彼此协作或交互。
可以在硬件、固件和软件中的一个或其组合中实现一些实施例。一些实施例还可以被实现为存储在机器可读介质上的指令,所述指令可以由计算平台读取和执行以执行本文中描述的操作。机器可读介质可以包括用于以可由机器(例如,计算机)读取的形式存储或传输信息的任何机制。例如,机器可读介质可以包括只读存储器(ROM);随机存取存储器(RAM);磁盘存储介质;光存储介质、闪速存储器设备;或电、光、声或其它形式的传播信号(例如,载波、红外信号、数字信号),或发送和/或接收信号的接口等。
实施例为本发明的实施方式或示例。在说明书中提及的“实施例”、“一个实施例”、“一些实施例”、“各个实施例”、或“其它实施例”意味着结合实施例描述的特定特征、结构、或特性被包括在本发明的至少一些实施例中,但并不一定被包括在本发明的所有实施例中。“实施例”、“一个实施例”、或“一些实施例”的多次出现并不一定都指代同一实施例。来自实施例的元件或方面可以与另一实施例的元件或方面相结合。
并不是本文中描述和示出的所有组件、特征、结构、特性等都需要被包括在一个特定实施例或多个特定示例中。例如,如果说明书陈述了“可以”、“可能”、“能够”、或“能”包括组件、特征、结构、或特性,则并不要求包括该特定的组件、特征、结构、或特性。如果说明书或权利要求提到“一”或“一个”元件,则这并不意味着只存在一个该元件。如果说明书或权利要求提到“一个额外的”元件,则这并不排除存在多以一个该额外的元件。
尽管参考特定实施方式描述了一些实施例,但是根据一些实施例,其它实施方式是可能的。另外,图中示出的和/或本文中描述的电路元件或其它特征的布置和/或顺序不需要按照所示出和描述的特定方式进行布置。根据一些实施例,许多其它布置是可能的。
在图中所示的每个系统中,在一些情况下,每个元件以具有相同的附图标记或不同的附图标记以暗示所表示的元件可以是不同和/或类似的。然而,元件可以足够灵活以具有不同的实施方式并且与本文中示出或描述的一些或全部系统共同工作。图中所示的各个元件可以是相同或不同的。哪个元件被称为第一元件和哪个元件被称为第二元件是任意的。
在之前的描述中,已描述了所公开的主题的各个方面。为了说明的目的,阐述了特定数字、系统和配置以便提供对该主题的透彻理解。然而,对于具有本公开的益处的技术人员来说显而易见的是,可以实践该主题而无需这些特定细节。在其它实例中,省略、简化、组合、或拆分了公知的特征、组件、或模块,以便不模糊所公开的主题。
虽然已参考示例性实施例描述了所公开的主题,但是本描述不是要被解释为限制性的意思。对于本领域技术人员来说显而易见的、与所公开的主题相关的对示例性实施例的各种修改以及主题的其它实施例被认为是在所公开的主题的范围内。
虽然本技术可以易于受到各种修改和替代形式,但是上文所讨论的示例性示例仅通过示例的方式示出。应理解的是,该技术并不是要被限于本文中公开的这些特定示例。确实,本技术包括落入所附权利要求的真实精神和范围内的所有替代、修改和等同物。
Claims (33)
1.一种方法,包括:
在转接驱动器中接收功率状态消息,所述功率状态消息与耦合到所述转接驱动器的端口的功率状态相对应;
解码所述功率状态消息;并且
基于所述功率状态消息而使所述转接驱动器进入一个转接驱动器功率状态中,
其中,所述功率状态消息包括电空闲状态与脉冲状态之间的循环。
2.根据权利要求1所述的方法,其中,如果所述端口的功率状态是USB U2状态,则所述转接驱动器功率状态是RD1功率状态。
3.根据权利要求1所述的方法,其中,如果所述端口的功率状态是USB U3状态,则所述转接驱动器功率状态是RD2功率状态。
4.根据权利要求1所述的方法,其中,所述转接驱动器进入至少四个不同的功率状态中的一个。
5.根据权利要求1所述的方法,包括基于所述功率状态消息和检测到电空闲(EI)链路状态二者的组合而进入一个功率状态。
6.根据权利要求1所述的方法,其中,所述功率状态消息包括脉冲宽度调制(PWM)消息。
7.根据权利要求1所述的方法,其中,所述功率状态消息是从携带差分信号的数据信道接收的。
8.根据权利要求1所述的方法,其中,所述功率状态消息是从以下设备中的一个传输的:USB设备、PCIe设备、或Thunderbolt设备。
9.一种方法,包括:
检测端口的链路状态;
将与所述端口的链路状态相对应的功率状态消息进行编码;并且
将所述功率状态消息传输到转接驱动器;
其中,所述功率状态消息包括电空闲状态与脉冲状态之间的循环。
10.根据权利要求9所述的方法,其中,消息生成器位于主机和设备中的一个中。
11.根据权利要求9所述的方法,其中,所述功率状态消息包括脉冲宽度调制(PWM)消息。
12.根据权利要求9所述的方法,其中,所述功率状态消息是由低频周期信号发射器传输的。
13.根据权利要求9所述的方法,其中,所述功率状态消息是通过携带差分信号的数据信道传输的。
14.根据权利要求9所述的方法,其中,所述功率状态消息是从以下设备中的一个传输的:USB设备、PCIe设备、或Thunderbolt设备。
15.一种电子设备,包括:
发射器;
状态机,其用于控制所述发射器将脉冲宽度调制的(PWM)功率状态消息进行编码并且将所编码的功率状态消息传输到转接驱动器。
16.根据权利要求15所述的系统,其中,所述发射器是低频周期信号(LFPS)发射器。
17.根据权利要求15所述的系统,其中,所述功率状态消息是在携带差分信号的数据信道上传输的。
18.根据权利要求15所述的系统,其中,所述功率状态消息是从包括高速双单工链路的设备传输的。
19.根据权利要求15所述的系统,其中,所述功率状态消息是从以下设备中的一个传输的:USB设备、PCIe设备、或Thunderbolt设备。
20.一种转接驱动器,包括:
接收器,其用于从耦合到所述转接驱动器的端口接收脉冲宽度调制的(PWM)功率状态消息;
消息解码器,其用于解码所述PWM功率状态消息;以及
控制器,其用于基于所述功率状态消息而使所述转接驱动器进入一个转接驱动器功率状态中。
21.根据权利要求20所述的系统,其中,所述接收器是低频周期信号(LFPS)接收器。
22.根据权利要求20所述的系统,其中,所述转接驱动器响应于检测到电空闲(EI)链路状态以及所述功率状态消息二者的组合而进入一个功率状态。
23.根据权利要求20所述的系统,其中,所述功率状态消息是从携带差分信号的数据信道接收的。
24.根据权利要求20所述的系统,其中,所述功率状态消息是从以下设备中的一个传输的:USB设备、PCIe设备、或Thunderbolt设备。
25.一种系统,包括:
消息生成器,包括:
状态机,其用于编码功率状态消息,以及
发射器,其用于传输所编码的功率状态消息;以及消息检测器,包括:
接收器,其用于接收所传输的编码的功率状态消息,以及
消息解码器,其用于对编码的功率状态消息进行解码,
其中,所述消息检测器与转接驱动器集成,并且其中,所述转接驱动器基于所述功率状态消息而进入一个功率状态。
26.根据权利要求25所述的系统,其中,所述功率状态消息包括脉冲宽度调制(PWM)消息。
27.根据权利要求25所述的系统,其中,如果端口的功率状态是USBU2状态,则转接驱动器功率状态是RD1功率状态。
28.根据权利要求25所述的系统,其中,如果端口的功率状态是USBU3状态,则转接驱动器功率状态是RD2功率状态。
29.根据权利要求25所述的系统,其中,端口被置于包括高速双单工链路的设备中。
30.根据权利要求25所述的系统,其中,端口被置于以下设备中的一个中:USB设备、PCIe设备、或Thunderbolt设备。
31.根据权利要求25所述的系统,其中,所述转接驱动器进入至少四个不同的功率状态中的一个中。
32.根据权利要求25所述的系统,其中,所述转接驱动器基于所述功率状态消息和检测到电空闲(EI)链路状态而进入所述功率状态。
33.根据权利要求25所述的系统,其中,所述功率状态消息是在携带差分信号的数据信道上传输的。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/720,436 US9223385B2 (en) | 2012-12-19 | 2012-12-19 | Re-driver power management |
US13/720,436 | 2012-12-19 | ||
PCT/US2013/074284 WO2014099524A1 (en) | 2012-12-19 | 2013-12-11 | Re-driver power management |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104798003A true CN104798003A (zh) | 2015-07-22 |
CN104798003B CN104798003B (zh) | 2017-12-08 |
Family
ID=50932416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201380060418.5A Active CN104798003B (zh) | 2012-12-19 | 2013-12-11 | 转接驱动器功率管理 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9223385B2 (zh) |
EP (1) | EP2936267A4 (zh) |
KR (1) | KR101654921B1 (zh) |
CN (1) | CN104798003B (zh) |
TW (1) | TWI506449B (zh) |
WO (1) | WO2014099524A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018076381A1 (zh) * | 2016-10-31 | 2018-05-03 | 华为技术有限公司 | 一种连接信号接口的线缆 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5792645B2 (ja) | 2012-01-13 | 2015-10-14 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその制御方法 |
US9223385B2 (en) | 2012-12-19 | 2015-12-29 | Intel Corporation | Re-driver power management |
US9829958B1 (en) | 2016-05-10 | 2017-11-28 | Qualcomm Incorporated | Power saving systems and methods for Universal Serial Bus (USB) systems |
US10057090B2 (en) * | 2016-09-26 | 2018-08-21 | Qualcomm Incorporated | Apparatus and method for transmitting data signal based on various transmission modes |
CN108874726A (zh) * | 2018-05-25 | 2018-11-23 | 郑州云海信息技术有限公司 | 一种gpu整机柜pcie链路互联系统及方法 |
US10891242B2 (en) * | 2019-02-14 | 2021-01-12 | Texas Instruments Incorporated | Embedded USB2 (eUSB2) repeater operation |
US11481015B2 (en) * | 2019-06-25 | 2022-10-25 | Nxp B.V. | Power consumption management in protocol-based redrivers |
US11194751B2 (en) * | 2019-07-16 | 2021-12-07 | Intel Corporation | Power management of re-driver devices |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5890004A (en) * | 1996-12-30 | 1999-03-30 | Intel Corporation | Method and apparatus for signaling power management events between two devices |
US20060268975A1 (en) * | 2005-05-13 | 2006-11-30 | Bors Douglas A | Pulse width modulation (PWM) utilizing a randomly generated pattern subsequently modified to create desired control characteristics |
CN101310440A (zh) * | 2005-12-27 | 2008-11-19 | 英特尔公司 | 相位内插器 |
CN101946219A (zh) * | 2008-02-20 | 2011-01-12 | 惠普开发有限公司 | 具有两个参考时钟的转接驱动器及其操作方法 |
US20120311359A1 (en) * | 2011-06-03 | 2012-12-06 | Kenneth Jaramillo | Redriver circuits with power saving modes |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5781784A (en) * | 1992-07-09 | 1998-07-14 | Zilog, Inc. | Dynamic power management of solid state memories |
US20020010821A1 (en) | 2000-06-09 | 2002-01-24 | Gang Yu | USB extension system |
US7610497B2 (en) * | 2005-02-01 | 2009-10-27 | Via Technologies, Inc. | Power management system with a bridge logic having analyzers for monitoring data quantity to modify operating clock and voltage of the processor and main memory |
US20070206641A1 (en) | 2005-11-10 | 2007-09-06 | X-Emi, Inc. | Encoding and deserialization-serialization for digital signals |
US20070110199A1 (en) | 2005-11-15 | 2007-05-17 | Afshin Momtaz | Receive equalizer with adaptive loops |
US8212587B2 (en) | 2008-10-23 | 2012-07-03 | Pericom Semiconductor Corp. | Redriver with output receiver detection that mirrors detected termination on output to input |
US8489907B2 (en) * | 2009-09-16 | 2013-07-16 | Apple Inc. | Method of selective power cycling of components in a memory device independently by reducing power to a memory array or memory controller |
US8713338B2 (en) * | 2010-05-28 | 2014-04-29 | Lsi Corporation | Methods and apparatus for low power out-of-band communications |
US8380912B2 (en) | 2010-09-24 | 2013-02-19 | Nxp B.V. | Transparent repeater device for handling displayport configuration data (DPCD) |
US9223385B2 (en) | 2012-12-19 | 2015-12-29 | Intel Corporation | Re-driver power management |
-
2012
- 2012-12-19 US US13/720,436 patent/US9223385B2/en not_active Expired - Fee Related
-
2013
- 2013-12-03 TW TW102144282A patent/TWI506449B/zh active
- 2013-12-11 KR KR1020157013175A patent/KR101654921B1/ko not_active Application Discontinuation
- 2013-12-11 CN CN201380060418.5A patent/CN104798003B/zh active Active
- 2013-12-11 EP EP13865454.6A patent/EP2936267A4/en not_active Withdrawn
- 2013-12-11 WO PCT/US2013/074284 patent/WO2014099524A1/en active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5890004A (en) * | 1996-12-30 | 1999-03-30 | Intel Corporation | Method and apparatus for signaling power management events between two devices |
US20060268975A1 (en) * | 2005-05-13 | 2006-11-30 | Bors Douglas A | Pulse width modulation (PWM) utilizing a randomly generated pattern subsequently modified to create desired control characteristics |
CN101310440A (zh) * | 2005-12-27 | 2008-11-19 | 英特尔公司 | 相位内插器 |
CN101946219A (zh) * | 2008-02-20 | 2011-01-12 | 惠普开发有限公司 | 具有两个参考时钟的转接驱动器及其操作方法 |
US20120311359A1 (en) * | 2011-06-03 | 2012-12-06 | Kenneth Jaramillo | Redriver circuits with power saving modes |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018076381A1 (zh) * | 2016-10-31 | 2018-05-03 | 华为技术有限公司 | 一种连接信号接口的线缆 |
Also Published As
Publication number | Publication date |
---|---|
CN104798003B (zh) | 2017-12-08 |
WO2014099524A1 (en) | 2014-06-26 |
KR20150076210A (ko) | 2015-07-06 |
TW201435605A (zh) | 2014-09-16 |
EP2936267A4 (en) | 2016-08-03 |
US20140173303A1 (en) | 2014-06-19 |
TWI506449B (zh) | 2015-11-01 |
KR101654921B1 (ko) | 2016-09-06 |
US9223385B2 (en) | 2015-12-29 |
EP2936267A1 (en) | 2015-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104798003A (zh) | 转接驱动器功率管理 | |
CN103825696B (zh) | 一种基于fpga实现光纤高速实时通信的装置 | |
CN101617494B (zh) | 三相极性编码串行接口 | |
CN107924376B (zh) | 用于光学介质的低功率模式信号桥接器 | |
CN102820926B (zh) | 一种光纤网络系统及采用该系统的异步通信数据在光纤传输上调制解调的方法 | |
CN101237280B (zh) | 跨光缆带外信令的设备和方法 | |
US9852104B2 (en) | Coexistence of legacy and next generation devices over a shared multi-mode bus | |
US10366039B2 (en) | USB link bridge | |
CN101325090A (zh) | 通过使循环冗余码线路相对于数据线路偏移改善等待时间 | |
EP1471434B1 (en) | Information transfer protocol | |
CN103067587A (zh) | 一种基于音频接口进行双向数据传输的装置、手机及方法 | |
CN106494466B (zh) | 列车运行监控的数据换装装置及其数据换装方法 | |
CN102523145A (zh) | 一种本地总线桥接和数据传输的方法 | |
CN104407532B (zh) | 基于工控机平台的数字解调器 | |
CN102970078A (zh) | 一种光纤网络系统及采用该系统进行异步通信数据传输的方法 | |
CN102053942B (zh) | Mil-std-1553b总线与高速智能统一总线的直接接口方法 | |
CN102169471B (zh) | Arinc629总线与高速智能统一总线的直接接口方法 | |
CN103765799B (zh) | 电气空闲状态处理方法及快速外设组件互联pcie设备 | |
CN102023950B (zh) | Mil-std-1773总线与高速智能统一总线的直接接口方法 | |
CN203180931U (zh) | 一种光纤网络系统 | |
CN102904787A (zh) | 一种本地总线桥接和数据传输的方法和装置 | |
CN201219292Y (zh) | 一种视频服务器 | |
CN205212949U (zh) | 一种基于fpga的串行视频信号的时钟恢复装置 | |
CN102023951B (zh) | Can总线与高速智能统一总线的直接接口方法 | |
CN202189316U (zh) | 超低功耗接口 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |