CN103765799B - 电气空闲状态处理方法及快速外设组件互联pcie设备 - Google Patents
电气空闲状态处理方法及快速外设组件互联pcie设备 Download PDFInfo
- Publication number
- CN103765799B CN103765799B CN201380001808.5A CN201380001808A CN103765799B CN 103765799 B CN103765799 B CN 103765799B CN 201380001808 A CN201380001808 A CN 201380001808A CN 103765799 B CN103765799 B CN 103765799B
- Authority
- CN
- China
- Prior art keywords
- state
- pattern
- link
- pcie device
- receiving terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/07—Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems
- H04B10/075—Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an in-service signal
- H04B10/077—Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an in-service signal using a supervisory or additional signal
- H04B10/0773—Network aspects, e.g. central monitoring of transmission parameters
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明实施例提供了一种电气空闲状态处理方法及快速外设组件互联PCIE设备。该方法应用于支持光缆传输的PCIE系统中。该方法包括:发送端PCIE设备确定链路需要进入电气空闲EI状态;所述发送端PCIE设备按照预设的EI状态码型生成第一码型,所述EI状态码型用于标识链路处于EI状态;在链路处于EI状态期间,所述发送端PCIE设备通过光传输器件向接收端PCIE设备连续发送所述第一码型,所述第一码型用于通知所述接收端PCIE设备保持所述链路的EI状态。在根据PCIE标准实现光传输的场景下,当链路处于EI状态时,使用该方法能够使链路两端的PCIE设备的通信状态保持一致。
Description
技术领域
本发明涉及光通信领域,特别涉及一种电气空闲状态处理方法及快速外设组件互联PCIE设备。
背景技术
PCIE(Peripheral Component Interconnect Express,高速外围组件互连)标准是由英特尔公司提出的新一代总线技术。PCIE技术广泛应用于个人电脑、服务器和数据中心等PCIE设备中。由于电性传输距离短,并且损耗较大,极大的限制了PCIE设备的应用。由于光缆传输具有损耗小且传输距离远的优点,因此,PCIE标准正在被逐步应用于光缆传输应用场景中。
在PICE标准中,定义了一种电气空闲(Electrical Idle,EI)状态,EI状态是指PCIE芯片的发送器的D+和D-电压保持在稳定、不变的电压(共模电压)时所处的状态。通常在链路切换或链路处于低功耗模式下链路会出现EI状态。在链路处于EI状态时,PCIE芯片的发送端会驱动一个峰值低于20mV的差模电压,不会发送数据,从而能够节省能耗。然而,由于PCIE标准并非是针对光缆传输的场景设计的,并且光模块会放大噪声,因此在PCIE标准支持光缆传输的场景中,当链路处于EI状态时,虽然光模块的输入端没有有效的差分信号输入,但光模块仍然会输出一个幅度较大的噪声。该噪声会使接收端的PCIE芯片误以为接收到的是数据信号,并按照数据信号的处理方式对噪声信号进行处理,使得接收端PCIE芯片仍然处于工作状态,导致链路两端通信状态不一致。
发明内容
本发明实施例提供了一种电气空闲状态处理方法及快速外设组件互联PCIE设备,能够在根据PCIE标准实现光传输的场景下,当链路处于EI状态时,保持链路两端的PCIE设备的通信状态一致。
第一方面,本发明实施例提供了一种电气空闲EI状态的处理方法,所述方法应用于支持光缆传输的快速外设组件互联PCIE系统中,所述方法包括:
发送端PCIE设备确定链路需要进入电气空闲EI状态;
所述发送端PCIE设备按照预设的EI状态码型生成第一码型,所述EI状态码型用于标识链路处于EI状态;
在链路处于EI状态期间,所述发送端PCIE设备通过光传输器件向接收端PCIE设备连续发送所述第一码型,所述第一码型用于通知所述接收端PCIE设备保持所述链路的EI状态。
在第一方面的第一种可能的实施方式中,所述预设的EI状态码型与PCIE标准中已定义的码型不同。
结合第一方面或第一方面的第一种可能的实施方式,在第二种可能的实施方式中,所述第一码型的码元传输速率与所述链路进入EI状态前传输数据时的码元传输速率相同。
结合第一方面、第一方面的第一种或者第二种可能的实施方式,在第三种可能的实施方式中,所述方法还包括:当确定所述链路需要退出EI状态时,所述发送端PCIE设备停止发送所述第一码型。结合第一方面、第一方面的第一种、第二种或第三种可能的实施方式,在第四种可能的实施方式中,所述发送端PCIE设备确定链路需要进入EI状态之后还包括:
所述发送端PCIE设备通过光传输器件向所述接收端PCIE设备发送EI有序集,所述EI有序集用于通知所述接收端PCIE设备将所述链路的接收端设置为EI状态。
结合第一方面、第一方面的第一种、第二种、第三种或第四种可能的实施方式,在第五种可能的实施方式中,所述方法还包括:当确定所述链路需要退出EI状态时,所述发送端PCIE设备通过所述光传输器件向所述接收端PCIE设备发送FTS有序集或TS1/TS2有序集,所述FTS有序集或所述TS1/TS2有序集用于通知所述接收端PCIE设备将所述链路退出EI状态。
第二方面,本发明实施例提供了又一种电气空闲EI状态的处理方法,所述方法应用于支持光缆传输的PCIE系统中,所述方法包括:
接收端PCIE设备接收发送端PCIE设备通过光传输器件发送的第一码型;
所述接收端PCIE设备确定所述第一码型为预设的EI状态码型,所述EI状态码型用于标识链路处于EI状态;
所述接收端PCIE设备根据所述EI状态码型保持所述链路的EI状态。
结合第二方面,在第一种可能的实现方式中,所述预设的EI状态码型与PCIE标准中已定义的码型不同。
结合第二方面或第二方面的第一种可能的实现方式,在第二种可能的实现方式中,所述接收端PCIE设备确定所述第一码型为预设的EI状态码型之后,还包括:
所述接收端PCIE设备对接收的所述第一码型不进行缓存。
结合第二方面、第二方面的第一种或第二种可能的实现方式,在第三种可能的实现方式中,所述接收端PCIE设备接收发送端PCIE设备通过光传输器件发送的第一码型之前,还包括:
所述接收端PCIE设备接收所述发送端PCIE设备通过光传输器件发送的EI有序集;
所述接收端PCIE设备根据所述EI有序集将所述链路的接收端设置为EI状态。
结合第二方面、第二方面的第一种、第二种或第三种可能的实现方式,在第四种可能的实现方式中,所述方法还包括:
所述接收端PCIE设备接收所述发送端PCIE设备通过光传输器件发送的FTS有序集或TS1/TS2有序集;
所述接收端PCIE设备根据所述FTS有序集或所述TS1/TS2有序集将所述链路退出EI状态。
第三方面,本发明实施例提供了一种PCIE设备,所述PCIE设备支持光缆传输,包括:
链路状态机,用于确定链路需要进入EI状态;
码型生成器,用于按照预设的EI状态码型生成第一码型,所述EI状态码型用于标识链路处于EI状态;
发送器,用于在链路处于EI状态期间,通过光传输器件向接收端PCIE设备连续发送所述第一码型,所述第一码型用于通知所述接收端PCIE设备保持所述链路的EI状态。
在第三方面的第一种可能的实现方式中,所述预设的EI状态码型与PCIE标准中已定义的码型不同。
结合第三方面或第三方面的第一种可能的实现方式,在第三方面的第二种可能的实现方式中,所述发送器具体用于在链路处于EI状态期间,根据所述链路进入EI状态前传输数据时的码元传输速率通过光传输器件向所述接收端PCIE设备连续发送所述第一码型。
结合第三方面、第三方面的第一种或第二种可能的实现方式,在第三方面的第三种可能的实现方式中:
所述链路状态机,还用于确定链路需要退出EI状态;
所述发送器,还用于当所述链路状态机确定所述链路需要退出EI状态时,停止发送所述第一码型。
结合第三方面、第三方面的第一种、第二种或第三种可能的实现方式,在第三方面的第四种可能的实现方式中,所述发送器还用于当所述链路状态机确定所述链路需要进入EI状态时,通过所述光传输器件向所述接收端PCIE设备发送EI有序集,所述EI有序集用于通知所述接收端PCIE设备将所述链路的接收端设置为EI状态。
结合第三方面、第三方面的第一种、第二种、第三种或第四种可能的实现方式,在第三方面的第五种可能的实现方式中,所述发送器还用于当所述链路状态机确定所述链路需要退出EI状态时,通过所述光传输器件向所述接收端PCIE设备发送FTS有序集或TS1/TS2有序集,所述FTS有序集或所述TS1/TS2有序集用于通知所述接收端PCIE设备将所述链路退出EI状态。
第四方面,本发明实施例提供了又一种PCIE设备,所述PCIE设备支持光缆传输,包括:
接收器,用于接收发送端PCIE设备通过光传输器件发送的第一码型;
码型检测器,用于确定所述第一码型为预设的EI状态码型,所述EI状态码型用于标识链路处于EI状态;
链路状态机,用于根据所述EI状态码型保持所述链路的EI状态。
在第四方面的第一种可能的实现方式中,所述预设的EI状态码型与PCIE标准中已定义的码型不同。
结合第四方面或第四方面的第一种可能的实现方式,在第四方面的第二种可能的实现方式中:
所述接收器,还用于接收所述发送端PCIE设备通过光传输器件发送的EI有序集;
所述链路状态机,还用于根据所述EI有序集将所述链路的接收端设置为EI状态。
结合第四方面、第四方面的第一种或第二种可能的实现方式,在第四方面的第三种可能的实现方式中:
所述接收器,还用于接收所述发送端PCIE设备通过光传输器件发送的FTS有序集或TS1/TS2有序集;
所述链路状态机,还用于根据所述FTS有序集或所述TS1/TS2有序集将所述链路退出EI状态。
本发明实施例提供的电气空闲状态处理方法,发送端PCIE设备在链路进入EI状态后,并不会按照现有PCIE标准的规定去驱动一个峰值低于20mV的差模电压,而是按照预设的EI状态码型生成第一码型。并且,在链路处于EI状态期间,发送端PCIE设备向接收端PCIE设备连续发送所述第一码型,以通知接收端PCIE设备保持所述链路的EI状态。通过上述方法,当链路处于EI状态时,可以避免第二PCIE芯片24因为所述链路中的噪声处于异常状态。进而使所述链路两端的PCIE设备通信状态保持一致。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。
图1为本发明实施例提供的一种PCIE设备的应用场景示意图;
图2为本发明实施例提供的一种PCIE芯片的结构示意图;
图3为本发明实施例提供的一种电气空闲状态处理方法的方法流程图;
图3A为图3所示实施例中的一种第一码型发送方法的示意图;
图4为本发明实施例提供的又一种电气空闲状态处理方法的方法流程图;
图5为本发明实施例提供的一种电气空闲状态处理方法的信令图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。
为了便于理解本方案,首先对本发明实施例提供的一种PCIE设备的应用场景做一个简单的介绍。本发明实施例提供的一种PCIE设备可以应用于根据快速外设组件互联总线(Peripheral Component Interconnect Express,PCIE)标准实现光纤传输的通信系统中。如图1所示,在该通信系统中,包括第一PCIE设备10、第二PCIE设备20、第一光模块(Optical Module)12以及第二光模块22。其中,第一PCIE设备10中包含有第一PCIE芯片14,第二PCIE设备20中包含有第二PCIE芯片24。第一PCIE设备10与第一光模块12之间通过电缆连接,第二光模块22和第二PCIE设备20之间通过电缆连接。第一光模块12和第二光模块22用于进行电信号与光信号的转换。在第一光模块12和第二光模块22之间通过光纤30连接。
下面以第一PCIE设备10向第二PCIE设备20发送数据为例进行描述。当然可以理解的是,第一PCIE设备10也可以作为接收端,第二PCIE设备20也可以作为发送端。当第一PCIE设备10向第二PCIE设备20发送数据时,与第一PCIE设备10连接的第一光模块12将第一PCIE芯片14发送的电信号转换为光信号,并通过光纤30传输至于与第二通信节点20连接的第二光模块22。第二光模块22将接收的光信号转换为电信号后,并将电信号传输给第二PCIE设备20中的第二PCIE芯片24,从而能够实现第一PCIE设备10以及第二PCIE设备20之间的通信。可以理解的是,由于第一光模块12以及第二光模块22之间通过光纤30连接,因此,即使第一PCIE设备10与第二PCIE设备20的距离较远,也能够通过光纤30完成相互之间的通信。
需要说明的是,第一PCIE设备10和第一光模块12可以独立设置,例如,第一PCIE设备10可以是一个单板,第一光模块12可以通过对应的连接器连接在第一PCIE设备10的边缘。第一PCIE设备10和第一光模块12也可以集成在同一个通信设备中,例如,若第一PCIE设备10是一个单板,第一光模块12也可以通过对应的连接器位于第一PCIE设备10中。类似的,第二PCIE设备20和第二光模块22可以独立设置,第二PCIE设备20和第二光模块22也可以集成在同一个通信设备中。在此不做限定。并且,第一PCIE设备10和第二PCIE设备20可以分别位于不同设备中,也可以位于同一设备中。例如,第一PCIE设备10和第二PCIE设备20可以位于不同的主机中,也可以位于同一个主机中。在此也不做限定。
为了描述方便,在本发明实施例中,可以将第一光模块12、光纤30以及第二光模块22统称为光传输器件,用于实现第一PCIE设备10及第二PCIE设备20之间的信号传输。在光传输器件传输信号的过程中,光传输器件可以用于实现电信号和光信号之间的转换。光模块及光纤如何实现信号传输与现有技术类似,因此,本发明实施例中,对光传输器件如何实现光信号和电信号的转换和传输不做详细描述。需要说明的是,本发明实施例中所指的第一PCIE设备10和第二PCIE设备20均不包括光模块等光传输器件。
在如图1所示的通信系统中,在第一PCIE设备10与第二PCIE设备20之间的链路处于EI状态时,虽然第一PCIE芯片14的发送端没有有效的差分电信号输出,但由于光模块会放大链路上的噪声,因此,第二光模块12仍然会输出一个幅度较大的噪声信号。该噪声信号可能会导致第二PCIE设备20接收到的差模电压大于175mV,使得第二PCIE设备20误认为第一PCIE设备10发出了数据,从而导致第一PCIE设备10和第二PCIE设备20之间的链路状态不一致。
图2为本发明实施例提供的一种PCIE芯片的结构示意图,图2所示的PCIE芯片20可以为图1中所示的第一PCIE芯片12和第二PCIE芯片22。如图2所示,PCIE芯片20可以包括:接口模块202、链路状态机204、第一缓存206、码型生成器208、发送器210、接收器212、码型检测器214以及第二缓存216。其中:
接口模块202具体可以为PCIE芯片20的物理层与上层的接口。其中,上层指的是PCIE芯片的物理层的上层,可以包括数据链路层(Data Link Layer)或处理层(Transaction Layer)等。物理层的模块可以通过接口模块202与上层的模块进行通信。当PCIE芯片发送数据时,上层可以通过接口模块202将待发送的数据传输给物理层的发送器210,通过发送器210将数据发送出去。当PCIE芯片接收数据时,接收器212可以将接收的数据通过接口模块202传输给上层进行处理。
第一缓存206分别与接口模块202以及发送器210连接,用于缓存待发送的数据。具体的,第一缓存206用于缓存由上层通过接口模块202传输的待发送的数据。在第一缓存206中可以包含先入先出(First Input First Output,FIFO)队列。第一缓存206中缓存的数据可以通过发送器210发送出去。
链路状态机214为PCIE芯片的控制模块。链路状态机214可以用于确定链路的状态,并对链路的状态进行设置。实际应用中,链路状态机214具体可以通过监测第一缓存206中缓存的数据的发送情况来确定链路的状态。例如,当链路状态机214监测到第一缓存206中缓存有要发送的数据时,链路状态机214确定链路处于工作状态。当链路状态机214监测到第一缓存206中没有要发送的数据时,说明该链路中已经没有数据需要发送,链路状态机214确定链路需要进入EI状态。
链路状态机214可以包括:控制器2042及状态显示模块2044,其中:
控制器2042,用于判断链路的状态,并对链路的状态进行设置。具体的,控制器2042可以根据链路状态的判断结果,对该链路对应的状态寄存器进行相应的设置,实现对链路状态设置的目的。例如,当控制器2042确定第一缓存206中还缓存有要发送的数据时,可以将该链路的状态设置为工作状态。例如,控制器2042可以将该链路的状态寄存器中的工作状态位的值设置为1,其中,工作状态位用于标识链路是否处于工作状态。当控制器2042链路需要进入EI状态时,可以将该链路的状态寄存器的值设置为EI状态的值。例如,控制器2042可以将该链路的状态寄存器中的EI状态位的值设置为1,其中,EI状态位用于标识链路是否处于EI状态。
状态显示模块2044,用于根据控制器2042设置的状态寄存器的值显示当前的链路状态。
码型生成器208,用于生成码型。通常,码型是指在电缆、光纤等线路传输中,用于表示数字消息代码的适合于信道传输的电脉冲波形。例如,可以将用于表示数字消息代码0001的电脉冲波形称为一种码型,也可以将用于表示PCIE标准中已定义的编码K28.2(01011100)的电脉冲波形称为一种码型,还可以将用于表示PCIE标准中已定义的编码组合(例如EI有序集:K28.5+K28.3+K28.3+K28.3)的电脉冲波形称为一种码型。可以理解的是,码型与用于表示该码型的数字消息代码是一一对应的,电脉冲波形是码型的物理表现形式,而该电脉冲波形对应的数字消息代码是该码型的逻辑表现形式。为了描述方便,在本发明实施例中,如无特别说明,也可以将用于表示码型的数字消息代码称为码型。在本发明实施例中,数字消息代码也可以称为编码。需要说明的是,码型生成器208生成的是逻辑上的码型,也就是说码型生成器生成的是用于表示一种码型的一组编码,该组编码通过发送器210后能够转换为物理上的电脉冲波形。
实际应用中,码型生成器208可以在控制器2042的控制下根据预设的EI状态码型对应的编码生成第一码型,其中预设的EI状态码型用于标识链路处于EI状态。具体的,链路状态机214检测到链路需要处于EI状态时,链路状态机214中的控制器2042可以触发码型生成器208根据预设的EI状态码型生成第一码型。
实际应用中,当链路状态机214检测到链路需要进入EI状态时,控制器2042可以触发码型生成器208根据预设的EI有序集生成相应的码型。当链路状态机214检测到链路需要退出EI状态时,控制器2042还可以触发码型生成器208根据预设的FTS有序集或TS1/TS2有序集生成相应的码型。可以理解的是,码型生成器208可以根据PCIE标准已定义的其他编码生成相应的码型,在此不一一举例。在本发明实施例中,码型生成器208还可以在控制器2042的控制下根据预设的EI状态码型对应的编码生成第一码型,其中预设的EI状态码型用于标识链路处于EI状态。具体的,链路状态机214检测到链路需要处于EI状态时,链路状态机214中的控制器2042可以触发码型生成器208根据预设的EI状态码型生成第一码型。
发送器210,用于发送信息。PCIE芯片20的发送器210具体可以为发送驱动电路。发送器210发送的信息以电信号的方式发送的。根据这种方式,发送器210可以将第一缓存206中的数据或者将码型生成器208生成的码型转换为电脉冲波形发送出去。实际应用中,当第一缓存206中缓存有数据时,发送器210可以发送第一缓存206中缓存的数据。当第一缓存206中没有缓存的数据时,说明链路中没有数据需要发送,发送器210可以发送码型生成器208生成的第一码型。在根据支持光信号传输的PCIE系统中,发送器210通常与光模块相连,发送器210可以将发送的数据通过电信号发送给光模块,发送器210发送的电信号可以通过光模块转换为光信号后发送到接收端光模块。
接收器212,用于当PCIE芯片20作为接收端PCIE芯片时,接收发送端PCIE芯片通过光传输器件发送的信号。可以理解的是,接收器212通常也可以为接收电路。在一种情形下,当链路处于非EI状态时,接收器212可以接收发送端PCIE芯片发送的数据信号。在另一种情形下,当链路处于EI状态时,接收器212可以接收发送端PCIE芯片通过光传输器件发送的第一码型,其中第一码型用于标识链路处于EI状态。可以理解的是,数据信号及第一码流中都可以包含数据信息。可以理解的是,在支持光信号传输的PCIE系统中,接收器212通常与接收端光模块连接,接收端光模块可以将接收的光信号转换为电信号,并进行相应的处理后,传输给接收器212。例如,在图1所述的PCIE系统中,当第一PCIE芯片14向第二PCIE芯片24发送数据时,第二PCIE芯片的接收器212可以接收第一PCIE14通过光传输器件发送的数据,其中,光传输器件包括第一光模块12、光纤30以及第二光模块22。
码型检测器214,用于对接收器212接收的所有信号进行检测,以判断接收到的信号中携带的是数据或是用于表示需要进行状态转换的信息,从而便于对接收到的信号进行相应的处理。在本发明实施例中,当链路处于EI状态时,接收端PCIE芯片中的接收器212会接收到第一码型,码型检测器214可以对接收的第一码型进行检测,以确定所述第一码型是否为预设的EI状态码型。具体在判断时,码型检测器214可以根据第一码型对应的编码与预设的EI状态码型的编码是否相同来进行判断。
第二缓存216,用于缓存接收器212接收的数据。具体的,接收器212可以将接收的数据缓存在第二缓存216中,再通过接口模块202传输给上层进行相应的处理。例如,上层可以对接收的数据进行协议识别、数据传输等处理。
需要说明的是,当本发明实施例中图2所示的PCIE芯片20作为发送端PCIE芯片时,可以按照下述图3所述的电气空闲状态处理方法对链路中的电气空闲状态进行处理。当本发明实施例中图2所示的PCIE芯片20作为接收端PCIE芯片时,可以执行下述图4所述的电气空闲状态处理方法。下面将对采用图2所示的PCIE芯片20如何实现电气空闲状态处理方法进行详细描述。
图3为本发明实施例提供的一种电气空闲状态处理方法的方法流程图。本实施例所描述的方法可以应用于图1所示的通信系统中。本发明实施例中所示的方法从发送端PCIE芯片进行描述。本发明实施例描述的方法可以由图2所示的PCIE芯片20来执行。可以理解的是,如图1所示,当第一PCIE芯片14为发送端PCIE芯片时,第二PCIE芯片24即为接收端PCIE芯片。需要说明的是,第一PCIE芯片14既可以作为发送端PCIE芯片,也可以作为接收端PCIE芯片。当第一PCIE芯片14可以作为接收端PCIE芯片时,可以将第二PCIE芯片24作为发送端PCIE芯片。本发明实施例以如图1中所示的第一PCIE芯片14为发送端PCIE芯片、第二PCIE芯片24作为接收端PCIE芯片来举例描述。下面将结合图1和图2对图3所示的方法进行描述。如图3所示,该方法包括:
在步骤300中,发送端PCIE设备确定链路需要进入EI状态。如图1和图2所示,当第一PCIE芯片14作为发送端PCIE芯片时,第一PCIE芯片14中的链路状态机204可以确定链路是否进入EI状态。实际应用中,当链路状态机204检测到第一缓存206中没有待发送的数据时,可以确定所述链路需要进入EI状态。其中,第一缓存206中缓存的数据是上层通过接口模块202传输的,第一缓存206中缓存的数据需要通过发送器210发送。
在步骤305中,所述发送端PCIE设备按照预设的EI状态码型生成第一码型,所述EI状态码型用于标识链路处于EI状态。通常,根据PCIE标准的相关规定,发送端PCIE设备确定链路需要进入EI状态后,会发送EI有序集,并在发送EI有序集之后,很快就会驱动一个峰值低于20mV的差模电压。然后,发送端PCIE设备可以继续处于低阻抗状态,也可以转至高阻抗状态。一旦处于EI状态,发送端PCIE设备必须最少保持50UI。其中,UI为时间间隔,1UI=400ps,50UI=20ns。
在本发明实施例中,由于考虑到光模块在发生器处于EI状态时会放大链路上的噪声,因此,当作为发送端PCIE设备的第一PCIE芯片14发送EI有序集并进入EI状态后,第一PCIE芯片14不会按照现有PCIE标准的规定去驱动一个峰值低于20mV的差模电压。在本发明实施例中,当第一PCIE芯片14进入EI状态后,第一PCIE芯片14中的控制器2042会触发码型生成器208根据预设的EI状态码型生成第一码型,其中,EI状态码型用于标识链路处于EI状态。该EI状态码型可以在第一PCIE芯片14和第二PCIE芯片24预先定义。
需要说明的是,本发明实施例中的EI状态码型对应的编码可以从当前PCIE标准中规定的编码选择确定,但本发明实施例中的EI状态码型需要与现有PCIE标准中规定的码型(包括PCIE标准中规定的编码、EI有序集、FTS有序集或TS1/TS2有序集等码型)相区别。例如,在PCIE标准中定义的EI有序集的码型对应的编码为:K28.5+K28.3+K28.3+K28.3,则本发明实施例中的EI状态码型对应的编码不能为K28.5+K28.3+K28.3+K28.3。本发明实施例中的EI状态码型只会在链路处于EI状态时由发送端PCIE芯片发送,而不会在其他情形下出现。例如,EI状态码型的编码可以定义为:K28.5+K28.2+K28.2+K28.3,EI状态码型的编码还可以定义为:K28.5+K28.2+K28.2+K28.2。
PCIE标准中已定义的基本编码可以如下表一所示,本发明实施例中的EI状态码型的编码可以由从下表一中选择的基本编码组合而成。由于根据PCIE标准中定义的基本编码获得的组合有很多种,在本发明实施例中不对EI状态码型进行限定,只要能够与PCIE标准中已定义的编码以及编码组合相区别即可。
表一
在步骤310中,在链路处于EI状态期间,所述发送端PCIE设备通过光传输器件向接收端PCIE设备连续发送所述第一码型,所述第一码型用于通知所述接收端PCIE设备保持所述链路的EI状态。在本发明实施例中,作为发送端PCIE设备的第一PCIE芯片14的发送器210可以通过光传输器件向第二PCIE芯片24连续发送所述第一码型。需要说明的是,在本发明实施例中,为了避免当链路处于EI状态时,由于光传输器件放大的链路噪声而引起第二PCIE芯片24状态异常,在链路处于EI状态期间,第一PCIE芯片14的发送器210可以连续不断的向第二PCIE芯片24发送所述第一码型。
例如,若第一码型的编码为K28.5+K28.2+K28.2+K28.3,则第一码型的编码可以具体表示为:10111100010111000101110001111100。在链路处于EI状态期间,第一PCIE芯片14的发送器210可以连续向第二PCIE芯片24发送第一码型,直到第一PCIE芯片14确定需要退出EI状态时,则停止向第二PCIE芯片24发送所述第一码型。例如,如图3A所示,在链路处于EI状态期间,第一PCIE芯片14可以连续向第二PCIE芯片24发送n个第一码型,其中,n为不小于1的自然数。由于n的数量取决于该链路处于EI状态期间的长短,因此,在本发明实施例中并不对n的数量进行限制,只要在第一PCIE芯片14确定需要退出EI状态时,停止发送所述第一码型即可。
实际应用中,第一PCIE芯片14发送的第一码型是通过差分电信号发送的。该第一码型经过光传输器件传输到第二PCIE芯片24。光传输器件在传输该第一码型的过程中可以实现电信号与光信号之间的转换。并且,在发送第一码型的过程中,可以使第一码型的码元传输速率与所述链路进入EI状态前传输数据时的码元传输速率保持一致。当然,实际应用中,也可以使第一码型的码元传输速率与所述链路进入EI状态前传输数据时的码元传输速率不同。在此并不进行限定。
图3所示的电气空闲状态处理方法中,发送端PCIE设备在链路进入EI状态后,并不会按照现有PCIE标准的规定去驱动一个峰值低于20mV的差模电压,而是按照预设的EI状态码型生成第一码型。并且,在链路处于EI状态期间,发送端PCIE设备向接收端PCIE设备连续发送所述第一码型,以通知接收端PCIE设备保持所述链路的EI状态。通过上述方法,当链路处于EI状态时,可以避免第二PCIE芯片24因为所述链路中的噪声处于异常状态。进而使所述链路两端的PCIE设备通信状态保持一致。
图4为本发明实施例提供的又一种电气空闲状态处理方法的方法流程图。本实施例所描述的方法可以应用于图1所示的通信系统中。本发明实施例中所示的方法从发送端PCIE芯片进行描述。本发明实施例描述的方法可以由图2所示的PCIE芯片20来执行。本发明实施例如图1中所示的第一PCIE芯片14为发送端PCIE芯片、第二PCIE芯片24作为接收端PCIE芯片来举例描述。下面将结合图1和图2对图4所示的方法进行描述。如图4所示,该方法包括:
在步骤400中,接收端PCIE设备接收发送端PCIE设备通过光传输器件发送的第一码型。如图1或图2所示,在本发明实施例中,当链路处于EI状态时,第二PCIE芯片24作为接收端PCIE设备时,第二PCIE芯片24中的接收器212可以接收作为发送端PCIE设备的第一PCIE芯片14发送的第一码型。实际应用中,第一码型可以通过差分电信号发送,该第一码型经过光传输器件传输到第二PCIE芯片24。光传输器件在传输该第一码型的过程中可以实现电信号与光信号之间的转换。第一PCIE芯片14具体如何发送所述第一码型,可以参见图3所示的实施例的相关描述。
在步骤405中,所述接收端PCIE设备确定所述第一码型为预设的EI状态码型,所述EI状态码型用于标识链路处于EI状态。实际应用中,由于第一码型可以用电信号来表示,因此,当接收端PCIE设备接收到光传输器件传输并转换后的电信号后,会对该电信号进行检测,以判断该电信号中携带的信息是数据或是进入某种状态(例如EI状态)的信息,从而执行相应的操作。在本发明实施例中,第二PCIE芯片24中的接收器212接收到第一PCIE芯片14根据第一码型发送的电信号后,第二PCIE芯片24中的码型检测器214可以对该电信号进行检测,以判断第一码型是否为预设的用于标识链路处于EI状态的EI状态码型。具体的,可以根据第一码型的编码对第一码型进行检测。例如,若第一码型与预设的EI状态码型的编码均为:K28.5+K28.2+K28.2+K28.3,则码型检测器214可以确认所述第一码型为用于标识链路处于EI状态的码型。
在步骤410中,所述接收端PCIE设备根据所述EI状态码型保持所述链路的EI状态。根据PCIE标准的相关规定,当发送端PCIE芯片确定链路需要进入EI状态时,发送端PCIE芯片会向接收端PCIE芯片发送一个EI有序集,以通知接收端PCIE芯片将链路状态设置为EI状态。具体的,接收端PCIE芯片可以根据接收到的EI有序集将该链路的状态寄存器的值设置为EI状态的值。在本发明实施例中,为了避免当链路处于EI状态时,链路上的噪声造成接收端PCIE设备状态异常,因此,发送端PCIE设备与接收端PCIE设备预先设定了EI状态码型,EI状态码型用于表示链路处于EI状态。若第二PCIE芯片24中的码型检测器214检测到所述第一码型为预设的用于标识链路处于EI状态的EI状态码型,第二PCIE芯片24的链路状态机204中的控制器2042可以根据码型检测器214的检测结果保持该链路的状态寄存器的值,将该链路保持为EI状态。
图4所示的实施例中,接收端PCIE设备可以对接收的第一码型进行检测,若确定第一码型为预设用于表示链路处于EI状态的EI状态码型,则接收端PCIE设备保持链路处于EI状态。从而可以避免第二PCIE芯片24因为链路中的噪声处于异常状态。并可以使链路两端的PCIE设备的通信状态保持一致。
图3和图4分别从发送端PCIE设备以及接收端PCIE设备的角度对支持光缆传输的快速外设组件互联PCIE系统中电气空闲状态的处理方法。为了使本发明实施例的描述更加清楚,下面将同时从发送端PCIE设备和接收端PCIE设备对本发明实施例所述的方法进行描述。图5为本发明实施例提供的一种电气空闲状态处理方法的信令图。本发明实施例也是以图1中所示的第一PCIE芯片14为发送端PCIE芯片、第二PCIE芯片24作为接收端PCIE芯片来举例描述。下面将结合图1、图2对图5中的方法进行描述。如图5所示,该方法包括:
在步骤500中,第一PCIE芯片14确定链路需要进入EI状态。该步骤与图3中的步骤300类似,可以参见步骤300的相关描述。
在步骤502中,第一PCIE芯片14向第一光模块12发送包含EI有序集的第一电信号。根据PCIE标准的相关规定,希望将链路置于EI状态的发送端PCIE芯片必须首先发送EI有序集,EI有序集由4个符号组成,以COM符号开始,后面是3个IDL符号。其中,COM符号对应的编码为K28.5,IDL符号对应的编码为K28.3。在发送器将其链路的发送部分置入电气空闲状态之前,发送器需要向接收器发送该EI有序集。发送器发送EI有序集之后,发送端PCIE芯片需要在TTX-IDLE-SET-TO-IDLE时间内进入EI状态。其中,TTX-IDLE-SET-TO-IDLE时间小于20UI,UI为时间间隔,1UI=400ps,20UI=8ns。在本发明实施例中,第一电信号是根据第一PCIE芯片14的发送器210根据EI有序集向第二PCIE芯片24的接收器212发送的电信号,因此,可以理解的是,在第一电信号中携带有EI有序集的信息。
在步骤504中,第一光模块12将所述第一电信号转换为第一光信号。如前所述,第一光模块12和第二光模块22具体用于实现电信号和光信号的转换。例如,第一光模块12中的激光器阵列可以将第一电信号转换为第一光信号。当然,可以理解的是,激光器阵列仅仅是光模块中用于将电信号转换为光信号的装置的一种示例。
在步骤506中,第一光模块12通过光纤30向第二光模块22传输第一光信号。
在步骤508中,第二光模块22将第一光信号转换为第二电信号。实际应用中,由于第一光模块12和第二光模块22之间通过光纤连接,当第二光模块22接收到第一光模块12通过光纤30发送的第一光信号后,第二光模块22作为接收端光模块,第二光模块22中的光电二极管可以将接收的第一光信号转换为第二电信号。当然,可以理解的是,光电二极管仅仅是光模块中实现将光信号转换为电信号的装置的一种示例。
在步骤510中,第二光模块22将第二电信号发送给第二PCIE芯片24,所述第二电信号中携带有所述EI有序集。在本发明实施例中,第二光模块22作为接收端光模块,需要将转换后的电信号发送给第二PCIE芯片24的接收器。由于第一PCIE芯片14的发送器发送的第一电信号是根据EI有序集发送的,因此,在第二PCIE芯片24的接收器接收的第二电信号中也会携带有所述EI有序集。
在步骤512中,第二PCIE芯片24根据接收的EI有序集将链路的接收端设置为EI状态。根据PCIE标准的相关规定,接收端PCIE芯片检测到EI有序集后,会准备将链路转入EI状态,并将链路的接收端设置为EI状态。例如,第二PCIE芯片24中的码型检测器214检测到EI有序集后,会触发链路状态机204将链路设置为EI状态,具体的,可以由链路状态机204中的控制器2042可以将该链路的状态寄存器中的EI状态位的值设置为标识EI状态的值。其中,状态寄存器中的EI状态位用于标识链路是否处于EI状态。例如,当状态寄存器中的EI状态位的值为0时,表示链路处于非EI状态;当状态寄存器中的EI状态位的值为1时,表示链路处于EI状态。当然,也可以用0表示链路处于EI状态,用1表示链路处于非EI状态,在此不做限定。具体的,链路的状态可以从第二PCIE芯片24中的状态显示模块2044中显示的状态寄存器值获得。
在步骤514中,第一PCIE芯片14根据EI状态码型生成第一码型。本步骤与图3中的步骤305类似,具体可以参见步骤305的相关描述。
在步骤516中,第一PCIE芯片14根据所述第一码型向第一光模块12发送第三电信号。实际应用中,第一PCIE芯片14的发送器210可以根据码型生成器208生成的第一码型发送第三电信号。本发明实施例中,根据EI状态码型生成的第一码型需要经过光传输器件传输到第二PCIE芯片24。由于光模块只能将电信号中的差分电信号转换为有效的光信号,因此,本发明实施例中的第三电信号可以为差分电信号。具体发送时,可以使第一码型的码元传输速率与所述链路进入EI状态前传输数据时的码元传输速率保持一致。当然,实际应用中,也可以使第一码型的码元传输速率与所述链路进入EI状态前传输数据时的码元传输速率不同。在此并不进行限定。
在步骤518中,第一光模块12将所述第三电信号转换为第二光信号。
在步骤520中,第一光模块12向第二光模块22发送所述第二光信号。
在步骤522中,第二光模块22将所述第二光信号转换为第四电信号。
在步骤524中,第二光模块22向第二PCIE芯片24发送所述第四电信号,所述第四电信号中携带有所述第一码流。
可以理解的是,在步骤518-步骤524中第一光模块12和第二光模块22对第三电信号的处理与步骤504-步骤510中第一光模块12和第二光模块22对第一电信号的处理方式类似。第一光模块12主要用于实现将第三电信号转换为第二光信号后发送到第二光模块。第二光模块22主要用于将接收的第二光模块转换为第四电信号后传输给第二PCIE芯片24。步骤518-步骤524可以分别参见前面相关步骤的描述,在此不再赘述。
在步骤526中,第二PCIE芯片24确定所述第一码型为预设的EI状态码型。实际应用中,当接收端PCIE芯片接收到接收端光模块传输的电信号后,会对该电信号进行检测,以判断该电信号中携带的信息是数据或是进行状态转换(例如进入EI状态)的信息,从而执行相应的操作。在本发明实施例中,在第二PCIE芯片24中的接收器212接收到第二光模块22发送的第四电信号后,第二PCIE芯片24中的码型检测器214可以对该电信号携带的第一码型进行检测,以判断第一码型是否为用于标识链路处于EI状态的EI状态码型。例如,若第一码型与预设的EI状态码型均为:K28.5+K28.2+K28.2+K28.3。则码型检测器214可以确定所述第一码型为用于标识链路处于EI状态的EI状态码型。
在步骤528中,第二PCIE芯片24根据所述EI状态码型保持所述链路的EI状态。在本发明实施例中,若第二PCIE芯片24中的码型检测器214检测到所述第一码型为用于标识链路处于EI状态的EI状态码型,第二PCIE芯片24的链路状态机204中的控制器2042可以根据码型检测器214的检测结果,将该链路保持为EI状态。
在步骤530中,第二PCIE芯片24丢弃所述第一码流中携带的数据信息。实际应用中,接收端PCIE芯片接收到电信号后,会将该电信号中携带的数据信息缓存在第二缓存216中。第二缓存216中的数据可以通过接口模块202传输给PCIE芯片的物理层的上层。由于本发明实施例中主要涉及PCIE芯片的物理层模块的处理,因此,本发明实施例所述的上层指的是物理层的上层,可以包括数据链路层或处理层等。
如前所述,在采用电缆或印制电路板(Printed Circuit Board,PCB)等无源连接方式的通信系统中,当链路根据PCIE标准处于EI状态时,第一PCIE芯片14会发送一个低于20mV的差模电压,由于在电性连接的场景下,并不会放大链路上的噪声,因此第二PCIE芯片24接收到的电信号的差模电压通常不会高于175mV。进而,接收端PCIE芯片能够识别出该电信号并没有传输数据,不会将该电信号里面的信息缓存在第二缓存216中。而根据PCIE标准实现光缆传输时,由于链路中的光模块会放大链路上的噪声,因此,在链路处于EI状态时,如果按照现有PCIE标准,第一PCIE芯片发送一个低于20mV的差模电压,经过光模块放大噪声后,接收端PCIE芯片接收到的电信号的差模电压可能会高于175mV。进而,接收端PCIE芯片会误以为该电信号是传输数据的电信号,会缓存该电信号中携带的信息。当链路退出EI状态,发送端PCIE芯片发送正常数据时,接收端PCIE芯片的缓存可能无法缓存正常数据,从而导致接收端PCIE芯片处于异常状态。
在本发明实施例中,为了防止在链路处于EI状态时第二PCIE芯片24处于异常状态,使第二PCIE芯片24能够正常处理后续的正常数据。当第二PCIE芯片24检测第一码型为用于表示链路处于EI状态的EI状态码型时,第二PCIE芯片24中的控制器2042可以确定对第一码型不进行缓存。根据这种方式,第一码型中携带的数据信息不会被缓存在第二缓存216中。当然,实际应用中也可以在接收到第一码型后将第一码型中携带的信息先缓存在第二缓存216中,当码型检测器214识别出第一码型为预设的EI状态码型时,第二PCIE芯片24中的链路状态机204再根据码型检测器214的检测结果将缓存在第二缓存216中的第一码型中携带的数据信息丢弃。需要说明的是,在本发明实施例中,不对步骤530和步骤528的执行顺序进行限定。
在步骤532中,第一PCIE芯片14确定到链路需要退出EI状态。在本发明实施例中,当第一PCIE芯片14中的链路状态机204检测到第一缓存206中缓存有需要通过发送器210发送的数据时,链路状态机204判断该链路需要退出EI状态。可以理解的是第一缓存206中缓存的数据是上层模块通过接口模块202传输的。
在步骤534中,第一PCIE芯片14向第一光模块12发送携带有第二有序集的第五电信号。所述第二有序集用于通知第二PCIE芯片24退出EI状态。其中,第二有序集可以包括FTS有序集或TS1/TS2有序集。根据PCIE标准的规定,当发送恢复时,若需要将链路退出EI状态并将链路返回到工作L0状态,发送端PCIE芯片必须在TTX-IDLE-TO-DIFF-DATA时间内完成该任务,其中,TTX-IDLE-TO-DIFF-DATA时间小于20UI。发送端PCIE芯片可以分别发送FTS有序集或TS1/TS2有序集来将链路状态从L0s或L1状态切换到L0工作状态。在本发明实施例中,当在步骤532中,作为发送端PCIE芯片的第一PCIE芯片14确定链路需要退出EI状态时,第一PCIE芯片14可以根据FTS有序集或TS1/TS2有序集生成第五电信号,以通知第二PCIE芯片24进行链路状态的切换。其中,FTS有序集由4个符号组成,以COM符号开始,后面是3个FTS符号。当第一PCIE芯片14需要将链路退出EI状态时,第一PCIE芯片14可以向第二PCIE芯片24发送的FTS有序集数目不少于第一PCIE芯片14在链路定向和初始化期间发送给第二PCIE芯片24的FTS有序集数目。
在步骤536中,第一光模块12将所述第五电信号转换为第三光信号。
在步骤538中,第一光模块12通过光纤30向所述第二光模块22发送所述第三光信号。
在步骤540中,第二光模块22将所述第三光信号转换为第六电信号。
在步骤542中,第二光模块22向第二PCIE芯片24发送第六电信号,所述第六电信号中携带有所述第二有序集。在步骤536-步骤540中,光传输器件对第五电信号的处理与步骤504-步骤510中光传输器件对第一电信号的处理方式类似,具体可以参见前面步骤的相关描述,在此不再赘述。
在步骤544中,第二PCIE芯片24根据所述第二有序集将所述链路的接收端退出EI状态。根据PCIE标准的规定,作为接收端的第二PCIE芯片24在进入EI状态的同时会激活EI状态退出探测器。当第二PCIE芯片24检测到FTS有序集或TS1/TS2有序集后,第二PCIE芯片24可以根据该有序集实现比特锁定和符号锁定,将所述链路的接收端退出EI状态。具体的,第二PCIE芯片24中的控制器2042可以将该链路的状态寄存器值置为L0工作状态,从而退出EI状态。
需要说明的是,由于PCIE芯片可以同时支持多个通道(lane)的数据传输,例如,PCIE芯片可以支持X1、X2、X4、X8、X16等通道规格,并且各个通信通道之间的链路状态互不影响,因此,本发明实施例中所述的链路可以是指某个通信通道的链路。
需要说明的是,由于图5所示的是第一PCIE芯片14与第二PCIE芯片24对在处理链路上的EI状态时的信令交互流程,由于该信令交互过程中涉及多个执行主体,因此,并不要求上述方法中的所有动作都是按照步骤编号的顺序先后进行。例如,并不需要在第二PCIE芯片24执行完步骤512中的方法后第一PCIE芯片14才能执行步骤514中的方法,第一PCIE芯片14可以在执行完步骤502中的方法后即可以执行步骤514中的方法。
本发明实施例所描述的电气空闲状态的处理方法,在链路出现EI状态时,第一PCIE芯片14不会根据现有PCIE标准的规定向第二PCIE芯片24发送一个小于20mV的差模电压,而是会在链路处于EI状态器件,向第二PCIE芯片24连续发送根据预先定义的EI状态码型生成的第一码型。第二PCIE芯片24接收到用于标识链路处于EI状态的第一码型后,能够识别出第一码型为预设的EI状态码型,从而能够将该链路的接收端保持在EI状态。并且,第二PCIE芯片24可以将用于标识链路处于EI状态的第一码型中携带的信息从缓存中删除,从而第二PCIE芯片24后续能够缓存正常数据,不会导致链路异常。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成。所述的程序包括计算机操作指令,可以存储于一种计算机可读存储介质中,上述提到的存储介质可以为随机存储器(Random-Access Memory,RAM)、磁碟、硬盘、光盘、固态硬盘(Solid State Disk,SSD)或者非易失性存储器(non-volatile memory)等各种可以存储程序代码的非短暂性的(non-transitory)机器可读介质,在此不做限定。
需要说明的是,本申请所提供的实施例仅仅是示意性的。所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。在本发明实施例、权利要求以及附图中揭示的特征可以独立存在也可以组合存在。在本发明实施例中以硬件形式描述的特征可以通过软件来执行,反之亦然。在此不做限定。
Claims (17)
1.一种电气空闲EI状态的处理方法,所述方法应用于支持光缆传输的快速外设组件互联PCIE系统中,其特征在于,包括:
发送端PCIE设备确定链路需要进入电气空闲EI状态;
所述发送端PCIE设备按照预设的EI状态码型生成第一码型,所述EI状态码型用于标识链路处于EI状态,所述预设的EI状态码型与PCIE标准中已定义的码型不同;
在链路处于EI状态期间,所述发送端PCIE设备通过光传输器件向接收端PCIE设备连续发送所述第一码型,所述第一码型用于通知所述接收端PCIE设备保持所述链路的EI状态。
2.根据权利要求1所述的方法,其特征在于:
所述第一码型的码元传输速率与所述链路进入EI状态前传输数据时的码元传输速率相同。
3.根据权利要求1或2所述的方法,其特征在于,还包括:
当确定所述链路需要退出EI状态时,所述发送端PCIE设备停止发送所述第一码型。
4.根据权利要求1-3任意一项所述的方法,其特征在于,所述发送端PCIE设备确定链路需要进入EI状态之后还包括:
所述发送端PCIE设备通过光传输器件向所述接收端PCIE设备发送EI有序集,所述EI有序集用于通知所述接收端PCIE设备将所述链路的接收端设置为EI状态。
5.根据权利要求1-4任意一项所述的方法,其特征在于,还包括:
当确定所述链路需要退出EI状态时,所述发送端PCIE设备通过所述光传输器件向所述接收端PCIE设备发送FTS有序集或TS1/TS2有序集,所述FTS有序集或所述TS1/TS2有序集用于通知所述接收端PCIE设备将所述链路退出EI状态。
6.一种电气空闲EI状态的处理方法,所述方法应用于支持光缆传输的PCIE系统中,其特征在于,包括:
接收端PCIE设备接收发送端PCIE设备通过光传输器件发送的第一码型;
所述接收端PCIE设备确定所述第一码型为预设的EI状态码型,所述EI状态码型用于标识链路处于EI状态,所述预设的EI状态码型与PCIE标准中已定义的码型不同;
所述接收端PCIE设备根据所述EI状态码型保持所述链路的EI状态。
7.根据权利要求6所述的方法,其特征在于,所述接收端PCIE设备确定所述第一码型为预设的EI状态码型之后,还包括:
所述接收端PCIE设备对接收的所述第一码型不进行缓存。
8.根据权利要求6或7所述的方法,其特征在于,所述接收端PCIE设备接收发送端PCIE设备通过光传输器件发送的第一码型之前,还包括:
所述接收端PCIE设备接收所述发送端PCIE设备通过光传输器件发送的EI有序集;
所述接收端PCIE设备根据所述EI有序集将所述链路的接收端设置为EI状态。
9.根据权利要求6-8任意一项所述的方法,其特征在于,还包括:
所述接收端PCIE设备接收所述发送端PCIE设备通过光传输器件发送的FTS有序集或TS1/TS2有序集;
所述接收端PCIE设备根据所述FTS有序集或所述TS1/TS2有序集将所述链路退出EI状态。
10.一种PCIE设备,所述PCIE设备支持光缆传输,其特征在于,包括:
链路状态机,用于确定链路需要进入EI状态;
码型生成器,用于按照预设的EI状态码型生成第一码型,所述EI状态码型用于标识链路处于EI状态,所述预设的EI状态码型与PCIE标准中已定义的码型不同;
发送器,用于在链路处于EI状态期间,通过光传输器件向接收端PCIE设备连续发送所述第一码型,所述第一码型用于通知所述接收端PCIE设备保持所述链路的EI状态。
11.根据权利要求10所述的PCIE设备,其特征在于:
所述发送器,具体用于在链路处于EI状态期间,根据所述链路进入EI状态前传输数据时的码元传输速率通过光传输器件向所述接收端PCIE设备连续发送所述第一码型。
12.根据权利要求10或11所述的PCIE设备,其特征在于:
所述链路状态机,还用于确定链路需要退出EI状态;
所述发送器,还用于当所述链路状态机确定所述链路需要退出EI状态时,停止发送所述第一码型。
13.根据权利要求10-12任意一项所述的PCIE设备,其特征在于:
所述发送器,还用于当所述链路状态机确定所述链路需要进入EI状态时,通过所述光传输器件向所述接收端PCIE设备发送EI有序集,所述EI有序集用于通知所述接收端PCIE设备将所述链路的接收端设置为EI状态。
14.根据权利要求10-13任意一项所述的PCIE设备,其特征在于:
所述发送器,还用于当所述链路状态机确定所述链路需要退出EI状态时,通过所述光传输器件向所述接收端PCIE设备发送FTS有序集或TS1/TS2有序集,所述FTS有序集或所述TS1/TS2有序集用于通知所述接收端PCIE设备将所述链路退出EI状态。
15.一种PCIE设备,所述PCIE设备支持光缆传输,其特征在于,包括:
接收器,用于接收发送端PCIE设备通过光传输器件发送的第一码型;
码型检测器,用于确定所述第一码型为预设的EI状态码型,所述EI状态码型用于标识链路处于EI状态,所述预设的EI状态码型与PCIE标准中已定义的码型不同;
链路状态机,用于根据所述EI状态码型保持所述链路的EI状态。
16.根据权利要求15所述的PCIE设备,其特征在于:
所述接收器,还用于接收所述发送端PCIE设备通过光传输器件发送的EI有序集;
所述链路状态机,还用于根据所述EI有序集将所述链路的接收端设置为EI状态。
17.根据权利要求15或16所述的PCIE设备,其特征在于:
所述接收器,还用于接收所述发送端PCIE设备通过光传输器件发送的FTS有序集或TS1/TS2有序集;
所述链路状态机,还用于根据所述FTS有序集或所述TS1/TS2有序集将所述链路退出EI状态。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2013/085486 WO2015054898A1 (zh) | 2013-10-18 | 2013-10-18 | 电气空闲状态处理方法及快速外设组件互联pcie设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103765799A CN103765799A (zh) | 2014-04-30 |
CN103765799B true CN103765799B (zh) | 2015-09-23 |
Family
ID=50531059
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201380001808.5A Active CN103765799B (zh) | 2013-10-18 | 2013-10-18 | 电气空闲状态处理方法及快速外设组件互联pcie设备 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN103765799B (zh) |
WO (1) | WO2015054898A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10846247B2 (en) * | 2019-03-05 | 2020-11-24 | Intel Corporation | Controlling partial link width states for multilane links |
CN116527128B (zh) * | 2023-06-28 | 2023-09-22 | 苏州浪潮智能科技有限公司 | PCIe光互连链路建立方法、装置、设备、介质及系统 |
CN117879711A (zh) * | 2024-03-11 | 2024-04-12 | 浪潮计算机科技有限公司 | 光互联链路的噪声处理方法、系统、设备、装置及介质 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1902567A (zh) * | 2003-12-30 | 2007-01-24 | 英特尔公司 | 最优化从激活电源管理状态的退出等待时间 |
CN101631000A (zh) * | 2008-06-25 | 2010-01-20 | 英特尔公司 | 在串行链路中用于编码的链路和线路级分组方案 |
EP2474914A1 (en) * | 2011-01-11 | 2012-07-11 | Hitachi Ltd. | Computer system and method for signal transmitting |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8184758B2 (en) * | 2008-12-16 | 2012-05-22 | Hewlett-Packard Development Company, L.P. | Method and apparatus for detecting electrical idle |
-
2013
- 2013-10-18 CN CN201380001808.5A patent/CN103765799B/zh active Active
- 2013-10-18 WO PCT/CN2013/085486 patent/WO2015054898A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1902567A (zh) * | 2003-12-30 | 2007-01-24 | 英特尔公司 | 最优化从激活电源管理状态的退出等待时间 |
CN101631000A (zh) * | 2008-06-25 | 2010-01-20 | 英特尔公司 | 在串行链路中用于编码的链路和线路级分组方案 |
EP2474914A1 (en) * | 2011-01-11 | 2012-07-11 | Hitachi Ltd. | Computer system and method for signal transmitting |
Also Published As
Publication number | Publication date |
---|---|
WO2015054898A1 (zh) | 2015-04-23 |
CN103765799A (zh) | 2014-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101874765B1 (ko) | 데이터 심볼 트랜지션 기반 클록킹에 의한 멀티-와이어 싱글 엔드 푸시-풀 링크 | |
US8897313B2 (en) | Out-of-band signaling support over standard optical SFP | |
CN103797732B (zh) | 通信方法、高速外围组件互连pcie芯片及pcie设备 | |
CN101309192B (zh) | 总线通信方法 | |
CN100489821C (zh) | 电子器件之间的通信系统及方法 | |
US8180935B2 (en) | Methods and apparatus for interconnecting SAS devices using either electrical or optical transceivers | |
CN103765799B (zh) | 电气空闲状态处理方法及快速外设组件互联pcie设备 | |
US20150350009A1 (en) | System and method for enhanced auto-negotiation for ngbase-t | |
US11573919B2 (en) | Multi-slave serial communication | |
CN102394734B (zh) | 无极性连接的rs485通讯系统及其控制方法 | |
CN102946294A (zh) | 一种高速串行通信通道之间去偏差的方法 | |
EP1700224B1 (en) | Receiver corporation | |
CN101667991B (zh) | 一种设置预加重和/或均衡参数的方法及装置 | |
CN102970078B (zh) | 一种光纤网络系统及采用该系统进行异步通信数据传输的方法 | |
CA2612978C (en) | Synchronous one-bit interface protocol or data structure | |
US9515675B2 (en) | Interface circuit operating to recover error of transmitted data | |
CN205070115U (zh) | 一种基于qsfp28接口的100g电缆模块 | |
CN101488842B (zh) | 信号环回方法、串并/并串转化器、芯片及印制电路板 | |
RU2700560C1 (ru) | Устройство коммуникационного интерфейса gigaspacewire | |
CN102946339B (zh) | 主机和从机的通信系统 | |
CN205051134U (zh) | 一种基于cfp2 接口的100g 电缆模块 | |
JP2004282724A (ja) | 複数のポートにおける再調整信号の提供 | |
CN105226474B (zh) | 一种基于qsfp28 接口的100g 电缆模块 | |
CN107247683A (zh) | 一种用于机架服务器的定位管理系统及其方法 | |
CN115061968B (zh) | 一种接口处理器及接口处理系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |