CN104752440A - 一种像素结构、阵列基板及其制造方法 - Google Patents

一种像素结构、阵列基板及其制造方法 Download PDF

Info

Publication number
CN104752440A
CN104752440A CN201510125756.3A CN201510125756A CN104752440A CN 104752440 A CN104752440 A CN 104752440A CN 201510125756 A CN201510125756 A CN 201510125756A CN 104752440 A CN104752440 A CN 104752440A
Authority
CN
China
Prior art keywords
data wire
electrode
auxiliary electrode
pixel electrode
passivation layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510125756.3A
Other languages
English (en)
Other versions
CN104752440B (zh
Inventor
王宝强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510125756.3A priority Critical patent/CN104752440B/zh
Publication of CN104752440A publication Critical patent/CN104752440A/zh
Application granted granted Critical
Publication of CN104752440B publication Critical patent/CN104752440B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明公开了一种像素结构、阵列基板及其制造方法,本发明不关心数据线是否对位准确,只需在形成像素电极的同时形成位于数据线上方的、且通过钝化层过孔与数据线相连的辅助电极即可,该辅助电极除了与数据线相连之外,还分别与两侧的像素电极的距离相等。从而,辅助电极与像素电极直接形成了起主导作用的两个相等电容,数据线与像素电极直接形成的两个电容相对较小,进而,无论数据线与像素电极直接形成的两个电容是否相等,都不会影响数据线与像素电极的两个侧向电容,数据线与像素电极的两个侧向电容相等,减少了串扰现象的发生,在一定程度上提高了阵列基板在后续使用过程中的显示品质。

Description

一种像素结构、阵列基板及其制造方法
技术领域
本发明涉及显示技术领域,尤其涉及一种像素结构、阵列基板及其制造方法。
背景技术
目前,薄膜晶体管(Thin Film Transistor,TFT)面板一般采用列翻转、z翻转等驱动方式进行驱动,这些驱动方式都会带来串扰等问题,严重影响显示效果。
具体原因结合图1(a)和图1(b)进行解释:如图1(a)所示为一个像素结构的俯视图,主要示出栅线101、像素电极102、数据线103。图1(b)为图1(a)中在A-A处的截面图,包括:基底104、公共电极105、栅绝缘层106、数据线103、钝化层107和像素电极102。结合该截面图可知,数据线103与像素电极102之间的距离应该是相等的,进而,形成的侧向电容也是相等的,这样才能保证最小程度的减少串扰现象。
但是,在工艺制造的过程中,很容易因为工艺偏差,例如:掩膜板对位不准确,而导致数据线与像素电极之间的水平距离不相等,从而导致形成的侧向电容不相等,而侧向电容的大小对串扰的影响比较敏感。因此,很容易导致串扰现象的发生。
发明内容
本发明实施例提供一种像素结构、阵列基板及其制造方法,用以解决现有技术中存在由于数据线与像素电极的对位偏差形成不等的侧向电容而导致的产生串扰的问题。
本发明实施例采用以下技术方案:
一种像素结构,包括:
数据线;
位于所述数据线之上的钝化层;
位于所述钝化层之上的像素电极和辅助电极,且相邻的两个所述像素电极的投影分别位于所述数据线的两侧,所述辅助电极设置在相邻的两个所述像素电极之间,并且通过钝化层过孔与所述数据线连接,其中,所述辅助电极与分布在所述辅助电极两侧的像素电极之间的距离相等。
优选地,该像素结构还包括:
位于所述数据线下方的覆盖整个基板的栅绝缘层;
位于所述栅绝缘层下方的图案化的公共电极,其中,所述公共电极与所述像素电极在垂直基底方向上的投影重合;
位于所述公共电极下方的基底。
优选地,所述辅助电极在垂直基底方向上的投影与所述数据线部分交叠或全部交叠。
一种阵列基板,包括所述的像素结构。
一种阵列基板的制造方法,包括:
在栅绝缘层之上形成图案化的数据线;
在所述数据线之上形成钝化层;
在所述钝化层中形成位于所述数据线的上方的钝化层过孔;
在所述钝化层之上形成像素电极和辅助电极,其中,相邻的两个所述像素电极在垂直基底方向上的投影分别位于所述数据线的两侧,所述辅助电极设置在相邻的两个所述像素电极之间,并且通过所述钝化层过孔与所述数据线连接,所述辅助电极与分布在所述辅助电极两侧的像素电极之间的距离相等。
优选地,在栅绝缘层之上形成图案化的数据线之前,所述方法还包括:
提供一基底;
在所述基底之上形成图案化的公共电极;
在所述公共电极之上形成覆盖整个基板的栅绝缘层。
优选地,所述辅助电极在垂直基底方向上的投影与所述数据线部分交叠或全部交叠。
在本发明实施例中,不关心数据线是否对位准确,只需在形成像素电极的同时形成位于数据线上方的、且通过钝化层过孔与数据线相连的辅助电极即可,该辅助电极除了与数据线相连之外,还分别与两侧的像素电极的距离相等。从而,辅助电极与像素电极直接形成了起主导作用的两个相等电容,数据线与像素电极直接形成的两个电容相对较小,进而,数据线与像素电极之间形成的侧向电容主要为辅助电极与像素电极直接形成的电容,无论数据线与像素电极直接形成的两个电容是否相等,都不会影响数据线与像素电极的两个侧向电容,而且,由于辅助电极与像素电极直接形成的电容相等,因此,数据线与像素电极的两个侧向电容相等,减少了串扰现象的发生,在一定程度上提高了阵列基板在后续使用过程中的显示品质。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1(a)为背景技术所述的像素结构的俯视图;
图1(b)为图1(a)中在A-A处的截面图;
图2为本发明实施例提供的一种像素结构的局部示意图;
图3为本发明实施例提供的一种阵列基板的制造方法的流程示意图;
图4(a)-图4(g)为本发明所涉及的阵列基板的制造工艺流程图;
图5(a)和5(b)分别为利用正性光刻胶和负性光刻胶的掩膜板示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
在本发明实施例中,考虑到在形成数据线的时候,由于对位偏离预设的位置,而导致形成的数据线对位不准确,以至于后续形成的位于数据线上方,且分布在两侧的像素电极与数据线的距离不相等,进而导致形成的侧向电容不相等,容易造成串扰现象。为此,本发明实施例不关心数据线是否对位准确,只需在形成像素电极的同时形成位于数据线上方的、且通过钝化层过孔与数据线相连的辅助电极即可,该辅助电极除了与数据线相连之外,还分别与两侧的像素电极的距离相等。从而,辅助电极与像素电极直接形成了起主导作用的两个相等电容,数据线与像素电极直接形成的两个电容相对较小,进而,数据线与像素电极之间形成的侧向电容主要为辅助电极与像素电极直接形成的电容,无论数据线与像素电极直接形成的两个电容是否相等,都不会影响数据线与像素电极的两个侧向电容,而且,由于辅助电极与像素电极直接形成的电容相等,因此,数据线与像素电极的两个侧向电容相等,减少了串扰现象的发生,在一定程度上提高了阵列基板在后续使用过程中的显示品质。
下面通过具体的实施例对本发明所涉及的技术方案进行详细描述,本发明包括但并不限于以下实施例。
如图2所示,为本发明实施例提供的一种像素结构的示意图,该像素结构主要包括:
数据线201;
位于所述数据线201之上的钝化层202;
位于所述钝化层202之上的像素电极203和辅助电极204,且相邻的两个所述像素电极203的投影分别位于所述数据线201的两侧,所述辅助电极204设置在相邻的两个所述像素电极之间,并且通过钝化层过孔205与所述数据线201连接,其中,所述辅助电极204与分布在辅助电极204两侧的像素电极203之间的距离相等。
通过上述方案,在钝化层202之上设置辅助电极204,该辅助电极204通过钝化层过孔205与数据线201连接,且辅助电极204与分布在两侧的像素电极203之间的距离相等,从而,保证了像素电极203与辅助电极204(也可以理解为是像素电极203与数据线201之间的电容)之间的电容Cp1与Cp2相等,而且,由于数据线201与两侧的像素电极203之间形成的电容Cp1'与Cp2'相对于Cp1与Cp2而言较小,因此,数据线201与分别位于两侧的像素电极203之间的侧向电容分别近似等于Cp1、Cp2,而Cp1=Cp2,从而,数据线201与分别位于两侧的像素电极之间的侧向电容近似相等,能够改善由于侧向电容不相等导致的串扰现象。
优选地,该像素结构还包括:
位于所述数据线201下方的覆盖整个基板的栅绝缘层206;位于所述栅绝缘层206下方的图案化的公共电极207,其中,所述公共电极207与所述像素电极203在垂直基底方向上的投影重合;位于所述公共电极207下方的基底208。
优选地,所述辅助电极204在垂直基底方向上的投影与所述数据线201部分交叠或全部交叠。
由于对位偏差而导致数据线201与两侧的像素电极203的距离不等,从而导致侧向电容不等,造成串扰现象。而本发明通过在数据线201上方设置辅助电极204,同时,辅助电极204通过钝化层过孔205与数据线201连接为一体,进而,辅助电极204与两侧的像素电极203之间的电容亦即数据线201与两侧的像素电极203之间的电容的一部分。但是,为了保证设置在数据线201上方的辅助电极204能够与数据线201连接,辅助电极204在垂直基底方向上的投影与所述数据线201部分交叠或全部交叠,从而,保证辅助电极204可以通过钝化层过孔205与数据线201连接。
此外,本发明实施例还提供了一种阵列基板,包括多个上述像素结构。
与本发明实施例提供的一种像素结构属于同一发明构思,本发明实施例还提供了一种阵列基板的制造方法。
如图3所示,为本发明实施例提供的一种阵列基板的制造方法的流程示意图,该方法主要包括以下步骤:
步骤301:在栅绝缘层之上形成图案化的数据线。
优选地,在步骤301之前,所述方法还包括:
第一步:提供一基底。
如图4(a)所示,为提供的一基底401,其中,所述基底可以是玻璃基底、金属基底、石英基底、有机物基底,本发明并不对此进行具体限定。
第二步:在所述基底之上形成图案化的两个公共电极。
如图4(b)所示,在基底401之上,利用沉积工艺形成公共电极层,然后利用光刻工艺,形成图案化的公共电极402。所述的沉积工艺可以是物理气相沉积工艺,也可以是化学气相工艺。本发明所涉及的光刻工艺即为现有的光刻工艺,在此不作赘述。
此外,为了便于描述,本发明所涉及的阵列基板的制造工艺流程图中仅示出了一个像素结构,其他并未示出。
第三步:在所述公共电极之上形成覆盖整个基底的栅绝缘层。
如图4(c)所示,在形成公共电极402的基底上,沉积覆盖整个基底的栅绝缘层403。该栅绝缘层一般为透明绝缘材料。
然后,如图4(d)所示,在栅绝缘层403之上,利用沉积工艺形成数据线膜层,并利用光刻工艺形成数据线404。由于光刻工艺是需要在数据线膜层上覆盖具有一定图案的掩膜板,并利用光照、显影、刻蚀等工艺形成数据线404,因此,考虑到覆盖掩膜板时并不一定能够准确对位,这一对位偏差最终可能会导致得到的数据线404的位置偏离其应该所在的准确对位的位置(虚线框所示,可记为该像素结构的中线),具体可参照图4(d)所示。
步骤302:在所述数据线之上形成钝化层。
如图4(e)所示,在数据线404之上沉积形成覆盖整个基底的钝化层405。
步骤303:在所述钝化层中形成位于所述数据线的上方的钝化层过孔。
在本发明实施例中,由于考虑到数据线404的位置可能偏离其应该所在的准确对位的位置,导致与最终形成的、位于两侧的像素电极形成的两个侧向电容不相等。需要在数据线上方设置辅助电极,但是该辅助电极需要与数据线相连接才可以起到作用。因此,需要在钝化层405中利用光刻工艺在位于数据线的上方形成钝化层过孔406,如图4(f)所示,该钝化层过孔406在垂直基底方向上的投影位于数据线404上,这样才能保证之后形成的辅助电极通过该钝化层过孔406与数据线404相连。其中,上述结构的限定,导致在下一步骤304中形成的辅助电极在垂直基底方向上的投影与所述数据线部分交叠或全部交叠。但是,考虑到以上偏离均在生产工艺允许的范围内,不会出现较大偏差。
步骤304:在所述钝化层之上形成像素电极和辅助电极,其中,所述相邻两个像素电极在垂直基底方向上的投影分别位于所述数据线的两侧,所述辅助电极位于所述数据线上方,通过所述钝化层过孔与所述数据线连接,所述辅助电极与分布在两侧的像素电极之间的距离相等。
在本发明实施例中,此步骤304为最关键的工艺流程,考虑到在形成数据线时,是由于制造数据线形状的掩膜板的对位不准确造成形成的数据线的对位不准确。而在该步骤中,利用沉积工艺形成像素电极,无论怎样都可能造成与数据线的对位偏差,因此,在本发明实施例中,利用精度较好的掩膜板,如图5(a)和5(b)所示,分别为利用正性光刻胶和负性光刻胶的掩膜板示意图,在每个掩膜板中,像素电极区域对应的掩膜板单元距离辅助电极区域对应的掩膜板单元的距离相等,均为d。
无论利用上述哪个掩膜板,最好是本发明所述的一体化的掩膜板,都可以形成像素电极407,且在相邻两个像素电极407的中间位置形成辅助电极408,如图4(g)所示,该辅助电极408通过钝化层过孔406与数据线404相连,而且,辅助电极408与所述相邻两个像素电极407的距离相等。在形成的该像素结构中,辅助电极408分别与像素电极407直接形成电容Cp1和电容Cp2,其中,Cp1=Cp2;数据线404分别与像素电极407直接形成电容Cp1'和电容Cp2',其中,当数据线404与像素电极407分别对位准确的时候,Cp1'=Cp2',当数据线404与像素电极407分别对位不准确的时候,Cp1'≠Cp2'。但是,由于辅助电极408与数据线404是通过钝化层过孔406连接在一起的,因此,数据线404与像素电极407形成的侧向电容分别为:Cp1+Cp1'和Cp2+Cp2'。而在该像素结构中,侧向电容还是主要由Cp1和Cp2起主导作用,Cp1'和Cp2'相对于Cp1和Cp2而言,是非常小的,几乎可以忽略,因此,数据线404与像素电极407形成的侧向电容分别可以近似为:Cp1和Cp2。
从而,无论数据线404是否准确对位,只要在形成像素电极407的同时形成辅助电极408,且满足上述条件,都能保证形成图数据线404与两侧的像素电极407之间的侧向电容近似相等,在很大程度上减小了串扰的发生。而且,在本发明实施例中,即使形成像素电极407时的掩膜板没有准确对位,形成的像素电极407和辅助电极408之间的距离也是相等的,从而保证数据线404通过辅助电极408与像素电极之间形成电容,且形成相等的、较大幅度的电容。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (7)

1.一种像素结构,其特征在于,包括:
数据线;
位于所述数据线之上的钝化层;
位于所述钝化层之上的像素电极和辅助电极,且相邻的两个所述像素电极的投影分别位于所述数据线的两侧,所述辅助电极设置在相邻的两个所述像素电极之间,并且通过钝化层过孔与所述数据线连接,其中,所述辅助电极与分布在所述辅助电极两侧的像素电极之间的距离相等。
2.如权利要求1所述的像素结构,其特征在于,还包括:
位于所述数据线下方的覆盖整个基板的栅绝缘层;
位于所述栅绝缘层下方的图案化的公共电极,其中,所述公共电极与所述像素电极在垂直基底方向上的投影重合;
位于所述公共电极下方的基底。
3.如权利要求1所述的像素结构,其特征在于,所述辅助电极在垂直基底方向上的投影与所述数据线部分交叠或全部交叠。
4.一种阵列基板,其特征在于,包括权利要求1-3任一项所述的像素结构。
5.一种阵列基板的制造方法,其特征在于,包括:
在栅绝缘层之上形成图案化的数据线;
在所述数据线之上形成钝化层;
在所述钝化层中形成位于所述数据线的上方的钝化层过孔;
在所述钝化层之上形成像素电极和辅助电极,其中,相邻的两个所述像素电极在垂直基底方向上的投影分别位于所述数据线的两侧,所述辅助电极设置在相邻的两个所述像素电极之间,并且通过所述钝化层过孔与所述数据线连接,所述辅助电极与分布在所述辅助电极两侧的像素电极之间的距离相等。
6.如权利要求5所述的方法,其特征在于,在栅绝缘层之上形成图案化的数据线之前,所述方法还包括:
提供一基底;
在所述基底之上形成图案化的公共电极;
在所述公共电极之上形成覆盖整个基板的栅绝缘层。
7.如权利要求5所述的方法,其特征在于,所述辅助电极在垂直基底方向上的投影与所述数据线部分交叠或全部交叠。
CN201510125756.3A 2015-03-20 2015-03-20 一种像素结构、阵列基板及其制造方法 Active CN104752440B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510125756.3A CN104752440B (zh) 2015-03-20 2015-03-20 一种像素结构、阵列基板及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510125756.3A CN104752440B (zh) 2015-03-20 2015-03-20 一种像素结构、阵列基板及其制造方法

Publications (2)

Publication Number Publication Date
CN104752440A true CN104752440A (zh) 2015-07-01
CN104752440B CN104752440B (zh) 2017-10-17

Family

ID=53591873

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510125756.3A Active CN104752440B (zh) 2015-03-20 2015-03-20 一种像素结构、阵列基板及其制造方法

Country Status (1)

Country Link
CN (1) CN104752440B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107608154A (zh) * 2017-07-10 2018-01-19 友达光电股份有限公司 像素结构及其显示面板
CN110098348A (zh) * 2019-04-30 2019-08-06 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
WO2022001398A1 (zh) * 2020-06-29 2022-01-06 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060145255A1 (en) * 2003-03-12 2006-07-06 Chang-Oh Jeong Thin film transistor substrate
US20060170835A1 (en) * 2005-01-17 2006-08-03 Samsung Electronics Co., Ltd. Array substrate, liquid crystal display panel having the same and liquid crystal display device having the same
CN1832177A (zh) * 2006-02-15 2006-09-13 友达光电股份有限公司 像素结构和液晶显示器及其制作方法
CN101424844A (zh) * 2007-11-02 2009-05-06 上海广电Nec液晶显示器有限公司 液晶显示装置阵列基板的制造方法
US20100265447A1 (en) * 2006-06-21 2010-10-21 Bum-Sik Seo Array substrate for in-plane switching mode liquid crystal display device and method of fabricating the same
CN102062976A (zh) * 2009-11-12 2011-05-18 海帝士科技公司 边缘场开关模式液晶显示装置及其制造方法
CN104280963A (zh) * 2014-10-29 2015-01-14 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060145255A1 (en) * 2003-03-12 2006-07-06 Chang-Oh Jeong Thin film transistor substrate
US20060170835A1 (en) * 2005-01-17 2006-08-03 Samsung Electronics Co., Ltd. Array substrate, liquid crystal display panel having the same and liquid crystal display device having the same
CN1832177A (zh) * 2006-02-15 2006-09-13 友达光电股份有限公司 像素结构和液晶显示器及其制作方法
US20100265447A1 (en) * 2006-06-21 2010-10-21 Bum-Sik Seo Array substrate for in-plane switching mode liquid crystal display device and method of fabricating the same
CN101424844A (zh) * 2007-11-02 2009-05-06 上海广电Nec液晶显示器有限公司 液晶显示装置阵列基板的制造方法
CN102062976A (zh) * 2009-11-12 2011-05-18 海帝士科技公司 边缘场开关模式液晶显示装置及其制造方法
CN104280963A (zh) * 2014-10-29 2015-01-14 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107608154A (zh) * 2017-07-10 2018-01-19 友达光电股份有限公司 像素结构及其显示面板
CN107608154B (zh) * 2017-07-10 2020-06-19 友达光电股份有限公司 像素结构及其显示面板
CN110098348A (zh) * 2019-04-30 2019-08-06 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
WO2022001398A1 (zh) * 2020-06-29 2022-01-06 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
US11934077B2 (en) 2020-06-29 2024-03-19 Hefei Boe Display Technology Co., Ltd. Array substrate and method for manufacturing same, and display device

Also Published As

Publication number Publication date
CN104752440B (zh) 2017-10-17

Similar Documents

Publication Publication Date Title
US11093066B2 (en) Touch substrate and manufacturing method thereof, touch display panel and touch display apparatus
US11506948B2 (en) Array substrate and manufacturing method thereof, display panel and display apparatus
EP2784574B1 (en) Tft array substrate and forming method thereof, and display panel
US9134572B2 (en) Liquid crystal panel and methods for fabricating liquid crystal panel, array substrate, and color filter substrate
WO2017117961A1 (zh) 显示面板及其制备方法、显示装置
CN106773394B (zh) 一种阵列基板、显示面板及显示装置
US20160252753A1 (en) Alignment system
US10495932B2 (en) Display substrate and display device comprising first and second sub-pixel electrodes each having a trunk portion and an opening structure and first and second light-shielding portions
WO2016107139A1 (zh) 触控显示面板及其制备方法、驱动方法和触控显示装置
US10282005B2 (en) Touch display panel, manufacturing method and detecting method for the same
CN104600079A (zh) 一种液晶显示装置、薄膜晶体管阵列基板及其制作方法
US9971203B2 (en) Display substrate and display device
WO2019179246A1 (zh) 阵列基板的制作方法、阵列基板及液晶显示面板
CN104007574B (zh) 一种阵列基板、显示装置及其制造方法
WO2016165255A1 (zh) 触控显示面板及其制作方法、显示装置
US20160266425A1 (en) Coa substrate and manufacturing method thereof
CN104049430A (zh) 一种阵列基板、显示装置及其制造方法
US20150318313A1 (en) Array substrate and method for manufacturing the same, display device
TWI664472B (zh) Array substrate and display device
US20160027919A1 (en) Thin film transistor, method for manufacturing the same, display device and electronic product
US9563089B2 (en) Liquid crystal display, array substrate in in-plane switching mode and manufacturing method thereof
CN104752440A (zh) 一种像素结构、阵列基板及其制造方法
US20190094639A1 (en) Array substrate, manufacturing method thereof and display device
WO2018120695A1 (zh) 显示面板及其制作方法以及显示装置
US10802627B2 (en) Touch panel and manufacturing method thereof

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant