CN104714902B - 一种信号处理方法及装置 - Google Patents

一种信号处理方法及装置 Download PDF

Info

Publication number
CN104714902B
CN104714902B CN201310684694.0A CN201310684694A CN104714902B CN 104714902 B CN104714902 B CN 104714902B CN 201310684694 A CN201310684694 A CN 201310684694A CN 104714902 B CN104714902 B CN 104714902B
Authority
CN
China
Prior art keywords
signal
data
sent
phase
phse conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310684694.0A
Other languages
English (en)
Other versions
CN104714902A (zh
Inventor
唐甜
牛升华
唐乐宾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201310684694.0A priority Critical patent/CN104714902B/zh
Priority to EP14195711.8A priority patent/EP2884400A1/en
Priority to KR1020140173677A priority patent/KR101627590B1/ko
Priority to US14/562,231 priority patent/US9172527B2/en
Priority to JP2014250688A priority patent/JP6094000B2/ja
Publication of CN104714902A publication Critical patent/CN104714902A/zh
Application granted granted Critical
Publication of CN104714902B publication Critical patent/CN104714902B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0087Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0091Transmitter details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/06Speed or phase control by synchronisation signals the synchronisation signals differing from the information signals in amplitude, polarity or frequency or length

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明公开了一种信号处理方法和装置,所述信号处理方法能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而减少待发送数据信号对数据同步信号产生的耦合串扰量,进而减小SSN对系统的影响。

Description

一种信号处理方法及装置
技术领域
本发明涉及通信技术领域,更具体的说,是涉及一种信号处理方法及装置。
背景技术
双倍数据流(double data rate,简称DDR)同步动态随机存储器(synchronousdynamic random access memory,简称SDRAM)是目前最为普遍和通用的一种存储器,其可以简称为DDR。由于DDR具有双倍数据流功能,因此目前已广泛应用到各行各业的电子设备中。
随着硬件与网络技术的飞速发展,用户对DDR芯片和控制器芯片的本身封装和集成化的要求也越来越高。这样就导致在DDR芯片和控制器芯片进行数据交互的过程中,信号传输会产生同步开关噪声(simultaneously switching noise,简称SSN),从而影响DDR接口的可靠性。
现有技术中,为了降低SSN对DDR接口可靠性的影响,通常是抑制信号之间的感性耦合串扰,具体通过降低I/O(输入/输出)驱动电流,以及在I/O数量不变的情况下,增加芯片的电源和地管脚的方式来实现。这种方法虽然可以降低一些SSN,但是降低的效果并不明显。而且,增加芯片电源和地管脚,会直接导致单板设计和生产的难度增加;在降低I/O驱动电流时,可能还会影响信号沿的速率,进而影响信号时序。
发明内容
有鉴于此,本发明提供了一种信号处理方法及装置,以克服现有技术中SSN降低效果不明显且单板设计和生产难度大的问题。
为实现上述目的,本发明提供如下技术方案:
第一方面,本申请公开了一种信号处理方法,该信号处理方法应用于信号发送端,包括:
确定数据同步信号和N个待发送数据信号的相位状态;所述N为正整数;
确定每一个待发送数据信号与所述数据同步信号的相位差;
根据确定的结果对所有或部分待发送数据信号进行相位变换处理;
将所有的待发送数据信号和相位变换指示信号发往信号接收端。
在第一方面的第一种可能的实现方式中,所述根据确定的结果对所有或部分待发送数据信号进行相位变换处理,包括:
当超过一半的待发送数据信号与所述数据同步信号的相位差位于预设范围时,将所有的待发送数据信号进行极性反转;
或,
将与所述数据同步信号的相位差位于预设范围的待发送数据信号进行极性反转。
在第一方面的第二种可能的实现方式中,所述根据确定的结果对有或部分待发送数据信号进行相位变换处理,包括:
根据预设算法,将与所述数据同步信号的相位差位于预设范围内的待发送数据信号中的X个待发送数据信号,以及与所述数据同步信号的相位差位于所述预设范围外的待发送数据信号中的Y个待发送数据信号进行极性反转;其中,所述X为正整数,所述Y为自然数。
第二方面,本申请公开了另一种信号处理方法,该信号处理方法应用于信号接收端,包括:
接收信号发送端发送的相位变换指示信号和数据信号;
如果所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理,则对所述数据信号进行相位还原处理。
在第二方面的一种可能的实现方式中,所述对所述数据信号进行相位还原处理,包括:
根据所述相位变换指示信号的指示信息,将所有的数据信号进行极性反转;
或,
根据所述相位变换指示信号的指示信息,将在信号发送端经过极性反转处理的数据信号进行极性反转。
第三方面,本申请公开了一种信号处理装置,该信号处理装置应用于信号发送端,包括:
状态确定模块,用于确定数据同步信号和N个待发送数据信号的相位状态;所述N为正整数
相位差确定模块,用于确定每一个待发送数据信号与所述数据同步信号的相位差;
信号处理模块,用于根据相位差确定模块确定的结果对所有或部分待发送数据信号进行相位变换处理;
信号发送模块,用于将所有的待发送数据信号和相位变换指示信号发往信号接收端。
在第三方面的第一种可能的实现方式中,所述信号处理模块具体用于:
在所述相位差确定模块确定得到有超过一半的待发送数据信号与所述数据同步信号的相位差位于预设范围时,将所有的待发送数据信号进行极性反转;
或,
根据所述相位确定模块的确定结果,将与所述数据同步信号的相位差位于预设范围的待发送数据信号进行极性反转。
在所述第三方面的第二种可能的实现方式中,所述信号处理模块具体用于:
根据预设算法,将与所述数据同步信号的相位差位于预设范围内的待发送数据信号中的X个待发送数据信号,以及与所述数据同步信号的相位差位于所述预设范围外的待发送数据信号中的Y个待发送数据信号进行极性反转;其中,所述X为正整数,所述Y为自然数。
第四方面,本申请提供了另一种信号处理装置,该信号处理装置应用于信号接收端,包括:
信号接收模块,用于接收信号发送端发送的相位变换指示信号和数据信号;
还原处理模块,用于在所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理时,对所述数据信号进行相位还原处理。
在第四方面的一种可能的实现方式中,所述还原处理模块具体用于:
根据所述相位变换指示信号的指示信息,将所有的数据信号进行极性反转;
或,
根据所述指示信号的指示信息,将在信号发送端经过极性反转处理的数据信号进行极性反转。
经由上述的技术方案可知,与现有技术相比,本发明实施例公开了一种信号处理方法、装置及系统,所述信号处理方法能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而从源头上减少待发送数据信号对数据同步信号产生的耦合串扰量,使得待发送数据信号对数据同步信号的干扰变小,进而减小SSN对系统的影响。本方法、装置及系统中,根据数据同步信号和待发送数据信号的相位状态直接对待发送数据信号进行相位变换处理,从SSN的产生源头上减小SSN的幅度值,从而其减小SSN的效果明显,且不会给单板设计增加难度,不会影响信号的正常传输。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例公开的信号处理方法的流程图;
图2为数据同步信号与待发送数据信号相位偏差为360°的整数倍时的信号波形图;
图3为数据同步信号与待发送数据信号相位偏差为180°的奇数倍时的信号波形图;
图4为本发明实施例公开的另一个信号处理方法的流程图;
图5为本发明实施例公开的信号处理装置的结构示意图;
图6为本发明实施例公开的另一个信号处理装置的结构示意图;
图7为本发明实施例公开的信号处理系统的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例公开的信号处理方法的流程图,该信号处理方法应用于信号发送端,参见图1所示,所述方法可以包括:
步骤101:确定数据同步信号和N个待发送数据信号的相位状态;
其中,所述N为正整数,所述待发送数据信号可以包括一个或多个待发送数据信号。这里所述的多个待发送数据信号是可以通过不同的传输通道同时发送的多个待发送数据信号。
在数据同步信号和待发送数据信号同时发送时,待发送数据信号可能会对数据同步信号产生干扰,其中主要的干扰为SSN。为了便于理解,可参见图2与图3。其中,图2为数据同步信号与待发送数据信号相位偏差为360°的整数倍时的信号波形图;图3为数据同步信号与待发送数据信号相位偏差为180°的奇数倍时的信号波形图。在图2中,灰线为数据同步信号线,黑线为待发送数据信号线,数据同步信号线和待发送数据信号线的相位相同,两条信号线基本上重叠在一起,数据同步信号基本上不受待发送数据信号的干扰。而在图3中,灰线为数据同步信号线,黑线为待发送数据信号线,此时数据同步信号线和待发送数据信号线的相位相反,在待发送数据信号的驱动电流最大时,也即图3中代表待发送数据信号的黑线处于中间位置时,数据同步信号受待发送数据信号反方向的驱动电流的影响会产生台阶/回沟,具体可见图3中圆圈所示位置。
综上所述可以看出,在待发送数据信号与数据同步信号相位相反或者说相位接近相反时,待发送数据信号会对数据同步信号产生比较大的干扰,尤其是在待发送数据信号与数据同步信号的驱动电流方向相反且驱动电流达到最大值时。因此在步骤101中,可以在信号发送端发送待发送数据信号时,首先确定数据同步信号和待发送数据信号的相位状态,然后可以对会给数据同步信号产生比较大干扰的待发送数据信号进行相应处理,以达到减小待发送数据信号对数据同步信号产生的干扰的目的。
步骤102:确定每一个待发送数据信号与所述数据同步信号的相位差;
在步骤101确定了数据同步信号和待发送数据信号的相位状态后,如果发现当前所有的待发送数据信号整体会给所述数据同步信号产生比较大的干扰,则需要对待发送数据信号进行一些处理,使得处理后的待发送数据信号对所述数据同步信号的干扰大大减小。
在前面已经分析,在待发送数据信号与数据同步信号的相位相同时,待发送数据信号基本上不会对数据同步信号产生明显的干扰,而在待发送数据信号与数据同步信号相位相反或接近相反时,待发送数据信号会对数据同步信号产生很大的干扰。因此,可以通过待发送数据信号与数据同步信号的相位差来确定待发送数据信号与数据同步信号的相位状态更接近于相位相同还是更接近于相位相反。
步骤103:根据确定的结果对所有或部分待发送数据信号进行相位变换处理;
如何对待发送数据信号进行相位变换可以根据用户要求的不同来预先配置。例如,可以配置在步骤102确定的结果满足第一预设条件时,进行第一预设处理;在步骤102确定的结果满足第二预设条件时,进行第二预设处理。
步骤104:将所有的待发送数据信号和相位变换指示信号发往信号接收端。
由于信号发送端对待发送数据信号进行了相关处理,因此,后续信号接收端接收到的待发送数据信号就是被所述信号发送端处理过的待发送数据信号,其并不是原本的待发送数据信号。为了不影响信号接收端的后续处理,信号发送端需要将对所述待发送数据信号进行相位变换处理的指示信号发往信号接收端,以使得信号接收端了解信号发送端对待发送数据信号进行的处理,并根据还原后的原本的待发送数据信号进行后续工作。
其中,为了实现上述技术方案,可以在信号发送端的配置寄存器中增加一个配置信息,该配置信息用于指示信号发送端是否开启对待发送数据信号处理的功能。也可以在信号发送端和信号接收端中增加一个信号指示线路,或者复用信号发送端和信号接收端之间原有的信号线,通过信号线对指示信号的传送,方便的了解信号发送端对待发送数据信号进行处理的功能的实时开关生效。例如,所述信号发送端为DDR,所述信号接收端为控制器,则相应的可以在DDR和控制器之间增加一个引脚,或复用DM(数据屏蔽信号)引脚来实现指示DDR对待发送数据信号处理的功能是否应用的信息。
本实施例中,所述信号处理方法能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而使得待发送数据信号对数据同步信号的干扰变小,进而减小SSN。本方法根据数据同步信号和待发送数据信号的相位状态直接对待发送数据信号进行相位变换处理,从SSN的产生源头上减小SSN的幅度值,从而其减小SSN的效果明显,且不会给单板设计增加难度,不会影响信号的正常传输。
在上述实施例中,步骤103可以有不同的实现方式。例如,在有超过一半的待发送数据信号与所述数据同步信号的相位差位于预设范围时,将所有的待发送数据信号进行极性反转。或者,将与所述数据同步信号的相位差位于预设范围的待发送数据信号进行极性反转。或者,根据预设算法,将与所述数据同步信号的相位差位于预设范围内的待发送数据信号中的X个待发送数据信号,以及与所述数据同步信号的相位差位于所述预设范围外的待发送数据信号中的Y个待发送数据信号进行极性反转;其中,所述X为正整数,所述Y为自然数。
其中,所述的预设范围可以是包括待发送数据信号和数据同步信号反向以及接近反相情况时的相位差值范围。
在对SSN要求不太严格的场景中,如果有超过一半的待发送数据信号与所述数据同步信号的相位差位于预设范围,说明在所有的待发送数据信号中,有多半的待发送数据信号会对数据同步信号产生比较大的SSN干扰,由此,如果对所有的待发送数据信号都做极性反转处理,则处理后的所有待发送数据信号中,就有多半的待发送数据信号不会对数据同步信号产生明显干扰,从而可以降低系统中的SSN。
还有一些情况下,信号发送端会根据预先设置的固定的算法对待发送数据信号做极性反转处理。例如,当确定所有的待发送数据信号中存在N个待发送数据信号满足相位与所述数据同步信号的相位相反的条件,根据预设的算法,最后确定对所述N个待发送数据信号中的少数几个待发送数据信号进行极性反转处理,或者最后确定对所述N个待发送数据信号中的少数几个待发送数据信号以及不包括在所述N个待发送数据信号中的其他几个少数的待发送数据信号(此处所述的待发送数据信号可以与所述数据同步信号的相位相同)进行极性反转处理。当然,不管采用什么样的算法,或者最后进行极性反转处理的待发送数据信号的相位是否和所述数据同步信号的相位相反,只要保证经过相位处理后,所有待发送数据信号中的大部分不会对所述数据同步信号产生比较大的干扰,且经过相位处理后,所有的待发送数据信号对所述数据同步信号的干扰值小于处理前所有的数据同步信号对所述数据同步信号的干扰值即可。
在对SSN要求比较严格的场景中,如果只有少数的待发送数据信号与所述数据同步信号的相位位于预设范围,说明在所有的待发送数据信号中,只有少数的待发送数据信号会对数据同步信号产生比较大的干扰,因此,可以针对性的将与所述数据同步信号的相位差位于预设范围的待发送数据信号进行极性反转,以使得系统中的SSN更小。当然,所述信号发送端在对所有待发送数据信号中的部分待发送数据信号进行极性反转处理后,也会记录下对哪些待发送数据信号进行了极性反转处理,并会给信号接收端发送相应的相位变换指示信号,该相位变换指示信号可以指示信号接收端哪些信号在信号发送端进行了相位变换处理,从而在信号接收端接收到数据信号后,能够方便的识别出哪些数据信号经过了相位变换处理,哪些没有。
所述信号处理方法能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而减少待发送数据信号对数据同步信号产生的耦合串扰量,进而减小SSN对系统的影响。
图4为本发明实施例公开的另一种信号处理方法的流程图,该信号处理方法应用于信号接收端,如图4所示,所述信号处理方法可以包括:
步骤401:接收信号发送端发送的相位变换指示信号和数据信号;
其中,所述相位变换指示信号用于指示所述信号发送端对数据信号进行的相位变换处理。所述相位变换处理可以是信号发送端为了减小信号传送过程中的SSN,而对数据信号进行的相位变换处理。
如果信号接收端接收到了信号发送端发送的相位变换指示信号,则接收到的数据信号就是经过信号发送端进行相位变换处理的数据信号。
步骤402:如果所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理,则对所述数据信号进行相位还原处理。
由于所述信号接收端接收到的数据信号是经过信号发送端进行相位变换处理后的数据信号,并不是原本的数据信号,因此,为了保证后续工作的准确顺利进行,需要首先根据从信号发送端接收到的相位变换指示信号将接收到的数据信号进行相位还原处理。
本实施例中,信号接收端可以接收到信号发送端发送的相位变换指示信号,该相位变换指示信号可以是指示所述信号发送端对数据信号进行的相位变换处理的信号,该相位变换处理可以使得处理后的待发送数据信号中的大部分的数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而减少待发送数据信号对数据同步信号产生的耦合串扰量,进而减小SSN对系统的影响,从而在所述信号接收端接收到由信号发送端发送来的数据信号后,能够根据之前信号发送端对数据信号进行的处理,再将原本的数据信号还原回来,也即对接收到的数据信号进行相位还原处理,这样,即减小了信号传输过程中的SSN,也能够获取原本的数据信号,不会影响后续根据数据信号进行的正常工作。
在上述实施例中,步骤402可以有不同的实现方式。例如,根据所述相位变换指示信号的指示信息,将所有的数据信号进行极性反转。或者,根据所述相位变换指示信号的指示信息,将在信号发送端经过极性反转处理的数据信号进行极性反转。
需要说明的是,信号接收端对数据信号进行的相位还原处理都是依据其接收到的信号发送端发送来的相位变换指示信息来进行的,如果所述相位变换指示信息指示所述信号发送端在发送数据信号时,将所有的数据信号都进行了极性反转,则信号接收端就会将所有的数据信号进行极性反转。如果所述相位变换指示信号发送端在发送数据信号时,只将部分的数据信号进行了极性反转,则所述信号接收端就会将在信号发送端经过极性反转处理的数据信号进行极性反转,以得到原本没有经过处理的真实的数据信号。
所述信号处理方法能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而减少待发送数据信号对数据同步信号产生的耦合串扰量,进而减小SSN对系统的影响。
上述本发明公开的实施例中详细描述了方法,对于本发明的方法可采用多种形式的装置实现,因此本发明还公开了一种装置,下面给出具体的实施例进行详细说明。
图5为本发明实施例公开的信号处理装置的结构示意图,所述信号处理装置应用于信号发送端,用于实现本发明图1所示的信号处理方法。参见图5所示,所述信号处理装置50可以包括:
状态确定模块501,用于确定数据同步信号和N个待发送数据信号的相位状态;
其中,所述N为正整数,所述待发送数据信号可以包括一个或多个待发送数据信号。所述的多个待发送数据信号是可以通过不同的传输通道同时发送的多个待发送数据信号。
在待发送数据信号与数据同步信号相位相反或者说相位接近相反时,待发送数据信号会对数据同步信号产生比较大的干扰,尤其是在待发送数据信号与所述数据同步信号的驱动电流方向相反且驱动电流值达到最大时。因此,可以在信号发送端发送待发送数据信号时,首先确定数据同步信号和待发送数据信号的相位状态,然后可以对会给数据同步信号产生比较大干扰的待发送数据信号进行相应处理,以达到减小待发送数据信号对数据同步信号产生的干扰的目的。
相位差确定模块502,用于确定每一个待发送数据信号与所述数据同步信号的相位差;
在所述状态确定模块501确定了数据同步信号和待发送数据信号的相位状态后,如果发现当前所有的待发送数据信号整体会给所述数据同步信号产生比较大的干扰,则需要对待发送数据信号进行一些处理,使得处理后的待发送数据信号对所述数据同步信号的干扰大大减小。
在方法实施例中已经介绍,在待发送数据信号与数据同步信号的相位相同时,待发送数据信号基本上不会对数据同步信号产生明显的干扰,而在待发送数据信号与数据同步信号相位相反或接近相反时,待发送数据信号会对数据同步信号产生很大的干扰。因此,本实施例中,可以通过待发送数据信号与数据同步信号的相位差来确定待发送数据信号与数据同步信号的相位状态更接近于相位相同还是更接近于相位相反。
信号处理模块503,用于根据相位差确定模块确定的结果对所有或部分待发送数据信号进行相位变换处理;
如何对待发送数据信号进行相位变换可以根据用户要求的不同来预先配置。
信号发送模块504,用于将所有的待发送数据信号和相位变换指示信号发往信号接收端。
由于信号发送端对待发送数据信号进行了相关处理,因此,后续信号接收端接收到的待发送数据信号就是被所述信号发送端处理过的待发送数据信号,其并不是原本的待发送数据信号。为了不影响信号接收端的后续处理,信号发送端需要将对所述待发送数据信号进行相位变换处理的指示信号发往信号接收端,以使得信号接收端了解信号发送端对待发送数据信号进行的处理,并根据还原后的原本的待发送数据信号进行后续工作。
本实施例中,所述信号处理装置能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而使得待发送数据信号对数据同步信号的干扰变小,进而减小SSN。本装置根据数据同步信号和待发送数据信号的相位状态直接对待发送数据信号进行相位变换处理,从SSN的产生源头上减小SSN的幅度值,从而其减小SSN的效果明显,且不会给单板设计增加难度,不会影响信号的正常传输。
在上述实施例中,所述信号处理模块503在不同的场景配置下,其具体可以执行的动作也不相同。例如,所述信号处理模块503在一个场景中,具体可以用于:在所述相位确定模块502确定得到有超过一半的待发送数据信号与所述数据同步信号的相位差位于预设范围时,将所有的待发送数据信号进行极性反转。而在另一个场景中,所述信号处理模块503具体可以用于:根据所述相位确定502模块的确定结果,将与所述数据同步信号的相位差位于预设范围的待发送数据信号进行极性反转。在又一个场景中,所述信号模块503具体可以用于:根据预设算法,将与所述数据同步信号的相位差位于预设范围内的待发送数据信号中的X个待发送数据信号,以及与所述数据同步信号的相位差位于所述预设范围外的待发送数据信号中的Y个待发送数据信号进行极性反转;其中,所述X为正整数,所述Y为自然数。
其中,所述的预设范围可以是包括待发送数据信号和数据同步信号反向以及接近反相情况时的相位差值范围。
在对SSN要求不太严格的场景中,如果有超过一半的待发送数据信号与所述数据同步信号的相位差位于预设范围,说明在所有的待发送数据信号中,有多半的待发送数据信号会对数据同步信号产生比较大的SSN干扰,也即SSN,由此,如果对所有的待发送数据信号都做极性反转处理,则处理后的所有待发送数据信号中,就有多半的待发送数据信号不会对数据同步信号产生明显干扰,从而可以降低系统中的SSN。
还有一些情况下,信号发送端会根据预先设置的固定的算法对待发送数据信号做极性反转处理。例如,当确定所有的待发送数据信号中存在N个待发送数据信号满足相位与所述数据同步信号的相位相反的条件,根据预设的算法,最后确定对所述N个待发送数据信号中的少数几个待发送数据信号进行极性反转处理,或者最后确定对所述N个待发送数据信号中的少数几个待发送数据信号以及不包括在所述N个待发送数据信号中的其他几个少数的待发送数据信号(此处所述的待发送数据信号可以与所述数据同步信号的相位相同)进行极性反转处理。当然,不管采用什么样的算法,或者最后进行极性反转处理的待发送数据信号的相位是否和所述数据同步信号的相位相反,只要保证经过相位处理后,所有待发送数据信号中的大部分不会对所述数据同步信号产生比较大的干扰,且经过相位处理后,所有的待发送数据信号对所述数据同步信号的干扰值小于处理前所有的数据同步信号对所述数据同步信号的干扰值即可。
在对SSN要求比较严格的场景中,如果只有少数的待发送数据信号与所述数据同步信号的相位位于预设范围,说明在所有的待发送数据信号中,只有少数的待发送数据信号会对数据同步信号产生比较大的干扰,因此,可以针对性的将与所述数据同步信号的相位差位于预设范围的待发送数据信号进行极性反转,以使得系统中的SSN更小。
所述信号处理装置能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而减少待发送数据信号对数据同步信号产生的耦合串扰量,进而减小SSN对系统的影响。
图6为本发明实施例公开的另一个信号处理装置的结构示意图,该信号处理装置应用于信号接收端,用于实现本发明图4所示的信号处理方法。如图6所示,所述信号处理装置60可以包括:
信号接收模块601,用于接收信号发送端发送的相位变换指示信号和数据信号;
其中,所述相位变换指示信号用于指示所述信号发送端对数据信号进行的相位变换处理。所述相位变换处理可以是信号发送端为了减小信号传送过程中的SSN,而对数据信号进行的相位变换处理。
如果信号接收端接收到了信号发送端发送的相位变换指示信号,则接收到的数据信号就是经过信号发送端进行相位变换处理的数据信号。
还原处理模块602,用于在所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理时,对所述数据信号进行相位还原处理。
由于所述信号接收端接收到的数据信号是经过信号发送端进行相位变换处理后的数据信号,并不是原本的数据信号,因此,为了保证后续工作的准确顺利进行,需要首先根据从信号发送端接收到的相位变换指示信号将接收到的数据信号进行相位还原处理。
本实施例中,信号接收端可以接收到信号发送端发送的相位变换指示信号,该相位变换指示信号可以是指示所述信号发送端对数据信号进行的相位变换处理的信号,该相位变换处理可以用于减小信号传输过程中产生的SSN,从而在所述信号接收端接收到由信号发送端发送来的数据信号后,能够根据之前信号发送端对数据信号进行的处理,再将原本的数据信号还原回来,也即对接收到的数据信号进行相位还原处理,这样,即减小了信号传输过程中的SSN,也能够获取原本的数据信号,不会影响后续根据待发送数据信号进行的正常工作。
在上述实施例中,所述还原处理模块602在不同场景下,其具体执行的动作也不同。例如,在一种场景下,所述还原处理模块602具体可以用于:根据所述相位变换指示信号的指示信息,将所有的数据信号进行极性反转。而在另一个场景下,所述还原处理模块602具体可以用于:根据所述相位变换指示信号的指示信息,将在信号发送端经过极性反转处理的数据信号进行极性反转。
需要说明的是,信号接收端对数据信号进行的相位还原处理都是依据其接收到的信号发送端发送来的相位变换指示信息来进行的,如果所述相位变换指示信息指示所述信号发送端在发送数据信号时,将所有的数据信号都进行了极性反转,则信号接收端就会将所有的数据信号进行极性反转。如果所述相位变换指示信号发送端在发送数据信号时,只将部分的数据信号进行了极性反转,则所述信号接收端就会将在信号发送端经过极性反转处理的数据信号进行极性反转,以得到原本没有进过处理的真实的数据信号。
所述信号处理装置能够根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而减少待发送数据信号对数据同步信号产生的耦合串扰量,进而减小SSN对系统的影响。
进一步的,本发明还公开了一种信号处理系统,所述信号处理系统包括如本发明图5所示的应用于信号发送端的信号处理装置,以及如本发明图6所示的应用于信号接收端的信号处理装置。
所述信号处理系统用于根据数据同步信号和待发送数据信号的相位状态对待发送数据信号进行相位变换处理,使得处理后的待发送数据信号中的大部分的待发送数据信号的相位与所述数据同步信号的相位差值满足一定的条件,从而使得待发送数据信号对数据同步信号的干扰变小,进而减小SSN。本系统中,根据数据同步信号和待发送数据信号的相位状态直接对待发送数据信号进行相位变换处理,从SSN的产生源头上减小SSN的幅度值,从而其减小SSN的效果明显,且不会给单板设计增加难度,不会影响信号的正常传输。
所述应用于信号发送端的信号处理装置可以设置在DDR中,通过DDR总线控制器来实现;相应的,所述应用于信号接收端的信号处理装置可以也设置在控制器中。或者,所述应用于信号发送端的信号处理装置可以设置在控制器中;相应的,所述应用于信号接收端的信号处理装置可以设置在DDR中,通过DDR总线控制器来实现。一般来说,在DDR为信号发送端时,信号接收端即为控制器;在控制器为信号发送端时,信号接收端即为DDR。如图7所示,所述信号处理系统70包括DDR701和控制器702,所述DDR701和所述控制器702通过总线703相互连接。
所述控制器可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(DSP)、专用集成电路(ASIC)、现成可编程门阵列(FPGA)或者其他可编程逻辑器件等。只要是具有信号处理功能,且具有DDR总线接口的设备,都可以是本申请实施例中所述的控制器。
本说明书中实施例公开的装置,与实施例公开的方法相对应,相关之处参见方法部分说明即可。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理相一致的最宽的范围。

Claims (5)

1.一种信号处理方法,应用于信号发送端,其特征在于,包括:
所述信号发送端确定数据同步信号和N个待发送数据信号的相位状态;所述N为正整数;
确定每一个待发送数据信号与所述数据同步信号的相位差;
根据确定的结果对部分待发送数据信号进行相位变换处理;
将所有的待发送数据信号和相位变换指示信号发往信号接收端,所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理;
其中,所述根据确定的结果对部分待发送数据信号进行相位变换处理,包括:
将与所述数据同步信号的相位相反或接近相位相反的待发送数据信号进行极性反转。
2.一种信号处理方法,应用于信号发送端,其特征在于,包括:
所述信号发送端确定数据同步信号和N个待发送数据信号的相位状态;所述N为正整数;
确定每一个待发送数据信号与所述数据同步信号的相位差;
根据确定的结果对部分待发送数据信号进行相位变换处理;
将所有的待发送数据信号和相位变换指示信号发往信号接收端,所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理;
其中,所述根据确定的结果对部分待发送数据信号进行相位变换处理,包括:
根据预设算法,将与所述数据同步信号的相位差位于预设范围内的待发送数据信号中的X个待发送数据信号,以及与所述数据同步信号的相位差位于所述预设范围外的待发送数据信号中的Y个待发送数据信号进行极性反转;其中,所述X为正整数,所述Y为自然数,所述预设范围包括待发送数据信号和数据同步信号反相 以及接近反相情况时的相位差值范围。
3.一种信号处理装置,应用于信号发送端,其特征在于,包括:
状态确定模块,用于确定数据同步信号和N个待发送数据信号的相位状态;所述N为正整数;
相位差确定模块,用于确定每一个待发送数据信号与所述数据同步信号的相位差;
信号处理模块,用于根据相位差确定模块确定的结果对部分待发送数据信号进行相位变换处理;
信号发送模块,用于将所有的待发送数据信号和相位变换指示信号发往信号接收端,所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理;
其中,所述信号处理模块具体用于:
根据所述相位确定模块的确定结果,将与所述数据同步信号的相位相反或接近相位相反的待发送数据信号进行极性反转。
4.一种信号处理装置,应用于信号发送端,其特征在于,包括:
状态确定模块,用于确定数据同步信号和N个待发送数据信号的相位状态;所述N为正整数;
相位差确定模块,用于确定每一个待发送数据信号与所述数据同步信号的相位差;
信号处理模块,用于根据相位差确定模块确定的结果对部分待发送数据信号进行相位变换处理;
信号发送模块,用于将所有的待发送数据信号和相位变换指示信号发往信号接收端,所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理;
其中,所述信号处理模块具体用于:
根据预设算法,将与所述数据同步信号的相位差位于预设范围内的待发送数据信号中的X个待发送数据信号,以及与所述数据同步信号的相位差位于所述预设范围外的待发送数据信号中的Y个待发送数据信号进行极性反转;其中,所述X为正整数,所述Y为自然数,所述预设范围包括待发送数据信号和数据同步信号反相 以及接近反相情况时的相位差值范围。
5.一种信号处理系统,其特征在于,包括:应用于信号发送端的信号处理装置和应用于信号接收端的信号处理装置;其中,
应用于信号接收端的信号处理装置包括:
信号接收模块,用于接收信号发送端发送的相位变换指示信号和数据信号;
还原处理模块,用于在所述相位变换指示信号指示所述信号发送端对所述数据信号进行了相位变换处理时,对所述数据信号进行相位还原处理;
应用于信号发送端的信号处理装置包括权利要求3或4所述的信号处理装置。
CN201310684694.0A 2013-12-12 2013-12-12 一种信号处理方法及装置 Active CN104714902B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201310684694.0A CN104714902B (zh) 2013-12-12 2013-12-12 一种信号处理方法及装置
EP14195711.8A EP2884400A1 (en) 2013-12-12 2014-12-01 Signal processing method and apparatus
KR1020140173677A KR101627590B1 (ko) 2013-12-12 2014-12-05 신호 처리 방법 및 장치
US14/562,231 US9172527B2 (en) 2013-12-12 2014-12-05 Signal processing method and apparatus
JP2014250688A JP6094000B2 (ja) 2013-12-12 2014-12-11 信号処理方法および装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310684694.0A CN104714902B (zh) 2013-12-12 2013-12-12 一种信号处理方法及装置

Publications (2)

Publication Number Publication Date
CN104714902A CN104714902A (zh) 2015-06-17
CN104714902B true CN104714902B (zh) 2018-08-14

Family

ID=52396346

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310684694.0A Active CN104714902B (zh) 2013-12-12 2013-12-12 一种信号处理方法及装置

Country Status (5)

Country Link
US (1) US9172527B2 (zh)
EP (1) EP2884400A1 (zh)
JP (1) JP6094000B2 (zh)
KR (1) KR101627590B1 (zh)
CN (1) CN104714902B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5931927A (en) * 1996-01-08 1999-08-03 Kabushiki Kaisha Toshiba Device for reducing the fluctuation of power supply voltage due to inductance by inverting bits in groups of data lines
CN1555561A (zh) * 2001-09-17 2004-12-15 因芬尼昂技术股份公司 电力装置间安全数据沟通的概念
CN1624799A (zh) * 2003-11-18 2005-06-08 国际商业机器公司 带有可编程接收器以改善性能的存储器件
CN1627283A (zh) * 2003-12-13 2005-06-15 三星电子株式会社 具有多位预取结构的数据反相电路的集成电路及操作方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06161620A (ja) * 1992-11-20 1994-06-10 Hitachi Ltd 出力同時変化制御方式
JP3526492B2 (ja) * 1995-09-19 2004-05-17 富士通株式会社 並列処理システム
KR100433239B1 (ko) * 1999-05-18 2004-05-27 엘지.필립스 엘시디 주식회사 데이터 전송장치 및 방법과 이를 이용한 액정디스플레이의 구동장치 및 방법
US6789224B2 (en) * 2000-01-18 2004-09-07 Advantest Corporation Method and apparatus for testing semiconductor devices
KR20030088325A (ko) * 2002-05-14 2003-11-19 삼성전자주식회사 데이터 윈도우의 변화를 방지하는 반도체 메모리 장치
JP3990319B2 (ja) * 2003-06-09 2007-10-10 株式会社アドバンテスト 伝送システム、受信装置、試験装置、及びテストヘッド
DE102005011386B4 (de) * 2005-03-11 2013-10-24 Qimonda Ag Schaltungseinheit zur Datenbitinvertierung
KR20070070811A (ko) * 2005-12-29 2007-07-04 주식회사 하이닉스반도체 반도체 메모리의 데이터 라인 노이즈 제어장치 및 방법
JP4531827B2 (ja) * 2008-04-22 2010-08-25 ルネサスエレクトロニクス株式会社 通信装置
JP2010206747A (ja) * 2009-03-06 2010-09-16 Toshiba Corp 半導体装置
TWI419174B (zh) * 2009-06-08 2013-12-11 Nanya Technology Corp 訊號調整系統與訊號調整方法
US8260992B2 (en) * 2010-04-12 2012-09-04 Advanced Micro Devices, Inc. Reducing simultaneous switching outputs using data bus inversion signaling
JP2012230499A (ja) * 2011-04-25 2012-11-22 Elpida Memory Inc 半導体モジュール及びこれを搭載したマザーボード
US8706958B2 (en) * 2011-09-01 2014-04-22 Thomas Hein Data mask encoding in data bit inversion scheme
US9122084B2 (en) * 2013-02-20 2015-09-01 Ntt Electronics Corporation Phase modulation apparatus

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5931927A (en) * 1996-01-08 1999-08-03 Kabushiki Kaisha Toshiba Device for reducing the fluctuation of power supply voltage due to inductance by inverting bits in groups of data lines
CN1555561A (zh) * 2001-09-17 2004-12-15 因芬尼昂技术股份公司 电力装置间安全数据沟通的概念
CN1624799A (zh) * 2003-11-18 2005-06-08 国际商业机器公司 带有可编程接收器以改善性能的存储器件
CN1627283A (zh) * 2003-12-13 2005-06-15 三星电子株式会社 具有多位预取结构的数据反相电路的集成电路及操作方法

Also Published As

Publication number Publication date
KR101627590B1 (ko) 2016-06-07
EP2884400A1 (en) 2015-06-17
US20150172041A1 (en) 2015-06-18
KR20150068905A (ko) 2015-06-22
JP2015115961A (ja) 2015-06-22
US9172527B2 (en) 2015-10-27
CN104714902A (zh) 2015-06-17
JP6094000B2 (ja) 2017-03-15

Similar Documents

Publication Publication Date Title
CN111901164B (zh) Ocp nic网卡的适配控制方法、装置、设备及系统
US10776306B2 (en) Serial port communication mode conversion method, system, and circuit
CN105450588A (zh) 一种基于rdma的数据传输方法及rdma网卡
US11126777B2 (en) Layout routing structure and layout routing method for improving SI performance of signal
CN107968848B (zh) 一种获取ip地址的方法、终端设备及存储介质
CN109348399A (zh) 终端及其立体声音效的控制方法
CN106955834A (zh) 阻抗匹配装置及方法
CN103399649A (zh) 一种基于kvm的数据处理方法和kvm发送装置
CN105808476B (zh) 跨时钟域数据的传输方法及装置
CN104714902B (zh) 一种信号处理方法及装置
CN111416692A (zh) 一种配置方法及设备
CN108141785A (zh) 一种同频干扰的消除方法及装置
CN103995797A (zh) 一种fft协处理器与主处理器通信方法
CN110740085A (zh) 一种基于并机系统的通信方法、通信装置及终端
US20230145625A1 (en) Link balance adjustment system and link balance adjustment method
CN104134337B (zh) 光伏信息采集装置
CN109062844B (zh) 一种ccid协议设备数据传输方法及装置
CN203800964U (zh) 具有低周波脉冲功能的智能型手机
CN208315205U (zh) 一种兼容多种接口ssd的电路
CN111737181A (zh) 异构处理设备、系统、端口配置方法、装置及存储介质
CN107506491B (zh) 一种分布式文件系统的osd数据分发方法及装置
CN113660183A (zh) 一种通信方法及装置
CN105206282B (zh) 一种噪音采集方法及装置
CN110012014A (zh) 一种加解密方法、系统、装置及介质
US11303497B2 (en) Method and apparatus for generating a quadrature modulated signal near zero frequency for transmission

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant