CN104659010B - 一种四方扁平无引脚型态封装的引线框结构与封装体结构 - Google Patents

一种四方扁平无引脚型态封装的引线框结构与封装体结构 Download PDF

Info

Publication number
CN104659010B
CN104659010B CN201510071416.7A CN201510071416A CN104659010B CN 104659010 B CN104659010 B CN 104659010B CN 201510071416 A CN201510071416 A CN 201510071416A CN 104659010 B CN104659010 B CN 104659010B
Authority
CN
China
Prior art keywords
pin
load bearing
bearing unit
lead frame
square flat
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510071416.7A
Other languages
English (en)
Other versions
CN104659010A (zh
Inventor
刘恺
王亚琴
王孙艳
梁志忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JCET Group Co Ltd
Original Assignee
Jiangsu Changjiang Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Changjiang Electronics Technology Co Ltd filed Critical Jiangsu Changjiang Electronics Technology Co Ltd
Priority to CN201510071416.7A priority Critical patent/CN104659010B/zh
Publication of CN104659010A publication Critical patent/CN104659010A/zh
Application granted granted Critical
Publication of CN104659010B publication Critical patent/CN104659010B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

本发明涉及一种四方扁平无引脚型态封装的引线框结构,它包括若干个呈矩阵排布的承载单元以及位于承载单元之间用于固定承载单元的中筋(3),承载单元包括芯片座(1)和设置于芯片座(1)周围的引脚阵列(2),所述中筋(3)连接于相邻两个承载单元的引脚阵列(2)之间,所述引脚阵列(2)背面靠近中筋(3)处设置有半蚀刻凹槽(4)。本发明一种四方扁平无引脚型态封装的引线框结构,它在引线框架引脚根部做半蚀刻凹槽,在PCB板上锡膏的时候,利用虹吸效应使锡膏更顺利爬到引脚侧边,加强引脚与PCB的结合;并且由于引脚根部做了半蚀刻凹槽,引脚根部金属厚度减薄,降低了刀具磨损,大幅度提高了QFN的切割效率。

Description

一种四方扁平无引脚型态封装的引线框结构与封装体结构
技术领域
本发明涉及一种四方扁平无引脚型态封装的引线框结构与封装体结构,属于半导体封装技术领域。
背景技术
四方扁平无引脚型态封装为表面贴装型封装之一,四方扁平无引脚型态封装呈正方形或矩形,封装底部中央位置有一个或多个裸露焊盘用来导热,封装四侧配置有电极触点。
当芯片底部的裸露焊盘和电极触点与PCB上的热焊盘进行焊接时,会有气体外逸造成焊膏结合性不好。
另外传统的QFN 引脚于切割成型时,如图1所示,由于引脚都是实体金属材质的,很容易耗损切割道具寿命,因此,如何降低切割刀具的磨损也是一个问题。
发明内容
本发明的目的在于克服上述不足,提供一种四方扁平无引脚型态封装的引线框结构与封装体结构,它在引线框架引脚根部通过半蚀刻形成凸点结构,在PCB板上锡膏的时候,利用虹吸效应可以使锡膏更顺利爬到引脚侧边,同时利用锡膏对其包覆的凸点的抓附力,加强引脚与PCB的结合,避免上板脱落的问题;并且由于引脚根部做了半蚀刻,引脚根部的金属厚度减薄,在封装体切割时,降低了刀具的磨损,提高了切割效率。
本发明的目的是这样实现的:一种四方扁平无引脚型态封装的引线框结构,它包括若干个呈矩阵排布的承载单元以及位于承载单元之间用于固定承载单元的中筋,所述承载单元包括芯片座和设置于芯片座周围的引脚阵列,所述中筋连接于相邻两个承载单元的引脚阵列之间,所述引脚阵列背面靠近中筋处设置有凸点,所述凸点呈矩形,所述矩形凸点周围设置有半蚀刻凹槽。
所述凸点为矩形,所述矩形凸点两端超出连筋的宽度,所述矩形凸点宽度为引脚宽度的1/4~1/2,矩形凸点超出连筋部分的长度在引脚长度方向上延伸至1/6~1/4。
所述凸点可为圆柱形或多边形,当凸点为圆柱形时,其直径为引脚宽度的1/4~1/2,当凸点为多边形时,该多边形凸点的最宽部分为引脚宽度的1/4~1/2,长度在引脚长度方向上延伸至1/6~1/4。
所述中筋部分半蚀刻减薄,所述中筋的减薄厚度为1/8~2/3框架厚度。
所述半蚀刻凹槽最宽部分的宽度为引脚宽度的1/2~2/3,长度在引脚长度方向上延伸至1/3~1/2。
一种四方扁平无引脚型态封装的封装体结构,它包括芯片座、引脚阵列、芯片和保护胶体,所述引脚阵列设置于芯片座周围,所述芯片设置于芯片座上,并通过金属导线与所述引脚阵列电性连接,所述保护胶体覆盖所述芯片与金属导线并且部分覆盖所述芯片座与引脚阵列,所述引脚阵列背面设置有矩形凸点,所述矩形凸点的宽度为引脚宽度的1/4~1/2,在引脚长度方向上延伸至1/6~1/4,所述凸点周围设置有半蚀刻凹槽,所述半蚀刻凹槽的深度为1/8~2/3框架厚度,宽度为引脚宽度的1/2~2/3,长度在引脚长度方向上延伸至1/3~1/2。
与现有技术相比,本发明具有以下有益效果:
本发明一种四方扁平无引脚型态封装的引线框结构与封装体结构,它在引线框架引脚根部通过半蚀刻形成凸点结构,在PCB板上锡膏的时候,利用虹吸效应可以使锡膏更顺利爬到引脚侧边,同时利用锡膏对其包覆的凸点的抓附力,加强引脚与PCB的结合,避免上板脱落的问题;并且由于引脚根部做了半蚀刻凹槽,引脚根部的金属厚度减薄,在封装体切割时,降低了刀具的磨损,大幅度提高了QFN的切割效率。
附图说明
图1为传统的四方扁平无引脚型态封装的引线框结构的背视图。
图2为本发明一种四方扁平无引脚型态封装的引线框结构一个实施例的背视图。
图3为本发明一种四方扁平无引脚型态封装的引线框结构一个实施例引脚阵列的局部平面布局示意图。
图4为本发明一种四方扁平无引脚型态封装的引线框结构一个实施例引脚阵列的局部立体示意图。
图5为本发明一种四方扁平无引脚型态封装的引线框结构另一个实施例引脚阵列的局部平面布局示意图。
图6为本发明一种四方扁平无引脚型态封装的引线框结构另一个实施例引脚阵列的局部立体示意图。
图7为本发明一种四方扁平无引脚型态封装的引线框结构又一个实施例引脚阵列的局部平面布局示意图。
图8为本发明一种四方扁平无引脚型态封装结构的示意图。
其中:
芯片座1
引脚阵列2
中筋3
凸点4
半蚀刻凹槽5。
具体实施方式
参见图2,本发明一种四方扁平无引脚型态封装的引线框结构,它包括若干个呈矩阵排布的承载单元以及位于承载单元之间用于固定承载单元的中筋3,所述承载单元包括芯片座1和设置于芯片座1周围的引脚阵列2,所述中筋3连接于相邻两个承载单元的引脚阵列2之间,所述引脚阵列2背面靠近中筋3处设置有凸点4,所述凸点4呈矩形,所述矩形凸点4周围设置有半蚀刻凹槽5,该凸点4和半蚀刻凹槽5是通过引脚阵列背面靠近中筋处半蚀刻凸点周围引脚和中筋形成的,该凸点4在去除连筋后仍会部分保留,该凸点4保留部分的宽度为引脚宽度的1/4~1/2,长度在引脚长度方向上延伸至1/6~1/4,所述半蚀刻凹槽5的深度为1/8~2/3框架厚度,所述半蚀刻凹槽5最宽部分的宽度为引脚宽度的1/2~2/3,长度在引脚长度方向上延伸至1/3~1/2,所述中筋3部分半蚀刻减薄,所述中筋的减薄厚度为1/8~2/3框架厚度。
图3示出了图2引线框架中的两个相邻芯片座之间的结构的局部平面布局。两个相邻芯片座之间的引脚阵列对齐,并通过连筋连接在一起。
图4为图3的立体示意图。
图5示出了本发明另一种四方扁平无引脚型态封装的引线框结构,其引脚阵列背面靠近中筋处的凸点4为圆柱形凸点,所述圆柱形凸点4的直径为引脚宽度的1/4~1/2。
图6为图5的立体示意图。
图7示出了本发明又一种四方扁平无引脚型态封装的引线框结构,其引脚阵列背面靠近中筋处的凸点4为多边形凸点,该多边形凸点的最宽部分为引脚宽度的1/4~1/2,长度在引脚长度方向上延伸至1/6~1/4。
图8示出了一种四方扁平无引脚型态封装的封装体结构,它包括芯片座、引脚阵列、芯片和保护胶体,所述引脚阵列设置于芯片座周围,所述芯片设置于芯片座上,并通过金属导线与所述引脚阵列电性连接,所述保护胶体覆盖所述芯片与金属导线并且部分覆盖所述芯片座与引脚阵列,所述引脚阵列背面设置有矩形凸点,所述矩形凸点的宽度为引脚宽度的1/4~1/2,在引脚长度方向上延伸至1/6~1/4,所述凸点周围设置有半蚀刻凹槽,所述半蚀刻凹槽的深度为1/8~2/3框架厚度,宽度为引脚宽度的1/2~2/3,长度在引脚长度方向上延伸至1/3~1/2。在PCB板上锡膏的时候,利用虹吸效应可以使锡膏更顺利爬到引脚侧边,同时利用锡膏对其包覆的凸点的抓附力,加强引脚与PCB的结合,避免上板脱落的问题。

Claims (2)

1.一种四方扁平无引脚型态封装的引线框结构,其特征在于:它包括若干个呈矩阵排布的承载单元以及位于承载单元之间用于固定承载单元的中筋(3),所述承载单元包括芯片座(1)和设置于芯片座(1)周围的引脚阵列(2),所述中筋(3)连接于相邻两个承载单元的引脚阵列(2)之间,所述引脚阵列(2)背面靠近中筋(3)处设置有凸点(4),所述凸点(4)呈矩形,所述矩形凸点(4)周围设置有半蚀刻凹槽(5)。
2.根据权利要求1所述的一种四方扁平无引脚型态封装的引线框结构,其特征在于:所述中筋(3)部分半蚀刻减薄,所述中筋的减薄厚度为1/8~2/3框架厚度。
CN201510071416.7A 2015-02-11 2015-02-11 一种四方扁平无引脚型态封装的引线框结构与封装体结构 Active CN104659010B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510071416.7A CN104659010B (zh) 2015-02-11 2015-02-11 一种四方扁平无引脚型态封装的引线框结构与封装体结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510071416.7A CN104659010B (zh) 2015-02-11 2015-02-11 一种四方扁平无引脚型态封装的引线框结构与封装体结构

Publications (2)

Publication Number Publication Date
CN104659010A CN104659010A (zh) 2015-05-27
CN104659010B true CN104659010B (zh) 2018-03-16

Family

ID=53249961

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510071416.7A Active CN104659010B (zh) 2015-02-11 2015-02-11 一种四方扁平无引脚型态封装的引线框结构与封装体结构

Country Status (1)

Country Link
CN (1) CN104659010B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6798670B2 (ja) * 2017-02-08 2020-12-09 大口マテリアル株式会社 リードフレーム及びその製造方法
JP6327732B1 (ja) * 2017-06-22 2018-05-23 大口マテリアル株式会社 リードフレーム及びその製造方法
JP7021970B2 (ja) * 2018-02-13 2022-02-17 株式会社三井ハイテック リードフレーム、樹脂付きリードフレーム、樹脂付きリードフレームの製造方法および半導体装置の製造方法
CN109346454B (zh) * 2018-11-08 2023-12-15 嘉盛半导体(苏州)有限公司 引线框架条、半导体封装方法、半导体封装结构及其单元
CN111403367A (zh) * 2020-05-09 2020-07-10 天水华洋电子科技股份有限公司 一种增加十字加强筋设计的引线框架

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7608482B1 (en) * 2006-12-21 2009-10-27 National Semiconductor Corporation Integrated circuit package with molded insulation
KR100984132B1 (ko) * 2007-11-12 2010-09-28 삼성에스디아이 주식회사 반도체 패키지 및 그 실장방법
US8841758B2 (en) * 2012-06-29 2014-09-23 Freescale Semiconductor, Inc. Semiconductor device package and method of manufacture
CN204516751U (zh) * 2015-02-11 2015-07-29 江苏长电科技股份有限公司 一种四方扁平无引脚型态封装的引线框结构与封装体结构

Also Published As

Publication number Publication date
CN104659010A (zh) 2015-05-27

Similar Documents

Publication Publication Date Title
CN104659010B (zh) 一种四方扁平无引脚型态封装的引线框结构与封装体结构
CN104956782B (zh) 集成电路模块
TWI311352B (en) Fabricating process of leadframe-based bga packages and leadless leadframe utilized in the process
JP6695156B2 (ja) 樹脂封止型半導体装置
TW201015686A (en) Package and fabricating method thereof
CN204516751U (zh) 一种四方扁平无引脚型态封装的引线框结构与封装体结构
JP2010287737A5 (zh)
US9972561B2 (en) QFN package with grooved leads
US20170133981A1 (en) Photovoltaic Junction Box and Diode
CN206532771U (zh) 散热型半导体器件
CN204516745U (zh) 一种四方扁平无引脚型态封装结构
JP5458476B2 (ja) モールドパッケージおよびその製造方法
JP2007134585A5 (zh)
TWI362097B (en) Semiconductor package with wire-bonding on multi-zigzag fingers
CN204516752U (zh) 一种四方扁平无引脚型态封装的引线框结构
CN211265461U (zh) 一种防止引脚上引线焊点断裂的引线框结构
CN204720443U (zh) 一种防止第二焊点点断的qfn框架
CN202183369U (zh) 封装结构
CN212182316U (zh) 一种无载体的半导体叠层封装结构
CN104409438A (zh) 改善芯片散热的贴片封装结构
CN104362132B (zh) 芯片封装件
CN201623022U (zh) 印刷线路板芯片倒装外接散热板封装结构
CN206259347U (zh) 半导体封装体及导线框架条
CN201623024U (zh) 印刷线路板芯片正装散热块外接散热帽封装结构
CN104143542A (zh) 一种方形扁平无引线封装

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant