CN104617069A - 半导体圆片级封装结构 - Google Patents

半导体圆片级封装结构 Download PDF

Info

Publication number
CN104617069A
CN104617069A CN201410800043.8A CN201410800043A CN104617069A CN 104617069 A CN104617069 A CN 104617069A CN 201410800043 A CN201410800043 A CN 201410800043A CN 104617069 A CN104617069 A CN 104617069A
Authority
CN
China
Prior art keywords
semiconductor wafer
electrode
tin ball
metallic tin
resin bed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410800043.8A
Other languages
English (en)
Inventor
徐小锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nantong Fujitsu Microelectronics Co Ltd
Original Assignee
Nantong Fujitsu Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nantong Fujitsu Microelectronics Co Ltd filed Critical Nantong Fujitsu Microelectronics Co Ltd
Priority to CN201410800043.8A priority Critical patent/CN104617069A/zh
Publication of CN104617069A publication Critical patent/CN104617069A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods

Abstract

本发明涉及半导体圆片级封装结构,包括半导体芯片、再配线电极、再形成电极层、金属锡球和树脂层。其中:再配线电极形成于半导体芯片上;再形成电极层形成于再配线电极之上;金属锡球与再形成电极层焊接;树脂层包覆于金属锡球的周围,且树脂层的厚度小于金属锡球的高度。本发明的半导体圆片级封装结构,机械可靠性强,在受力不均匀时可减小整个封装结构失效的可能性。

Description

半导体圆片级封装结构
技术领域
本发明涉及一种半导体封装技术,特别是一种半导体圆片级封装结构。
背景技术
为实现晶圆片级封装在大尺寸芯片的机械高可靠性,较多的产品开始采用两层金属及两层介电层连接的结构,连接金属焊球端子与芯片表面电极。
参见图1所示,为是现有的半导体器件圆片级封装结构。在半导体芯片1上有电极2,通过涂布光刻工艺形成介电层3、4,再通过电解化学镀的方式形成再布线5与铜层电极6,最后与金属焊球7通过焊接形成连接,形成图1所示的半导体器件圆片级封装结构。
这种半导体器件芯片级封装结构虽然采用了两层介电层的结构,在一定程度上增加了整个封装结构的机械可靠性,但是其铜层电极6与金属焊球7之间形成的金属间化合物容易因受力产生裂纹,导致器件失效。
发明内容
在下文中给出关于本发明的简要概述,以便提供关于本发明的某些方面的基本理解。应当理解,这个概述并不是关于本发明的穷举性概述。它并不是意图确定本发明的关键或重要部分,也不是意图限定本发明的范围。其目的仅仅是以简化的形式给出某些概念,以此作为稍后论述的更详细描述的前序。
本发明的一个主要目的在于提供一种半导体圆片级封装结构,其机械可靠性强,在受力不均匀时可减小整个封装结构失效的可能性。
根据本发明的一方面,一种半导体圆片级封装结构,包括半导体芯片、再配线电极、再形成电极层和金属锡球;还包括树脂层;
其中:
所述再配线电极形成于所述半导体芯片上;
所述再形成电极层形成于所述再配线电极之上;
所述金属锡球与所述再形成电极层焊接;
所述树脂层包覆于所述金属锡球的周围,且所述树脂层的厚度小于所述金属锡球的高度。
采用本发明的半导体圆片级封装结构具有以下优势:
(1)在受力或受热时可将所产生的应力部分转移到树脂膜,有效分散外力;
(2)降低金属锡球底部金属间化合物应力;
(3)相较于现有半导体圆片级封装结构仅仅靠金属间化合物的连接,大幅提高了机械强度,改善可靠性效能。
附图说明
参照下面结合附图对本发明实施例的说明,会更加容易地理解本发明的以上和其它目的、特点和优点。附图中的部件只是为了示出本发明的原理。在附图中,相同的或类似的技术特征或部件将采用相同或类似的附图标记来表示。
图1为现有的半导体圆片级封装结构的结构图;
图2为本发明的半导体圆片级封装结构的结构图。
具体实施方式
下面参照附图来说明本发明的实施例。在本发明的一个附图或一种实施方式中描述的元素和特征可以与一个或更多个其它附图或实施方式中示出的元素和特征相结合。应当注意,为了清楚的目的,附图和说明中省略了与本发明无关的、本领域普通技术人员已知的部件和处理的表示和描述。
参见图2所示,为本发明的半导体圆片级封装结构的结构图。
在本实施方式中,半导体圆片级封装结构包括半导体芯片101、再配线电极201、再形成电极层401和金属锡球501。
再配线电极201形成于半导体芯片101上。例如,采用电解化学镀的方式将再配线电极201电镀至半导体芯片101上。再形成电极层401形成于再配线电极之上。
金属锡球501与再形成电极层401焊接,例如,可以通过二次电镀的方式进行焊接。
本发明的半导体圆片级封装结构还包括树脂层801。树脂层801包覆于金属锡球501的周围,且树脂层801的厚度小于金属锡球501的高度。
由于有了树脂层801的包覆,可以有效的分散施加到金属锡球501上的应力,从而改善整个器件的可靠性。
作为一种实施方式,本发明的半导体圆片级封装结构还可以包括形成于半导体芯片101与再配线电极201之间的第一保护层103,以及形成于再配线电极201与再形成电极层401之间的第二保护层301。
作为一种优选方案,树脂层801的厚度为金属锡球501高度的二分之一。在金属锡球501高出树脂层801的部分,形成用于与外部器件连接的金属锡球端901。
在形成树脂层801的工艺过程中,可以首先形成一将金属锡球501完全包覆的树脂层,再将该完全包覆的树脂层进行减薄。作为一种实施方式,例如可以通过等离子干法蚀刻对该完全包覆的树脂层进行减薄。通过控制蚀刻时间,使得最终形成的树脂层801达到金属锡球501二分之一的高度。
本发明的半导体圆片级封装结构,机械可靠性强,在受力不均匀时可减小整个封装结构失效的可能性。
在本发明的设备和方法中,显然,各部件或各步骤是可以分解、组合和/或分解后重新组合的。这些分解和/或重新组合应视为本发明的等效方案。还需要指出的是,执行上述系列处理的步骤可以自然地按照说明的顺序按时间顺序执行,但是并不需要一定按照时间顺序执行。某些步骤可以并行或彼此独立地执行。同时,在上面对本发明具体实施例的描述中,针对一种实施方式描述和/或示出的特征可以以相同或类似的方式在一个或更多个其它实施方式中使用,与其它实施方式中的特征相组合,或替代其它实施方式中的特征。
应该强调,术语“包括/包含”在本文使用时指特征、要素、步骤或组件的存在,但并不排除一个或更多个其它特征、要素、步骤或组件的存在或附加。
虽然已经详细说明了本发明及其优点,但是应当理解在不超出由所附的权利要求所限定的本发明的精神和范围的情况下可以进行各种改变、替代和变换。而且,本申请的范围不仅限于说明书所描述的过程、设备、手段、方法和步骤的具体实施例。本领域内的普通技术人员从本发明的公开内容将容易理解,根据本发明可以使用执行与在此所述的相应实施例基本相同的功能或者获得与其基本相同的结果的、现有和将来要被开发的过程、设备、手段、方法或者步骤。因此,所附的权利要求旨在在它们的范围内包括这样的过程、设备、手段、方法或者步骤。

Claims (5)

1.一种半导体圆片级封装结构,包括半导体芯片、再配线电极、再形成电极层和金属锡球;
其特征在于,还包括树脂层;
其中:
所述再配线电极形成于所述半导体芯片上;
所述再形成电极层形成于所述再配线电极之上;
所述金属锡球与所述再形成电极层焊接;
所述树脂层包覆于所述金属锡球的周围,且所述树脂层的厚度小于所述金属锡球的高度。
2.根据权利要求1所述的半导体圆片级封装结构,其特征在于:
还包括形成于所述半导体芯片与所述再配线电极之间的第一保护层。
3.根据权利要求2所述的半导体圆片级封装结构,其特征在于:
还包括形成于所述再配线电极与所述再形成电极层之间的第二保护层。
4.根据权利要求1所述的半导体圆片级封装结构,其特征在于:
所述树脂层的厚度为所述金属锡球高度的二分之一。
5.根据权利要求4所述的半导体圆片级封装结构,其特征在于:
所述金属锡球高出所述树脂层的部分形成用于与外部器件连接的金属锡球端子。
CN201410800043.8A 2014-12-19 2014-12-19 半导体圆片级封装结构 Pending CN104617069A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410800043.8A CN104617069A (zh) 2014-12-19 2014-12-19 半导体圆片级封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410800043.8A CN104617069A (zh) 2014-12-19 2014-12-19 半导体圆片级封装结构

Publications (1)

Publication Number Publication Date
CN104617069A true CN104617069A (zh) 2015-05-13

Family

ID=53151447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410800043.8A Pending CN104617069A (zh) 2014-12-19 2014-12-19 半导体圆片级封装结构

Country Status (1)

Country Link
CN (1) CN104617069A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1136220A (zh) * 1995-02-23 1996-11-20 松下电器产业株式会社 载片及其制造方法和安装方法
CN1700435A (zh) * 2004-05-20 2005-11-23 恩益禧电子股份有限公司 半导体器件
CN1722421A (zh) * 2004-06-08 2006-01-18 三星电子株式会社 包括再分布图案的半导体封装及其制造方法
CN1929124A (zh) * 2005-09-06 2007-03-14 株式会社瑞萨科技 半导体器件及其制造方法
CN101292335A (zh) * 2005-10-19 2008-10-22 Nxp股份有限公司 用于晶圆片级芯片尺寸封装的再分布层及其方法
CN102496604A (zh) * 2011-12-19 2012-06-13 南通富士通微电子股份有限公司 高可靠芯片级封装结构

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1136220A (zh) * 1995-02-23 1996-11-20 松下电器产业株式会社 载片及其制造方法和安装方法
CN1700435A (zh) * 2004-05-20 2005-11-23 恩益禧电子股份有限公司 半导体器件
CN1722421A (zh) * 2004-06-08 2006-01-18 三星电子株式会社 包括再分布图案的半导体封装及其制造方法
CN1929124A (zh) * 2005-09-06 2007-03-14 株式会社瑞萨科技 半导体器件及其制造方法
CN101292335A (zh) * 2005-10-19 2008-10-22 Nxp股份有限公司 用于晶圆片级芯片尺寸封装的再分布层及其方法
CN102496604A (zh) * 2011-12-19 2012-06-13 南通富士通微电子股份有限公司 高可靠芯片级封装结构

Similar Documents

Publication Publication Date Title
US8957524B2 (en) Pillar structure for use in packaging integrated circuit products and methods of making such a pillar structure
US9502375B2 (en) Semiconductor device with plated pillars and leads
US9633985B2 (en) First-etched and later-packaged three-dimensional system-in-package normal chip stack package structure and processing method thereof
US20150069605A1 (en) Semiconductor device and fabrication method thereof and semiconductor structure
US20140256092A1 (en) Interconnect Structures and Methods of Forming Same
CN102386107A (zh) 四边扁平无接脚封装方法及其制成的结构
US10607960B2 (en) Substrate structure with selective surface finishes for flip chip assembly
US9355974B2 (en) Semiconductor device and manufacturing method therefor
CN104617069A (zh) 半导体圆片级封装结构
TW201436144A (zh) 結合基板通孔與金屬凸塊之半導體晶片結構及其製程方法
US9935066B2 (en) Semiconductor package having a substrate structure with selective surface finishes
CN104103595A (zh) Pop封装方法
CN102064162B (zh) 堆叠式封装结构、其封装结构及封装结构的制造方法
CN104332465B (zh) 一种3d封装结构及其工艺方法
CN104617001A (zh) 半导体再布线封装工艺
CN204391087U (zh) 半导体再布线封装结构
US8658466B2 (en) Semiconductor package structure and method for making the same
CN104681452A (zh) 晶圆级封装的制造方法
US9084341B2 (en) Fabrication method of packaging substrate
CN103165558B (zh) 封装结构及其制造方法
CN104599987A (zh) 半导体圆片级封装工艺
CN207165556U (zh) 重新布线层及具有所述重新布线层的封装结构
CN204391098U (zh) 晶圆级封装结构
US9466553B2 (en) Package structure and method for manufacturing package structure
CN106505055A (zh) 半导体结构及其形成方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288

Applicant after: Tongfu Microelectronics Co., Ltd.

Address before: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288

Applicant before: Fujitsu Microelectronics Co., Ltd., Nantong

COR Change of bibliographic data
RJ01 Rejection of invention patent application after publication

Application publication date: 20150513

RJ01 Rejection of invention patent application after publication