CN104425455A - 浅沟槽隔离结构边沟问题的测试结构和方法 - Google Patents
浅沟槽隔离结构边沟问题的测试结构和方法 Download PDFInfo
- Publication number
- CN104425455A CN104425455A CN201310407941.2A CN201310407941A CN104425455A CN 104425455 A CN104425455 A CN 104425455A CN 201310407941 A CN201310407941 A CN 201310407941A CN 104425455 A CN104425455 A CN 104425455A
- Authority
- CN
- China
- Prior art keywords
- groove isolation
- plough groove
- fleet plough
- isolation structure
- test
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
本发明提供一种浅沟槽隔离结构边沟问题的测试结构和方法,所述测试结构中浅沟槽隔离结构呈锯齿形,栅极结构呈梳齿状,所述浅沟槽隔离结构的延展方向与所述栅极结构的梳齿延展方向相交且所述浅沟槽隔离结构的锯齿位于所述栅极结构的相邻梳齿之间,所述测试方法侦测任意两根梳齿之间的包含漏电流和/或击穿电压在内的电学参数以判断两根梳齿之间的浅沟槽隔离结构是否出现边沟以及是否出现栅极桥接,有效判断边沟问题是否严重,从而提供了一种新的、有效的晶圆可接受性测试结构和方法。
Description
技术领域
本发明涉及半导体器件测试技术领域,尤其涉及一种浅沟槽隔离结构边沟问题的测试结构和方法。
背景技术
目前,半导体集成电路通常包含有源区和位于有源区之间的隔离区,这些隔离区在制造有源器件之前形成。伴随着半导体工艺进入深亚微米时代,0.18μm以下器件的有源区隔离层已大多采用浅沟槽隔离工艺(Shallow Trench Isolation,STI)来制作。
现有技术中制造STI结构的工艺步骤一般包括:首先在半导体衬底上依次形成垫氧化层、腐蚀阻挡层和图案化的光刻胶,并以图案化的光刻胶为掩膜,刻蚀腐蚀阻挡层、垫氧化层和半导体衬底至一定深度,形成浅沟槽。接着在浅沟槽的表面上形成衬氧化层;将绝缘物质填入浅沟槽中,并覆盖衬氧化层侧壁和整个腐蚀阻挡层,形成隔离氧化层。然后,对填充的隔离氧化层进行平坦化处理直至暴露出腐蚀阻挡层;最后,采用一些酸液腐蚀去除腐蚀阻挡层和垫氧化层。
随着关键工艺尺寸的不断缩小,对于STI填充能力的要求也不断升高。然而,STI结构容易出现边沟(divot)现象,这是集成电路制造中常见的不良问题。STI边沟通常容易在一些酸液腐蚀等制程中形成,例如上述的腐蚀阻挡层和垫氧化层去除工艺中,如图1中虚线圈10所示,STI结构靠近有源区(AA)的边角一般会受到腐蚀,而产生边沟问题,这样边沟会造成形成的器件漏电高,同时在后续栅极工艺制程中栅氧化层和多晶硅(poly)淀积之后造成poly残留,甚者造成相邻两栅极的poly和poly之间的桥接现象(bridge),造成集成电路失效。
因此,提供一种能够有效侦测浅沟槽隔离结构边沟及其严重程度的测试结构,就显得尤为重要了。
发明内容
本发明的目的在于提供一种浅沟槽隔离结构边沟问题的测试结构和方法,以有效侦测浅沟槽隔离结构边沟及其严重程度。
为解决上述问题,本发明提出一种浅沟槽隔离结构边沟问题的测试结构,包括:半导体衬底、形成于半导体衬底中的有源区和间隔所述有源区的浅沟槽隔离结构以及位于所述半导体衬底上方的栅极结构,所述浅沟槽隔离结构呈锯齿形,所述栅极结构呈梳齿状,所述浅沟槽隔离结构的延展方向与所述栅极结构的梳齿延展方向相交且所述浅沟槽隔离结构的锯齿位于所述栅极结构的相邻梳齿之间。
进一步的,所述锯齿的角度为90度。
进一步的,所述浅沟槽隔离结构的锯齿延展方向与所述栅极结构的梳齿延展方向垂直。
进一步的,所述浅沟槽隔离结构的锯齿均匀设置。
进一步的,所述栅极结构的梳齿均匀设置。
进一步的,所述栅极结构的相邻梳齿之间至少有一个所述浅沟槽隔离结构的锯齿。
进一步的,所述栅极结构包括梳齿相向交叉的两个梳齿状栅极,每个栅极连接有测试用焊盘、电极或金属引线。
进一步的,所述梳齿状栅极为多晶硅栅极。
本发明还提供一种浅沟槽隔离结构边沟问题的测试方法,包括以下步骤:
提供半导体衬底,形成上述之一的浅沟槽隔离结构边沟问题的测试结构;
侦测所述测试结构中栅极结构的任意两根梳齿之间的包含漏电流和/或击穿电压在内的电学参数以判断两根梳齿之间的浅沟槽隔离结构是否出现边沟以及是否出现栅极桥接。
进一步的,所述电学参数还包括电阻和电容。
与现有技术相比,本发明提供的浅沟槽隔离结构边沟问题的测试结构和方法,所述测试结构中浅沟槽隔离结构呈锯齿形,栅极结构呈梳齿状,所述浅沟槽隔离结构的延展方向与所述栅极结构的梳齿延展方向相交且所述浅沟槽隔离结构的锯齿位于所述栅极结构的相邻梳齿之间,所述测试方法侦测任意两根梳齿之间的包含漏电流和/或击穿电压在内的电学参数以判断两根梳齿之间的浅沟槽隔离结构是否出现边沟以及是否出现栅极桥接,有效判断边沟问题是否严重,从而提供了一种新的、有效的晶圆可接受性测试结构和方法。
附图说明
图1是现有技术中出现边沟的STI结构示意图;
图2是本发明具体实施例的浅沟槽隔离结构边沟问题的测试结构的结构示意图;
图3是本发明具体实施例的浅沟槽隔离结构边沟问题的测试方法流程图。
具体实施方式
以下结合附图和具体实施例对本发明提出的浅沟槽隔离结构边沟问题的测试结构和方法作进一步详细说明。
请参考图2,本发明提供一种浅沟槽隔离结构边沟问题的测试结构,包括:半导体衬底(未图示)、形成于半导体衬底中的有源区21和间隔所述有源区的浅沟槽隔离结构22以及位于所述半导体衬底上方的栅极结构24、25,所述浅沟槽隔离结构22呈锯齿形,所述栅极结构24、25呈梳齿状,所述浅沟槽隔离结构22的延展方向与所述栅极结构24、25的梳齿延展方向相交且所述浅沟槽隔离结构22的锯齿位于所述栅极结构24、25的相邻梳齿之间。栅极结构、有源区以及浅沟槽隔离结构形成了一个测试网络。
本实施例中,所述浅沟槽隔离结构22的锯齿的角度为90度,各个锯齿均匀设置,延展方向与所述栅极结构24、25的梳齿延展方向垂直,相邻梳齿之间夹一个STI结构的一个锯齿。
栅极结构24、25为多晶硅栅极结构,包括多晶硅栅极及其下方的栅氧化层(未图示)。栅极结构24、25为梳齿相向交叉,且两者相远的一端连接有测试用焊盘、电极或金属引线26。
利用测试用焊盘、电极或金属引线26接入测试仪器,进而可以利用本发明的浅沟槽隔离结构边沟问题的测试结构测试出浅沟槽隔离结构是否存在边沟以及边沟是否比较严重。
因此,本发明还提供一种浅沟槽隔离结构边沟问题的测试方法,包括以下步骤:
S1,提供半导体衬底,形成浅沟槽隔离结构边沟问题的测试结构;
S2,侦测任意两根梳齿之间的包含漏电流和/或击穿电压在内的电学参数以判断两根梳齿之间的浅沟槽隔离结构是否出现边沟以及是否出现栅极桥接。
步骤S1中形成浅沟槽隔离结构边沟问题的测试结构的过程包括:
首先,在半导体衬底上依次形成垫氧化层、腐蚀阻挡层和图案化的光刻胶,所述腐蚀阻挡层可以为氮化硅;
接着,以图案化的光刻胶为掩膜,刻蚀腐蚀阻挡层、垫氧化层和半导体衬底至一定深度,形成浅沟槽;
然后,在浅沟槽的表面上形成衬氧化层,所述衬氧化层可以为二氧化硅单层、二氧化硅-氮化硅双层或者二氧化硅-氮化硅-二氧化硅(ONO)三层结构。
接着,采用HDPCVD(高密度等离子体化学气相淀积)工艺将氧化硅等绝缘物质填入浅沟槽中,并覆盖衬氧化层侧壁和整个腐蚀阻挡层,形成隔离氧化层;
然后,对填充的隔离氧化层进行化学机械平坦化(CMP)处理直至暴露出腐蚀阻挡层;
最后,采用一些酸液腐蚀去除腐蚀阻挡层和垫氧化层。
由于边沟(Divot)深度和边沟周围氧化层的辐射正电荷会降低MOS器件的阈值电压Vt,而Vt降低,会导致漏电加剧,特别是小尺寸NMOS器件;同时边沟周围氧化层的辐照缺陷会加剧MOS器件的热载流子效应,降低使用寿命,因此,在步骤S1之后,S2之前栅极结构一侧引出电极、焊盘或金属引线,用于后续测试。本实施例中,在步骤S2中,可以测试相邻两个梳齿之间的漏电流、击穿电压、电容、电阻等电学参数,根据测得的数据大小来判断两个梳齿之间的STI结构是否出现边沟问题以及出现的边沟是否引起栅极桥接(即边沟问题是否严重)。击穿电压或漏电流等电学参数是相对稳定的电学参数,因此,在正常情况下,相邻两梳齿之间的多个锯齿作为侦测点时,这些电学参数是大致相同的,即未产生边沟问题。如果发现一锯齿处的两栅极结构之间的相同电学参数有明显变化,例如漏电流明显变大,可以判断出该锯齿处产生了边沟问题,同时若是数据增大剧多,栅极结构出现桥接,则边沟问题非常严重。另一方面,还可以判断测得的电学参数数据的范围,根据范围来判断边沟问题及其严重程度,超出范围越多,情况越严重。
因而,在本发明其他实施例中,也可以测量任意栅极梳齿之间的电学参数,来判断两梳齿之间是否有边沟以及边沟的严重程度,原理与相邻两条梳齿之间的测试相同。
综上所述,本发明提供一种浅沟槽隔离结构边沟问题的测试结构和方法,所述测试结构中浅沟槽隔离结构呈锯齿形,栅极结构呈梳齿状,所述浅沟槽隔离结构的延展方向与所述栅极结构的梳齿延展方向相交且所述浅沟槽隔离结构的锯齿位于所述栅极结构的相邻梳齿之间,所述测试方法侦测任意两根梳齿之间的包含漏电流和/或击穿电压在内的电学参数以判断两根梳齿之间的浅沟槽隔离结构是否出现边沟以及是否出现栅极桥接,有效判断边沟问题是否严重,从而提供了一种新的、有效的晶圆可接受性测试结构和方法。
显然,本领域的技术人员可以对发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种浅沟槽隔离结构边沟问题的测试结构,其特征在于,包括:半导体衬底、形成于半导体衬底中的有源区和间隔所述有源区的浅沟槽隔离结构以及位于所述半导体衬底上方的栅极结构,所述浅沟槽隔离结构呈锯齿形,所述栅极结构呈梳齿状,所述浅沟槽隔离结构的延展方向与所述栅极结构的梳齿延展方向相交且所述浅沟槽隔离结构的锯齿位于所述栅极结构的相邻梳齿之间。
2.如权利要求1所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述锯齿的角度为90度。
3.如权利要求1所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述浅沟槽隔离结构的锯齿延展方向与所述栅极结构的梳齿延展方向垂直。
4.如权利要求1所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述浅沟槽隔离结构的锯齿均匀设置。
5.如权利要求1所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述栅极结构的梳齿均匀设置。
6.如权利要求1至5中任一项所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述栅极结构的相邻梳齿之间至少有一个所述浅沟槽隔离结构的锯齿。
7.如权利要求1至5中任一项所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述栅极结构包括梳齿相向交叉的两个梳齿状栅极,每个栅极连接有测试用焊盘、电极或金属引线。
8.如权利要求7所述的浅沟槽隔离结构边沟问题的测试结构,其特征在于,所述梳齿状栅极为多晶硅栅极。
9.一种浅沟槽隔离结构边沟问题的测试方法,其特征在于,包括以下步骤:
提供半导体衬底,形成如权利要求1至8中任一项所述的浅沟槽隔离结构边沟问题的测试结构;
侦测所述测试结构中栅极结构的任意两根梳齿之间的包含漏电流和/或击穿电压在内的电学参数以判断两根梳齿之间的浅沟槽隔离结构是否出现边沟以及是否出现栅极桥接。
10.如权利要求9所述的测试方法,其特征在于,所述电学参数还包括电阻和电容。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310407941.2A CN104425455B (zh) | 2013-09-09 | 2013-09-09 | 浅沟槽隔离结构边沟问题的测试结构和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310407941.2A CN104425455B (zh) | 2013-09-09 | 2013-09-09 | 浅沟槽隔离结构边沟问题的测试结构和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104425455A true CN104425455A (zh) | 2015-03-18 |
CN104425455B CN104425455B (zh) | 2017-06-27 |
Family
ID=52974042
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310407941.2A Active CN104425455B (zh) | 2013-09-09 | 2013-09-09 | 浅沟槽隔离结构边沟问题的测试结构和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104425455B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105810605A (zh) * | 2016-03-24 | 2016-07-27 | 上海华力微电子有限公司 | 用于检查多晶硅栅极侧墙绝缘性能的测试结构 |
CN106443410A (zh) * | 2016-08-30 | 2017-02-22 | 张为凤 | 一种集成电路测试方法 |
CN114023723A (zh) * | 2021-10-21 | 2022-02-08 | 上海华力集成电路制造有限公司 | 高压器件测试结构及缺陷检测方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1635619A (zh) * | 2003-12-31 | 2005-07-06 | 中芯国际集成电路制造(上海)有限公司 | 晶片金属互连线可靠性在线测试方法 |
US20050247930A1 (en) * | 2003-11-18 | 2005-11-10 | Nanya Technology Corp. | Shallow trench isolation void detecting method and structure for the same |
CN101295624A (zh) * | 2007-04-24 | 2008-10-29 | 中芯国际集成电路制造(上海)有限公司 | 缺陷的检测结构及其制作方法、检测方法 |
CN101345233A (zh) * | 2008-08-19 | 2009-01-14 | 上海宏力半导体制造有限公司 | 浅沟槽隔离工艺中库伊效应的测试结构及监测方法 |
CN102110586A (zh) * | 2009-12-24 | 2011-06-29 | 中芯国际集成电路制造(上海)有限公司 | 监测半导体衬底中硅损伤的方法 |
CN102931170A (zh) * | 2011-08-08 | 2013-02-13 | 中芯国际集成电路制造(上海)有限公司 | 一种检测结构及形成方法和检测方法 |
-
2013
- 2013-09-09 CN CN201310407941.2A patent/CN104425455B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050247930A1 (en) * | 2003-11-18 | 2005-11-10 | Nanya Technology Corp. | Shallow trench isolation void detecting method and structure for the same |
CN1635619A (zh) * | 2003-12-31 | 2005-07-06 | 中芯国际集成电路制造(上海)有限公司 | 晶片金属互连线可靠性在线测试方法 |
CN101295624A (zh) * | 2007-04-24 | 2008-10-29 | 中芯国际集成电路制造(上海)有限公司 | 缺陷的检测结构及其制作方法、检测方法 |
CN101345233A (zh) * | 2008-08-19 | 2009-01-14 | 上海宏力半导体制造有限公司 | 浅沟槽隔离工艺中库伊效应的测试结构及监测方法 |
CN102110586A (zh) * | 2009-12-24 | 2011-06-29 | 中芯国际集成电路制造(上海)有限公司 | 监测半导体衬底中硅损伤的方法 |
CN102931170A (zh) * | 2011-08-08 | 2013-02-13 | 中芯国际集成电路制造(上海)有限公司 | 一种检测结构及形成方法和检测方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105810605A (zh) * | 2016-03-24 | 2016-07-27 | 上海华力微电子有限公司 | 用于检查多晶硅栅极侧墙绝缘性能的测试结构 |
CN106443410A (zh) * | 2016-08-30 | 2017-02-22 | 张为凤 | 一种集成电路测试方法 |
CN114023723A (zh) * | 2021-10-21 | 2022-02-08 | 上海华力集成电路制造有限公司 | 高压器件测试结构及缺陷检测方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104425455B (zh) | 2017-06-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102194794B (zh) | 等离子体损伤检测结构、其检测方法及其形成方法 | |
US10079187B2 (en) | Semiconductor devices and methods for testing a gate insulation of a transistor structure | |
CN105720058A (zh) | 用于HKMG CMOS技术的嵌入式多晶SiON CMOS或NVM的边界方案 | |
US20190088561A1 (en) | Cell-like floating-gate test structure | |
CN102931170B (zh) | 一种检测结构及形成方法和检测方法 | |
JP2017045953A (ja) | 半導体装置および半導体装置の製造方法 | |
CN107346752B (zh) | 半导体测试结构及其形成方法以及测试方法 | |
CN107017231A (zh) | 集成芯片及其形成方法 | |
CN104425455A (zh) | 浅沟槽隔离结构边沟问题的测试结构和方法 | |
CN102110586B (zh) | 监测半导体衬底中硅损伤的方法 | |
CN105990357B (zh) | 半导体器件及制备方法、半导体器件的测试结构及方法 | |
CN105070689A (zh) | 闪存及其制备方法及监测闪存隧穿氧化层击穿电压的方法 | |
CN103943608B (zh) | 一种检测多晶硅残留的测试结构 | |
US9070652B2 (en) | Test structure for semiconductor process and method for monitoring semiconductor process | |
CN103822812B (zh) | 半导体器件测试样品的制作方法 | |
CN102779810B (zh) | 金属氧化物半导体测试结构及其形成方法 | |
CN103400824B (zh) | 检测件和晶圆 | |
US11264292B2 (en) | Cell-like floating-gate test structure | |
CN102194684B (zh) | 栅极介质层制造方法 | |
CN101770964B (zh) | 形成钝化层窗口工艺中引入电荷的测试方法 | |
CN100361286C (zh) | 半导体元件缺陷的检测方法 | |
WO2021197090A1 (zh) | 半导体结构 | |
CN112928038B (zh) | 一种检测方法 | |
JP2007116042A (ja) | 半導体装置及びその製造方法 | |
JP2007317743A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |