CN104168016A - 一种延迟锁相方法和电路 - Google Patents

一种延迟锁相方法和电路 Download PDF

Info

Publication number
CN104168016A
CN104168016A CN201310181862.4A CN201310181862A CN104168016A CN 104168016 A CN104168016 A CN 104168016A CN 201310181862 A CN201310181862 A CN 201310181862A CN 104168016 A CN104168016 A CN 104168016A
Authority
CN
China
Prior art keywords
delay
phase
delay line
main
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310181862.4A
Other languages
English (en)
Other versions
CN104168016B (zh
Inventor
严龙军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201310181862.4A priority Critical patent/CN104168016B/zh
Priority to PCT/CN2014/075459 priority patent/WO2014183523A1/zh
Publication of CN104168016A publication Critical patent/CN104168016A/zh
Application granted granted Critical
Publication of CN104168016B publication Critical patent/CN104168016B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • H03L7/0814Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Pulse Circuits (AREA)
  • Dram (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明提供了一种延迟锁相方法和电路,其中,所述方法包括:将参考时钟信号送到主延迟线进行延迟;对延迟后的所述参考时钟信号进行相位检测;根据相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。本发明能够在宽动态信号频率范围内实现信号的自动锁定。

Description

一种延迟锁相方法和电路
技术领域
本发明涉及集成电路领域,尤其涉及一种延迟锁相方法和电路。
背景技术
目前,延迟锁相电路在集成电路领域被广泛使用,主要用于对一些电路中的关键信号,例如时钟信号,产生精确的相移,最终使得信号间的相位关系得到调整,例如待采样的数据和采样信号,从而获得最佳的采样点。已有的发明专利,通过数字或者模拟电路的方式,虽然都实现了延迟锁相的功能,但是均未涉及到如何在宽动态信号频率范围内实现信号自动锁定。
发明内容
本发明的目的是提供一种延迟锁相方法和电路,在宽动态信号频率范围内实现信号的自动锁定。
为了实现上述目的,本发明实施例提供了一种延迟锁相电路,所述电路包括:
主延迟线;
从延迟线;
相位检测电路,用于对经过主延迟线延迟后的参考时钟信号进行相位检测;
控制电路,用于根据所述相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
上述的延迟锁相电路,其中,所述主延迟线和从延迟线由多个延迟单元组成。
上述的延迟锁相电路,其中,所述相位检测电路具体为:
确定经过主延迟线进行延迟的所述参考时钟信号延迟的周期数,所述周期数为整周期或半周期。
上述的延迟锁相电路,其中,所述周期数为整周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的正沿相位确定所述相位检测结果;
所述周期数为半周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的负沿相位确定所述相位检测结果。
上述的延迟锁相电路,其中,所述控制电路具体包括:
计算电路,用于根据所述相位检测结果,计算满足延迟条件时的延迟单元的目标个数;
判断电路,用于判断所述主延迟线中的延迟单元个数能否低于所述目标个数;
主控制电路,用于当所述判断结果指示所述主延迟线中的延迟单元个数不低于所述目标个数时,控制所述参考时钟信号经过主延迟线进行延迟锁相,并控制所述主延迟线中处于工作状态的延迟单元个数为所述目标个数;
从控制电路,用于当所述判断结果指示所述主延迟线中的延迟单元个数低于所述目标个数时,控制所述参考时钟信号经过从延迟线进行延迟锁相,所述从延迟线中的处于工作状态的延迟单元个数为预设值。
上述的延迟锁相电路,其中,所述延迟条件具体为延迟单个周期的第一延迟条件。
上述的延迟锁相电路,其中,当所述主延迟线的延迟单元个数不满足延迟所述第一延迟条件时,所述延迟条件具体为延迟半个周期的第二延迟条件。
为了实现上述目的,本发明实施例还提供了一种延迟锁相方法,所述方法包括:
将参考时钟信号送到主延迟线进行延迟;
对延迟后的所述参考时钟信号进行相位检测;
根据相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
上述的延迟锁相方法,其中,所述主延迟线和从延迟线由多个延迟单元组成。
上述的延迟锁相方法,其中,所述对延迟后的所述参考时钟信号进行相位检测具体为:
确定经过主延迟线的所述参考时钟信号延迟的周期数,所述周期数为整周期或半周期。
上述的延迟锁相方法,其中,所述周期数为整周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的正沿相位确定所述相位检测结果;
所述周期数为半周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的负沿相位确定所述相位检测结果。
上述的延迟锁相方法,其中,所述根据所述相位检测结果,控制所述参考时钟信号进行主延迟线或从延迟线进行延迟锁相具体为:
根据所述相位检测结果,计算满足延迟条件时的延迟单元的目标个数;
判断所述主延迟线中的延迟单元个数能否低于所述目标个数;
当所述判断结果指示所述主延迟线中的延迟单元个数不低于所述目标个数时,控制所述参考时钟信号经过主延迟线进行延迟锁相,并控制所述主延迟线中处于工作状态的延迟单元个数为所述目标个数;
否则,控制所述参考时钟信号经过从延迟线进行延迟锁相,所述从延迟线中的处于工作状态的延迟单元个数为预设值。
上述的延迟锁相方法,其中,所述延迟条件具体为延迟单个周期的第一延迟条件。
上述的延迟锁相方法,其中,当所述主延迟线的延迟单元个数不满足延迟所述第一延迟条件时,所述延迟条件具体为延迟半个周期的第二延迟条件。
本发明实施例具有相位检测电路,用于对延迟后的参考时钟信号进行相位检测,进一步地,由控制电路根据相位检测结果,在宽动态信号频率范围内,自动控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
附图说明
图1为本发明实施例提供的延迟锁相电路的结构示意图;
图2为本发明实施例提供的延迟线示意图;
图3为本发明实施例提供的相位检测电路的示意图;
图4为本发明实施例提供的延迟锁相电路优选的结构示意图;
图5为本发明实施例提供的延迟锁相方法的流程示意图。
具体实施方式
为使本发明实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本发明实施例提供了一种延迟锁相电路,所述电路如图1所示,包括:
主延迟线;
从延迟线;
相位检测电路,用于对经过主延迟线延迟后的参考时钟信号进行相位检测;
控制电路,用于根据所述相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
本发明实施例提供的延迟锁相电路,具有一相位检测电路,用于对延迟后的参考时钟信号进行相位检测,进一步地,由延迟锁相电路中的控制电路根据相位检测结果,在宽动态信号频率范围内,自动控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相,达到本发明的目的。
上述的延迟锁相电路中,所述主延迟线和从延迟线如图2所示,由多个延迟单元组成。
主延迟线和从延迟线均由若干个延迟单元组成,一般来说,延迟单元的个数是固定的,输入延迟线的信号经过延迟线后,会获取到若干的延迟。延迟单元的电路可以用基本的门电路进行构造,用于产生对参考时钟信号延迟的效果。
上述的延迟锁相电路中,所述相位检测电路具体为:
确定经过主延迟线进行延迟的所述参考时钟信号延迟的周期数,所述周期数为整周期或半周期。
如图3所示,所述周期数为整周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的正沿相位确定所述相位检测结果;
所述周期数为半周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的负沿相位确定所述相位检测结果。
上述的延迟锁相电路中,所述控制电路具体包括:
计算电路,用于根据所述相位检测结果,计算满足延迟条件时的延迟单元的目标个数;
判断电路,用于判断所述主延迟线中的延迟单元个数能否低于所述目标个数;
主控制电路,用于当所述判断结果指示所述主延迟线中的延迟单元个数不低于所述目标个数时,控制所述;
从控制电路,用于当所述判断结果指示所述主延迟线中的延迟单元个数低于所述目标个数时,控制所述参考时钟信号经过从延迟线进行延迟锁相,所述从延迟线中的处于工作状态的延迟单元个数为预设值。
根据相位检测电路获得的相位检测结果,计算足延迟条件时的延迟单元的目标个数,当延迟锁相电路中的主延迟线的延迟能力能够满足延迟条件时,即所述主延迟线中的延迟单元个数不低于所述目标个数时,通过主控制电路,控制参考时钟信号经过主延迟线进行延迟锁相,并且保证所述主延迟线中处于工作状态的延迟单元个数达到目标个数;当延迟锁相电路中的主延迟线的延迟能力不能够满足延迟条件时,就自动控制参考时钟信号经过从延迟线进行延迟锁相,这里可以直接通过预设延迟值(可以通过寄存器提前配置好)给从延迟线。
上述延迟条件具体为延迟单个周期的第一延迟条件。
一般情况下,检测电路会先检测到半个周期对应的延迟单元个数,再检测到一个周期的延迟单元个数。在本发明实施例中,如果参考时钟信号的频率较高,需要的延迟单元较少,优选地,可以获取到满足延迟单个周期的第一延迟条件,但是,如果单个周期的延迟时间超出主延迟线最大的延迟能力时,主延迟线就不再具备单个周期的锁定能力,这个时候可以使用半个周期锁定值。
即,当所述主延迟线的延迟单元个数不满足延迟所述第一延迟条件时,所述延迟条件具体为延迟半个周期的第二延迟条件。
此时,对应的情况时,参考时钟信号频率很低,数据的采样窗口非常大,采样信号可以在很宽的范围对数据进行采样,并不需要在数据的中间位置去采样,因此,我们可以直接通过指定固定的延迟值(可以通过寄存器提前配置好)给从延迟线。即,在延迟半个周期的第二延迟条件不满足时,直接旁路主延迟线,而用预先设定的值去控制从延迟线的延迟。
综合上述过程,本发明实施例还提供了一种优选地延迟锁存电路,如图4所示:
一般参考时钟信号经主延迟线进行延迟,延迟后的参考时钟信号经相位检测电路进行相位检测,检测的结果送主控制电路。主控制电路对主延迟线的延迟进行控制,并判决相位检测的结果,最终计算出单个时钟周期的延迟单元个数,并反馈延迟锁相电路锁定的状态;从控制电路获取到主延迟线提供的信息,如单个周期的延迟单元数、是否需要使用旁路模式延迟码等,从而计算出从延迟线的延迟。在延迟半个周期的第二延迟条件不满足时,直接旁路主延迟线。
为了实现上述目的,本发明实施例还提供了一种延迟锁相方法,所述方法如图5所示,包括:
步骤51,将参考时钟信号送到主延迟线进行延迟;
步骤52,对延迟后的所述参考时钟信号进行相位检测;
步骤53,根据相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
上述的延迟锁相方法,其中,所述主延迟线和从延迟线由多个延迟单元组成。
上述的延迟锁相方法,其中,所述对延迟后的所述参考时钟信号进行相位检测具体为:
确定经过主延迟线的所述参考时钟信号延迟的周期数,所述周期数为整周期或半周期。
上述的延迟锁相方法,其中,所述周期数为整周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的正沿相位确定所述相位检测结果;
所述周期数为半周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的负沿相位确定所述相位检测结果。
上述的延迟锁相方法,其中,所述根据所述相位检测结果,控制所述参考时钟信号进行主延迟线或从延迟线进行延迟锁相具体为:
根据所述相位检测结果,计算满足延迟条件时的延迟单元的目标个数;
判断所述主延迟线中的延迟单元个数能否低于所述目标个数;
当所述判断结果指示所述主延迟线中的延迟单元个数不低于所述目标个数时,控制所述参考时钟信号经过主延迟线进行延迟锁相,并控制所述主延迟线中处于工作状态的延迟单元个数为所述目标个数;
否则,控制所述参考时钟信号经过从延迟线进行延迟锁相,所述从延迟线中的处于工作状态的延迟单元个数为预设值。
上述的延迟锁相方法,其中,所述延迟条件具体为延迟单个周期的第一延迟条件。
上述的延迟锁相方法,其中,当所述主延迟线的延迟单元个数不满足延迟所述第一延迟条件时,所述延迟条件具体为延迟半个周期的第二延迟条件。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (14)

1.一种延迟锁相电路,其特征在于,所述电路包括:
主延迟线;
从延迟线;
相位检测电路,用于对经过主延迟线延迟后的参考时钟信号进行相位检测;
控制电路,用于根据所述相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
2.如权利要求1所述的延迟锁相电路,其特征在于,所述主延迟线和从延迟线由多个延迟单元组成。
3.如权利要求2所述的延迟锁相电路,其特征在于,所述相位检测电路具体为:
确定经过主延迟线进行延迟的所述参考时钟信号延迟的周期数,所述周期数为整周期或半周期。
4.如权利要求3所述的延迟锁相电路,其特征在于,所述周期数为整周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的正沿相位确定所述相位检测结果;
所述周期数为半周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的负沿相位确定所述相位检测结果。
5.如权利要求3所述的延迟锁相电路,其特征在于,所述控制电路具体包括:
计算电路,用于根据所述相位检测结果,计算满足延迟条件时的延迟单元的目标个数;
判断电路,用于判断所述主延迟线中的延迟单元个数能否低于所述目标个数;
主控制电路,用于当所述判断结果指示所述主延迟线中的延迟单元个数不低于所述目标个数时,控制所述参考时钟信号经过主延迟线进行延迟锁相,并控制所述主延迟线中处于工作状态的延迟单元个数为所述目标个数;
从控制电路,用于当所述判断结果指示所述主延迟线中的延迟单元个数低于所述目标个数时,控制所述参考时钟信号经过从延迟线进行延迟锁相,所述从延迟线中的处于工作状态的延迟单元个数为预设值。
6.如权利要求5所述的延迟锁相电路,其特征在于,所述延迟条件具体为延迟单个周期的第一延迟条件。
7.如权利要求6所述的延迟锁相电路,其特征在于,当所述主延迟线的延迟单元个数不满足延迟所述第一延迟条件时,所述延迟条件具体为延迟半个周期的第二延迟条件。
8.一种延迟锁相方法,其特征在于,所述方法包括:
将参考时钟信号送到主延迟线进行延迟;
对延迟后的所述参考时钟信号进行相位检测;
根据相位检测结果,控制所述参考时钟信号经过主延迟线或从延迟线进行延迟锁相。
9.如权利要求8所述的延迟锁相方法,其特征在于,所述主延迟线和从延迟线由多个延迟单元组成。
10.如权利要求9所述的延迟锁相方法,其特征在于,所述对延迟后的所述参考时钟信号进行相位检测具体为:
确定经过主延迟线的所述参考时钟信号延迟的周期数,所述周期数为整周期或半周期。
11.如权利要求10所述的延迟锁相方法,其特征在于,所述周期数为整周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的正沿相位确定所述相位检测结果;
所述周期数为半周期时,根据经过主延迟线进行延迟的所述参考时钟信号中相邻的负沿相位确定所述相位检测结果。
12.如权利要求10所述的延迟锁相方法,其特征在于,所述根据所述相位检测结果,控制所述参考时钟信号进行主延迟线或从延迟线进行延迟锁相具体为:
根据所述相位检测结果,计算满足延迟条件时的延迟单元的目标个数;
判断所述主延迟线中的延迟单元个数能否低于所述目标个数;
当所述判断结果指示所述主延迟线中的延迟单元个数不低于所述目标个数时,控制所述参考时钟信号经过主延迟线进行延迟锁相,并控制所述主延迟线中处于工作状态的延迟单元个数为所述目标个数;
否则,控制所述参考时钟信号经过从延迟线进行延迟锁相,所述从延迟线中的处于工作状态的延迟单元个数为预设值。
13.如权利要求12所述的延迟锁相方法,其特征在于,所述延迟条件具体为延迟单个周期的第一延迟条件。
14.如权利要求13所述的延迟锁相方法,其特征在于,当所述主延迟线的延迟单元个数不满足延迟所述第一延迟条件时,所述延迟条件具体为延迟半个周期的第二延迟条件。
CN201310181862.4A 2013-05-16 2013-05-16 一种延迟锁相方法和电路 Active CN104168016B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201310181862.4A CN104168016B (zh) 2013-05-16 2013-05-16 一种延迟锁相方法和电路
PCT/CN2014/075459 WO2014183523A1 (zh) 2013-05-16 2014-04-16 一种延迟锁相方法和电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310181862.4A CN104168016B (zh) 2013-05-16 2013-05-16 一种延迟锁相方法和电路

Publications (2)

Publication Number Publication Date
CN104168016A true CN104168016A (zh) 2014-11-26
CN104168016B CN104168016B (zh) 2018-12-14

Family

ID=51897673

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310181862.4A Active CN104168016B (zh) 2013-05-16 2013-05-16 一种延迟锁相方法和电路

Country Status (2)

Country Link
CN (1) CN104168016B (zh)
WO (1) WO2014183523A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109831206A (zh) * 2019-02-13 2019-05-31 芯原微电子(上海)股份有限公司 延迟锁定环及延迟锁定方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1519934A (zh) * 2003-01-10 2004-08-11 三星电子株式会社 阻塞电路的增强相位抖动抗扰度的延迟锁定环路及其方法
US20040217789A1 (en) * 2003-04-29 2004-11-04 Jong-Tae Kwak Delay locked loop device
CN101729063A (zh) * 2008-10-16 2010-06-09 北京芯技佳易微电子科技有限公司 延迟锁相环电路及调整输出时钟信号相位的方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100554981B1 (ko) * 2003-11-20 2006-03-03 주식회사 하이닉스반도체 지연 고정 루프
US7439788B2 (en) * 2005-12-28 2008-10-21 Intel Corporation Receive clock deskewing method, apparatus, and system
CN101504861A (zh) * 2009-03-16 2009-08-12 东南大学 全数字延时锁定环电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1519934A (zh) * 2003-01-10 2004-08-11 三星电子株式会社 阻塞电路的增强相位抖动抗扰度的延迟锁定环路及其方法
US20040217789A1 (en) * 2003-04-29 2004-11-04 Jong-Tae Kwak Delay locked loop device
CN101729063A (zh) * 2008-10-16 2010-06-09 北京芯技佳易微电子科技有限公司 延迟锁相环电路及调整输出时钟信号相位的方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109831206A (zh) * 2019-02-13 2019-05-31 芯原微电子(上海)股份有限公司 延迟锁定环及延迟锁定方法

Also Published As

Publication number Publication date
CN104168016B (zh) 2018-12-14
WO2014183523A1 (zh) 2014-11-20

Similar Documents

Publication Publication Date Title
RU2451391C2 (ru) Схемное устройство и способ измерения дрожания тактового сигнала
CN105245203B (zh) 高精度低速时钟占空比检测系统及方法
KR101811228B1 (ko) 클록 탬퍼링을 검출하기 위한 장치 및 방법
CN103176042B (zh) 一种频率测量方法、装置和频率计
CN104166542A (zh) 检测应用耗电的方法和装置
CN106603071A (zh) Pll双边沿锁定检测器
US10135440B2 (en) Magnetic field triggering
JP2007535840A5 (zh)
CN100474436C (zh) 用于延迟电路的方法和装置
CN104201948B (zh) 一种开关磁阻电机无位置传感器控制装置及控制方法
CN203104409U (zh) 一种市电精确检测跟踪数字锁相的系统
CN103634003B (zh) Osc频率自动校准电路及自动校准方法
CN104168016A (zh) 一种延迟锁相方法和电路
CN106230250A (zh) 一种被动式相位锁定驱动中频率scr的方法
CN102457268B (zh) 32位捕获寄存器的实现方法
TWI445379B (zh) 時序恢復控制器及其操作方法
CN103312307B (zh) 时钟频偏检测方法及装置
CN100578246C (zh) 一种生成测试向量的方法
WO2015124047A1 (zh) 一种解析波形的方法和装置
US9231597B2 (en) Digitally controlled oscillator calibration circuit and method
CN205039800U (zh) 具有迟滞功能的时间数字转换电路
US9246494B2 (en) Metering circuit including a floating count window to determine a count
CN106018962A (zh) 一种信号间相位差为0到2π的自动数字鉴相电路及系统
CN105187143A (zh) 一种基于二项分布的快速频谱感知方法和装置
CN104378088B (zh) 延迟时间差检测及调整装置与方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20221109

Address after: 518055 Zhongxing Industrial Park, Liuxian Avenue, Xili street, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: SANECHIPS TECHNOLOGY Co.,Ltd.

Address before: 518057 Ministry of justice, Zhongxing building, South Science and technology road, Nanshan District hi tech Industrial Park, Shenzhen, Guangdong

Patentee before: ZTE Corp.