CN104134701B - 一种杂质分凝肖特基源漏器件及其制备方法 - Google Patents

一种杂质分凝肖特基源漏器件及其制备方法 Download PDF

Info

Publication number
CN104134701B
CN104134701B CN201410392233.0A CN201410392233A CN104134701B CN 104134701 B CN104134701 B CN 104134701B CN 201410392233 A CN201410392233 A CN 201410392233A CN 104134701 B CN104134701 B CN 104134701B
Authority
CN
China
Prior art keywords
channel
source
drain
impurity
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410392233.0A
Other languages
English (en)
Other versions
CN104134701A (zh
Inventor
孙雷
徐浩
张博
张一博
韩静文
王漪
张盛东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University
Original Assignee
Peking University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University filed Critical Peking University
Priority to CN201410392233.0A priority Critical patent/CN104134701B/zh
Publication of CN104134701A publication Critical patent/CN104134701A/zh
Application granted granted Critical
Publication of CN104134701B publication Critical patent/CN104134701B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • H01L29/7828Vertical transistors without inversion channel, e.g. vertical ACCUFETs, normally-on vertical MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7839Field effect transistors with field effect produced by an insulated gate with Schottky drain or source contact

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

杂质分凝肖特基源漏器件,包括一个垂直方向的环状半导体沟道,一个环状栅电极,一个环状栅介质层,一个源区,一个杂质分凝区,一个漏区,一个杂质分凝区,一个半导体衬底;源区位于垂直沟道的底部,与衬底相接;杂质分凝区介于源区与垂直沟道之间;漏区位于垂直沟道的顶部;杂质分凝区介于漏区与垂直沟道之间;栅介质层和栅电极呈环状围绕住垂直沟道;源区和漏区分别与沟道形成相同势垒高度的肖特基接触;源端和漏端杂质分凝区为同种杂质高掺杂区域。该结构利用肖特基势垒源漏结构降低了热预算、减小了漏电流、简化了工艺要求,利用杂质分凝减薄了势垒、增大了驱动电流,并利用垂直沟道、环形栅结构突破了集成加工光刻极限限制,提高了集成度。

Description

一种杂质分凝肖特基源漏器件及其制备方法
技术领域
本发明属于CMOS超大集成电路(ULSI)中的场效应晶体管逻辑器件与电路领域,具体涉及一种结合垂直沟道、杂质分凝和肖特基势垒源/漏结构的环栅MOS晶体管及其制备方法。
背景技术
在摩尔定律的驱动下,传统MOSFET的特征尺寸不断缩小,如今已经到进入纳米尺度,随之而来,器件的短沟道效应等负面影响也愈加严重。漏致势垒降低、带带隧穿等效应使得器件关态漏泄电流不断增大。在对新型器件结构的研究中,源漏掺杂环栅(Gate AllAround transistor,GAA)结构是目前最受关注的一种。GAA器件具有更好的栅控特性,可以满足最尖锐的特性需求,从而适应器件尺寸缩小的需求,提高集成度。器件由于环形栅结构和纳米线沟道的特点,表现出很好的抑制短沟道效应性能。在制成水平沟道GAA器件的同时,可以注意到纳米线(NW)的排列方式决定了GAA结构存在应用垂直沟道的可能,目前已有关于掺杂源漏垂直沟道GAA器件的实验报道,相较水平沟道GAA器件,垂直沟道GAA器件的优势突出在两点:(1)可实现更高的集成度,(2)垂直沟道GAA的栅长不再由光刻能力决定,而是由栅材料的纵向厚度决定,这就可能突破集成加工的光刻极限。需要指出的是,此时单个垂直沟道GAA在栅长和栅宽(即纳米线的周长)两个维度都进入纳米尺度,而两个维度上都可以突破纳米加工的光刻极限。因此,垂直沟道GAA相较水平沟道GAA更具研发价值,也更富挑战性。
需要指出的是,垂直沟道的GAA结构具有良好的栅控能力,同样也面对着源漏设计的问题。对于传统的MOS场效应晶体管,为了抑制短沟道效应,必须采用超浅结和陡变掺杂的源/漏区,因而对热预算的要求极为苛刻。此外,纳米线的引入,使得GAA源漏设计较平面器件和多栅器件更为复杂。而High-K栅介质(介电常数K>3.9)与金属栅组合(HKMG)的热稳定问题,以及此后可能应用的SiGe、Ge和其他宽禁带材料对源漏设计同样存在热预算的需求。
发明内容
本发明的目的是提供一种结合垂直沟道、杂质分凝和肖特基势垒源/漏结构的环栅MOS场效应晶体管及其制备方法。在与现有CMOS工艺兼容并且保持了传统GAA各种优点的条件下,该结构利用肖特基势垒源/漏结构降低了热预算、减小了漏电流、简化了工艺要求,利用杂质分凝减薄了势垒、增大了驱动电流,并利用垂直沟道、环形栅结构突破了集成加工光刻极限限制,提高了集成度。
本发明提供的技术方案如下:
一种结合垂直沟道、杂质分凝和肖特基势垒源/漏结构的环栅MOS晶体管,包括一个垂直方向的环状半导体沟道4,一个环状栅电极6,一个环状栅介质层5,一个源区2,一个杂质分凝区7,一个漏区3,一个杂质分凝区8,一个半导体衬底1;其中,源区2位于垂直沟道4的底部,与衬底1相接,杂质分凝区7介于源区2与垂直沟道4之间;漏区3位于垂直沟道4的顶部,杂质分凝区8介于漏区3与垂直沟道4之间;栅介质层5和栅电极6呈环状围绕住垂直沟道4;源区2和漏区3分别与沟道4形成相同势垒高度的肖特基接触;所述源端和漏端杂质分凝区为同种(n或p型)杂质高掺杂(有效掺杂浓度>1019cm-3)区域。
所述源区和漏区可为任何导电性良好的金属或金属与衬底材料形成的化合物,所述金属在源漏端为同一种。
本发明所述环栅MOS晶体管的制备方法,包括以下步骤:
(1)在半导体衬底上通过半导体线条应力限制氢化或氧化工艺获取垂直纳米线;
(2)在衬底与纳米线表面沉积双层介质并光刻加工窗口;
(3)湿法腐蚀暴露源端纳米线,进行掺杂杂质注入,淀积金属并实施金属和硅固相反应(Solid Phase Reaction,SPR)形成高掺杂杂质分凝区和埋源区;
(4)高密度等离子体(HDP)淀积回刻介质至填满为源区固相反应(SPR)打开的加工窗口,选择性腐蚀纳米线上介质层后淀积HKMG(High-K栅介质与金属栅组合)层,并形成栅极引线;
(5)沉积介质至将栅电极覆盖,此时沉积的介质厚度对应于MOS晶体管器件的设计栅长;
(6)选择性腐蚀High-K栅介质及栅电极层至漏极纳米线漏出;
(7)沉积介质形成栅/漏隔离,进行掺杂杂质注入,淀积金属并实施金属和Si固相反应(SPR)形成高掺杂杂质分凝区和漏极结构;
(8)最后进入常规CMOS后道工序,包括淀积钝化层、开接触孔以及金属化等,即可制得所述的MOS晶体管;
所述步骤(3)、(7)中的掺杂杂质同时选自磷、砷等V族n型杂质或硼、镓等III族p型杂质。
上述的制备方法中,所述步骤(1)中的半导体衬底材料选自Si、Ge、SiGe、GaAs或其他II-VI,III-V和IV-IV族的二元或三元化合物半导体、绝缘体上的硅(SOI)或绝缘体上的锗(GOI)。
上述的制备方法中,所述步骤(2)中的双层介质层材料,外层选自SiNx,内层选自二氧化硅、二氧化铪或氮化铪等。
上述的制备方法中,所述步骤(3)和(7)中的固相反应金属材料选自Pt、Er、Co、Ni以及其他可与衬底半导体材料通过退火形成化合物的金属;两步中的金属为同一种。
上述的制备方法中,所述步骤(4)中的High-K栅介质与金属栅组合层材料选自典型组合HfO2/TiN,也包括其他的系列氧化物,如HfSiON、HfZrO、HfMgO、HfAlO等材料。
上述的制备方法中,所述步骤(4)(5)中的介质层材料选自二氧化硅、二氧化铪或氮化铪等。
上述的制备方法中,所述步骤(7)中的介质层材料选自二氧化硅、二氧化铪或氮化铪等。
本发明的优点和积极效果:
(1)本发明继承了传统环栅结构晶体管的优点,例如良好的栅控能力、抑制短沟效应等;继承了垂直沟道结构的优点,突破纳米加工的光刻极限,极大提高了器件的集成度。
(2)本发明采用了肖特基势垒源/漏结构代替传统PN结,在High-K栅介质与金属栅组合层形成后不再需要注入和高温退火,彻底解决热稳定问题,也免除了潜在的GAA源漏的复杂掺杂设计,是一种具有优势的源漏解决方案;此外,肖特基势垒的使用,有效地降低了串联电阻和寄生电容,抑制了短沟效应。
(3)本发明采用了杂质分凝结构,即源漏与沟道之间存在一层高掺杂分凝区域,由于此区域是在金属/半导体固相反应过程中形成而非直接注入,因此有效地降低了热预算;此外,此区域减薄了肖特基势垒,增大了载流子的隧穿几率,提高了驱动电流。
总而言之,该器件结构采用了垂直沟道结合杂质分凝和肖特基势垒源/漏结构,在继承传统GAA的优点的基础上,提高了驱动电流,减小了热预算,抑制了短沟效应,简化了工艺,并且提高了集成度。
附图说明
图1是本发明的垂直沟道杂质分凝肖特基势垒源漏环栅晶体管的器件示意图;
图2是半导体线条应力限制氢化/氧化工艺获取垂直纳米线后,沿图1中AA’方向的器件剖面图;
图3是在衬底与纳米线表面沉积双层介质并光刻加工窗口后,沿图1中AA’方向的器件剖面图;
图4是湿法腐蚀衬底上介质层后进行高掺杂杂质注入,淀积金属并实施金属和Si固相反应(SPR)形成杂质分凝区和埋源区后,沿图1中AA’方向的器件剖面图;
图5是在高密度等离子体(HDP)淀积回刻介质至填满为源区SPR打开的加工窗口,选择性腐蚀纳米线上介质层后淀积HKMG层,形成栅极引线,沿图1中AA’方向的器件剖面图;
图6是沉积介质至将栅电极覆盖后,沿图1中AA’方向的器件剖面图;
图7是选择性腐蚀High-K栅介质及栅电极层至漏极纳米线漏出,沉积介质形成栅/漏隔离后,沿图1中AA’方向的器件剖面图;
图8是高掺杂杂质注入,淀积金属并实施金属和Si固相反应(SPR)形成杂质分凝区和漏极结构后,本发明的垂直沟道杂质分凝肖特基势垒源漏环栅晶体管沿图1中AA’方向的器件剖面图;
图中:
1-----------半导体衬底 2-------------肖特基源区
3-----------肖特基漏区 4-------------沟道区
5-----------High-K栅介质层 6-------------Metal Gate栅电极层
7-----------源端杂质分凝区 8-------------漏端杂质分凝区
9-----------二氧化硅介质层 10-------------SiNx介质层
具体实施方式
本发明提供了一种新型结构的MOS晶体管,具体为一种结合垂直沟道、杂质分凝和肖特基势垒源/漏结构的环栅MOS晶体管(如图1所示),包括一个垂直方向的环状半导体沟道4,一个环状栅电极6,一个环状栅介质层5,一个源区2,一个杂质分凝区7,一个漏区3,一个杂质分凝区8,一个半导体衬底1;其中,源区2位于垂直沟道4的底部,与衬底1相接,杂质分凝区7介于源区2与垂直沟道4之间;漏区3位于垂直沟道4的顶部,杂质分凝区8介于漏区3与垂直沟道4之间;栅介质层5和栅电极6呈环状围绕住垂直沟道4;源区2和漏区3分别与沟道4形成肖特基接触。
所述源区和漏区可为任何导电性良好的金属或金属与衬底材料形成的化合物。
所述源端和漏端杂质分凝区为同种(n或p型)杂质高掺杂(有效掺杂浓度>1019cm-3)区域。
本发明制备方法的具体实例包括图2至图8所示的工艺步骤:
(1)在晶向为(100)的体硅硅片硅衬底1上采用Si线条应力限制氢化或氧化工艺获取垂直Si纳米线4,直径5nm,长度100nm,如图2所示;
(2)在衬底与纳米线表面沉积双层介质9(SiO2)和10(SiNx),围绕纳米线光刻加工窗口(包含后续电极引出图形,不需要精细尺寸加工),纳米线上方的硬刻蚀掩蔽层保证纳米线不会受损,如图3所示;
(3)打开上层介质10(SiNx)之后,湿法腐蚀去除底层介质9(SiO2),至衬底表面,此过程对Si材料无损伤,在保证源端部分纳米线暴露出来后,进行高掺杂杂质(如磷)注入,淀积金属(如Ni)后实施金属和硅固相反应(SPR),在暴露Si的对应区域形成杂质分凝区7和源端硅化物2。此过程中,沟道区域的纳米线有介质包裹不会受到影响,如图4所示;
(4)采用高密度等离子体(HDP)淀积回刻介质9(SiO2)至填满为源区SPR打开的加工窗口,选择性腐蚀纳米线上包裹介质10(SiNx),之后低温原子层沉积法(ALD法)沉积HKMG材料5和6(如HfO2/TiN),对HKMG的图形化形成了栅极的引线(无需精细尺寸加工),HKMG厚度约为20nm,如图5所示;
(5)沉积介质9(SiO2)至将栅电极覆盖起来(HDP法沉积),此时沉积的介质厚度对应了器件的设计栅长(50nm),如图6所示;
(6)选择性腐蚀HKMG,至漏极NW露出,沉积介质9(SiO2)形成栅/漏隔离,如图7所示;
(7)再进行高掺杂杂质(与源端相同,磷)注入,实施金属(如Ni)和硅固相反应(SPR)并完成图形化就可以获得杂质分凝区8和漏极结构3。如图8所示;
(8)最后进入常规CMOS后道工序,包括淀积钝化层、开接触孔以及金属化等,即可制得所述的结合垂直沟道、杂质分凝和肖特基势垒源/漏结构的环栅MOS场效应晶体管。

Claims (8)

1.一种结合垂直沟道、杂质分凝和肖特基势垒源/漏结构的环栅MOS晶体管的制备方法,该环栅MOS晶体管包括一个垂直方向的环状半导体沟道,一个环状栅电极,一个环状栅介质层,一个源区,一个源端杂质分凝区,一个漏区,一个漏端杂质分凝区,一个半导体衬底;其中,源区位于垂直沟道的底部,与衬底相接;源端杂质分凝区介于源区与垂直沟道之间;漏区位于垂直沟道的顶部;漏端杂质分凝区介于漏区与垂直沟道之间;栅介质层和栅电极呈环状围绕住垂直沟道;源区和漏区分别与沟道形成相同势垒高度的肖特基接触;所述源端和漏端杂质分凝区为同种杂质高掺杂区域,制备方法包括以下步骤:
(1)在半导体衬底上通过半导体线条应力限制氢化或氧化工艺获取垂直纳米线;
(2)在衬底与纳米线表面沉积双层介质并光刻加工窗口;
(3)湿法腐蚀暴露源端纳米线,进行掺杂杂质注入,淀积金属并实施金属和硅固相反应形成高掺杂源端杂质分凝区和埋源区;
(4)高密度等离子体淀积回刻介质至填满为源区固相反应打开的加工窗口,选择性腐蚀纳米线上介质层后淀积High-K栅介质与金属栅组合层,并形成栅极引线;
(5)沉积介质至将栅电极覆盖,此时沉积的介质厚度对应于MOS晶体管器件的设计栅长;
(6)选择性腐蚀High-K栅介质及栅电极层至漏极纳米线漏出;
(7)沉积介质形成栅/漏隔离,进行掺杂杂质注入,淀积金属并实施金属和Si固相反应形成高掺杂漏端杂质分凝区和漏极结构;
(8)最后进入常规CMOS后道工序,包括淀积钝化层、开接触孔以及金属化,即可制得所述的MOS晶体管;
所述步骤(3)、(7)中的掺杂杂质同时选自V族n型杂质或III族p型杂质。
2.如权利要求1所述的制备方法,其特征是,所述步骤(1)中的半导体衬底材料选自Si、Ge、SiGe、GaAs或其他II-VI,III-V和IV-IV族的二元或三元化合物半导体、绝缘体上的硅或绝缘体上的锗。
3.如权利要求1所述的制备方法,其特征是,所述步骤(2)中的双层介质层材料,外层选自SiNx,内层选自二氧化硅、二氧化铪或氮化铪。
4.如权利要求2所述的制备方法,其特征是,所述步骤(3)和(7)中的固相反应金属材料选自Pt、Er、Co、Ni以及其他可与衬底半导体材料通过退火形成化合物的金属;两步中的金属为同一种。
5.如权利要求2所述的制备方法,其特征是,所述步骤(4)中的High-K栅介质与金属栅组合层材料选自HfO2/TiN。
6.如权利要求2所述的制备方法,其特征是,所述步骤(4)中的High-K栅介质为HfSiON、HfZrO、HfMgO或HfAlO。
7.如权利要求2所述的制备方法,其特征是,所述步骤(4)和(5)中的介质层材料选自二氧化硅、二氧化铪或氮化铪。
8.如权利要求2所述的制备方法,其特征是,所述步骤(7)中的介质层材料选自二氧化硅、二氧化铪或氮化铪。
CN201410392233.0A 2014-08-11 2014-08-11 一种杂质分凝肖特基源漏器件及其制备方法 Active CN104134701B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410392233.0A CN104134701B (zh) 2014-08-11 2014-08-11 一种杂质分凝肖特基源漏器件及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410392233.0A CN104134701B (zh) 2014-08-11 2014-08-11 一种杂质分凝肖特基源漏器件及其制备方法

Publications (2)

Publication Number Publication Date
CN104134701A CN104134701A (zh) 2014-11-05
CN104134701B true CN104134701B (zh) 2017-05-03

Family

ID=51807305

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410392233.0A Active CN104134701B (zh) 2014-08-11 2014-08-11 一种杂质分凝肖特基源漏器件及其制备方法

Country Status (1)

Country Link
CN (1) CN104134701B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105374752B (zh) * 2015-10-26 2018-02-13 北京大学 一种垂直纳米线晶体管的集成方法
CN111129126B (zh) * 2019-12-17 2022-09-16 中国科学院微电子研究所 一种肖特基势垒晶体管及其制备方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7884004B2 (en) * 2009-02-04 2011-02-08 International Business Machines Corporation Maskless process for suspending and thinning nanowires
US8900935B2 (en) * 2011-01-25 2014-12-02 International Business Machines Corporation Deposition on a nanowire using atomic layer deposition
US9252252B2 (en) * 2012-05-23 2016-02-02 Ecole polytechnique fédérale de Lausanne (EPFL) Ambipolar silicon nanowire field effect transistor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
《Vertical nanowire array-based field effect transistors for ultimate scaling》;G. Larrieu et al.;《Nanoscale》;20130121;第2437-2441页 *

Also Published As

Publication number Publication date
CN104134701A (zh) 2014-11-05

Similar Documents

Publication Publication Date Title
CN104201205B (zh) 一种芯‑壳场效应晶体管及其制备方法
US10978451B2 (en) Complimentary metal-oxide-semiconductor (CMOS) with low contact resistivity and method of forming same
CN101894842B (zh) 场效应晶体管反相器以及制造方法
CN104157686B (zh) 一种环栅场效应晶体管及其制备方法
CN104201195B (zh) 一种无结场效应晶体管及其制备方法
US9620500B2 (en) Series-connected transistor structure
CN105322015A (zh) 栅极结构及其制造方法
TW201240092A (en) Field effect transistor
US11728418B2 (en) Tunnel field-effect transistor with reduced trap-assisted tunneling leakage
CN107039511A (zh) 外延再生长异质结构纳米线的横向隧道场效应晶体管
CN104157687B (zh) 一种垂直环栅隧穿晶体管及其制备方法
US10361284B2 (en) Method for vertical gate-last process
CN102082096A (zh) 一种Ge或SiGe纳米线场效应晶体管的制备方法
CN104134697B (zh) 一种非对称肖特基源漏晶体管及其制备方法
CN104810405B (zh) 一种隧穿场效应晶体管及制备方法
CN104134701B (zh) 一种杂质分凝肖特基源漏器件及其制备方法
CN105810730B (zh) 半导体装置及其制造方法
CN104425269B (zh) 鳍式场效应晶体管及其形成方法
CN102324434B (zh) 一种肖特基势垒mos晶体管及其制备方法
CN104425606B (zh) 隧穿场效应晶体管及其形成方法
CN107104143A (zh) 半导体装置及其制造方法
CN106328522B (zh) 一种类Fin结构III-V族半导体场效应晶体管及其制备方法
CN113629142B (zh) 半导体结构和半导体结构的形成方法
CN106981422A (zh) 一种垂直tfet及其制造方法
CN104241375B (zh) 一种跨骑型异质结共振隧穿场效应晶体管及其制备方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant