CN104113990B - 大电流印刷电路板的加工方法和大电流印刷电路板 - Google Patents

大电流印刷电路板的加工方法和大电流印刷电路板 Download PDF

Info

Publication number
CN104113990B
CN104113990B CN201310135791.4A CN201310135791A CN104113990B CN 104113990 B CN104113990 B CN 104113990B CN 201310135791 A CN201310135791 A CN 201310135791A CN 104113990 B CN104113990 B CN 104113990B
Authority
CN
China
Prior art keywords
board set
pseudobed
current conductor
conductor block
slot
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310135791.4A
Other languages
English (en)
Other versions
CN104113990A (zh
Inventor
刘宝林
郭长峰
张学平
罗斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shennan Circuit Co Ltd
Original Assignee
Shennan Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shennan Circuit Co Ltd filed Critical Shennan Circuit Co Ltd
Priority to CN201310135791.4A priority Critical patent/CN104113990B/zh
Publication of CN104113990A publication Critical patent/CN104113990A/zh
Application granted granted Critical
Publication of CN104113990B publication Critical patent/CN104113990B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Structure Of Printed Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明实施例公开了大电流印刷电路板及其加工方法,其中,一种大电流印刷电路板的加工方法,可包括:对假层进行开槽处理以形成用于容纳大电流导体块的槽;将大电流导体块置于槽内;将假层层压到第一板材集和第二板材集之间,第一板材集和/或第二板材集之中包括至少一层线路图形层;将大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。本发明实施例的方案有利于提高PCB的可靠性,减少大电流导体块对线路层布线空间的占用。

Description

大电流印刷电路板的加工方法和大电流印刷电路板
技术领域
本发明涉及电路板制作领域,具体涉及大电流印刷电路板的加工方法和大电流印刷电路板。
背景技术
很多场景下需大功率印刷电路板(PCB,Printed Circuit Board),例如大功率功放PCB、汽车电子PCB等同时需要走大电流(例如电流>5A或30A)和信号的电子产品。
目前,此类走大电流的PCB,通常都是采用在线路层中直接埋入走大电流的导体块(其中,走大电流的导体块可简称大电流导体块,大电流导体块例如为铜块)的方式来走大电流,由于大电流使用环境极端恶劣,在长期的可靠性方面会出现较多问题。例如制作大电流导体块时可能产生毛刺,且大电流导体块和其它孔和线路距离可能较近,因此在长期大电流工作过程中,容易因电化迁移而出现短路等不良,使得PCB的可靠性不佳;并且,将大电流导体块直接埋入线路层中,占用较多的线路层空间进而影响布线。
发明内容
本发明实施例提供大电流印刷电路板及其加工方法,以期能够提高PCB的可靠性,减少大电流导体块对线路层布线空间的占用。
本发明第一方面提供一种大电流印刷电路板的加工方法,可包括:
对假层进行开槽处理以形成用于容纳大电流导体块的槽;
将大电流导体块置于所述槽内;
将所述假层层压到第一板材集和第二板材集之间,其中,所述第一板材集和/或第二板材集之中包括至少一层线路图形层;所述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
可选的,所述对假层进行开槽处理以形成用于容纳大电流导体块的槽,包括:对假层进行开槽处理以形成用于容纳大电流导体块的盲槽或通槽。
可选的,所述将所述假层层压到第一板材集和第二板材集之间之前还包括:
对所述假层进行棕化处理。
可选的,所述槽的深度大于或小于或等于所述大电流导体块的厚度。
可选的,置于所述槽内的将大电流导体块与所述槽的侧壁之间存在间隙。
可选的,所述间隙小于0.2毫米且大于0.05毫米。
可选的,所述假层和所述第一板材集之中的线路图形层之间具有绝缘层,和/或,所述假层和所述第二板材集之中的线路图形层之间具有绝缘层。
本发明第二方面提供一种大电流印刷电路板,可包括:
假层、第一板材集和第二板材集,
其中,所述假层层压到第一板材集和第二板材集之间,其中,所述第一板材集和/或第二板材集之中包括至少一层线路图形层,所述假层上具有容纳了大电流导体块的槽,所述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
可选的,所述假层和所述第一板材集之中的线路图形层之间具有绝缘层,和/或,所述假层和所述第二板材集之中的线路图形层之间具有绝缘层。
可选的,所述假层为去除了表面导电层的芯板。
可选的,所述大电流导体块通过导通孔,与第一板材集和/或第二板材集之中的线路图形层连接导通。
本发明第三方面提供一种电子设备,包括:大电流印刷电路板,大电流印刷电路板包括假层、第一板材集和第二板材集,
其中,所述假层层压到第一板材集和第二板材集之间,其中,所述第一板材集和/或第二板材集之中包括至少一层线路图形层,所述假层上具有容纳了大电流导体块的槽,所述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
可选的,所述假层和所述第一板材集之中的线路图形层之间具有绝缘层,和/或,所述假层和所述第二板材集之中的线路图形层之间具有绝缘层。
可选的,所述假层为去除了表面导电层的芯板。
可选的,所述大电流导体块通过导通孔,与第一板材集和/或第二板材集之中的线路图形层连接导通。
由上可见,本发明实施例的一些可能实施方式中,先对假层进行开槽处理以形成用于容纳大电流导体块的槽;将大电流导体块置于上述槽内;而后将上述假层层压到第一板材集和第二板材集之间。由于是利用假层来承载大电流导体块,故而使得大电流导体块周围有绝缘保护层,有利于极大降低电化迁移的发生,并且,大电流导体块是埋入假层之中,假层并无线路层,因此不影响正常的PCB线路层布线,基本避免了大电流导体块对线路层布线空间的占用;并且由于利用假层中的槽来承载大电流导体块,因此对大电流导体块外形的制作要求不严格,即使有毛刺也基本不影响电化性能;其次,假层开槽制作开槽大小没有严格的技术限制,有利于解决缺胶、分层等问题,PCB的可靠性得到了提高。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种大电流印刷电路板的加工方法的流程示意图;
图2-a~图2-e是本发明实施例提供的一种大电流印刷电路板的加工过程的示意图;
图3-a~图3-b是本发明实施例提供的一种大电流印刷电路板的示意图;
图4是本发明实施例提供的一种电子设备的示意图。
具体实施方式
本发明实施例提供大电流印刷电路板及其加工方法,以期能够提高PCB的可靠性,减少大电流导体块对线路层布线空间的占用。
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
以下分别进行详细说明。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
本发明一种大电流印刷电路板的加工方法的一个实施例,其中,大电流印刷电路板的加工方法可包括:对假层进行开槽处理以形成用于容纳大电流导体块的槽;将大电流导体块置于上述槽内;将上述假层层压到第一板材集和第二板材集之间,其中,第一板材集和/或第二板材集之中包括至少一层线路图形层;上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
参见图1,图1为本发明一个实施例提供的一种大电流印刷电路板的加工方法的流程示意图。如图1所示,本发明一个实施例提供的一种大电流印刷电路板的加工方法可包括:
101、对假层进行开槽处理以形成用于容纳大电流导体块的槽。
在本发明的一些实施例中,可对假层进行开槽处理以形成用于容纳大电流导体块的一个或多个槽,其中,每个槽可容纳一个大电流导体块,其中,本发明的各实施例中提及的大电流导体块例如可以是用于走大电流的铜块、用于走大电流的银块、用于走大电流的铝块、用于走大电流的合金块或其它可用于走大电流的导体块。
在本发明的一些实施例中,对假层进行开槽处理以形成用于容纳大电流导体块的槽,包括:对假层进行开槽处理以形成用于容纳大电流导体块的若干个盲槽或通槽。
其中,假层为绝缘材料,在本发明的一些实施例中,上述假层可为去除了表面导电层的芯板,当然亦可根据实际场景需要,选用其它的绝缘材料作为假层使用。
102、将大电流导体块置于上述槽内。
在本发明的一些实施例中,假层中的上述槽的深度可大于或小于或等于上述大电流导体块的厚度。例如,假层中的上述槽的深度和电流导体块的厚度可以是相等或接近的,在本发明的一些实施例中,置于上述槽内的将大电流导体块与上述槽的侧壁之间可存在间隙,其中,该间隙例如可小于0.2毫米且大于0.05毫米,当然置于上述槽内的将大电流导体块与上述槽的侧壁之间的间隙也可更大或更小。当然,置于上述槽内的将大电流导体块与上述槽的侧壁之间的也可不存在间隙,即,置于上述槽内的将大电流导体块与上述槽的侧壁之间可紧密贴合。
103、将上述假层层压到第一板材集和第二板材集之间;
其中,第一板材集和/或第二板材集之中包括至少一层线路图形层。
其中,第一板材集例如可包括若干片PCB板材(如FR4板材等),第一板材集中的各PCB板材之间可通过半固化片或其它材料粘接。其中,第二板材集例如可包括若干片PCB板材(如FR4板材等),第二板材集中的各PCB板材之间可通过半固化片或其它材料粘接。
在本发明的一些实施例中,将上述假层层压到第一板材集和第二板材集之间之前还包括:对上述假层进行棕化处理。其中,对上述假层进行棕化处理的目的之一是使得假层表面粗糙化,以增强其和相邻层的结合力。
在本发明的一些实施例中,将上述假层层压到第一板材集和第二板材集之间之前还包括:对第一板材集和/或第二板材集进行棕化处理。其中,对第一板材集和/或第二板材集进行棕化处理的目的之一是使得对第一板材集和/或第二板材集进行表面粗糙化,以增强其和相邻层的结合力。
在本发明的一些实施例中,可通过对位孔来实现假层、第一板材集和第二板材集的层压对位,其中,假层、第一板材集和第二板材集上均可加工出对位孔以实现精确对位,当然亦可通过其它方式实现层压对位。
在本发明的一些实施例中,上述假层和第一板材集之中的线路图形层之间可具有绝缘层,和/或,上述假层和第二板材集之中的线路图形层之间可具有绝缘层。
其中,上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
在本发明的一些实施例中,可通过加工出导电孔,将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,即大电流导体块通过导通孔,与第一板材集和/或第二板材集之中的线路图形层连接导通,以便第一板材集和/或第二板材集之中的线路图形层通过大电流导体块来走大电流。当然,亦可通过其它方式来将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,例如,大电流导体块上可具备至少一个凸起部,在将上述假层层压到第一板材集和第二板材集之间的过程中,层压可使得大电流导体块上的突起部与第一板材集和/或第二板材集之中的线路图形层接触,进而使得上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,又例如可在大电流印刷电路板的侧壁上通过导线,将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
需要说明的是,本发明各实施例中所指的大电流例如可为大于5A或大于30A的电流。在实际应用中,大电流也可能是大于其它值的电流,例如大于4A或大于50A或大于其它值的电流可称大电流。
由上可见,本实施例中先对假层进行开槽处理以形成用于容纳大电流导体块的槽;将大电流导体块置于上述槽内;而后将上述假层层压到第一板材集和第二板材集之间。由于是利用假层来承载大电流导体块,使得大电流导体块周围有绝缘保护层,有利于极大降低电化迁移的发生,并且,大电流导体块是埋入假层之中,假层并无线路层,因此不影响正常的PCB线路层布线,基本避免了大电流导体块对线路层布线空间的占用;并且由于利用假层中的槽来承载大电流导体块,因此对大电流导体块外形的制作要求不严格,即使有毛刺也基本不影响电化性能;其次,假层开槽制作开槽大小没有严格的技术限制,有利于解决缺胶、分层等问题,PCB的可靠性得到了提高。
为便于更好的理解和实施,本实施例中通过附图2-a~图2-e,对在大电流PCB的加工过程进行图示举例。
首先请参见图2-a,图2-a示出了一种假层201;
其中,假层201为绝缘材料,在本发明的一些实施例中,假层201可为去除了表面导电层的芯板,当然亦可根据实际场景需要,选用其它的绝缘材料作为假层201使用。
参见图2-b,图2-b示出了对假层201进行开槽处理以形成用于容纳大电流导体块的槽202(盲槽或通槽)。在本发明的一些实施例中,可对假层201进行开槽处理以形成用于容纳大电流导体块的一个或多个槽202(图中以形成1个槽202为例),其中,每个槽可容纳一个大电流导体块。
参见图2-c,图2-c示出大电流导体块203被置于上述槽202内。
其中,大电流导体块203例如可以是用于走大电流的铜块、用于走大电流的银块、用于走大电流的铝块、用于走大电流的合金块或其它可用于走大电流的导体块。
参见图2-d,图2-d示出在内层线路层205和假层201的上下放置一定数量的绝缘层,如绝缘层2041、绝缘层2042和绝缘层2043,其中,绝缘层2041、绝缘层2042、绝缘层2043例如可以是PP材料,当然,内层线路层205的数量可以是一个或多个,图中以1个内层线路层205为例。
参见图2-e,图2-e示出将假层201层压到内层线路层205和外层线路层206之间。图中以四层PCB板为例,当然在实际场景中,可根据需要来配板需要的层数,假层201的层次位置亦可根据需要调整。其中,绝缘层2041和外层线路层206可看做是第一板材集,绝缘层2042、内层线路层205、绝缘层2043和外层线路层207可看做是第二板材集。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可能可采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
参见图3-a和图3-b,本发明实施例还提供一种大电流印刷电路板300,可以包括:
假层330、第一板材集310和第二板材集320。
其中,假层330层压到第一板材集310和第二板材集320之间,其中,第一板材集310和/或第二板材集320之中包括至少一层线路图形层,假层330上具有容纳了大电流导体块340的槽,大电流导体块340与第一板材集310和/或第二板材集320之中的线路图形层连接导通。
在本发明的一些实施例中,假层330和第一板材集310之中的线路图形层之间具有绝缘层,和/或,假层330和第一板材集310之中的线路图形层之间具有绝缘层。
其中,假层为绝缘材料,在本发明的一些实施例中,上述假层可为去除了表面导电层的芯板,当然亦可根据实际场景需要,选用其它的绝缘材料作为假层使用。
在本发明的一些实施例中,假层中的上述槽的深度可大于或小于或等于上述大电流导体块的厚度。例如,假层中的上述槽的深度和电流导体块的厚度可以是相等或接近的,在本发明的一些实施例中,置于上述槽内的将大电流导体块与上述槽的侧壁之间可存在间隙,其中,该间隙例如可小于0.2毫米且大于0.05毫米,当然置于上述槽内的将大电流导体块与上述槽的侧壁之间的间隙也可更大或更小。当然,置于上述槽内的将大电流导体块与上述槽的侧壁之间的也可不存在间隙,即,置于上述槽内的将大电流导体块与上述槽的侧壁之间可紧密贴合。
其中,第一板材集例如可包括若干片PCB板材(如FR4板材等),第一板材集中的各PCB板材之间可通过半固化片或其它材料粘接。其中,第二板材集例如可包括若干片PCB板材(如FR4板材等),第二板材集中的各PCB板材之间可通过半固化片或其它材料粘接。
在本发明的一些实施例中,可通过加工出导电孔,将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,即大电流导体块通过导通孔,与第一板材集和/或第二板材集之中的线路图形层连接导通,以便第一板材集和/或第二板材集之中的线路图形层通过大电流导体块来走大电流。当然,亦可通过其它方式来将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,例如,大电流导体块上可具备至少一个凸起部,在将上述假层层压到第一板材集和第二板材集之间的过程中,层压可使得大电流导体块上的突起部与第一板材集和/或第二板材集之中的线路图形层接触,进而使得上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,又例如可在大电流印刷电路板的侧壁上通过导线,将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
由上可见,本实施例中大电流印刷电路板,包括:假层、第一板材集和第二板材集,其中,假层层压到第一板材集和第二板材集之间,其中,第一板材集和/或第二板材集之中包括至少一层线路图形层,假层上具有容纳了大电流导体块的槽,大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。由于是利用假层来承载大电流导体块,使得大电流导体块周围有绝缘保护层,有利于极大降低电化迁移的发生,并且,大电流导体块是埋入假层之中,假层上并无线路层,因此不影响正常的PCB线路层布线,基本避免了大电流导体块对线路层布线空间的占用;并且由于利用假层中的槽来承载大电流导体块,因此对大电流导体块外形的制作要求不严格,即使有毛刺也基本不影响电化性能;其次,假层开槽制作开槽大小没有严格的技术限制,有利于解决缺胶、分层等问题,PCB的可靠性得到了提高。
参见图4,本发明实施例还提供一种电子设备400,可以包括:大电流印刷电路板300,其中,大电流印刷电路板300包括假层330、第一板材集310和第二板材集320。
其中,假层330层压到第一板材集310和第二板材集320之间,其中,第一板材集310和/或第二板材集320之中包括至少一层线路图形层,假层330上具有容纳了大电流导体块340的槽,大电流导体块340与第一板材集310和/或第二板材集320之中的线路图形层连接导通。
在本发明的一些实施例中,假层330和第一板材集310之中的线路图形层之间具有绝缘层,和/或,假层330和第一板材集310之中的线路图形层之间具有绝缘层。
其中,假层为绝缘材料,在本发明的一些实施例中,上述假层可为去除了表面导电层的芯板,当然亦可根据实际场景需要,选用其它的绝缘材料作为假层使用。
在本发明的一些实施例中,假层中的上述槽的深度可大于或小于或等于上述大电流导体块的厚度。例如,假层中的上述槽的深度和电流导体块的厚度可以是相等或接近的,在本发明的一些实施例中,置于上述槽内的将大电流导体块与上述槽的侧壁之间可存在间隙,其中,该间隙例如可小于0.2毫米且大于0.05毫米,当然置于上述槽内的将大电流导体块与上述槽的侧壁之间的间隙也可更大或更小。当然,置于上述槽内的将大电流导体块与上述槽的侧壁之间的也可不存在间隙,即,置于上述槽内的将大电流导体块与上述槽的侧壁之间可紧密贴合。
其中,第一板材集例如可包括若干片PCB板材(如FR4板材等),第一板材集中的各PCB板材之间可通过半固化片或其它材料粘接。其中,第二板材集例如可包括若干片PCB板材(如FR4板材等),第二板材集中的各PCB板材之间可通过半固化片或其它材料粘接。
在本发明的一些实施例中,可通过加工出导电孔,将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,即大电流导体块通过导通孔,与第一板材集和/或第二板材集之中的线路图形层连接导通,以便第一板材集和/或第二板材集之中的线路图形层通过大电流导体块来走大电流。当然,亦可通过其它方式来将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,例如,大电流导体块上可具备至少一个凸起部,在将上述假层层压到第一板材集和第二板材集之间的过程中,层压可使得大电流导体块上的突起部与第一板材集和/或第二板材集之中的线路图形层接触,进而使得上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通,又例如可在大电流印刷电路板的侧壁上通过导线,将上述大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。
由上可见,本实施例电子设备400中的大电流印刷电路板包括假层、第一板材集和第二板材集,其中,假层层压到第一板材集和第二板材集之间,其中第一板材集和/或第二板材集之中包括至少一层线路图形层,假层上具有容纳了大电流导体块的槽,大电流导体块与第一板材集和/或第二板材集之中的线路图形层连接导通。由于是利用假层来承载大电流导体块,使得大电流导体块周围有绝缘保护层,有利于极大降低电化迁移的发生,并且,大电流导体块是埋入假层之中,假层上并无线路层,因此不影响正常的PCB线路层布线,基本避免了大电流导体块对线路层布线空间的占用;并且由于利用假层中的槽来承载大电流导体块,因此对大电流导体块外形的制作要求不严格,即使有毛刺也基本不影响电化性能;其次,假层开槽制作开槽大小没有严格的技术限制,有利于解决缺胶、分层等问题,PCB的可靠性得到了提高。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (8)

1.一种大电流印刷电路板的加工方法,其特征在于,包括:
对假层进行开槽处理以形成用于容纳大电流导体块的槽,所述槽的深度大于或小于或等于所述大电流导体块的厚度,其中,所述假层包括去除了表面导电层的芯板;
将大电流导体块置于所述槽内;
将所述假层层压到第一板材集和第二板材集之间,其中,所述第一板材集和/或第二板材集之中包括至少一层线路图形层;所述大电流导体块与第一板材集和/或第二板材集之中的线路图形层通过所述大电流导体块上的至少一个突起部进行连接导通。
2.根据权利要求1所述的方法,其特征在于,所述对假层进行开槽处理以形成用于容纳大电流导体块的槽,包括:对假层进行开槽处理以形成用于容纳大电流导体块的盲槽或通槽。
3.根据权利要求2所述的方法,其特征在于,所述将所述假层层压到第一板材集和第二板材集之间之前还包括:
对所述假层进行棕化处理。
4.根据权利要求2所述的方法,其特征在于,置于所述槽内的将大电流导体块与所述槽的侧壁之间存在间隙。
5.根据权利要求4所述的方法,其特征在于,
所述间隙小于0.2毫米且大于0.05毫米。
6.根据权利要求1至5任一项所述的方法,其特征在于,所述假层和所述第一板材集之中的线路图形层之间具有绝缘层,和/或,所述假层和所述第二板材集之中的线路图形层之间具有绝缘层。
7.一种大电流印刷电路板,其特征在于,包括:
假层、第一板材集和第二板材集,其中,所述假层包括去除了表面导电层的芯板,
其中,所述假层层压到第一板材集和第二板材集之间,其中,所述第一板材集和/或第二板材集之中包括至少一层线路图形层,所述假层上具有容纳了大电流导体块的槽,所述大电流导体块与第一板材集和/或第二板材集之中的线路图形层通过所述大电流导体块上的至少一个突起部进行连接导通,所述槽的深度大于或小于或等于所述大电流导体块的厚度。
8.根据权利要求7所述的大电流印刷电路板,其特征在于,所述假层和所述第一板材集之中的线路图形层之间具有绝缘层,和/或,所述假层和所述第二板材集之中的线路图形层之间具有绝缘层。
CN201310135791.4A 2013-04-18 2013-04-18 大电流印刷电路板的加工方法和大电流印刷电路板 Active CN104113990B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310135791.4A CN104113990B (zh) 2013-04-18 2013-04-18 大电流印刷电路板的加工方法和大电流印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310135791.4A CN104113990B (zh) 2013-04-18 2013-04-18 大电流印刷电路板的加工方法和大电流印刷电路板

Publications (2)

Publication Number Publication Date
CN104113990A CN104113990A (zh) 2014-10-22
CN104113990B true CN104113990B (zh) 2018-08-03

Family

ID=51710578

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310135791.4A Active CN104113990B (zh) 2013-04-18 2013-04-18 大电流印刷电路板的加工方法和大电流印刷电路板

Country Status (1)

Country Link
CN (1) CN104113990B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108235597B (zh) * 2018-02-08 2024-02-23 惠州奔达电子有限公司 一种pcb的制作方法及pcb
CN111642070B (zh) * 2020-06-30 2023-12-26 新华三技术有限公司 一种电路板及其制备工艺

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101896036A (zh) * 2004-09-16 2010-11-24 Tdk株式会社 多层基板及其制造方法
CN102123560A (zh) * 2011-03-01 2011-07-13 梅州博敏电子有限公司 一种嵌入式强电流大功率pcb板及其制作方法
CN102138368A (zh) * 2008-08-29 2011-07-27 住友电木株式会社 印刷配线板及印刷配线板的制造方法
CN102933041A (zh) * 2012-11-08 2013-02-13 东莞生益电子有限公司 复合导热型pcb板的制作方法
CN102938970A (zh) * 2012-11-08 2013-02-20 东莞生益电子有限公司 复合导热型pcb板及其制作方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003338691A (ja) * 2002-05-21 2003-11-28 Fujikura Ltd 回路基板及び多層基板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101896036A (zh) * 2004-09-16 2010-11-24 Tdk株式会社 多层基板及其制造方法
CN102138368A (zh) * 2008-08-29 2011-07-27 住友电木株式会社 印刷配线板及印刷配线板的制造方法
CN102123560A (zh) * 2011-03-01 2011-07-13 梅州博敏电子有限公司 一种嵌入式强电流大功率pcb板及其制作方法
CN102933041A (zh) * 2012-11-08 2013-02-13 东莞生益电子有限公司 复合导热型pcb板的制作方法
CN102938970A (zh) * 2012-11-08 2013-02-20 东莞生益电子有限公司 复合导热型pcb板及其制作方法

Also Published As

Publication number Publication date
CN104113990A (zh) 2014-10-22

Similar Documents

Publication Publication Date Title
CN103188886B (zh) 一种印制电路板及其制作方法
CN103687344B (zh) 电路板制作方法
CN102918939B (zh) 电路板及其制造方法
US9277640B2 (en) Flexible printed circuit board and method for manufacturing same
CN101802261A (zh) 具有需要铜包覆电镀的孔的多层印刷线路板
KR20060105412A (ko) 양면 배선 보드 제조 방법, 양면 배선 보드 및 그 기재
CN104582240B (zh) 电路板及电路板制作方法
CN104854969A (zh) 多层布线基板以及其制造方法
CN103456643A (zh) Ic载板及其制作方法
EP1146149A4 (en) AQUEOUS DISPERSION FOR FORMING A CONDUCTIVE LAYER, CONDUCTIVE LAYER, ELECTRONIC COMPONENT, PRINTED CIRCUIT BOARD AND MANUFACTURING METHOD THEREOF, AND MULTILAYER PRINTED CIRCUIT BOARD AND MANUFACTURING METHOD THEREOF
EP2931008A1 (en) Printed circuit board and manufacturing method therefor
CN108260291A (zh) 一种基于树脂塞孔和背钻工艺的无引线残留的电镀方法
CN102474985A (zh) 多层柔性印刷电路板和用于制造该多层柔性印刷电路板的方法
CN103442525A (zh) 一种刚挠结合印制电路板及其制作方法
CN103687342B (zh) 一种具有断孔的印制电路板及其制作方法
CN207604033U (zh) 多网络通孔电路板
CN104113990B (zh) 大电流印刷电路板的加工方法和大电流印刷电路板
US20140209361A1 (en) Wiring board and method for manufacturing the same
US9510455B2 (en) Electronic component embedded substrate and manufacturing method thereof
CN102045936B (zh) 线路板结构
CN210926014U (zh) 一种半导体芯片的sip封装结构
CN107484360B (zh) 一种印刷电路板的制作方法、印刷电路板及移动终端
CN107666765A (zh) 线路板结构
JP2009010266A (ja) プリント配線板の製造方法及びプリント配線板
WO2008045644B1 (en) Printed circuit board and a method for imbedding a battery in a printed circuit board

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
CP03 Change of name, title or address

Address after: 518053 No. 99 East Qiaocheng Road, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: SHENZHEN SHENNAN CIRCUIT CO., LTD.

Address before: 518000 No. 99 Qiaocheng East Road, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen Shennan Circuits Co., Ltd.

CP03 Change of name, title or address