CN104111601B - 一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法 - Google Patents
一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法 Download PDFInfo
- Publication number
- CN104111601B CN104111601B CN201410373968.9A CN201410373968A CN104111601B CN 104111601 B CN104111601 B CN 104111601B CN 201410373968 A CN201410373968 A CN 201410373968A CN 104111601 B CN104111601 B CN 104111601B
- Authority
- CN
- China
- Prior art keywords
- time
- ring
- time delay
- delay
- pulse signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Abstract
一种基于延时环缩减法的时间数字转换器,包括开始脉冲生成模块、结束脉冲生成模块、开始延时环、结束延时环、第一沿检测模块、第二沿检测模块、相位一致性检测器和循环次数计数器。脉冲生成模块将时间间隔触发脉冲整形为所需的两个循环脉冲信号,第一、第二沿检测模块检测到两个循环脉冲信号的上升沿时两循环脉冲信号分别在两个延时环中循环传输,同时循环次数计数器对循环脉冲信号的循环次数进行计数,当相位一致性检测器检测到两个循环脉冲信号的时间间隔小于时间数字转换器的分辨率时,两个延时环断开,时间间隔测量完成,循环次数计数器的值与时间数字转换器的分辨率的乘积则是待测时间间隔。本发明测量分辨率高、测量范围大、线性度高。
Description
技术领域
本发明属于时间间隔测量技术领域,具体涉及一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法。
背景技术
高精度时间间隔测量设备广泛应用于基础研究和工程应用中,特别是卫星导航系统、高精度时频系统、雷达系统及高精度时间尺度等领域。时间间隔测量还可用于测量信号的周期、频率、抖动及频率稳定度等。时间为一个基本的物理量,目前国内时间间隔测量技术比较落后,测量精度比较低,已实现的成熟的时间间隔测量精度约为100ps(皮秒)左右,高精度时间间隔测量主要依赖进口国外设备,而高精度时间间隔测量对国家科学技术的发展至关重要。实现高精度时间间隔测量的方法很多,可分为模拟测量方法和数字测量方法两大类。
利用电容充放电技术实现时间间隔扩展是模拟域中高精度时间间隔测量的关键技术,电容冲电电流I1>>电容放电电流I2,I1/I2比值是时间间隔的扩展倍数,然后通过计数法测量扩展后的脉冲。另外一种基于电容冲电技术的方法是利用精密AD测量充电电压,根据充电电压值计算出测量待测时间间隔。基于上述测量方法的分辨率较高,目前国内外实现的最高分辨率约为几个皮秒,但测量线性度较差、电路复杂、易受干扰且测量范围小。
抽头延时线、并行延时线、延时线矩阵、脉宽缩减(压缩)法等方法是数字域中实现高精度时间间隔测量的主要方法。基于抽头延时线的时间数字转换器的分辨率取决于单个延时单元的延时,并行延时线方法和延时线矩阵方法中采用延时单元的延时差实现高精度时间间隔测量,且设计比较复杂。延时单元的延时一致性差和延时随温度变化大是影响抽头延时线方法、并行延时线方法和延时线矩阵方法的精度的主要因素。脉宽缩减(压缩)法中通过循环传输不断缩减待测脉冲的宽度来实现高精度时间间隔测量,然而延时单元对上升沿和下降沿的传输时延不相同影响了该方法的测量精度,目前国外基于二阶脉宽缩减法的FPGA实现的时间数字转换器的测量精度为56ps,其分辨率为45ps。
发明内容
本发明要解决的技术问题是针对目前时间数字转换器存在的上述不足之处,提供一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法,大幅提高时间间隔测量精度。
本发明为解决上述技术问题所采用的技术方案是:
一种基于延时环缩减法的时间数字转换器,至少包括开始脉冲生成模块、开始延时环、第一沿检测模块、结束脉冲生成模块、结束延时环、第二沿检测模块、相位一致性检测器、循环次数计数器,所述开始延时环由第一多路选择器、第一延时线单元组成,所述结束延时环由第二多路选择器、第二延时线单元组成,所述开始脉冲生成模块用于将外界输入的时间间隔开始触发脉冲整形为开始循环脉冲信号,开始脉冲生成模块的输出端与开始延时环的第一多路选择器的0端连接,第一多路选择器的输出端与第一延时线单元连接后再接入第一多路选择器的1端,所述第一沿检测模块设置在第一延时线单元与第一多路选择器之间;所述结束脉冲生成模块用于将外界输入的时间间隔结束触发脉冲整形为结束循环脉冲信号,结束脉冲生成模块的输出端与结束延时环的第二多路选择器的0端连接,第二多路选择器的输出端与第二延时线单元连接后再接入第二多路选择器的1端,所述第二沿检测模块设置在第二延时线单元与第二多路选择器之间;所述第一延时线单元、第二延时线单元均与所述相位一致性检测器连接,所述相位一致性检测器与循环次数计数器连接;
所述开始循环脉冲信号、结束循环脉冲信号的脉宽相同且循环传输中脉宽不变,所述第一沿检测模块、第二沿检测模块分别用于检测开始循环脉冲信号、结束循环脉冲信号的上升沿,所述相位一致性检测器用于检测开始循环脉冲信号和结束循环脉冲信号的相位,当开始循环脉冲信号、结束循环脉冲信号之间的时间间隔小于开始延时环和结束延时环的整体时延差即时间数字转换器的分辨率时断开开始延时环、结束延时环;所述循环次数计数器用于对开始循环脉冲信号、结束循环脉冲信号的循环次数进行计数。
按上述方案,所述开始脉冲生成模块、结束脉冲生成模块和第一沿检测模块、第二沿检测模块均采用D触发器;所述相位一致性检测器采用双D触发器;所述循环次数计数器采用递增计数器。
按上述方案,所述开始延时环、结束延时环的结构相同,开始延时环的第一延时线单元、结束延时环的第二延时线单元由相同数目的相同延时单元组成,相应延时单元的个数根据设计的时间数字转换器的测量范围选择。
按上述方案,该时间数字转换器通过改变开始延时环的第一延时线单元、结束延时环的第二延时线单元的布局走线调整两个延时环的整体时延差即时间数字转换器的分辨率。
本发明还提供了一种基于延时环缩减法的时间数字转换器的时间间隔测量方法,所述延时环缩减法利用两个组成完全相同的延时环通过循环传输不断缩减两个循环脉冲的时间间隔直到两个循环脉冲的时间间隔小于两个延时环的整体时延差即时间数字转换器的分辨率,具体包括以下步骤:
1)通过开始脉冲生成模块、结束脉冲生成模块将被测时间间隔的两触发脉冲整形为开始循环脉冲信号、结束循环脉冲信号,开始循环脉冲信号、结束循环脉冲信号分别进入两个组成完全相同的开始延时环、结束延时环;
2)通过第一沿检测模块、第二沿检测模块分别检测开始循环脉冲信号、结束循环脉冲信号的上升沿,一旦第一沿检测模块检测到开始循环脉冲信号的上升沿则开始延时环转化为闭环状态,然后开始循环脉冲信号在开始延时环中循环传输;一旦第二沿检测模块检测到结束循环脉冲信号的上升沿则结束延时环转化为闭环状态,然后结束循环脉冲信号在结束延时环中循环传输;开始循环脉冲信号、结束循环脉冲信号通过在开始延时环、结束延时环中循环传输并不断缩减开始循环脉冲信号、结束循环脉冲信号之间的时间间隔;
3)通过相位一致性检测器检测开始循环脉冲信号和结束循环脉冲信号的相位,并通过循环次数计数器对开始循环脉冲信号、结束循环脉冲信号的循环次数进行计数,每次循环之后被测时间间隔减小一个开始延时环和结束延时环的整体时延差即时间数字转换器的分辨率,直到开始循环脉冲信号和结束循环脉冲信号之间的时间间隔小于时间数字转换器的分辨率时,时间间隔测量完成,断开开始延时环和结束延时环并使其处于开环状态;
4)通过循环次数计数器的计数值与开始延时环、结束延时环的整体时延差的乘积得到被测时间间隔。
按上述方案,所述步骤1)中开始延时环、结束延时环的结构相同,且所述开始延时环的第一延时线单元、结束延时环的第二延时线单元由相同数目的相同延时单元组成,根据设计的时间数字转换器的测量范围选择相应延时单元的个数。
按上述方案,所述步骤1)通过改变开始延时环的第一延时线单元、结束延时环的第二延时线单元的布局走线调整两个延时环的整体时延差即时间数字转换器的分辨率,实现时间数字转换器的不同分辨率(设计中只需要考虑两个延时环的整体时延差,不需要考虑单个延时单元的延时)。
按上述方案,所述延时环缩减法为一阶延时环缩减法时,基于一阶延时环缩减法的时间数字转换器中开始延时环的整体时延Tstart0与时间数字转换器的测量精度τ的关系满足下式:
其中,k是一个与实现时间数字转换器的电路有关的常数,Nmax是最大测量时间间隔对应的两个延时环的循环次数。
按上述方案,所述延时环缩减法为二阶延时环缩减法时,基于二阶延时环缩减法的时间数字转换器中一阶延时环的开始延时环的整体时延Tstart1、二阶延时环的开始延时环的整体时延Tstart2与时间数字转换器的测量精度τ的关系满足下式:
其中,k是一个与实现时间数字转换器的电路有关的常数,τ1是一阶延时环的分辨率,即一阶延时环中开始延时环与结束延时环的整体时延差,τ2是二阶延时环的分辨率,即二阶延时环中开始延时环与结束延时环的整体时延差,Nmax1是最大测量时间间隔对应的一阶延时环中两个延时环的最大循环次数,且Tstart1>Tstart2,τ1>τ2。
按上述方案,所述基于二阶延时环缩减法的时间数字转换器先用低分辨率τ1的一阶延时环进行缩减测量,然后用高分辨率τ2的二阶延时环进行更高精度的缩减测量(与相同分辨率的一阶延时环缩减法的时间数字转换器相比,二阶延时环缩减法的时间数字转换器的测量时间减小了τ1/τ2倍,且二阶时间数字转换器的测量精度提高了倍)。
开始延时环、结束延时环和相位一致性检测器是本发明设计的核心,且两个延时环的时延差决定了本发明时间数字转换器的分辨率。
本发明与现有技术相比具有以下优点:
1、采用组成完全相同的开始延时环、结束延时环直接缩减被测时间间隔,通过改变两个延时环布局来改变其整体延时,两个延时环的整体时延差决定了时间数字转换器的测量分辨率;且两个延时环的延时线单元结构相同、数目相同,外界环境如环境温度、电源电压对两个延时环的整体时延的影响相同,待测信号在两个延时环中不断循环传输直到二者之间的时间间隔小于测量分辨率,且每次循环后两循环脉冲之间的时间间隔减小一个固定值(两延时环整体时延差),由于相同组成的两延时环的延时变化基本抵消,所以两延时环延时差变化很小,故本发明基于延时环缩减法的时间数字转换器的分辨率高、抗干扰强;
2、设计中只需要考虑两延时环的整体时延,与其他时间数字转换方法相比,不需要考虑单个延时单元的时延,故结构简单易实现且资源消耗小;
3、相位一致性检测器采用双D触发器,有效减小了触发器亚稳态效应的影响,提高了测量稳定度;
4、本发明基于延时环缩减法的时间数字转换器的时间间隔测量方法可以适用于一阶、二阶和多阶延时环缩减法的时间数字转换器,基于一阶延时环缩减法的时间数字转换器结构简单,测量精度较高;基于二阶和多阶延时环缩减法的时间数字转换器结构稍微复杂,分辨率高、测量时间短且测量精度高;
5、本发明采用可编程逻辑器件FPGA实现,且基于FPGA实现的延时环缩减法时间数字转换器的分辨率高、精度高,同时降低了时间数字转换器的设计复杂度和提高了其集成度。
附图说明
图1是本发明一实例基于一阶延时环缩减法的时间数字转换器的原理框图;
图2是本发明一实例基于二阶延时环缩减法的时间数字转换器的原理框图;
图3是本发明开始、结束脉冲循环信号时序波形与循环次数计数器计数的工作原理图;
图4是本发明一实例时间数字转换器在SmartFusion FPGA中实现的结构框图。
具体实施方式
下面结合附图和实施例对本发明作详细具体的说明。
参照图1~图4所示,本发明所述的基于延时环缩减法的时间数字转换器,至少包括开始脉冲生成模块、开始延时环、第一沿检测模块、结束脉冲生成模块、结束延时环、第二沿检测模块、相位一致性检测器、循环次数计数器,所述开始延时环由第一多路选择器、第一延时线单元组成,所述结束延时环由第二多路选择器、第二延时线单元组成,所述开始脉冲生成模块用于将外界输入的时间间隔开始触发脉冲整形为开始循环脉冲信号,开始脉冲生成模块的输出端与开始延时环的第一多路选择器的0端连接,第一多路选择器的输出端与第一延时线单元连接后再接入第一多路选择器的1端,所述第一沿检测模块设置在第一延时线单元与第一多路选择器之间;所述结束脉冲生成模块用于将外界输入的时间间隔结束触发脉冲整形为结束循环脉冲信号,结束脉冲生成模块的输出端与结束延时环的第二多路选择器的0端连接,第二多路选择器的输出端与第二延时线单元连接后再接入第二多路选择器的1端,所述第二沿检测模块设置在第二延时线单元与第二多路选择器之间;所述第一延时线单元、第二延时线单元均与所述相位一致性检测器连接,所述相位一致性检测器与循环次数计数器连接;
所述开始循环脉冲信号、结束循环脉冲信号的脉宽相同且循环传输中脉宽不变,所述第一沿检测模块、第二沿检测模块分别用于检测开始循环脉冲信号、结束循环脉冲信号的上升沿(一旦第一沿检测模块检测到开始循环脉冲信号的上升沿则开始延时环转化为闭环状态,然后开始循环脉冲信号在开始延时环中循环传输;一旦第二沿检测模块检测到结束循环脉冲信号的上升沿则结束延时环转化为闭环状态,然后结束循环脉冲信号在结束延时环中循环传输),所述相位一致性检测器用于检测开始循环脉冲信号和结束循环脉冲信号的相位,当开始循环脉冲信号、结束循环脉冲信号之间的时间间隔小于开始延时环和结束延时环的整体时延差即时间数字转换器的分辨率时断开开始延时环和结束延时环(使其处于开环状态);所述循环次数计数器用于对开始循环脉冲信号、结束循环脉冲信号的循环次数进行计数。
所述开始脉冲生成模块、结束脉冲生成模块和第一沿检测模块、第二沿检测模块均采用D触发器;所述相位一致性检测器采用双D触发器,有效减小触发器的亚稳态效应;所述循环次数计数器采用递增计数器,该递增计数器的计数值不需要编码和转换,可直接用于计算待测时间间隔。实施例中本发明时间数字转换器采用SmartFusion FPGA实现,对于SmartFusion FPGA来说,k是一个不变的常数,与FPGA内部具体实现电路无关。该款FPGA内部有一个Cortex M3处理器内核,时间间隔测量结果即循环次数计数器的计数值与两个延时环的整体时延差(时间数字转换器的分辨率)的乘积在Cortex M3处理器内核中计算。
所述开始延时环、结束延时环的结构相同,开始延时环的第一延时线单元、结束延时环的第二延时线单元由相同数目的相同延时单元组成(分辨率高),相应延时单元的个数根据设计的时间数字转换器的测量范围选择。设计中只需要考虑开始延时环、结束延时环的整体时延Tstart、Tstop,且Tstart>Tstop,不需要考虑单个延时单元的时延(故本发明时间数字转换器设计复杂度低,容易实现且延时单元开销小),且两个延时环的整体时延差Tstart-Tstop为时间数字转换器的分辨率,两个延迟环工作条件相同,这种设计减小了外界因素如外界温度、电源电压对两个延时环的影响,即两个延时环的整体延时变化可相互抵消,并且本发明的分辨率只与两个延时环的整体时延差有关,与单个延时单元的时延没关系,外界因素变化对两延时环路整体延时差的影响基本消除,故与其他时间数字转换方法相比,本发明时间数字转换器的鲁棒性强、线性度好、测量精度高。
该时间数字转换器通过改变开始延时环的第一延时线单元、结束延时环的第二延时线单元的布局走线调整两个延时环的整体时延差即时间数字转换器的分辨率,实现不同分辨率。实施例中基于FPGA的调整整体时延差的方法如下:在FPGA中设定各个延时单元布局(延时单元的相对位置)来改变各个延时环的整体时延差,如开始延时环的各个延时单元首尾相连,而结束延时环中有8个延时单元不是首尾相连的,故二者延时差不同。设计时只需考虑两个延时环的整体时延差,不需要考虑单个延时单元的时延值。
本发明可以实现一阶、二阶和多阶缩减法时间数字转换器。图1是本发明基于一阶延时环缩减法的时间数字转换器的原理框图,基于一阶延时环缩减法的时间数字转换器结构简单,测量精度较高;图2是基于二阶延时环缩减法的时间数字转换器的原理框图,基于二阶和多阶延时环缩减法的时间数字转换器结构稍微复杂,分辨率高、测量时间短。基于二阶延时环缩减法的时间数字转换器的功能模块结构和一阶的相同,主要区别是基于二阶延时环缩减法的时间数字转换器采用两级延时环,功能模块的数量是一阶的两倍,且两级延时环缩减的分辨率相差大。图2中一阶延时环缩减和二阶延时环缩减所用的延时单元个数不同,且两级延时环之间的门电路控制开始循环脉冲信号、结束循环脉冲信号的传递。
本发明基于延时环缩减法的时间数字转换器测量时间间隔前,先确定所设计的时间数字转换器的测量范围,延时环的整体时延决定了本发明的测量范围。结合图1所示的实例,本发明实例中所设计的时间数字转换器的测量范围约为9ns,根据测量范围和整体时延的关系及单个延时单元的延时值推算出单个延时环所需的延时单元个数约为38个。
基于一阶延时环缩减法的时间数字转换器中开始延时环的整体时延Tstart0与时间数字转换器的测量精度τ的关系满足下式:
其中,k是一个与实现时间数字转换器的电路有关的常数,Nmax是最大测量时间间隔对应的两个延时环的循环次数。
本发明图1所示的实例基于一阶延时环缩减法的时间数字转换器的分辨率为70ps,9ns测量范围内测量精度为85.6ps。通过改变两个延时环的延时单元布局走线调整时间数字转换器的分辨率时,不需要考虑单个延时单元的延时值,只需要考虑其整体延时,且本发明的分辨率只与两个延时环的整体时延差有关。
图3是本发明开始、结束脉冲循环信号时序波形与循环次数计数器计数的原理图,其中,①代表开始循环脉冲信号,②代表结束循环脉冲信号,③代表循环次数计数器的计数值,该值可以直接用于计算时间间隔。D是时间数字转换器的分辨率,TM是被测时间间隔。从图3中可以看出,每循环一次,①和②之间的时间间隔缩减一个分辨率D。
基于二阶延时环缩减法的时间数字转换器的设计步骤与一阶的绝大部分相同,与一阶时间数字转换器设计步骤相比,不同的是基于二阶延时环缩减法的时间数字转换器中一阶延时环的开始延时环的整体时延Tstart1、二阶延时环的开始延时环的整体时延Tstart2与时间数字转换器的测量精度τ的关系不同,具体关系如下:
其中,k是一个与实现时间数字转换器的电路有关的常数,τ1是一阶延时环的分辨率,即一阶延时环中开始延时环与结束延时环的整体时延差,τ2是二阶延时环的分辨率,即二阶延时环中开始延时环与结束延时环的整体时延差,Nmax1是最大测量时间间隔对应的一阶延时环中两个延时环的最大循环次数,且Tstart1>Tstart2,τ1>τ2。
所述基于二阶延时环缩减法的时间数字转换器先用低分辨率τ1的一阶延时环进行缩减测量,然后用高分辨率τ2的二阶延时环进行更高精度的缩减测量;与相同分辨率的一阶延时环缩减法的时间数字转换器相比,二阶延时环缩减法的时间数字转换器的测量时间减小了τ1/τ2倍,且二阶时间数字转换器的测量精度提高了倍。
根据上述关系选择时间数字转换器的分辨率。
图2所示的本发明一实例基于二阶延时环缩减法的时间数字转换器的一阶延时环分辨率为300ps,二阶延时环分辨率为15ps,测量精度约为43ps,测量范围为10ns。
图4是本发明时间数字转换器在SmartFusion FPGA中具体实现的原理框图,其中延时环缩减法时间数字转换器可以是一阶时间数字转换器,也可以是二阶及多阶时间数字转换器;控制中心控制外部输入的时间间隔触发信号是否输入到时间数字转换器中;APB总线用于Cortex M3处理器内核与FPGA内部逻辑单元之间的数据传输和控制命令的传输;锁相环PLL产生FPGA的系统时钟,包括Cortex M3的工作时钟;存储器用于存储测量结果;时钟计数器用于计数本地时钟;参考时钟是外部输入时钟源。
以上所述仅为本发明一个测量精度较佳实施例而已,并不用以限制本发明所提供的时间数字转换器及其设计方法,根据本发明提供的设计思想可以实现一阶、二阶和多阶缩减法时间数字转换器,凡在本发明的精神和设计原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种基于延时环缩减法的时间数字转换器,其特征在于,至少包括开始脉冲生成模块、开始延时环、第一沿检测模块、结束脉冲生成模块、结束延时环、第二沿检测模块、相位一致性检测器、循环次数计数器,所述开始延时环由第一多路选择器、第一延时线单元组成,所述结束延时环由第二多路选择器、第二延时线单元组成,所述开始脉冲生成模块用于将外界输入的时间间隔开始触发脉冲整形为开始循环脉冲信号,开始脉冲生成模块的输出端与开始延时环的第一多路选择器的0端连接,第一多路选择器的输出端与第一延时线单元连接后再接入第一多路选择器的1端,所述第一沿检测模块设置在第一延时线单元与第一多路选择器之间;所述结束脉冲生成模块用于将外界输入的时间间隔结束触发脉冲整形为结束循环脉冲信号,结束脉冲生成模块的输出端与结束延时环的第二多路选择器的0端连接,第二多路选择器的输出端与第二延时线单元连接后再接入第二多路选择器的1端,所述第二沿检测模块设置在第二延时线单元与第二多路选择器之间;所述第一延时线单元、第二延时线单元均与所述相位一致性检测器连接,所述相位一致性检测器与循环次数计数器连接;
所述开始循环脉冲信号、结束循环脉冲信号的脉宽相同且循环传输中脉宽不变,所述第一沿检测模块、第二沿检测模块分别用于检测开始循环脉冲信号、结束循环脉冲信号的上升沿,所述相位一致性检测器用于检测开始循环脉冲信号和结束循环脉冲信号的相位,当开始循环脉冲信号、结束循环脉冲信号之间的时间间隔小于开始延时环和结束延时环的整体时延差即时间数字转换器的分辨率时断开开始延时环、结束延时环;所述循环次数计数器用于对开始循环脉冲信号、结束循环脉冲信号的循环次数进行计数。
2.根据权利要求1所述的基于延时环缩减法的时间数字转换器,其特征在于,所述开始脉冲生成模块、结束脉冲生成模块和第一沿检测模块、第二沿检测模块均采用D触发器;所述相位一致性检测器采用双D触发器;所述循环次数计数器采用递增计数器。
3.根据权利要求1所述的基于延时环缩减法的时间数字转换器,其特征在于,所述开始延时环、结束延时环的结构相同,开始延时环的第一延时线单元、结束延时环的第二延时线单元由相同数目的相同延时单元组成,相应延时单元的个数根据设计的时间数字转换器的测量范围选择。
4.根据权利要求1所述的基于延时环缩减法的时间数字转换器,其特征在于,该时间数字转换器通过改变开始延时环的第一延时线单元、结束延时环的第二延时线单元的布局走线调整两个延时环的整体时延差,且两个延时环的整体时延差值等于时间数字转换器的分辨率值。
5.一种基于延时环缩减法的时间数字转换器的时间间隔测量方法,其特征在于,所述延时环缩减法利用两个组成完全相同的延时环通过循环传输不断缩减两个循环脉冲的时间间隔直到两个循环脉冲的时间间隔小于两个延时环的整体时延差即时间数字转换器的分辨率,具体包括以下步骤:
1)通过开始脉冲生成模块、结束脉冲生成模块将被测时间间隔的两触发脉冲整形为开始循环脉冲信号、结束循环脉冲信号,开始循环脉冲信号、结束循环脉冲信号分别进入两个组成完全相同的开始延时环、结束延时环;
2)通过第一沿检测模块、第二沿检测模块分别检测开始循环脉冲信号、结束循环脉冲信号的上升沿,一旦第一沿检测模块检测到开始循环脉冲信号的上升沿则开始延时环转化为闭环状态,然后开始循环脉冲信号在开始延时环中循环传输;一旦第二沿检测模块检测到结束循环脉冲信号的上升沿则结束延时环转化为闭环状态,然后结束循环脉冲信号在结束延时环中循环传输;开始循环脉冲信号、结束循环脉冲信号通过在开始延时环、结束延时环中循环传输并不断缩减开始循环脉冲信号、结束循环脉冲信号之间的时间间隔;
3)通过相位一致性检测器检测开始循环脉冲信号和结束循环脉冲信号的相位,并通过循环次数计数器对开始循环脉冲信号、结束循环脉冲信号的循环次数进行计数,每次循环之后被测时间间隔减小一个开始延时环和结束延时环的整体时延差即时间数字转换器的分辨率,直到开始循环脉冲信号和结束循环脉冲信号之间的时间间隔小于时间数字转换器的分辨率时,时间间隔测量完成,断开开始延时环和结束延时环并使其处于开环状态;
4)通过循环次数计数器的计数值与开始延时环、结束延时环的整体时延差的乘积得到被测时间间隔。
6.根据权利要求5所述的基于延时环缩减法的时间数字转换器的时间间隔测量方法,其特征在于,所述步骤1)中开始延时环、结束延时环的结构相同,且所述开始延时环的第一延时线单元、结束延时环的第二延时线单元由相同数目的相同延时单元组成,根据设计的时间数字转换器的测量范围选择相应延时单元的个数。
7.根据权利要求6所述的基于延时环缩减法的时间数字转换器的时间间隔测量方法,其特征在于,所述步骤1)通过改变开始延时环的第一延时线单元、结束延时环的第二延时线单元的布局走线调整两个延时环的整体时延差即时间数字转换器的分辨率,实现时间数字转换器的不同分辨率。
8.根据权利要求5所述的基于延时环缩减法的时间数字转换器的时间间隔测量方法,其特征在于,所述延时环缩减法为一阶延时环缩减法时,基于一阶延时环缩减法的时间数字转换器中开始延时环的整体时延Tstart0与时间数字转换器的测量精度τ的关系满足下式:
其中,k是一个与实现时间数字转换器的电路有关的常数,Nmax是最大测量时间间隔对应的两个延时环的循环次数。
9.根据权利要求5所述的基于延时环缩减法的时间数字转换器的时间间隔测量方法,其特征在于,所述延时环缩减法为二阶延时环缩减法时,基于二阶延时环缩减法的时间数字转换器中一阶延时环的开始延时环的整体时延Tstart1、二阶延时环的开始延时环的整体时延Tstart2与时间数字转换器的测量精度τ的关系满足下式:
其中,k是一个与实现时间数字转换器的电路有关的常数,τ1是一阶延时环分辨率,且τ1取值等于一阶延时环中开始延时环与结束延时环的整体时延差值,τ2是二阶延时环分辨率,且τ2取值等于二阶延时环中开始延时环与结束延时环的整体时延差值,Nmax1是最大测量时间间隔对应的一阶延时环中两个延时环的最大循环次数,且Tstart1>Tstart2,τ1>τ2。
10.根据权利要求9所述的基于延时环缩减法的时间数字转换器的时间间隔测量方法,其特征在于,所述基于二阶延时环缩减法的时间数字转换器先用低分辨率τ1的一阶延时环进行缩减测量,然后用高分辨率τ2的二阶延时环进行更高精度的缩减测量。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410373968.9A CN104111601B (zh) | 2014-07-30 | 2014-07-30 | 一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410373968.9A CN104111601B (zh) | 2014-07-30 | 2014-07-30 | 一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104111601A CN104111601A (zh) | 2014-10-22 |
CN104111601B true CN104111601B (zh) | 2016-08-24 |
Family
ID=51708432
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410373968.9A Active CN104111601B (zh) | 2014-07-30 | 2014-07-30 | 一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104111601B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106886147B (zh) * | 2017-01-06 | 2019-08-30 | 南京理工大学 | 一种基于iodelay固件的toa估计电路 |
CN106886146B (zh) * | 2017-01-06 | 2019-08-30 | 南京理工大学 | 一种基于数字延时电路的toa估计电路 |
CN106814595B (zh) * | 2017-02-08 | 2022-03-18 | 中国科学院精密测量科学与技术创新研究院 | 基于等效细分的高精度tdc及其等效测量方法 |
US10175655B2 (en) * | 2017-03-17 | 2019-01-08 | Intel Corporation | Time-to-digital converter |
CN108170018B (zh) * | 2017-12-28 | 2019-07-19 | 东北大学 | 一种门控环型时间数字转换器及时间数字转换方法 |
DE102019205731A1 (de) * | 2019-04-18 | 2020-10-22 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Zeit-zu-Digital-Wandler-Anordnung |
CN110836832B (zh) * | 2019-11-20 | 2022-03-29 | 苏州萃智光电设备有限公司 | Tdc控制系统、方法和膜厚检测装置 |
CN112650044B (zh) * | 2020-12-24 | 2021-09-10 | 中国科学院精密测量科学与技术创新研究院 | 基于延时环冗余状态信息的高精度时间测量装置及方法 |
CN114337620B (zh) * | 2022-03-15 | 2022-06-21 | 成都迅翼卫通科技有限公司 | 一种测量多路脉冲信号相对延时的方法、装置和设备 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102253643A (zh) * | 2011-06-23 | 2011-11-23 | 山东力创科技有限公司 | 一种高精度时间测量电路及测量方法 |
CN102540865A (zh) * | 2012-01-04 | 2012-07-04 | 西安近代化学研究所 | 基于相位调制的高精度时间间隔测量方法 |
CN103186097A (zh) * | 2013-03-27 | 2013-07-03 | 西安电子科技大学 | 基于fpga的高分辨率时间间隔测量装置 |
CN103401557A (zh) * | 2013-08-12 | 2013-11-20 | 龙芯中科技术有限公司 | 时间数字转换器和时间间隔测量方法 |
CN103676622A (zh) * | 2013-10-28 | 2014-03-26 | 中国电子科技集团公司第四十一研究所 | 一种高精度的正负时间间隔测量方法及装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002196087A (ja) * | 2000-12-26 | 2002-07-10 | Gakuho Go | 時間測定回路 |
JP2013205092A (ja) * | 2012-03-27 | 2013-10-07 | Toyota Central R&D Labs Inc | 時間測定装置 |
-
2014
- 2014-07-30 CN CN201410373968.9A patent/CN104111601B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102253643A (zh) * | 2011-06-23 | 2011-11-23 | 山东力创科技有限公司 | 一种高精度时间测量电路及测量方法 |
CN102540865A (zh) * | 2012-01-04 | 2012-07-04 | 西安近代化学研究所 | 基于相位调制的高精度时间间隔测量方法 |
CN103186097A (zh) * | 2013-03-27 | 2013-07-03 | 西安电子科技大学 | 基于fpga的高分辨率时间间隔测量装置 |
CN103401557A (zh) * | 2013-08-12 | 2013-11-20 | 龙芯中科技术有限公司 | 时间数字转换器和时间间隔测量方法 |
CN103676622A (zh) * | 2013-10-28 | 2014-03-26 | 中国电子科技集团公司第四十一研究所 | 一种高精度的正负时间间隔测量方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN104111601A (zh) | 2014-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104111601B (zh) | 一种基于延时环缩减法的时间数字转换器及其时间间隔测量方法 | |
TWI630533B (zh) | 一種包含積分器之電容指紋傳感器 | |
CN103676622B (zh) | 一种高精度的正负时间间隔测量方法及装置 | |
CN103795406B (zh) | 一种高性能门控游标型时间数字转换器 | |
CN100539428C (zh) | 一种高性能时间数字转换器电路架构 | |
CN107241098B (zh) | 一种异步逐次逼近型模数转换器中比较器的失调校准电路 | |
CN105071786B (zh) | 一种采用半周期预充电补偿技术的电阻电容型弛豫振荡器 | |
CN106814595A (zh) | 基于等效细分的高精度tdc及其等效测量方法 | |
CN103063917B (zh) | 高精度相位和频率测量系统 | |
CN103208994A (zh) | 一种两段式时间数字转换电路 | |
CN103516367A (zh) | 一种时间数字转换器 | |
CN102636690B (zh) | 基于压控延时链的时域逐次逼近数字智能电池电流检测电路及实现方法 | |
CN104253613A (zh) | 一种sar adc的低压超低功耗高精度比较器 | |
CN106970519A (zh) | 时间测试电路及时间测试方法 | |
CN108170018A (zh) | 一种门控环型时间数字转换器及时间数字转换方法 | |
CN102749525B (zh) | 电容检测方法及电容检测电路 | |
CN107396009A (zh) | 脉冲频率调制型图像传感器电路及其处理方法 | |
CN104132738A (zh) | 一种温度传感器及温度检测方法 | |
CN104833437A (zh) | 一种应用于数字式cmos温度传感的脉宽信号产生电路 | |
CN103684365A (zh) | 一种高频时钟占空比测试电路 | |
CN112165329A (zh) | 一种基于sar逻辑消除寄生的电容数字转换器 | |
CN102175337B (zh) | 温度传感器 | |
CN103675383B (zh) | 一种量测波形的电路 | |
CN103647552A (zh) | 一种时钟频率检测电路 | |
CN105842539B (zh) | 基于fpga-tdc的电阻测量系统及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB03 | Change of inventor or designer information |
Inventor after: Zhang Jie Inventor after: Liu Lieshu Inventor after: Zhou Dongming Inventor before: Zhang Jie Inventor before: Zhou Dongming |
|
COR | Change of bibliographic data | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |