CN104104494A - 多端口以太网装置中的低成本端口同步方法 - Google Patents

多端口以太网装置中的低成本端口同步方法 Download PDF

Info

Publication number
CN104104494A
CN104104494A CN201410126736.3A CN201410126736A CN104104494A CN 104104494 A CN104104494 A CN 104104494A CN 201410126736 A CN201410126736 A CN 201410126736A CN 104104494 A CN104104494 A CN 104104494A
Authority
CN
China
Prior art keywords
port
frequency
clock frequency
master
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410126736.3A
Other languages
English (en)
Inventor
艾哈迈德·奇尼
穆罕默德·瓦基夫·泰兹贝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Broadcom Corp
Zyray Wireless Inc
Original Assignee
Zyray Wireless Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zyray Wireless Inc filed Critical Zyray Wireless Inc
Publication of CN104104494A publication Critical patent/CN104104494A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0673Clock or time synchronisation among packet nodes using intermediate nodes, e.g. modification of a received timestamp before further transmission to the next packet node, e.g. including internal delay time or residence time into the packet

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明涉及一种多端口以太网装置中的低成本端口同步方法。一种用于使多端口装置的频率同步的方法可包括在多端口装置的从端口上恢复链接至多端口装置的第一装置的主端口的时钟频率。从端口的时钟频率可被锁定至所恢复的第一装置的主端口的时钟频率。频率数据可被存储在与从端口相关联的第一频率寄存器中。所存储的频率数据可包括第一装置的所恢复的主端口的时钟频率与多端口装置的本地时钟频率之间的差异。通过将第一频率寄存器耦接至与多端口装置的一个或者多个主端口相关联的频率寄存器,可以使一个或者多个主端口的时钟频率与从端口的锁定的时钟频率同步。

Description

多端口以太网装置中的低成本端口同步方法
相关申请的交叉引用
本申请要求于2013年4月1日提交的美国临时专利申请序号第61/807,265号以及于2013年5月8日提交的美国专利申请序号第13/890,154号的权益,出于所有目的,通过引用将其全部内容结合于本文中。
技术领域
本说明书总体上涉及以太网通信,并且更具体地,但不仅限于多端口以太网装置中的低成本端口同步方法。
背景技术
以太网技术已经被许多应用所广泛地接受和使用。如IEEE802.3系列规范中所规定的,在高达100米的距离上可支持各种数据速率。存在许多具有更长范围需求的应用,可使用多个以太网链接段在两个节点之间建立连接。除范围需求之外,其他网络制约因素可导致在两个通信节点之间产生多个以太网链接段。如示例应用,一个或者多个移动基站与中心节点之间的连接可包括多个以太网链接段。
例如,在某些应用中,将移动基站连接到中心节点,两个数据通信节点之间还可能存在紧密的时钟同步。当多个以太网链接段被用来将基站连接到中心节点时,每个链接段均可能位于不同的时钟频率参考上,故违反了移动基站(例如,端节点)与中心节点之间的同步需求。
发明内容
根据本发明的一个方面,提供了一种用于多端口装置的频率同步的方法,所述方法包括:在所述多端口装置的从端口上恢复链接至所述多端口装置的第一装置的主端口的时钟频率;将所述从端口的时钟频率锁定至所恢复的所述第一装置的所述主端口的时钟频率;将频率数据存储在与所述从端口相关联的第一频率寄存器中;以及通过将所述第一频率寄存器耦接至与所述多端口装置的至少一个主端口相关联的第二频率寄存器,使所述至少一个主端口的时钟频率与所述从端口的锁定的时钟频率同步,其中,所存储的频率数据指示所恢复的所述第一装置的所述主端口的时钟频率与所述多端口装置的本地时钟频率之间的差异。
其中,与所述从端口相关联的所述第一频率寄存器关联于与所述从端口相关联的第一锁相环(PLL),并且与所述至少一个主端口相关联的所述第二频率寄存器关联于与所述至少一个主端口相关联的第二锁相环。
其中,将所述第一频率寄存器耦接至所述第二频率寄存器包括通过处理模块将所述第一频率寄存器耦接至所述第二频率寄存器,并且其中,所述方法进一步包括将所述处理模块配置为提供用于所述第二锁相环,以遵循所述第一锁相环。
其中,所述处理模块包括平滑滤波器,并且其中所述方法进一步包括将所述平滑滤波器配置为减少时钟信号抖动。
其中,所述平滑滤波器包括漏积分器,其中,所述漏积分器包括N位寄存器和2n除法块,并且其中所述方法进一步包括通过n定义所述漏积分器的时间常数。
其中,所述多端口装置包括以太网节点,并且其中所述多端口装置包括参考时钟生成器,并且其中所述方法进一步包括基于由所述参考时钟生成器生成的参考频率来生成所述多端口装置的所述本地时钟频率。
其中,所述多端口装置包括多个从端口,并且其中所述方法进一步包括将所述多个从端口的至少一些从端口链接至多段以太网链接的一个或者多个节点,并且使所述至少一个主端口的一个或者多个主端口与所述多个从端口的一个从端口同步。
所述方法进一步包括通过控制逻辑自动检测用于同步的所述多端口装置的多个端口,其中,所述方法进一步包括:将所述控制逻辑配置为选择性地启用/禁用用于同步的所述多端口装置的所述多个端口的自动检测;以及通过使用所述控制逻辑确定用于同步的端口对。
所述方法进一步包括:当在所述从端口与所述第一装置之间建立链接时,激活所述多端口装置的所述至少一个主端口的所述时钟频率与从端口的锁定的时钟频率的频率同步,以及当所述从端口与所述第一装置之间的所述链接丢失时,停用所述多端口装置的所述至少一个主端口的所述时钟频率与所述从端口的所述锁定时钟频率的频率同步。
根据本发明的另一个方面,提供了一种系统,包括:从端口,被配置为恢复链接至多端口装置的第一装置的主端口的时钟频率;第一锁相环(PLL),被配置为将所述从端口的时钟频率锁定至所恢复的所述第一装置的所述主端口的时钟频率;第一频率寄存器,用于存储频率数据,所述第一频率寄存器与所述从端口相关联;以及第二频率寄存器,耦接至所述第一频率寄存器并且被配置为使所述多端口装置的至少一个主端口的时钟频率与所述从端口的锁定的时钟频率同步,所述第二频率寄存器与所述至少一个主端口相关联;其中,所存储的频率数据指示所恢复的所述第一装置的所述主端口的时钟频率与所述多端口装置的本地时钟频率之间的差异。
其中,所述第一频率寄存器与所述第一锁相环相关联,其中,所述第一锁相环与所述从端口相关联,并且其中所述第二频率寄存器关联于与所述至少一个主端口相关联的第二锁相环。
所述系统进一步包括处理模块,所述处理模块被配置为将所述第二频率寄存器耦接至所述第一频率寄存器,并且其中所述处理模块包括被配置为提供用于所述第二锁相环以遵循所述第一锁相环的电路。
其中,所述处理模块包括平滑滤波器,并且其中所述平滑滤波器被配置为减少时钟信号抖动。
其中,所述平滑滤波器包括漏积分器,其中所述漏积分器包括N位寄存器和2n除法块,并且其中所述漏积分器被配置为具有通过n定义的时间常数。
其中,所述系统包括多端口装置,其中,所述多端口装置包括以太网节点,所述多端口装置包括参考时钟生成器,以及所述参考时钟生成器被配置为生成参考频率,所述参考频率被用于生成所述多端口装置的所述本地时钟频率。
其中,所述多端口装置包括多个从端口,并且所述多个从端口的至少一些从端口被链接至多段以太网链接的一个或者多个节点,并且其中所述至少一个主端口的一个或者多个主端口与所述多个从端口的一个从端口同步。
所述系统进一步包括控制逻辑,所述控制逻辑被配置为自动检测用于同步的所述多端口装置的多个端口,其中,所述控制逻辑进一步被配置为允许启用和禁用用于同步的所述多端口装置的所述多个端口的自动检测,并且其中所述控制逻辑进一步被配置为确定用于同步的端口对。
其中,当所述从端口与所述第一装置之间建立链接时,所述控制逻辑进一步被配置为激活所述多端口装置的所述至少一个主端口的所述时钟频率与所述从端口的所述锁定时钟频率的频率同步,并且当所述从端口与所述第一装置之间的所述链接丢失时,停用所述多端口装置的所述至少一个主端口的所述时钟频率与所述从端口的所述锁定时钟频率的频率同步。
根据本发明的另一个方面,提供了一种多端口装置,包括:从端口,被配置为恢复链接至所述多端口装置的第一装置的主端口的时钟频率;从锁相环(PLL),被配置为将所述从端口的时钟频率锁定至所恢复的所述第一装置的所述主端口的的时钟频率;以及主频率寄存器,耦接至从频率寄存器并且被配置为促进所述多端口装置的至少一个主端口的时钟频率与所述从端口的所述锁定时钟频率的同步,其中:所述主频率寄存器和所述从频率寄存器分别与所述至少一个主端口和所述从端口相关联,所述从频率寄存器存储频率数据,以及所存储的频率数据包括与所恢复的所述第一装置的所述主端口的时钟频率和所述多端口装置的本地时钟频率有关的信息。
其中,所述主频率寄存器与主锁相环相关联,并且其中所述主锁相环与所述至少一个主端口相关联,与所恢复的时钟频率有关的信息包括所恢复的所述第一装置的所述主端口的时钟频率与所述多端口装置的本地时钟频率之间的差异,所述多端口装置进一步包括被配置为将所述主频率寄存器耦接至所述从频率寄存器的处理模块,所述处理模块包括被配置为提供用于所述主锁相环以遵循所述从锁相环的电路,所述处理模块包括被配置为减少时钟信号抖动的平滑滤波器,所述平滑滤波器包括漏积分器,所述漏积分器包括N位寄存器和2n除法块,以及所述漏积分器被配置为具有通过n定义的时间常数。
附图说明
在所附权利要求中阐述了主题技术的某些特征。然而,出于说明性的目的,在以下附图中阐述了主题技术的几个实施方式。
图1A示出了根据一个或者多个实施的多段以太网链接的示例。
图1B示出了根据一个或者多个实施的使用双端口节点的多段以太网链接的示例。
图2A示出了根据一个或者多个实施的图1B中的多段以太网链接的双端口装置的示例。
图2B示出了根据一个或者多个实施的图2A中的双端口装置的处理模块的示例。
图3A至图3D示出了根据一个或者多个实施的多端口装置的示例。
图4示出了根据一个或者多个实施的用于使多端口装置的频率同步的示例方法。
具体实施方式
下面所阐述的具体实施方式旨在作为本主题技术的不同的构造并且并不旨在代表其中可实施主题技术的唯一构造。附图被整合到本申请中并且构成具体实施方式的一部分。具体实施方式包括出于提供对主题技术的全面理解的目的的具体细节。然而,对本领域技术人员清楚并且显而易见的是,本主题技术并不局限于本文中所阐述的特定细节并且可使用一个或者多个实施来实践。在一个或者多个示例中,为了避免使主题技术的概念模糊,在框图中示出了众所周知的结构和部件。
图1A示出了根据本主题技术的一个或者多个实施的多段以太网链接100A的示例。多段以太网链接100A包括中心节点110(例如,中心站、交换中心、分组域数据网络(PSDN)中心)、端节点130(例如,移动基站)以及经由链路中的链接LC1、L12...LNE耦接的多个中间节点1-N(例如,120-1、120-2...120-N)。每两个节点(例如,120-1、120-2)和中间链接(例如,L12)形成多段链接100A的段。在一个或者多个方面,链接LC1、L12...LNE可包括光纤维和/或以太网绞合电缆。在主题技术的一个或者多个实施中,其中多段链接100A的一个或者多个节点(例如,端节点130)是移动基站,两个节点之间可存在紧密的时钟同步需求。
还应当理解的是,当多段链接100A被用来将基站(例如,端节点130)连接到中心节点110时,每个链接段可能在不同的时钟频率参考上。这可能违反了移动基站与中心节点之间的同步需求。还应当理解的是,每个以太网链接段的两个节点(例如,节点120-1和节点120-2)同步的(例如,以环路定时模式操作)并且在相同的频率域(例如,具有相似的操作频率)上操作。例如,以1000BASE-T和10GBT标准,当两个以太网节点链接在一起时,可将一个节点指定为主节点并且可将另一节点指定为从节点。然而,对于多段以太网链接,每个节点均可包括一个以上的端口,并且如通过主题技术所解决的和本文中所公开的,可能需要对同步需求进行不同地处理。
图1B示出了根据主题技术一个或者多个实施的使用双端口节点的多段以太网链接100B的示例。多段以太网链接100B包括经由互连链接L56和L67耦接的双端口节点150、160以及170。双端口节点150、160以及170都是中间节点并且每个都包括从端口(例如,152、162或者172)和主端口(例如,154、164或者174)。在主题技术的一个或者多个方面,多段链接100B可包括三个以上双端口节点(例如,N个节点)。在一个或者多个方面,多段链接100B的一个或者多个中间节点可包括两个以上端口(例如,4个、8个等)。多段链接100B的每个节点都可被实施为集成电路或者芯片(例如,PHY芯片)。PHY芯片可以是双、四或者八端口芯片。
从端口152、162或者172中的每一个均可包括从端口锁相环(PLL)(例如,156、166或者176),并且主端口154、164或者174中的每一个均可包括主端口PLL(例如,158、168或者178)。PLL156、166、176、158、168或者178中的每一个均可使用由参考时钟(例如,155、165或者175)生成的参考时钟信号以生成本地时钟信号。在(例如,节点150与节点160之间的)段的链接被锁定之前,节点150中的主端口154可以由参考时钟155所设定的频率操作,并且节点160中的从端口162可以由参考时钟165所设定的频率操作。根据环路定时,从端口PLL166可通过将节点150连接到节点160的链接段L56作用使得通过恢复主端口154的时钟频率将本地时钟锁定至节点150中的主时钟(例如,由参考时钟155设定的频率)。因此,在建立链接之后,从端口162可以以参考时钟155的频率操作,然而相同的节点(例如,160)的主端口164可以以参考时钟165的频率操作。环路定时机制是IEEE802.3标准的一部分并且同样通过多段链接100B的其他段执行。例如,在建立链接L67之后,从端口172可能不得不以参考时钟165的频率操作。因此,两个网络段可能不得不以所不期望的两个不同的时钟频率操作。因此,如通过主题技术所解决的和本文中更为详细描述的,需要同步每个节点的两个或者多个端口。
图2A示出了根据主题技术一个或者多个实施的图1B的多段以太网链接100B的双端口装置200的示例。双端口装置(例如,芯片)200可类似于图1B的节点160并且可以是多段链接(例如,图1A的100A)的一部分。双端口装置200包括从端口210、主端口220以及可编程控制逻辑240。从端口210和主端口220分别包括数字PLL215和225,数字PLL215和225能够使用由参考(例如,图1B的165)生成的参考时钟信号来以本地时钟频率生成本地时钟信号。数字PLL215和225分别包括在其他部件之中的通过处理模块230耦接(例如,接口)的频率寄存器216和226。如上所述,当在从端口210与另一装置(例如,诸如双端口装置的多端口装置)的主端口之间建立链接时,数字PLL215可恢复主端口的操作频率并且以该频率操作。
数字PLL215可以将包括△频率(△f)的频率数据存储在频率寄存器216中,△频率(△f)是其他装置的主端口的恢复的时钟频率与双端口装置200的本地时钟频率之间的差异。应当理解的是,△f大约几ppm(例如,10ppm)。数字PLL225仍可以以双端口装置200的本地时钟频率操作。主题技术的目的是使主端口220与从端口210同步。可以通过将频率寄存器226耦接至频率寄存器216来实施同步。在主题技术的一个或者多个实施中,可通过处理模块230执行主端口220与从端口210的同步。在此任务中,处理模块230可通过求和块222将频率寄存器226耦接至频率寄存器216并且使频率寄存器226在操作频率方面遵循寄存器216的频率。如下面进一步详细讨论的,在一个或者多个实施中,处理模块230可包括平滑滤波器。
可编程控制逻辑240可包括可编程寄存器并且可允许指定待同步的两个端口(例如,在多端口装置的情况下)。在一些实施中,可编程控制逻辑240可自动检测待同步的端口。可编程控制逻辑240可进一步允许启用和禁用同步特征。例如,在具有两个以上端口的多端口芯片中,由可编程控制逻辑240的寄存器可确定同步的端口对。一个以上的主端口可通过控制寄存器与单一的从端口同步。随着从端口210上(例如,到另一多端口装置)的链接被建立或者丢失时,可激活或者去激活频率同步电路(例如,求和块222和处理模块230)。在一个或者多个实施中,通过可编程控制逻辑240可执行对频率同步电路的激活或者去激活。可编程控制逻辑240和处理模块230能够在硬件中实施。在一个或者多个实施中,处理模块230能够在例如由多端口装置200的处理器所执行的软件中实施。
图2B示出了根据主题技术一个或者多个实施的图2A的双端口装置200的处理模块230的示例。处理模块230可包括能够对内容(例如,频率寄存器216存储的△频率(△f)的值)平均化(averaging)的平滑滤波器。平均化能够在所存储的△频率的值传递至频率寄存器226之前过滤掉(例如,使其平滑)所存储的△频率的值的波动(例如,减少时钟信号抖动)。然后,PLL225可使用频率寄存器226的内容来调整其本地时钟频率以匹配从端口210的操作频率。
在一个或者多个方面,处理模块230可以被实施为,但不限于诸如漏积分器等无限脉冲响应(IIR)滤波器。漏积分器可包括N位寄存器234、2n除法块236、求和块235以及减法模块238。2n除法块236的正整数n可定义漏积分器的时间常数。频率寄存器216的内容(例如,信号218)可通过求和块235被添加到信号239中以生成存储在N位寄存器234中的信号219。通过2n除法块236可将N位寄存器234的即时内容(例如,信号231)除以2n以生成信号237。可由减法块238从信号231中减去信号237以生成信号239。
图3A至图3D示出了根据主题技术的一个或者多个实施的多端口装置300、330、340以及350的示例。多端口装置300可包括PHY芯片310,PHY芯片310依次包括分别以频率f1、f2、f3...fN操作的多个端口320-1、320-2、320-3...320-N。多端口装置300可链接至多个装置,每个装置依次可以是多端口装置。在任一时间点,端口320-1、320-2、320-3...320-N中的一个或者多个可链接至另一多端口装置的端口中的一个。例如,端口320-2可以是链接至第一多端口装置的主端口的从端口,并且端口320-K可以是链接至第二多端口装置的从端口的主端口。
PHY芯片310可包括参考时钟生成器和可编程控制逻辑(例如,类似于上述图2A中的240)。端口320-1、320-2、320-3...320-N中的PLL可使用参考时钟生成器以生成自身的本地时钟信号。可编程控制逻辑可自动检测待同步的端口(例如,320-2和320-K)并且还可允许启用和禁用多端口装置300的同步特征。根据一个或者多个实施,使用类似于图2B的漏积分器的平滑滤波器,主端口320-K的频率寄存器可以与从端口320-2的恢复频率同步(例如,第一多端口装置的操作频率如同端口320-2的操作频率)。
图3B示出了包括一个主端口M1和三个从端口S1-S3的示例四端口330。从端口S1至S3可被耦接至三个独立的装置(例如,每个均具有最少的两个端口)。在这种情况下,如上所述,示出了仅主端口M1与从端口S1同步。端口M1和S1可以是具有环路定时的多段以太网链接的一部分。在一个或者多个实施中,从端口S1至S3中的每一个均可以是独立的多段链接中汇合于可开始于主端口M1处的另一多段链接的部分。在一个或者多个实施中,耦接至从端口S1至S3的三个独立的多段链接可具有同一频率域,其可以要求从端口S1至S3以相同的频率操作。
图3C示出了包括两个主端口M1和M2以及两个从端口S1和S2的示例四端口340。在一个或者多个实施中,主端口M1和M2分别与从端口S1和S2同步。端口S1-M1可以是具有第一环路定时的第一多段以太网链接的一部分,并且端口S2-M2可以是具有第二环路定时的第二多段以太网链接的一部分。
图3D示出了包括三个主端口M1-M3和一从端口S1的示例四端口350。如图所示,主端口M1至M3与从端口S1同步。四端口350是从来自共享链接至从端口S1的共用段的主端口M1至M3的三个多段链接中进行分支的示例。图3A至图3D中所示的多端口构造是多端口装置的端口的不同的构造的示例。实际上,可以设想和/或实施其他的构造,为简便起见,此处不进行讨论。
尽管在集成的多端口芯片中实施了本文中所公开的主题技术的各个方面,但也可在相同的板载(board)的不同芯片端口上或者甚至在具有所公开的电路和逻辑适当扩展的不同板载的端口上实施。
图4示出了根据主题技术一个或者多个实施的用于多端口装置的频率同步的示例方法400。方法400可以从操作块410开始,其中,可在多端口装置的从端口(例如,图2A的210)处恢复链接至多端口装置(例如,图1B中的160和图2A中的200)的第一装置(例如,图1B的150)的主端口(例如,图2A的220)的时钟频率。在操作块420,从端口的时钟频率可被锁定至第一装置的主端口(例如,图1B的154)的恢复时钟频率。在操作块430,频率数据可存储在与从端口相关联的第一频率寄存器(例如,图2A的216)中。在操作块440,通过将第一频率寄存器耦接至与一个或者多个主端口相关联的第二频率寄存器(例如,图12A的226),多端口装置的一个或者多个主端口(例如,图2A中的220)的时钟频率可以与从端口的锁定时钟频率同步。所存储的频率数据可以指示第一装置的主端口的恢复时钟频率与多端口装置的锁定时钟频率之间的差异。
本领域技术人员将认识到,本申请中所描述的各种示例性的块、模块、元件、部件以及方法均可被实施为电子硬件、计算机软件或者两者的组合。为了说明硬件与软件的可互换性,上面已经就其功能性整体描述了各种示例性的块、模块、元件、部件以及方法。根据具体应用和施加给整个系统的设计约束将该功能实施为硬件或者软件。本领域技术人员可以用于各种具体应用的各种方式来实施所描述的功能。在不背离主题技术的范围的前提下,各种部件和块可以不同的方式布置(例如,以不同的顺序布置,或者以不同的方式分割)。
如本文中所使用的,一系列项之前的短语“至少一个”,其中,使用术语“和”或者“或”以将任一项分离出来,修改作为整体的列出项,而非列出项的各个成员(即,每项)。短语“至少一个”并不要求选择各个列出项中的至少一个,更确切地,该短语允许包括各项任一个中的至少一项、和/或各项任一组合中的至少一个、和/或各个项中的至少一个。例如,短语“A、B以及C中的至少一个”或者“A、B或者C中的至少一个”均指只有A、只有B或者只有C、A、B以及C的任一组合,和/或A、B以及C中的至少一个。
诸如“一方面”等短语并不暗示为该方面对主题技术必不可少或者该方面应用于主题技术的所有构造。与一方面相关的公开可应用于所有构造或者一个或多个构造。一方面可提供本公开的一个或者多个示例。诸如“方面”等短语可以指一个或者多个方面,反之亦然。诸如“实施方式”等短语并不暗示为该实施方式对主题技术必不可少或者将这样的实施方式应用于主题技术的所有构造。与实施方式相关的公开可应用于所有实施方式或者一个或多个实施方式。实施方式可提供本公开的一个或者多个示例。诸如“实施方式”等短语可以指一个或者多个实施方式,反之亦然。诸如“构造”等短语并不暗示为该构造对主题技术必不可少或者将这样的构造应用于主题技术的所有构造。与构造相关的公开可应用于所有构造或者一种或多种构造。一种构造可提供本公开的一个或者多个示例。诸如“构造”等短语可以指一个或者多个构造,反之亦然。
本文中所使用的“示例性”意味着“用作示例、实例或者例证”。本文中作为“示例性”或者作为“示例”的所描述的任一实施方式不一定必须被解释为优选于或者优点多于其他实施方式。而且,在说明书或者权利要求中使用的术语“包括”、“具有”等范围内,当将“包括”解释为权利要求中的转折词汇时,类似于术语“包括”的方式,该术语旨在为包括的。
本领域普通技术人员已知或者以后即将知道的贯穿本公开所描述的各个方面的元件的所有结构和功能等同物通过引用被明确地结合于此并且旨在被包括在权利要求中。而且,无论权利要求中是否明确引用该公开,本文中所公开的任何事项均旨在专用于公开。除非使用短语“用于…手段(means for)”明确引用该元件,或者在方法权利要求情况下使用短语“用于…步骤(step for)”引用该元件,否则,不根据美国法典112章条款的第六条来解释任何权利要求的元件。
前面的描述被提供用于使本领域技术人员实践本文中所描述的各个方面。对本领域任一技术人员而言,对这些方面的各种变形将是很容易显而易见的,并且本文中所定义的基本原理均可应用于其他方面。因此,权利要求并不旨在局限于本文中示出的各个方面,而是与语言要求一致的全部范围相符,其中,参考单数形式的元件并不旨在指“一个和只有一个”,除非明确规定如此,而是指“一个或者多个”。除非另有明确规定,否则,术语“一些”指一个或者多个。男性(例如,他的)的代名词包括女性和中性(例如,她的和它的),反之亦然。仅为方便起见,使用标题和副标题(如有)并且并不限制本主题公开。

Claims (10)

1.一种用于多端口装置的频率同步的方法,所述方法包括:
在所述多端口装置的从端口上恢复链接至所述多端口装置的第一装置的主端口的时钟频率;
将所述从端口的时钟频率锁定至所恢复的所述第一装置的所述主端口的时钟频率;
将频率数据存储在与所述从端口相关联的第一频率寄存器中;以及
通过将所述第一频率寄存器耦接至与所述多端口装置的至少一个主端口相关联的第二频率寄存器,使所述至少一个主端口的时钟频率与所述从端口的锁定的时钟频率同步,
其中,所存储的频率数据指示所恢复的所述第一装置的所述主端口的时钟频率与所述多端口装置的本地时钟频率之间的差异。
2.根据权利要求1所述的方法,其中,与所述从端口相关联的所述第一频率寄存器关联于与所述从端口相关联的第一锁相环(PLL),并且与所述至少一个主端口相关联的所述第二频率寄存器关联于与所述至少一个主端口相关联的第二锁相环。
3.根据权利要求1所述的方法,其中,所述多端口装置包括以太网节点,并且其中所述多端口装置包括参考时钟生成器,并且其中所述方法进一步包括基于由所述参考时钟生成器生成的参考频率来生成所述多端口装置的所述本地时钟频率。
4.根据权利要求1所述的方法,进一步包括通过控制逻辑自动检测用于同步的所述多端口装置的多个端口,其中,所述方法进一步包括:
将所述控制逻辑配置为选择性地启用/禁用用于同步的所述多端口装置的所述多个端口的自动检测;以及
通过使用所述控制逻辑确定用于同步的端口对。
5.根据权利要求1所述的方法,进一步包括:
当在所述从端口与所述第一装置之间建立链接时,激活所述多端口装置的所述至少一个主端口的所述时钟频率与所述从端口的锁定的时钟频率的频率同步,以及
当所述从端口与所述第一装置之间的所述链接丢失时,停用所述多端口装置的所述至少一个主端口的所述时钟频率与所述从端口的所述锁定时钟频率的频率同步。
6.一种系统,包括:
从端口,被配置为恢复链接至多端口装置的第一装置的主端口的时钟频率;
第一锁相环(PLL),被配置为将所述从端口的时钟频率锁定至所恢复的所述第一装置的所述主端口的时钟频率;
第一频率寄存器,用于存储频率数据,所述第一频率寄存器与所述从端口相关联;以及
第二频率寄存器,耦接至所述第一频率寄存器并且被配置为使所述多端口装置的至少一个主端口的时钟频率与所述从端口的锁定的时钟频率同步,所述第二频率寄存器与所述至少一个主端口相关联;
其中,所存储的频率数据指示所恢复的所述第一装置的所述主端口的时钟频率与所述多端口装置的本地时钟频率之间的差异。
7.根据权利要求6所述的系统,其中,所述第一频率寄存器与所述第一锁相环相关联,其中,所述第一锁相环与所述从端口相关联,并且其中所述第二频率寄存器关联于与所述至少一个主端口相关联的第二锁相环。
8.根据权利要求6所述的系统,其中:
所述系统包括多端口装置,其中,所述多端口装置包括以太网节点,
所述多端口装置包括参考时钟生成器,以及
所述参考时钟生成器被配置为生成参考频率,所述参考频率被用于生成所述多端口装置的所述本地时钟频率。
9.根据权利要求6所述的系统,进一步包括控制逻辑,所述控制逻辑被配置为自动检测用于同步的所述多端口装置的多个端口,其中,所述控制逻辑进一步被配置为允许启用和禁用用于同步的所述多端口装置的所述多个端口的自动检测,并且其中所述控制逻辑进一步被配置为确定用于同步的端口对。
10.一种多端口装置,包括:
从端口,被配置为恢复链接至所述多端口装置的第一装置的主端口的时钟频率;
从锁相环(PLL),被配置为将所述从端口的时钟频率锁定至所恢复的所述第一装置的所述主端口的时钟频率;以及
主频率寄存器,耦接至从频率寄存器并且被配置为促进所述多端口装置的至少一个主端口的时钟频率与所述从端口的所述锁定时钟频率的同步,其中:
所述主频率寄存器和所述从频率寄存器分别与所述至少一个主端口和所述从端口相关联,
所述从频率寄存器存储频率数据,以及
所存储的频率数据包括与所恢复的所述第一装置的所述主端口的时钟频率和所述多端口装置的本地时钟频率有关的信息。
CN201410126736.3A 2013-04-01 2014-03-31 多端口以太网装置中的低成本端口同步方法 Pending CN104104494A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201361807265P 2013-04-01 2013-04-01
US61/807,265 2013-04-01
US13/890,154 US9008128B2 (en) 2013-04-01 2013-05-08 Low-cost port synchronization method in multiport Ethernet devices
US13/890,154 2013-05-08

Publications (1)

Publication Number Publication Date
CN104104494A true CN104104494A (zh) 2014-10-15

Family

ID=51520066

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410126736.3A Pending CN104104494A (zh) 2013-04-01 2014-03-31 多端口以太网装置中的低成本端口同步方法

Country Status (3)

Country Link
US (1) US9008128B2 (zh)
CN (1) CN104104494A (zh)
DE (1) DE102014205810A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109844657A (zh) * 2016-09-30 2019-06-04 3M创新有限公司 将多处理系统同步

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11619719B2 (en) * 2018-02-01 2023-04-04 Anacapa Semiconductor, Inc. Time coherent network

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101465707A (zh) * 2008-12-15 2009-06-24 中兴通讯股份有限公司 一种在同步网中保护时间传递的方法及其系统
JP2009182822A (ja) * 2008-01-31 2009-08-13 Hitachi Kokusai Electric Inc 無線通信システム
CN102006159A (zh) * 2010-12-08 2011-04-06 江苏方天电力技术有限公司 基于ieee1588多从钟的采样值多接口同步系统
CN102263633A (zh) * 2011-08-29 2011-11-30 杭州华三通信技术有限公司 交换机堆叠系统中的时钟同步方法和堆叠控制器
WO2012130629A1 (en) * 2011-03-29 2012-10-04 Alcatel Lucent Method, apparatus and system for time distribution in a telecommunications network

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100150288A1 (en) * 2008-12-17 2010-06-17 Miao Zhu Synchronization of Low Noise Local Oscillator using Network Connection
US8819161B1 (en) * 2010-01-18 2014-08-26 Marvell International Ltd. Auto-syntonization and time-of-day synchronization for master-slave physical layer devices
EP2487819B1 (en) * 2011-02-10 2015-08-05 Alcatel Lucent Network element for a packet-switched network

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009182822A (ja) * 2008-01-31 2009-08-13 Hitachi Kokusai Electric Inc 無線通信システム
CN101465707A (zh) * 2008-12-15 2009-06-24 中兴通讯股份有限公司 一种在同步网中保护时间传递的方法及其系统
CN102006159A (zh) * 2010-12-08 2011-04-06 江苏方天电力技术有限公司 基于ieee1588多从钟的采样值多接口同步系统
WO2012130629A1 (en) * 2011-03-29 2012-10-04 Alcatel Lucent Method, apparatus and system for time distribution in a telecommunications network
CN102263633A (zh) * 2011-08-29 2011-11-30 杭州华三通信技术有限公司 交换机堆叠系统中的时钟同步方法和堆叠控制器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109844657A (zh) * 2016-09-30 2019-06-04 3M创新有限公司 将多处理系统同步
US11327454B2 (en) 2016-09-30 2022-05-10 3M Innovative Properties Company Synchronizing multiple processing systems

Also Published As

Publication number Publication date
US9008128B2 (en) 2015-04-14
US20140294133A1 (en) 2014-10-02
DE102014205810A1 (de) 2014-10-02

Similar Documents

Publication Publication Date Title
US7239681B2 (en) System and method for maintaining a stable synchronization state in a programmable clock synchronizer
CN100483946C (zh) 数字锁相环电路和方法
US9791887B2 (en) Synchronization of a data signal
US8205110B2 (en) Synchronous operation of a system with asynchronous clock domains
US8674736B2 (en) Clock synchronization circuit
US11381333B2 (en) Communication apparatus, communication system, communication method, and computer readable medium
CN105095486A (zh) 一种集群数据库容灾方法及装置
CN104104494A (zh) 多端口以太网装置中的低成本端口同步方法
CN102724033A (zh) 实现主备时钟相位对齐的方法和主控单板
CN103259639B (zh) 一种堆叠设备的时钟同步方法和设备
US7694176B2 (en) Fault-tolerant computer and method of controlling same
JP2013247680A (ja) マルチプル同期iq復調器
US7194650B2 (en) System and method for synchronizing multiple synchronizer controllers
CN105406984B (zh) 一种实现主备倒换背板时钟的系统及方法
CN106160908A (zh) 两阶可编程电信级时钟树电路
KR20040104387A (ko) 하나 이상의 주파수 신호들을 처리할 수 있도록 하나이상의 제어 신호들의 수신시 프로그램가능한 클록 관리구성요소의 재구성
CN113821075A (zh) 一种异步多比特信号跨时钟域处理方法及装置
US6246291B1 (en) Communication device with phase continuous synchronization to an external network
CN102780554A (zh) 一种通过1588协议实现同步的方法及系统
JP2014140123A (ja) メタステーブル防止型同期化回路
JP2862926B2 (ja) フレーム同期保護回路
CN106301648A (zh) 时钟同步控制器、确定时钟同步链路的方法及系统
JPH0429429A (ja) 時分割多重伝送装置のチャンネル識別方法
KR20030046686A (ko) 이동 통신 시스템에서 망동기 클럭을 생성하기 위한 클럭생성 장치
JP2776606B2 (ja) フレーム同期装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1198082

Country of ref document: HK

WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20141015

REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1198082

Country of ref document: HK