CN104051505A - 一种ldmos esd器件 - Google Patents

一种ldmos esd器件 Download PDF

Info

Publication number
CN104051505A
CN104051505A CN201410283340.XA CN201410283340A CN104051505A CN 104051505 A CN104051505 A CN 104051505A CN 201410283340 A CN201410283340 A CN 201410283340A CN 104051505 A CN104051505 A CN 104051505A
Authority
CN
China
Prior art keywords
region
ldmos
doped region
esd device
well region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410283340.XA
Other languages
English (en)
Other versions
CN104051505B (zh
Inventor
王源
张立忠
陆光易
贾嵩
张钢刚
张兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University
Original Assignee
Peking University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University filed Critical Peking University
Priority to CN201410283340.XA priority Critical patent/CN104051505B/zh
Publication of CN104051505A publication Critical patent/CN104051505A/zh
Application granted granted Critical
Publication of CN104051505B publication Critical patent/CN104051505B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Ceramic Engineering (AREA)

Abstract

本发明涉及集成电路的静电放电保护技术领域,尤其涉及一种LDMOS ESD器件。本发明的LDMOS ESD器件在源漏区的下方引入P+掺杂区,使得在LDMOS ESD器件获得更高的二次击穿电流。当ESD冲击发生时,寄生的晶体管作为主要静电放电器件,使得新型LDMOS ESD器件的单位面积静电放电电流增大,从而获得高的ESD保护水平。另外,本发明的LDMOS ESD器件的触发电压由LDMOS晶体管P+掺杂层的引入,实现了触发电压可调节。

Description

一种LDMOS ESD器件
技术领域
本发明涉及集成电路的静电放电保护技术领域,尤其涉及一种LDMOS ESD器件。
背景技术
集成电路的静电放电(Electrostatic Discharge,ESD)现象是芯片在浮接的情况下,大量的电荷从外向内灌入集成电路的瞬时过程。由于集成电路芯片的内阻很低,当ESD现象发生时,会产生一个瞬时(耗时100~200纳秒,上升时间仅约0.1~10纳秒)、高峰值(几安培)的电流,并且产生大量焦耳热,从而会造成集成电路芯片失效问题。
对于高压功率集成电路,横向双扩散金属-氧化物-半导体(Lateral Double Diffusion Metal-Oxide-Semiconductor,LDMOS)晶体管由于能够承受较高的击穿电压被广泛选用为高压输入/输出管脚的保护器件。LDMOS ESD器件是一种ESD保护器件。
现有的LDMOS ESD器件中,由于LDMOS晶体管漂移区的存在,在ESD脉冲到来之际可以将最大电场强度转移到N型漂移区和P型深阱区接触面位置处,漏区载流子在电场的加速下获得足够多的能量而发生雪崩倍增效应,大量电子空穴对的产生使得漏区电流急剧增加,同时LDMOS晶体管内部寄生的双极型晶体管开启,产生集电极到发射极的电流,并使维持雪崩击穿的电压降低,形成电压减小,电流增大的负阻回滞效应,直至器件达到热击穿烧毁。LDMOS的雪崩击穿电压不仅取决于N型漂移区和P型深阱区的掺杂浓度,还取决于N型漂移区的长度,N型漂移区可以起到很好的耐压作用,从而可以通过改变漂移区的长度来调节LDMOS ESD器件的触发电压。但LDMOS晶体管内部寄生的双极型晶体管受到基区展宽效应的影响,发生雪崩击穿后会发产生较大的回滞,并且电流迅速上升,进入回滞点时,LDMOS晶体管迅速进入热击穿状态,无法继续进行静电放电。因此,现有的LDMOS ESD器件单位面积静电放电电流较小,难以获得较高的ESD保护水平。
发明内容
为了增加单位面积静电放电电流,从而提高ESD的保护水平,本发明提供了一种LDMOS EDS器件。
本发明LDMOS ESD器件,包括阱区,所述阱区包括第一P型阱区、第二P型阱区和N型漂移区;所述第一P型阱区内形成有第一N+掺杂区,所述第二P型阱区内形成有第二N+掺杂区,所述N型漂移区内形成有第三N+掺杂区;
在所述第一N+掺杂区和第二N+掺杂区下方分别形成有第一P+掺杂区和第二P+掺杂区;和/或,
在所述第三N+掺杂区下方形成有第三P+掺杂区。
所述第一P型阱区内形成有第一STI区,所述第二P型阱区内形成有第二STI区;所述第一STI区和第二STI区由氧化物的绝缘材料形成。
所述第一N+掺杂区和第二N+掺杂区上方分别设有第一源电极和第二源电极;所述第三N+掺杂区上方设有漏电极。
所述阱区上方设有栅区,所述栅区包括第一栅氧化区和第二栅氧化区;所述第一栅氧化区设于第一P型阱区和N型漂移区之间,所述第二栅氧化区设于第二P型阱区和N型漂移区之间。
所述器件还包括衬底区和绝缘氧化层区,所述的绝缘氧化层区形成于衬底区之上,所述的阱区形成于绝缘氧化层之上。
本发明所提供的LDMOS ESD器件,在源区和/或漏区的N+掺杂区下引入P+掺杂区,这样就形成了纵向的可控硅整流器(SCR)结构和横向的双极结型晶体管结构,在静电冲击到来时,在强大的电场下漏区的N+掺杂区和P+掺杂区接触面处将首先发生雪崩击穿,产生的电子空穴对在电场下形成的电流将会从横向和纵向两条路径形成流向源区的电流,从而降低了LDMOS ESD器件的开启电压,同时又提高了单位面积静电放电电流,从而获得高的ESD保护水平。
附图说明
通过参考附图会更加清楚的理解本发明的特征和优点,附图是示意性的而不应理解为对本发明进行任何限制,在附图中:
图1是本发明一种实施例LDMOS ESD器件的结构示意图;
图2是现有技术与本发明实施例LDMOS ESD器件的性能比较图。
具体实施方式
现结合附图和实施例对本发明技术方案作进一步详细阐述。
本发明技术方案可有三种实施方式:
第一种实施方式为:在所述第一N+掺杂区和第二N+掺杂区下方分别形成有第一P+掺杂区和第二P+掺杂区;
第二种实施方式为:在所述第三N+掺杂区下方形成有第三P+掺杂区;
第三种实施方式为第一种实施方式和第二种实施方式的组合,即在所述第一N+掺杂区和第二N+掺杂区下方分别形成有第一P+掺杂区和第二P+掺杂区以及在所述第三N+掺杂区下方形成有第三P+掺杂区。
第一种和第二种任一种实施方式即可解决本发明所要解决的技术问题,采用第三种实施方式为最优实施方式,能够进一步提高单位面积静电放电电流以及获得更高的ESD保护水平。
如图1所示为本发明第三种实施方式即最优实施方式,该实施例中LDMOS ESD器件包括:
P型硅衬底区200;在所述的P型硅衬底区200上形成绝缘氧化层区201,在绝缘氧化层201上形成P型深阱区202;
在所述的P型深阱区202内部两端形成第一P型阱区203和第二P型阱区204,在中间位置形成N型漂移区205;
在所述第一P型阱区203形成第一N+掺杂区208,第一P+掺杂区211形成于第一N+掺杂区208下方,第一STI区206形成于第一N+掺杂区208左侧;
在所述第二P型阱区204形成第二N+掺杂区210,第二P+掺杂区213形成于第二N+掺杂区210下方,第二STI区207形成于第二N+掺杂区210右侧;
在所述N型漂移区205形成第三N+掺杂区209,第三P+掺杂区212形成于第三N+掺杂区209下;
第一栅氧化区包括第一栅极绝缘氧化层219和第一多晶硅栅区215,第一栅极绝缘氧化层219形成于所述深P型阱区202之上,并且分别与所述第一P型阱区203和所述N型漂移区205部分重叠,所述第一多晶硅栅区215形成于第一栅极绝缘氧化层219上;第二栅氧化区包括第二栅极绝缘氧化层220和第二多晶硅栅区217,第二栅极绝缘氧化层220形成于所述深P型阱区202之上,并且分别与所述第二P型阱区204和所述N型漂移区205部分重叠,所述第二多晶硅栅区217形成于第二栅极绝缘氧化层220上;
所述多晶硅栅区215上设有栅电极221,多晶硅栅区217上设有栅电极222,所述源区第一N+掺杂区208上设有源电极214,所述源区第二N+掺杂区210上设有源电极218,所述漏区第三N+掺杂区209上设有漏电极216;所述栅电极221、222和源电极214、218均接地,所述漏电极216作为静电输入端VESD。
本发明实施例中在源漏区的下方引入P+掺杂区,在现有LDMOSESD器件内部寄生的横向双极结型晶体管的基础上又引入了纵向SCR结构作为ESD电流的泄放通路,并且在ESD冲击到来时,在高电场的作用下,N+漏区和P+掺杂区接触面取代了原来的N型漂移区和P型深阱区接触面首先发生雪崩击穿,大量的电子空穴对产生,在漏极高电场的推动下形成了流向源极区的电流,由于N型漂移区和掺杂浓度的因素,使得新型LDMOS ESD器件开启电压减小,在电流通路形成后,大量的载流子在电场的驱动下撞击N型漂移区和P型深阱区接触面,产生更多的非平衡载流子参与源漏区电流的流动,为了维持电流的大小,维持电压将低于开启电压,从而降低电场强度。而此时主要的电流泄放来自于寄生的SCR结构,故单位面积静电放电电流提高,从而获得高的ESD保护水平。
传输线脉冲(Transmission Line Pulse,TLP)测试数据如图2所示。通过对比可以看出:首先,本实施例提供的LDMOS ESD器件和现有的LDMOS ESD器件相比具有更低的触发电压,能够在ESD冲击到来之时及时开启,对芯片起到有效的保护;其次,现有的LDMOS ESD器件由于受到基区展宽效应的影响,发生雪崩击穿后会发产生较大的回滞,并且电流迅速上升,进入回滞点时会迅速进入热击穿状态,无法继续进行静电放电,二次击穿电流It2较小(1.5安培),而本发明的新型LDMOS ESD器件发生雪崩击穿并产生回滞后,寄生的SCR晶体管作为主要静电放电器件开始工作,放电电流继续增大,获得较高的二次击穿电流It2(2.2安培),具有高的ESD保护水平。
通过本发明实施例方案使得在LDMOS ESD器件获得更高的二次击穿电流,当ESD冲击发生时,寄生的晶体管作为主要静电放电器件,使得LDMOS ESD器件的单位面积静电放电电流增大,从而获得高的ESD保护水平。另外,本发明实施例LDMOS ESD器件的触发电压由LDMOS晶体管P+掺杂区引入,实现了触发电压可调节。
虽然结合附图描述了本发明的实施方式,但是本领域技术人员可以在不脱离本发明的精神和范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求所限定的范围之内。

Claims (5)

1.一种LDMOS ESD器件,其特征在于,所述器件包括阱区,所述阱区包括第一P型阱区、第二P型阱区和N型漂移区;所述第一P型阱区内形成有第一N+掺杂区,所述第二P型阱区内形成有第二N+掺杂区,所述N型漂移区内形成有第三N+掺杂区;
在所述第一N+掺杂区和第二N+掺杂区下方分别形成有第一P+掺杂区和第二P+掺杂区;和/或,
在所述第三N+掺杂区下方形成有第三P+掺杂区。
2.根据权利要求1所述LDMOS ESD器件,其特征在于,所述第一P型阱区内形成有第一STI区,所述第二P型阱区内形成有第二STI区;所述第一STI区和第二STI区由氧化物的绝缘材料形成。
3.根据权利要求1或2所述LDMOS ESD器件,其特征在于,所述第一N+掺杂区和第二N+掺杂区上方分别设有第一源电极和第二源电极;所述第三N+掺杂区上方设有漏电极。
4.根据权利要求1或2所述LDMOS ESD器件,其特征在于,所述阱区上方设有栅区,所述栅区包括第一栅氧化区和第二栅氧化区;所述第一栅氧化区设于第一P型阱区和N型漂移区之间,所述第二栅氧化区设于第二P型阱区和N型漂移区之间。
5.根据权利要求1或2所述LDMOS ESD器件,其特征在于,所述器件还包括衬底区和绝缘氧化层区,所述的绝缘氧化层区形成于衬底区之上,所述的阱区形成于绝缘氧化层之上。
CN201410283340.XA 2014-06-23 2014-06-23 一种ldmos esd器件 Active CN104051505B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410283340.XA CN104051505B (zh) 2014-06-23 2014-06-23 一种ldmos esd器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410283340.XA CN104051505B (zh) 2014-06-23 2014-06-23 一种ldmos esd器件

Publications (2)

Publication Number Publication Date
CN104051505A true CN104051505A (zh) 2014-09-17
CN104051505B CN104051505B (zh) 2017-01-18

Family

ID=51504134

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410283340.XA Active CN104051505B (zh) 2014-06-23 2014-06-23 一种ldmos esd器件

Country Status (1)

Country Link
CN (1) CN104051505B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106449635A (zh) * 2016-09-30 2017-02-22 上海华力微电子有限公司 一种新型低触发电压硅控整流器及其制作方法
CN107946296A (zh) * 2017-10-23 2018-04-20 深圳震有科技股份有限公司 一种静电保护用lemds_scr器件
CN111180421A (zh) * 2020-01-06 2020-05-19 杰华特微电子(杭州)有限公司 用于静电防护的晶体管结构及其制造方法
CN112103333A (zh) * 2020-11-19 2020-12-18 晶芯成(北京)科技有限公司 半导体结构及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101414630A (zh) * 2007-10-15 2009-04-22 天钰科技股份有限公司 横向扩散金属氧化物晶体管
CN101599488A (zh) * 2008-01-11 2009-12-09 台湾积体电路制造股份有限公司 用于高压设备的静电放电保护构图
CN103123935A (zh) * 2011-11-18 2013-05-29 上海华虹Nec电子有限公司 Nldmos器件及其制造方法
CN103280462A (zh) * 2013-05-27 2013-09-04 东南大学 一种高鲁棒性的p型对称横向双扩散场效应晶体管
US20140159155A1 (en) * 2012-02-24 2014-06-12 United Microelectronics Corp. High voltage metal-oxide-semiconductor transistor device and layout pattern thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101414630A (zh) * 2007-10-15 2009-04-22 天钰科技股份有限公司 横向扩散金属氧化物晶体管
CN101599488A (zh) * 2008-01-11 2009-12-09 台湾积体电路制造股份有限公司 用于高压设备的静电放电保护构图
CN103123935A (zh) * 2011-11-18 2013-05-29 上海华虹Nec电子有限公司 Nldmos器件及其制造方法
US20140159155A1 (en) * 2012-02-24 2014-06-12 United Microelectronics Corp. High voltage metal-oxide-semiconductor transistor device and layout pattern thereof
CN103280462A (zh) * 2013-05-27 2013-09-04 东南大学 一种高鲁棒性的p型对称横向双扩散场效应晶体管

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106449635A (zh) * 2016-09-30 2017-02-22 上海华力微电子有限公司 一种新型低触发电压硅控整流器及其制作方法
CN107946296A (zh) * 2017-10-23 2018-04-20 深圳震有科技股份有限公司 一种静电保护用lemds_scr器件
CN111180421A (zh) * 2020-01-06 2020-05-19 杰华特微电子(杭州)有限公司 用于静电防护的晶体管结构及其制造方法
CN112103333A (zh) * 2020-11-19 2020-12-18 晶芯成(北京)科技有限公司 半导体结构及其制造方法

Also Published As

Publication number Publication date
CN104051505B (zh) 2017-01-18

Similar Documents

Publication Publication Date Title
CN102832233B (zh) Scr型ldmos esd器件
CN104752417A (zh) 可控硅静电保护器件及其形成方法
CN105655325A (zh) 静电放电保护电路、结构及其制造方法
CN104716132B (zh) 一种低触发电压和高维持电压的硅控整流器及其电路
CN110265391B (zh) 一种内嵌浮空n+区的ligbt型esd防护器件
CN102412294A (zh) 用作静电防护结构的器件
US9443841B2 (en) Electrostatic discharge protection structure capable of preventing latch-up issue caused by unexpected noise
US20210167206A1 (en) Electrostatic discharge guard ring with complementary drain extended devices
CN101859763B (zh) 包括esd器件的集成电路
CN104051505A (zh) 一种ldmos esd器件
CN102376761B (zh) Ldmos esd结构
CN104183596B (zh) 静电放电保护结构
CN102832213A (zh) 一种具有esd保护功能的ligbt器件
CN105489503B (zh) 半导体结构及其形成方法、静电保护电路
US10910362B2 (en) High voltage ESD protection device
CN103415916A (zh) 半导体装置以及半导体装置的制造方法
CN107819026B (zh) Ldmos器件
KR101304051B1 (ko) Esd 보호회로
CN102315258A (zh) 寄生晶闸管以及静电保护电路
CN104183593B (zh) 静电放电保护结构
CN102054835B (zh) 一种用于静电放电的晶闸管
CN109244068A (zh) 一种ligbt型高压esd保护器件
CN104319286B (zh) 一种适用于体硅cmos可抑制寄生闩锁效应的器件结构
CN103094178A (zh) 提高部分耗尽型soi器件射频性能的制备方法
CN102544067B (zh) 一种基于nmos管辅助触发的双向可控硅器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant