CN103858345A - 重复单循环脉冲宽度调制产生 - Google Patents
重复单循环脉冲宽度调制产生 Download PDFInfo
- Publication number
- CN103858345A CN103858345A CN201280048269.6A CN201280048269A CN103858345A CN 103858345 A CN103858345 A CN 103858345A CN 201280048269 A CN201280048269 A CN 201280048269A CN 103858345 A CN103858345 A CN 103858345A
- Authority
- CN
- China
- Prior art keywords
- duty cycle
- phase
- counter
- value
- pwm
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003252 repetitive effect Effects 0.000 title abstract 2
- 238000000034 method Methods 0.000 claims abstract description 15
- 238000012545 processing Methods 0.000 claims description 22
- 230000000737 periodic effect Effects 0.000 claims description 4
- 230000010363 phase shift Effects 0.000 abstract description 9
- 230000008569 process Effects 0.000 abstract description 6
- 230000036316 preload Effects 0.000 abstract 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 12
- 238000010586 diagram Methods 0.000 description 11
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000004075 alteration Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- NHDHVHZZCFYRSB-UHFFFAOYSA-N pyriproxyfen Chemical compound C=1C=CC=NC=1OC(C)COC(C=C1)=CC=C1OC1=CC=CC=C1 NHDHVHZZCFYRSB-UHFFFAOYSA-N 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
Landscapes
- Inverter Devices (AREA)
- Manipulation Of Pulses (AREA)
- Dc-Dc Converters (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明提供多个脉冲宽度调制PWM产生器,每一PWM产生器具有单独相位偏移计数器来形成相移,以代替使用时基计数器预加载值或加法器来形成相对于PWM时基及工作循环的相移偏移。将相移过程与工作循环产生过程分离,借此减轻在异步外部同步事件之后保存各种PWM通道当中的工作循环及相位关系的任务。至少一个主时基产生对PWM产生器电路中的每一者中的所述相位偏移计数器进行复位的PWM循环开始信号。所述相位偏移计数器继续计数直到其匹配相应相位偏移值为止。在那时,对相关联工作循环计数器进行复位并使其重新启动。所述工作循环继续直到其计数匹配所规定工作循环值为止,此时所述工作循环计数器停止直到由来自所述相位偏移计数器的终端计数复位为止。工作循环比较器的输出提供输出PWM信号作为一系列的重复单循环PWM信号。
Description
技术领域
本发明一般来说涉及脉冲宽度调制(PWM)信号的产生,且更特定来说涉及重复单循环PWM信号。
背景技术
数字开关模式电力供应器(SMPS)电力转换应用在具有利用可以不同频率及/或相移操作的多个脉冲宽度调制(PWM)信号的多个子电路方面正变得越来越复杂。当在外部使多个经相移PWM信号或具有不同频率的PWM信号通道群组同步时,产生多个经相移PWM信号的常规方法无法在同步事件之后维持PWM信号之间的适当相位关系。多数当前技术PWM控制器是借助不支持高级PWM协议的模拟电路来实施,且多数数字PWM控制器经设计以用于也不支持高级PWM协议的简单电机控制。
发明内容
因此,需要一种在同步事件之后维持PWM信号之间的适当相位关系的方式。根据本发明的教示,提供多个脉冲宽度调制(PWM)产生器,每一PWM产生器具有单独相位偏移计数器来形成相移,以代替使用时基计数器预加载值或加法器来形成相对于PWM时基及工作循环的相移偏移。将相移过程与工作循环产生过程分离,借此减轻在异步外部同步事件之后保存各种PWM通道当中的工作循环及相位关系的任务。至少一个主时基产生对PWM产生器电路中的每一者中的相位偏移计数器进行复位的PWM循环开始信号。相位偏移计数器继续计数直到其匹配相应相位偏移值为止。在那时,对相关联工作循环计数器进行复位并使其重新启动。工作循环继续直到其计数匹配所规定工作循环值为止,此时工作循环计数器停止直到由来自相位偏移计数器的终端计数复位为止。工作循环比较器的输出提供输出PWM信号作为一系列的重复单循环PWM信号。
根据本发明的特定实例性实施例,一种用于产生重复单循环PWM信号350的设备包括:工作循环寄存器310,其存储工作循环值;工作循环计数器314,其具有耦合到产生多个时钟脉冲的时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使工作循环计数值递增;工作循环比较器312,其耦合到所述工作循环寄存器310及所述工作循环计数器314,其中所述工作循环比较器312比较所述工作循环计数值与所述工作循环值,且当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号350,且当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器314;相位计数器320,其具有耦合到产生所述多个时钟脉冲的所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使相位计数值递增,且具有适于耦合到来自时基的PWM循环开始信号的复位输入,其中当断言所述PWM循环开始信号时将所述相位计数值复位到零,借此重新启动所述相位计数器320;相位偏移寄存器316,其存储相位偏移值;及相位偏移比较器318,其耦合到所述相位偏移寄存器316、所述相位计数器320及所述相位计数器320的停止输入,其中所述相位偏移比较器318比较所述相位计数值与所述相位偏移值,且当所述相位计数值等于所述相位偏移值时停止所述相位计数器320,且将所述工作循环值复位到零,借此重新启动所述工作循环计数器314。
根据本发明的另一特定实例性实施例,一种用于产生多个重复单循环脉冲宽度调制(PWM)信号350的系统包括:主时基产生器300,其中所述主时基产生器300包括:主周期寄存器304,其存储主周期值;主周期计数器308,其具有耦合到产生多个时钟脉冲的时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使主计数值递增;主周期比较器306,其耦合到所述主周期寄存器304及所述主周期计数器308,其中所述主周期比较器306比较所述主计数与所述主周期值,当所述主计数值等于或大于所述主周期值时产生PWM循环开始信号332,且接着将所述主周期计数器308中的所述主计数值复位到零;及多个PWM产生器302,其用于产生多个重复单循环PWM信号350,所述多个PWM产生器302中的每一者包括:工作循环寄存器310,其存储工作循环值;工作循环计数器314,其具有耦合到所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使工作循环计数值递增;工作循环比较器312,其耦合到所述工作循环寄存器310及所述工作循环计数器314,其中所述工作循环比较器312比较所述工作循环计数值与所述工作循环值,且当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号350,且当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器314;相位计数器320,其具有耦合到产生所述多个时钟脉冲的所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使相位计数值递增,且具有耦合到所述主时基300的复位输入,其中当断言来自所述主时基300的所述PWM循环开始信号332时将所述相位计数值复位到零,借此重新启动所述相位计数器320;相位偏移寄存器316,其存储相位偏移值;及相位偏移比较器318,其耦合到所述相位偏移寄存器316、所述相位计数器320及所述相位计数器320的停止输入,其中所述相位偏移比较器318比较所述相位计数值与所述相位偏移值,且当所述相位计数值等于所述相位偏移值时停止所述相位计数器320,且将所述工作循环值复位到零,借此重新启动所述工作循环计数器314。
根据本发明的又一特定实例性实施例,一种用于产生多个重复单循环脉冲宽度调制(PWM)信号350的系统包括:多个时基产生器542,其中所述多个时基产生器542中的每一者包括:周期寄存器304,其存储周期值;周期计数器308,其具有耦合到产生多个时钟脉冲的时钟的时钟输入,且针对所接收的所述多个时钟脉冲中的每一者使周期计数值递增;周期比较器306,其耦合到所述周期寄存器304及所述周期计数器308,其中所述周期比较器306比较所述周期计数值与所述周期值,当所述计数值等于或大于所述周期值时产生PWM循环开始信号332,且接着将所述周期计数器308中的所述计数值复位到零;多个多路复用器540,其具有耦合到来自所述多个时基产生器542的所述PWM循环开始信号332的输入;及多个PWM产生器302,其用于产生多个重复单循环PWM信号350,所述多个PWM产生器302中的每一者包括:工作循环寄存器310,其存储工作循环值;工作循环计数器314,其具有耦合到所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使工作循环计数值递增;工作循环比较器312,其耦合到所述工作循环寄存器310及所述工作循环计数器314,其中所述工作循环比较器312比较所述工作循环计数值与所述工作循环值,且当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号350,且当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器314;相位计数器320,其具有耦合到产生所述多个时钟脉冲的所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使相位计数值递增,且具有耦合到所述多个多路复用器540中的相应一者的输出的复位输入,其中通过所述多个多路复用器选择相应PWM循环开始信号332,且当断言所述相应PWM循环开始信号332时将所述相位计数值复位到零,借此重新启动所述相位计数器320;相位偏移寄存器316,其存储相位偏移值;及相位偏移比较器318,其耦合到所述相位偏移寄存器316、所述相位计数器320及所述相位计数器320的停止输入,其中所述相位偏移比较器318比较所述相位计数值与所述相位偏移值,且当所述相位计数值等于所述相位偏移值时停止所述相位计数器320,且将所述工作循环值复位到零,借此重新启动所述工作循环计数器314。
根据本发明的再一特定实例性实施例,一种用于产生多个重复单循环脉冲宽度调制(PWM)信号的方法包括以下步骤:将主周期值存储于主周期寄存器304中;针对由主周期计数器308接收的每一时钟脉冲使所述主周期计数器308中的主计数值递增;借助主周期比较器306比较所述主计数值与所述主周期值;当所述主计数值等于或大于所述主周期值时产生PWM循环开始信号且接着将所述主计数值复位到零;借助所述PWM循环开始信号重新启动多个PWM产生器302,其中所述多个PWM产生器302中的每一者产生与所述PWM循环开始信号同步的PWM信号,所述多个PWM产生器302中的每一者的操作包括以下步骤:将工作循环值存储于工作循环寄存器310中;针对由所述工作循环计数器314接收的每一时钟脉冲使所述工作循环计数器314中的工作循环计数值递增;借助工作循环比较器312比较所述工作循环计数值与所述工作循环值;当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号;当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器314;将相位偏移值存储于相位偏移寄存器316中;针对由所述相位计数器320接收的每一时钟脉冲使所述相位计数器320中的相位计数值递增;借助相位偏移比较器318比较所述相位计数值与所述相位偏移值;当所述相位计数值等于所述相位偏移值时停止所述相位计数器320且将所述工作循环计数值复位到零;及当由所述相位计数器320接收到所述PWM循环开始信号时将所述相位计数值复位到零。
附图说明
可通过结合随附图式参考以下描述来获得对本发明的更完整理解,图式中:
图1图解说明典型脉冲宽度调制(PWM)产生器电路;
图2图解说明具有主时基且用于产生在PWM信号中的每一者之间具有相位偏移的同步PWM信号群组的多相位PWM信号产生电路的示意性框图;
图3图解说明根据本发明的特定实例性实施例的能够产生重复单循环PWM信号的多相位PWM信号产生电路的示意性框图;
图4图解说明图3中所展示的多相位PWM信号产生电路的操作的示意性过程流程图;
图5图解说明图3中所展示的多相位PWM信号产生电路的示意性时序图;
图6图解说明根据本发明的另一特定实例性实施例的能够以不同频率及相位偏移产生重复单循环PWM信号的多相位及多频率PWM信号产生电路的示意性框图;且
图7图解说明根据本发明的教示的耦合到数字处理器的图5的多相位及多频率PWM信号产生电路的示意性框图。
尽管易于对本发明作出各种修改及替代形式,但已在图式中展示并在本文中详细描述了本发明的特定实例性实施例。然而,应理解,本文中对特定实例性实施例的描述不打算将本发明限于本文中所揭示的特定形式,而是相反,本发明将涵盖如由所附权利要求书所界定的所有修改及等效形式。
具体实施方式
现在参考图式,其示意性地图解说明实例性实施例的细节。在图式中,相似元件将由相似编号表示,且类似元件将由具有不同小写字母后缀的相似编号表示。
参考图1,其描绘典型脉冲宽度调制(PWM)产生器电路。PWM产生器电路101包括计时器/计数器102、周期寄存器104、比较器106及工作循环寄存器108。计时器/计数器102从零计数直到如比较器106所确定其达到由周期寄存器104规定的值为止。周期寄存器104含有表示确定PWM周期的最大计数器值的用户所规定值。当计时器/计数器102匹配周期寄存器104中的值时,通过来自比较器106的复位信号清除计时器/计数器102,且循环重复。工作循环寄存器108存储用户所规定工作循环值。每当计时器/计数器102值小于存储于工作循环寄存器108中的工作循环值时,断言PWM输出信号120(驱动为高)。当计时器/计数器102值等于或大于存储于工作循环寄存器108中的工作循环值时,将PWM输出信号120解除断言(驱动为低)。
参考图2,其描绘具有主时基且用于产生在PWM信号中的每一者之间具有相位偏移的同步PWM信号群组的多相位PWM信号产生电路的示意性框图。所述多相位PWM产生电路包括主时基200及多个PWM产生器101。主时基200包括控制来自PWM产生器101a到101n的PWM信号中的每一者的周期的周期寄存器204、周期比较器206及周期计数器202。PWM产生器101中的每一者包括用以确定来自PWM产生器101中的每一者的相应PWM输出信号的相位偏移的相位偏移寄存器212。PWM周期寄存器204、工作循环寄存器108及相位偏移寄存器212分别被编程为针对PWM产生器101中的每一者获得所要操作频率(周期)、工作循环及相位偏移所需的值。局部工作循环计数器102通过来自周期比较器206的PWM循环开始信号248而与主时基200同步。如由周期寄存器204的内容所确定,个别PWM信号输出150可在相位(由相应相位偏移寄存器212确定)上不同,但在频率(周期)上相同。为了简化示意性框图,未展示到工作循环计数器102的时钟输入。
参考图3,其描绘根据本发明的特定实例性实施例的能够产生重复单循环PWM信号的多相位PWM信号产生电路的示意性框图。主时基300包括控制来自PWM产生器302a到302n的PWM信号中的每一者的周期的周期寄存器304、周期比较器306及周期计数器308。周期计数器308从零正数计数直到根据周期比较器306所确定其达到由周期寄存器304规定的值为止。周期寄存器304含有表示确定PWM周期的最大周期计数值的用户所规定值。
PWM产生器电路302中的每一者包括工作循环寄存器310、工作循环比较器312,工作循环计数器314、相位计数器320、相位偏移比较器318及相位偏移寄存器316。相位偏移寄存器316中的相位偏移值用以确定来自PWM产生器302中的每一者的相应PWM输出350的相位偏移。工作循环寄存器310中的工作循环值确定PWM信号350的周期内的工作循环(接通时间的百分比)。工作循环寄存器310及相位偏移寄存器316分别被编程为获得PWM输出350中的每一者的所要PWM工作循环及相位偏移所需的值。工作循环比较器312的输出提供PWM信号350作为一系列的重复单循环PWM信号。
PWM循环开始信号332对PWM产生器302中的每一者中的相位计数器320进行复位。一旦经复位,相位计数器320中的每一者便再次开始计数。相位计数器320继续计数直到相位偏移比较器318确定相位计数器320中的计数匹配存储于相位偏移寄存器316中的相位偏移值为止。接着,相位偏移比较器318停止相位计数器320直到相位计数器320由PWM循环开始信号332再次复位为止。当相位计数值等于相位偏移值时,相位偏移比较器318也对工作循环计数器314进行复位。工作循环比较器312的输出提供PWM信号350作为一系列的重复单循环PWM信号。
当相位计数器320接收到PWM循环开始信号332时,相位计数器320中的每一者经复位且再次开始计数直到相位计数值匹配存储于相位偏移寄存器316中的相位偏移值为止。接着,相位偏移比较器318停止相位计数器320直到相位计数器320由PWM循环开始信号332再次复位为止。当相位计数值等于相位偏移值时,相位偏移比较器318也对工作循环计数器314进行复位。
一旦工作循环计数器314被复位,其便再次启动计数器且继续计数直到其计数值匹配存储于工作循环寄存器310中的工作循环值为止,此时工作循环比较器312停止工作循环计数器314计数直到工作循环计数器314由来自相位偏移比较器318的复位信号复位为止。工作循环比较器312的输出还提供PWM信号350,PWM信号350是每当存在对PWM循环开始信号332的断言时就起始的一系列的重复单循环PWM信号产生过程。
相位计数器320通过PWM循环开始信号332而与主时基300同步。个别PWM信号输出350可在相位(由相应相位偏移寄存器316确定)上不同,但在周期(频率)(如由周期寄存器304的内容确定)上相同。使用单独相位计数器320来形成PWM信号350的相移,以代替使用时基计数器预加载值或加法器来形成相对于PWM时基300及PWM产生器302中的每一者的工作循环的相移偏移的传统方式。根据本发明的教示,将相移过程与工作循环产生过程分离减轻在异步外部同步事件(例如,PWM循环开始信号332)之后保存各种PWM通道当中的工作循环及相位关系的任务。
参考图4,其描绘图3中所展示的多相位PWM信号产生电路的操作的示意性过程流程图。在步骤450中,断言PWM循环开始信号332,在步骤452中,PWM循环开始信号332将经停止相位计数器320复位到零计数。在步骤454中,相位计数器320开始计数(使相位计数值递增)。步骤456确定相位计数值何时等于相位偏移寄存器316中的相位偏移值。在步骤458中,当相位计数值等于相位偏移值时,相位计数器320停止计数。在步骤460中,将工作循环计数器314中的工作循环计数值复位到零计数,且在步骤462中,工作循环计数值开始递增。步骤464确定工作循环计数值何时等于工作循环寄存器310中的工作循环值。在步骤466中,当工作循环计数值等于工作循环寄存器310中的工作循环值时,工作循环计数器314停止计数。每当断言PWM循环开始信号332时,此整个循环就自身进行重复。
参考图5,其描绘图3中所展示的多相位PWM信号产生电路的示意性时序图。如所图解说明,PWM循环开始信号332对相位计数器320进行复位,从而允许其开始计数直到其相位计数等于存储于相位偏移寄存器316中的相位偏移值为止。接着,相位计数器320中的计数保持停止直到另一PWM循环开始信号332再次对相位计数器320进行复位为止。当相位计数器320停止计数(计数值=相位偏移值)时,工作循环计数器314被复位到零且开始计数直到其达到其终端计数(工作循环计数=工作循环值)为止,且其停止计数并将保持于其终端计数直到由达到其终端计数的相位计数器320(即,相位计数器320停止)再次复位为止。
参考图6,其描绘根据本发明的另一特定实例性实施例的能够以不同频率及相位偏移产生重复单循环PWM信号的多相位及多频率PWM信号产生电路的示意性框图。在功能上,PWM产生器302中的每一者如上文中所描述而起作用。然而,PWM产生器302中的每一者的操作周期(频率)可如所确定而是不同及独立的,借此时基542通过相关联多路复用器540耦合到相应PWM产生器302。多个时基542可耦合到多路复用器540,一个多路复用器540与PWM产生器302中的每一者相关联。
参考图7,其描绘根据本发明的教示的耦合到数字处理器的图6的多相位及多频率PWM信号产生电路的示意性框图。数字处理器与存储器650可将新PWM操作数据(例如,周期、工作循环及相位偏移)发送到PWM产生器302及时基542且可通过在数字处理器650中运行的应用程序软件起始。时钟652可具有用于驱动主时基542、数字处理器与存储器650及PWM产生器302的时钟输入的至少一个时钟输出。数字处理器与存储器650可。数字处理器可为(举例来说但不限于)微控制器、微处理器、数字信号处理器(DSP)等,且可为单独集成电路或为包括上文中所描述的PWM产生电路的同一集成电路的部分。
尽管参考本发明的实例性实施例描绘、描述及界定了本发明的实施例,但此些参考不暗示对本发明的限制,且不应推断出存在此限制。所揭示的标的物能够在形式及功能上具有大量修改、变更及等效形式,熟习相关技术且受益于本发明的技术者将会联想到此些修改、变更及等效形式。本发明的所描绘及所描述实施例仅为实例,且并非对本发明的范围的穷尽性说明。
Claims (18)
1.一种用于产生重复单循环PWM信号(350)的设备,其包括:
工作循环寄存器(310),其存储工作循环值;
工作循环计数器(314),其具有耦合到产生多个时钟脉冲的时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使工作循环计数值递增;
工作循环比较器(312),其耦合到所述工作循环寄存器(310)及所述工作循环计数器(314),其中所述工作循环比较器(312)比较所述工作循环计数值与所述工作循环值,且当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号(350),且当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器(314);
相位计数器(320),其具有耦合到产生所述多个时钟脉冲的所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使相位计数值递增,且具有适于耦合到来自时基的PWM循环开始信号的复位输入,其中当断言所述PWM循环开始信号时将所述相位计数值复位到零,借此重新启动所述相位计数器(320);
相位偏移寄存器(316),其存储相位偏移值;及
相位偏移比较器(318),其耦合到所述相位偏移寄存器(316)、所述相位计数器(320)及所述相位计数器(320)的停止输入,其中所述相位偏移比较器(318)比较所述相位计数值与所述相位偏移值,且当所述相位计数值等于所述相位偏移值时停止所述相位计数器(320),且将所述工作循环值复位到零,借此重新启动所述工作循环计数器(314)。
2.根据权利要求1的设备,其进一步包括耦合到所述工作循环寄存器(310)及所述相位偏移寄存器(316)的数字处理器与存储器(650),其中所述数字处理器与存储器(650)在其中分别加载所述工作循环值及所述相位偏移值。
3.根据权利要求2所述的设备,其中所述数字处理器为微控制器。
4.根据权利要求2所述的设备,其中所述数字处理器为微处理器。
5.根据权利要求2所述的设备,其中所述数字处理器为数字信号处理器DSP。
6.一种用于产生多个重复单循环脉冲宽度调制PWM信号(350)的系统,所述系统包括:
主时基产生器(300),其中所述主时基产生器(300)包括:
主周期寄存器(304),其存储主周期值;
主周期计数器(308),其具有耦合到产生多个时钟脉冲的时钟的时钟输入,且针对所接收的所述多个时钟脉冲中的每一者使主计数值递增;
主周期比较器(306),其耦合到所述主周期寄存器(304)及所述主周期计数器(308),其中所述主周期比较器(306)比较所述主计数值与所述主周期值,当所述主计数值等于或大于所述主周期值时产生PWM循环开始信号(332),且接着将所述主周期计数器(308)中的所述主计数值复位到零;及
多个PWM产生器(302),其用于产生多个重复单循环PWM信号(350),所述多个PWM产生器(302)中的每一者包括:
工作循环寄存器(310),其存储工作循环值;
工作循环计数器(314),其具有耦合到所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使工作循环计数值递增;
工作循环比较器(312),其耦合到所述工作循环寄存器(310)及所述工作循环计数器(314),其中所述工作循环比较器(312)比较所述工作循环计数值与所述工作循环值,且当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号(350),且当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器(314);
相位计数器(320),其具有耦合到产生所述多个时钟脉冲的所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使相位计数值递增,且具有耦合到所述主时基(300)的复位输入,其中当断言来自所述主时基(300)的所述PWM循环开始信号(332)时将所述相位计数值复位到零,借此重新启动所述相位计数器(320);
相位偏移寄存器(316),其存储相位偏移值;及
相位偏移比较器(318),其耦合到所述相位偏移寄存器(316)、所述相位计数器(320)及所述相位计数器(320)的停止输入,其中所述相位偏移比较器(318)比较所述相位计数值与所述相位偏移值,且当所述相位计数值等于所述相位偏移值时停止所述相位计数器(320),且将所述工作循环值复位到零,借此重新启动所述工作循环计数器(314)。
7.根据权利要求6所述的系统,其进一步包括耦合到所述主周期寄存器(304)、所述工作循环寄存器(310)及所述相位偏移寄存器(316)的数字处理器与存储器(650),其中所述数字处理器与存储器(650)在其中分别加载所述主周期值、所述工作循环值及所述相位偏移值。
8.根据权利要求7所述的系统,其中所述数字处理器为微控制器。
9.根据权利要求7所述的系统,其中所述数字处理器为微处理器。
10.根据权利要求7所述的系统,其中所述数字处理器为数字信号处理器DSP。
11.根据权利要求6所述的系统,其进一步包括多个多路复用器(540)及耦合到所述多个多路复用器的相应输入的多个时基(542),其中所述多个PWM产生器(302)中的每一者可耦合到所述多个时基(542)中的相应一者。
12.根据权利要求11所述的系统,其进一步包括耦合到所述多个多路复用器(540)且在所述多个时基(542)中的所述相应者的选择期间控制所述多个多路复用器(540)的数字处理器与存储器(650)。
13.一种用于产生多个重复单循环脉冲宽度调制PWM信号(350)的系统,所述系统包括:
多个时基产生器(542),其中所述多个时基产生器(542)中的每一者包括:
周期寄存器(304),其存储周期值;
周期计数器(308),其具有耦合到产生多个时钟脉冲的时钟的时钟输入,且针对所接收的所述多个时钟脉冲中的每一者使周期计数值递增;
周期比较器(306),其耦合到所述周期寄存器(304)及所述周期计数器(308),其中所述周期比较器(306)比较所述周期计数值与所述周期值,当所述计数值等于或大于所述周期值时产生PWM循环开始信号(332),且接着将所述周期计数器(308)中的所述计数值复位到零;
多个多路复用器(540),其具有耦合到来自所述多个时基产生器(542)的所述PWM循环开始信号(332)的输入;及
多个PWM产生器(302),其用于产生多个重复单循环PWM信号(350),所述多个PWM产生器(302)中的每一者包括:
工作循环寄存器(310),其存储工作循环值;
工作循环计数器(314),其具有耦合到所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使工作循环计数值递增;
工作循环比较器(312),其耦合到所述工作循环寄存器(310)及所述工作循环计数器(314),其中所述工作循环比较器(312)比较所述工作循环计数值与所述工作循环值,且当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号(350),且当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器(314);
相位计数器(320),其具有耦合到产生所述多个时钟脉冲的所述时钟的时钟输入且针对所接收的所述多个时钟脉冲中的每一者使相位计数值递增,且具有耦合到所述多个多路复用器(540)中的相应一者的输出的复位输入,其中通过所述多个多路复用器选择相应PWM循环开始信号(332)且当断言所述相应PWM循环开始信号(332)时将所述相位计数值复位到零,借此重新启动所述相位计数器(320);
相位偏移寄存器(316),其存储相位偏移值;及
相位偏移比较器(318),其耦合到所述相位偏移寄存器(316)、所述相位计数器(320)及所述相位计数器(320)的停止输入,其中所述相位偏移比较器(318)比较所述相位计数值与所述相位偏移值,且当所述相位计数值等于所述相位偏移值时停止所述相位计数器(320),且将所述工作循环值复位到零,借此重新启动所述工作循环计数器(314)。
14.一种用于产生多个重复单循环脉冲宽度调制PWM信号的方法,所述方法包括以下步骤:
将主周期值存储于主周期寄存器(304)中;
针对由主周期计数器(308)接收的每一时钟脉冲使所述主周期计数器(308)中的主计数值递增;
借助主周期比较器(306)比较所述主计数值与所述主周期值;
当所述主计数值等于或大于所述主周期值时产生PWM循环开始信号,且接着将所述主计数值复位到零;
借助所述PWM循环开始信号重新启动多个PWM产生器(302),其中所述多个PWM产生器(302)中的每一者产生与所述PWM循环开始信号同步的PWM信号,所述多个PWM产生器(302)中的每一者的操作包括以下步骤:
将工作循环值存储于工作循环寄存器(310)中;
针对由工作循环计数器(314)接收的每一时钟脉冲使所述工作循环计数器(314)中的工作循环计数值递增;
借助工作循环比较器(312)比较所述工作循环计数值与所述工作循环值;
当所述工作循环计数值小于或等于所述工作循环值时产生PWM信号;
当所述工作循环计数值大于所述工作循环值时停止所述工作循环计数器(314);
将相位偏移值存储于相位偏移寄存器(316)中;
针对由所述相位计数器(320)接收的每一时钟脉冲使所述相位计数器(320)中的相位计数值递增;
借助相位偏移比较器(318)比较所述相位计数值与所述相位偏移值;
当所述相位计数值等于所述相位偏移值时停止所述相位计数器(320)且将所述工作循环计数值复位到零;及
当由所述相位计数器(320)接收到所述PWM循环开始信号时将所述相位计数值复位到零。
15.根据权利要求14所述的方法,其进一步包括数字处理器与存储器(650)执行以下步骤:
将所述主周期值存储于所述主周期寄存器(304)中;
将所述工作循环值存储于所述工作循环寄存器(310)中;及
将所述相位偏移值存储于所述相位偏移寄存器(316)中。
16.根据权利要求15所述的方法,其中所述数字处理器为微控制器。
17.根据权利要求15所述的方法,其中所述数字处理器为微处理器。
18.根据权利要求15所述的方法,其中所述数字处理器为数字信号处理器DSP。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/248,328 | 2011-09-29 | ||
US13/248,328 US8558632B2 (en) | 2011-09-29 | 2011-09-29 | Repetitive single cycle pulse width modulation generation |
PCT/US2012/055885 WO2013048816A2 (en) | 2011-09-29 | 2012-09-18 | Repetitive single cycle pulse width modulation generation |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103858345A true CN103858345A (zh) | 2014-06-11 |
CN103858345B CN103858345B (zh) | 2016-10-12 |
Family
ID=47040796
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201280048269.6A Active CN103858345B (zh) | 2011-09-29 | 2012-09-18 | 重复单循环脉冲宽度调制产生 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8558632B2 (zh) |
EP (1) | EP2761753B1 (zh) |
KR (1) | KR101938763B1 (zh) |
CN (1) | CN103858345B (zh) |
TW (1) | TWI571060B (zh) |
WO (1) | WO2013048816A2 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109104171A (zh) * | 2018-08-09 | 2018-12-28 | 成都黎声科技有限公司 | 一种pwm波形发生器 |
WO2020098349A1 (zh) * | 2018-11-14 | 2020-05-22 | 上海客益电子有限公司 | 一种基于时钟周期的脉宽调制信号占空比倍增电路 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012185295A (ja) * | 2011-03-04 | 2012-09-27 | Ricoh Co Ltd | 定着装置および画像形成装置 |
US9736579B2 (en) | 2015-05-20 | 2017-08-15 | uBeam Inc. | Multichannel waveform synthesis engine |
WO2017075568A1 (en) | 2015-10-29 | 2017-05-04 | Witricity Corporation | Controllers for wireless power systems |
CN111810697B (zh) * | 2020-01-07 | 2022-02-08 | 浙江工业大学 | 一种基于电压脉宽调制技术的电磁阀高动态控制系统及方法 |
US11264972B2 (en) * | 2020-04-22 | 2022-03-01 | Texas Instruments Incorporated | Synchronizing pulse-width modulation control |
CN111795198B (zh) * | 2020-06-01 | 2022-01-25 | 浙江工业大学 | 一种基于速度控制器实现高速开关阀阀芯运动可控的方法 |
US11233679B2 (en) * | 2020-06-01 | 2022-01-25 | Hewlett Packard Enterprise Development Lp | Phase adjustments for computer nodes |
DE102020214368A1 (de) | 2020-11-16 | 2022-05-19 | Robert Bosch Gesellschaft mit beschränkter Haftung | Sicherheitskonzept zum Betreiben einer sicherheitsrelevanten Last mittels Pulsweitenmodulation (PWM) |
EP4254751A4 (en) * | 2020-12-30 | 2024-02-07 | Huawei Technologies Co., Ltd. | METHOD AND DEVICE FOR MODULATING DIGITAL SIGNALS, CONTROL METHOD FOR SWITCHING POWER SUPPLY AND SWITCHING POWER SUPPLY |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5248900A (en) * | 1991-12-24 | 1993-09-28 | Intel Corporation | Time-sliced modular pulse-width modulation circuit |
US20040070436A1 (en) * | 1999-03-16 | 2004-04-15 | Seiko Epson Corporation | PWM control circuit, microcomputer and electronic equipment |
US20050189949A1 (en) * | 2004-01-19 | 2005-09-01 | Denso Corporation | Flying capacitor type battery voltage detector |
CN100590972C (zh) * | 2004-08-23 | 2010-02-17 | 密克罗奇普技术公司 | 具有脉宽调制模块的数字处理器及其方法 |
CN101836360A (zh) * | 2007-04-29 | 2010-09-15 | Nxp股份有限公司 | 电子装置及校正电子装置中时钟信号偏差的方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7362152B2 (en) * | 2004-03-24 | 2008-04-22 | Texas Instruments Incorporated | Apparatus and method for digital phase control of a pulse width modulation generator for microprocessor/DSP in integrated circuits |
JP4681830B2 (ja) | 2004-06-24 | 2011-05-11 | パナソニック株式会社 | Pwm回路およびpwm回路制御方法 |
US7646808B2 (en) * | 2006-04-04 | 2010-01-12 | Microchip Technology Incorporated | Allowing immediate update of pulse width modulation values |
US7545190B2 (en) * | 2007-05-01 | 2009-06-09 | Advanced Micro Devices, Inc. | Parallel multiplexing duty cycle adjustment circuit with programmable range control |
US7714626B2 (en) | 2007-06-28 | 2010-05-11 | Microchip Technology Incorporated | System, method and apparatus having improved pulse width modulation frequency resolution |
US7791386B2 (en) * | 2008-01-23 | 2010-09-07 | Microchip Technology Incorporated | Externally synchronizing multiphase pulse width modulation signals |
US8362819B1 (en) * | 2011-09-29 | 2013-01-29 | Microchip Technology Incorporated | Synchronizing multi-frequency pulse width modulation generators |
-
2011
- 2011-09-29 US US13/248,328 patent/US8558632B2/en active Active
-
2012
- 2012-08-23 TW TW101130567A patent/TWI571060B/zh active
- 2012-09-18 CN CN201280048269.6A patent/CN103858345B/zh active Active
- 2012-09-18 EP EP12773443.2A patent/EP2761753B1/en active Active
- 2012-09-18 KR KR1020147010004A patent/KR101938763B1/ko active IP Right Grant
- 2012-09-18 WO PCT/US2012/055885 patent/WO2013048816A2/en active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5248900A (en) * | 1991-12-24 | 1993-09-28 | Intel Corporation | Time-sliced modular pulse-width modulation circuit |
US20040070436A1 (en) * | 1999-03-16 | 2004-04-15 | Seiko Epson Corporation | PWM control circuit, microcomputer and electronic equipment |
US20050189949A1 (en) * | 2004-01-19 | 2005-09-01 | Denso Corporation | Flying capacitor type battery voltage detector |
CN100590972C (zh) * | 2004-08-23 | 2010-02-17 | 密克罗奇普技术公司 | 具有脉宽调制模块的数字处理器及其方法 |
CN101836360A (zh) * | 2007-04-29 | 2010-09-15 | Nxp股份有限公司 | 电子装置及校正电子装置中时钟信号偏差的方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109104171A (zh) * | 2018-08-09 | 2018-12-28 | 成都黎声科技有限公司 | 一种pwm波形发生器 |
WO2020098349A1 (zh) * | 2018-11-14 | 2020-05-22 | 上海客益电子有限公司 | 一种基于时钟周期的脉宽调制信号占空比倍增电路 |
Also Published As
Publication number | Publication date |
---|---|
WO2013048816A2 (en) | 2013-04-04 |
KR101938763B1 (ko) | 2019-01-16 |
TW201318347A (zh) | 2013-05-01 |
US8558632B2 (en) | 2013-10-15 |
EP2761753A2 (en) | 2014-08-06 |
WO2013048816A3 (en) | 2013-07-11 |
EP2761753B1 (en) | 2015-08-12 |
CN103858345B (zh) | 2016-10-12 |
KR20140079781A (ko) | 2014-06-27 |
TWI571060B (zh) | 2017-02-11 |
US20130082795A1 (en) | 2013-04-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103858345A (zh) | 重复单循环脉冲宽度调制产生 | |
EP2005589B1 (en) | Allowing immediate update of pulse width modulation values | |
CN103858346B (zh) | 可变频率比率多相位脉冲宽度调制产生 | |
CN100590972C (zh) | 具有脉宽调制模块的数字处理器及其方法 | |
CN103875183A (zh) | 使多频率脉冲宽度调制产生器同步 | |
CN105144587A (zh) | 高效时间交织模数转换器 | |
CN103858347A (zh) | 具有经扩展脉冲宽度调制相位偏移的系统、方法及设备 | |
US9448581B2 (en) | Timer unit circuit having plurality of output modes and method of using the same | |
CN103828237A (zh) | 维持脉冲宽度调制数据集相干性 | |
CN103389644A (zh) | 一种定时系统及定时方法 | |
CN110383690A (zh) | 具有包括固定时间间隔和粗略/精细频率改变阶跃的斜坡控制的分数时钟发生器 | |
CN104160354B (zh) | 时基外围装置 | |
CN104052313B (zh) | 消除数字信号控制器上电期间的随机脉冲的方法和装置 | |
EP3311239A1 (en) | Waveform generation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |