CN103763231A - 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法 - Google Patents

不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法 Download PDF

Info

Publication number
CN103763231A
CN103763231A CN201410027406.9A CN201410027406A CN103763231A CN 103763231 A CN103763231 A CN 103763231A CN 201410027406 A CN201410027406 A CN 201410027406A CN 103763231 A CN103763231 A CN 103763231A
Authority
CN
China
Prior art keywords
data
bit
gearbox
circuit
clock cycle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410027406.9A
Other languages
English (en)
Other versions
CN103763231B (zh
Inventor
周昱
雷淑岚
魏敬和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 58 Research Institute
Original Assignee
CETC 58 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 58 Research Institute filed Critical CETC 58 Research Institute
Priority to CN201410027406.9A priority Critical patent/CN103763231B/zh
Publication of CN103763231A publication Critical patent/CN103763231A/zh
Application granted granted Critical
Publication of CN103763231B publication Critical patent/CN103763231B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明涉及一种在不改变数据传输的波特率的情况下增多数据位宽的变速箱电路及工作方法。所述变速箱电路包括:数据位宽转换电路、计数器生成电路和标志位产生电路,所述计数器生成电路的输出分别连接数据位宽转换电路和标志位产生电路。此变速箱可以利用该变速箱的输入数据的同步时钟,作为输出数据所使用的时钟,而不需要额外的输入时钟,从而达到简化时钟电路的设计,降低整个系统电路设计的额外开销,提高设计的可靠性。尤其适用于在电路内部设计中,模块之间或者各IP之间的数据位宽不匹配,在不改变数据传输波特率的情况下调整模块之间的数据位宽,从而实现各内部模块之间的数据位宽匹配。

Description

不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法
技术领域
本发明涉及一种变速箱电路及工作方法,尤其适用于在不改变数据传输波特率的情况下增加数据位宽的变速箱电路及工作方法。
 
背景技术
随着SOC向高集成度发展,SOC电路的规模越来越大,动辄上千万门的电路比比皆是,在SOC电路中集成的各种模块和IP,如高速端口收发器,SRAM,CPU等的数量也越来越多。这样就带来了一个问题,不同厂商研发的模块或者IP,它们的数据位宽往往不尽相同。比如在万兆以太网10G-WIS的物理层标准中,数据在经过10G-WIS PCS接收端以后,数据位宽为64位,但在进入10G-KR的接收端PCS后,需要进行66B/64B的解码。为了能让经过10G-WIS接收端PCS处理后的64位数据,能够在10G-KR PCS中进行66B/64B的解码,就需要有一个模块把经过10G-WIS接收端PCS处理过的64比特数据转成66比特数据。又例如在Interlaken物理层协议中,接收端的数据需要经过67B/64B解码,但因为在高速通讯系统中,在Serdes的实际设计中,一般在将串行数据转换成并行数据以后,并行端的数据位宽往往不会是67比特,一般都是偶数或者2的n次方位,因此需要一个模块把数据位宽转成67比特。因此,综合上述各种需求,需要提供一种简便,低成本的,低设计复杂度的,能实现任意数据位宽增加的方法,来保证芯片内各模块和各IP之间的无缝连接与正常的数据传输功能。
如果直接根据变速箱两侧的数据输出和输入的数据率相等的原理,利用两个频率的时钟对数据位宽直接进行由少向多的转换,而不对这两个时钟,或者输入和输出数据进行任何的控制,因为变速箱数据输出的时钟频率小于变速箱数据输入的时钟频率,即输出时钟的周期大于输入数据的宽度。这样在数据位宽转换过程中,由于两个时钟存在频率差,在某个时钟周期下,输出数据的时钟会漏采当前周期下的数据,从而造成输出数据的丢失,影响系统数据传输的正确性。
 
发明内容
本发明的目的是克服现有技术的不足,提供一种新的变速箱电路及工作方法,可以在不改变数据传输波特率的条件下进行数据位宽由少向多的转换。本发明使用计数器电路来控制数据位宽转换的整个过程,并产生标志位来控制变速箱数据的输出,在不改变数据传输波特率的情况下,克服上述问题,实现对数据位宽的无损增加,从而达到系统内部各模块间的位宽匹配。
所述不改变数据传输波特率而增加数据位宽的变速箱电路包括:数据位宽转换电路、计数器生成电路和标志位产生电路,所述计数器生成电路的输出分别连接数据位宽转换电路和标志位产生电路;
所述数据位宽转换电路,用以在相同的波特率下进行不同数据宽度的转换,
a)      数据位宽转换电路输入数据的位宽为m,输出数据的位宽为n,n>m;
b)      数据位宽转换电路输出数据与输入数据使用同一个时钟;
c)      在每个输出时钟的时钟周期下,数据位宽转换电路都输入一个m比特的数据;
d)      在进行位宽转换之前,对输入的m比特数据进行多周期延时;
e)      根据计数器的值决定变速箱数据的输入和输出:计数器的值为i,2i,…,((n-m)/k-1)*i时,暂停输出一个新的n位数据,当前周期继续输入m比特的数据;在计数器的值为((n-m)/k)*i时,输出n比特数据后,当前周期的保留比特数为零;在计数器的其余数值时,输入新的m位数据,上周期保留的数据作为n位输出数据的低位,当前周期输入的数据填充高位,输入数据的其余比特数作为下一周期的保留数据;其中i为正整数,k为m、n和n-m的最小公约数;
所述计数器生成电路,用来控制位宽转换的整个过程,
a)      接收到数据发送端开始发送数据的信号时,计数器清零;
b)      计数器的值由输出数据位宽的值决定; 
c)      每一个时钟周期,计数器加1;
d)      计数器的计数范围是0到n/k-1;
所述标志位产生电路,用以产生变速箱电路的各种标志位,当计数器的值为i-1,2i-1,…,((n-m)/k)*i-1时,产生输出数据无效标志位送到数据接收模块。
所述不改变数据传输波特率而增加数据位宽的变速箱电路工作方法如下:变速箱输入数据所用时钟频率是a,输入数据的位宽是m比特,变速箱输出数据所用的时钟频率是a,输出数据的位宽是n比特,且n>m,m、n和n-m的最小公约数为k;变速箱经过n/k个时钟周期才能够完成n/k个m比特到m/k个n比特的数据宽度转换;
       a)    在开始位宽转换的第一个时钟周期,m比特数据输入,n比特的数据暂停输出,m个比特的数据保留到下一个时钟周期,此时变速箱中积累的本时钟周期数据的比特数r = m;
       b)    在位宽转换的第j个时钟周期时,继续m比特数据输入,n比特的数据暂停输出,此时变速箱中保留的本时钟周期数据的比特数r=j*m>n-m;
       c)    在位宽转换的第j+1个时钟周期时,继续m比特数据输入,当前周期n比特数据输出,此时变速箱中保留的本时钟周期数据的比特数r=(j+1)*m-n;
d)    在进行到位宽转换的第i个时钟周期时,当变速箱中积累的比特数r=m-(i-1)*(n-m)<n-m时,则在第i+1个时钟周期,暂停输出一个新的n位数据,同时在当前周期,继续输入m比特的数据进变速箱,此时变速箱中积累的比特数为r=m-(i-1)*(n-m)+m;
e)    在进行到位宽转换的第2i个时钟周期时,当变速箱中积累的比特数r=2m-2*(i-1)*(n-m)<n-m时,则在第2i+1个时钟周期,暂停输出一个新的n位数据,同时在当前时钟周期,继续输入m比特的数据进变速箱,此时变速箱中积累的比特数为r=3m-2*(i-1)*(n-m);
       f)     依次类推,在进行到位宽转换的第((n-m)/k)*i个时钟周期时,也就是第n/k-1个时钟周期,此时在变速箱中积累的比特数为r=((n-m)/k)*m-((n-m)/k)*(i-1)*(n-m)=n-m,则第n/k个时钟周期时,输入m位数据进变速箱,当前周期输出n比特的数据,此时变速箱中累积的比特数为r=0,完成n/k个m比特到m/k个n比特的数据宽度转换;
其中,i=(n/k-1)/((n-m)/k),j=n/m,i,j的值取整数;当m<n<2n时,j=1;当n>2m时,i=1;步骤a)到f)根据i和j的具体值进行操作;当在第n/k个时钟周期,完成n/k个m比特到m/k个n比特的数据位宽转换后,则重新开始a)到f)的步骤。
本发明的优点是:在不改变数据传输的波特率的情况下增多数据位宽,适用于任何芯片中的变速箱电路的设计,尤其适用于在电路内部设计中,模块之间或者各IP之间的数据位宽不匹配,在不改变数据传输波特率的情况下调整模块之间的数据位宽,从而实现各内部模块之间的数据位宽匹配。此变速箱可以利用该变速箱的输入数据的同步时钟,作为输出数据所使用的时钟,而不需要额外的输入时钟,从而达到简化时钟电路的设计,降低整个系统电路设计的额外开销,提高设计的可靠性。
附图说明
图1为本发明的变速箱电路结构图。
图2为本发明数据位宽转换的流程图。
图3为本发明数据位宽转换的示意图。
具体实施方式
本发明提供一种新的变速箱设计方法与电路,可以在相同的比特率下进行不同数据宽度的转换,该变速箱的电路架构如图1所示,包括三个部分:数据位宽转换电路、计数器生成电路和标志位产生电路,所述计数器生成电路的输出分别连接数据位宽转换电路和标志位产生电路。
变速箱输入数据所用时钟频率是a,数据的宽度是m比特,变速箱输出数据所用的时钟频率也是a,数据宽度是n比特。在本发明中约定m<n,输入位宽m,输出位宽n和n-m的最小公约数为k,分别除以k后得到的值分别为m/k、n/k和(n-m)/k。此变速箱经过n/k个时钟周期才可以完成n/k个m比特到m/k个n比特的数据宽度转换。
变速箱的工作方法如下:
1)、开始位宽转换的第一个时钟周期,m比特数据输入,n比特的数据暂停输出,m个比特的数据保留到下一个时钟周期,此时变速箱中积累的本时钟周期数据的比特数r=m;
2)、在位宽转换的第j个时钟周期时,继续m比特数据输入,n比特的数据暂停输出,此时变速箱中保留的本时钟周期数据的比特数r=j*m>n-m;
3)、在位宽转换的第j+1个时钟周期时,继续m比特数据输入,当前周期n比特数据输出,此时变速箱中保留的本时钟周期数据的比特数r=(j+1)*m-n;
4)、在进行到位宽转换的第i个时钟周期时,当变速箱中积累的比特数r=m-(i-1)*(n-m)<n-m时,则在第i+1个时钟周期,暂停输出一个新的n位数据,同时在当前周期,继续输入m比特的数据进变速箱,此时变速箱中积累的比特数为r=m-(i-1)*(n-m)+m;
5)、在进行到位宽转换的第2i个时钟周期时,当变速箱中积累的比特数r=2m-2(i-1)*(n-m)<n-m时,则在第2i+1个时钟周期,暂停输出一个新的n位数据,同时在当前时钟周期,继续输入m比特的数据进变速箱,此时变速箱中积累的比特数为r=3m-2(i-1)*(n-m);
6)、依次类推,在进行到位宽转换的第((n-m)/k)*i个时钟周期时,也就是第n/k-1个时钟周期,此时在变速箱中积累的比特数为r=((n-m)/k)*m-((n-m)/k)*(i-1)*(n-m)=n-m,则第n/k个时钟周期时,输入m位数据进变速箱,当前周期输出n比特的数据,此时此时变速箱中累积的比特数为r=0,完成n/k个m比特到m/k个n比特的数据宽度转换;
7)、i=(n/k-1)/((n-m)/k),i的值取整数;j=n/m,j的值取整数;当m<n<2n时,j=1;当n>2m时,i=1;步骤1到6根据i和j的具体值进行操作;
8)、当在第n/k个时钟周期,完成n/k个m比特到m/k个n比特的数据位宽转换后,则重新开始1到6的步骤。
所述变速箱的电路架构包括三个部分:数据位宽转换电路;计数器生成电路;标志位产生电路。
所述计数器生成电路,用来控制位宽转换的整个过程。接收到数据发送端开始发送数据的信号时,计数器清零;计数器的值由输入数据位宽的值决定;每一个时钟周期,计数器加一;计数器的计数范围是0到n/k-1;
所述数据位宽转换电路,用以在相同的波特率下进行不同数据宽度的转换。数据位宽转换电路输入数据的位宽为m,输出数据的位宽为n;在进行位宽转换之前,输入的m比特数据延时多个时钟周期。
根据计数器的值决定变速箱数据的输入和输出,计数器的值为i,2i,…,((n-m)/k-1)*i时,暂停输出一个新的n位数据,当前周期继续输入m比特的数据,在计数器的值为((n-m)/k)*i时,输出n比特数据后,当前周期的保留比特数为零;在计数器的其余数值时,输入新的m位数据,上周期保留的数据作为n输出数据的低位,当前周期输入的数据按先低位后高位的顺序填充高位,输入数据的其余比特数作为下一周期的保留数据。
所述产生标志位电路,用以产生变速箱电路的各种标志位。当计数器的值为i-1,2i-1,…,((n-m)/k)*i-1时,产生输出数据无效的标志位送到数据接收模块,说明此时变速箱电路没有准备好输出数据,在当前时钟周期,变速箱输出的数据重复上个周期的n比特数据。
如图2是变速箱对m<n位宽转变的流程图。当变速箱接收到数据发送端发送的开始发送数据标志位时,变速箱开始进行位宽转换,在第一个时钟周期,输入m位宽的数据,暂停输出n位宽的数据,并保留m位宽的数据到下个周期,在接下来的时钟周期内,把新输入的m位宽的数据作为高位,上周期保留的数据最为低位,输出n比特的数据,其余的数据作为保留数据,当保留的数据位宽小于n-m时,下一周期暂停输出新的n位宽数据,但是继续输入m位宽的数据进变速箱,重复以上操作直到保留位宽为零,说明n/k个m比特到m/k个n比特的数据宽度转换完成。
以64比特位宽转换为67比特位宽为例,说明变速箱位宽转变的方法和转换过程。在本实施例中,64比特位宽的数据是变速箱电路的数据输入,需要转换为67比特位宽的数据输出。如图3所示,m的值为64,n的值为67,则n-m的值为3,可以得出i=22,变速箱电路具体转换方法和步骤如下:
1)、64比特的位宽转换为67比特位宽,第一个时钟周期,64比特的数据作为本周期的数据输入,67比特的数据暂停输出,64比特的数据等待进入到第二个时钟周期;
2)、在第二个周期时,将新的64比特输入数据与上一个周期保留下来的64比特数据,按照新输入的64位作为高位,保留的64位作为低位,组成一个新的数据;
3)、在第二个周期中,输出这个新的数据的低67位;
4)、经过第二个周期后,累积下来的61比特等待进入下一个周期,以此类推,在第23个时钟周期时,前面22个时钟周期累计下来1比特的数据;
5)、如果第23个时钟周期再输出67比特的数据,当前周期输入的64比特数据就会丢失;
6)、在第23个时钟周期时,计数器电路给接收数据电路送一个数据无效标志信号,67比特的数据暂停输出;
7)、在第23个时钟周期时,继续输入64比特数据进变速箱,此时积累下来的65比特进入下一周期;
8)、在第24个时钟周期,计数器电路给接收数据电路的标志信号消失,新的67比特输出数据产生;
9)、在第24个时钟周期,新的64比特输入数据与在第23个时钟周期中累积下来的65比特数据,组成一个新的待发送的129比特数据;
10)、在第24个时钟周期时,继续输出这个待发送数据的低67位,剩余的62比特数据累积到下一个时钟周期;
11)、以此类推到第45周期,前面22个时钟周期累计下来2比特的数据;
12)、如果第45个时钟周期再输出67比特的数据,当前周期输入的64比特数据就会丢失;
13)、在第45个时钟周期时,计数器电路给接收数据电路送一个数据无效标志信号,67比特的数据暂停输出;
14)、在第45个时钟周期时,继续输入64比特数据进变速箱,此时积累下来的66比特进入下一周期;
15)、在第46个时钟周期,计数器电路给接收数据电路的标志信号消失,新的67比特输出数据产生;
16)、在第46个时钟周期,新的64比特输入数据与在第23个时钟周期中累积下来的66比特数据,组成一个新的待发送的130比特数据;
17)、在第46个时钟周期时,继续输出这个待发送数据的低67位,剩余的63比特数据累积到下一个时钟周期;
18)、以此类推到第67周期,前面22个时钟周期累计下来3比特的数据;
19)、第67个时钟周期时,继续输入64个比特数据进变速箱,输出67比特数据,没有数据积累到下一个周期;
20)、接下来重新开始1到19的操作;
经过67个时钟周期,可以把67个时钟周期的64比特位宽的数据转换为64个67比特位宽的数据,则计数器的值设为0-66,每一个时钟周期,计数器的值加一。
当计数器的值为0、22和44时,变速机制电路产生一个数据无效的信号给接收数据端,说明此时的变速箱没有准备好发送数据,在当前时钟周期,变速箱继续输出上个周期的67比特位宽的数据。在下一个周期,计数器加一,变速箱可以输出新的67比特的数据,此时数据接收端正常接收数据。

Claims (2)

1.不改变数据传输波特率而增加数据位宽的变速箱电路,其特征是,包括数据位宽转换电路、计数器生成电路和标志位产生电路,所述计数器生成电路的输出分别连接数据位宽转换电路和标志位产生电路;
所述数据位宽转换电路,用以在相同的波特率下进行不同数据宽度的转换,
a)数据位宽转换电路输入数据的位宽为m,输出数据的位宽为n,n>m;
b)数据位宽转换电路输出数据与输入数据使用同一个时钟;
c)在每个输出时钟的时钟周期下,数据位宽转换电路都输入一个m比特的数据;
d)在进行位宽转换之前,对输入的m比特数据进行多周期延时;
e)根据计数器的值决定变速箱数据的输入和输出:计数器的值为i,2i,…,((n‐m)/k‐1)*i时,暂停输出一个新的n位数据,当前周期继续输入m比特的数据;在计数器的值为((n‐m)/k)*i时,输出n比特数据后,当前周期的保留比特数为零;在计数器的其余数值时,输入新的m位数据,上周期保留的数据作为n位输出数据的低位,当前周期输入的数据填充高位,输入数据的其余比特数作为下一周期的保留数据;其中i为正整数,k为m、n和n‐m的最小公约数;
所述计数器生成电路,用来控制位宽转换的整个过程,
a)接收到数据发送端开始发送数据的信号时,计数器清零;
b)计数器的值由输出数据位宽的值决定;
c)每一个时钟周期,计数器加1;
d)计数器的计数范围是0到n/k‐1;
所述标志位产生电路,用以产生变速箱电路的各种标志位,当计数器的值为i‐1,2i‐1,…,((n‐m)/k)*i‐1时,产生输出数据无效标志位送到数据接收模块。
2.不改变数据传输波特率而增加数据位宽的变速箱电路工作方法,其特征是:变速箱输入数据所用时钟频率是a,输入数据的位宽是m比特,变速箱输出数据所用的时钟频率是a,输出数据的位宽是n比特,且n>m,m、n和n‐m的最小公约数为k;变速箱经过n/k个时钟周期才能够完成n/k个m比特到m/k个n比特的数据宽度转换;
a)在开始位宽转换的第一个时钟周期,m比特数据输入,n比特的数据暂停输出,m个比特的数据保留到下一个时钟周期,此时变速箱中积累的本时钟周期数据的比特数r=m;
b)在位宽转换的第j个时钟周期时,继续m比特数据输入,n比特的数据暂停输出,此时变速箱中保留的本时钟周期数据的比特数r=j*m>n‐m;
c)在位宽转换的第j+1个时钟周期时,继续m比特数据输入,当前周期n比特数据输出,此时变速箱中保留的本时钟周期数据的比特数r=(j+1)*m‐n;
d)在进行到位宽转换的第i个时钟周期时,当变速箱中积累的比特数r=m‐(i‐1)*(n‐m)<n‐m时,则在第i+1个时钟周期,暂停输出一个新的n位数据,同时在当前周期,继续输入m比特的数据进变速箱,此时变速箱中积累的比特数为r=m‐(i‐1)*(n‐m)+m;
e)在进行到位宽转换的第2i个时钟周期时,当变速箱中积累的比特数r=2m‐2*(i‐1)*(n‐m)<n‐m时,则在第2i+1个时钟周期,暂停输出一个新的n位数据,同时在当前时钟周期,继续输入m比特的数据进变速箱,此时变速箱中积累的比特数为r=3m‐2*(i‐1)*(n‐m);
f)依次类推,在进行到位宽转换的第((n‐m)/k)*i个时钟周期时,也就是第n/k‐1个时钟周期,此时在变速箱中积累的比特数为r=((n‐m)/k)*m‐((n‐m)/k)*(i‐1)*(n‐m)=n‐m,则第n/k个时钟周期时,输入m位数据进变速箱,当前周期输出n比特的数据,此时变速箱中累积的比特数为r=0,完成n/k个m比特到m/k个n比特的数据宽度转换;
其中,i=(n/k‐1)/((n‐m)/k),j=n/m,i,j的值取整数;当m<n<2n时,j=1;当n>2m时,i=1;步骤a)到f)根据i和j的具体值进行操作;当在第n/k个时钟周期,完成n/k个m比特到m/k个n比特的数据位宽转换后,则重新开始a)到f)的步骤。
CN201410027406.9A 2014-01-21 2014-01-21 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法 Active CN103763231B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410027406.9A CN103763231B (zh) 2014-01-21 2014-01-21 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410027406.9A CN103763231B (zh) 2014-01-21 2014-01-21 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法

Publications (2)

Publication Number Publication Date
CN103763231A true CN103763231A (zh) 2014-04-30
CN103763231B CN103763231B (zh) 2017-01-04

Family

ID=50530393

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410027406.9A Active CN103763231B (zh) 2014-01-21 2014-01-21 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法

Country Status (1)

Country Link
CN (1) CN103763231B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109525511A (zh) * 2018-11-07 2019-03-26 西安微电子技术研究所 一种基于速率匹配的万兆以太网pcs系统及控制方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5425061A (en) * 1993-06-07 1995-06-13 Texas Instruments Incorporated Method and apparatus for bit stream synchronization
US5623512A (en) * 1993-09-14 1997-04-22 Nec Corporation Rate converting device capable of determining a transmission rate as desired
CN2750581Y (zh) * 2004-12-03 2006-01-04 中国电子科技集团公司第五十研究所 通讯波特率可任意设置的串行接口卡
CN101312510A (zh) * 2008-05-29 2008-11-26 北京创毅视讯科技有限公司 一种调制数据转换单元和调制数据转换方法
CN103036823A (zh) * 2012-12-14 2013-04-10 中船重工(武汉)凌久电子有限责任公司 基于fpga的波特率快速自适应方法、处理器及接收端

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5425061A (en) * 1993-06-07 1995-06-13 Texas Instruments Incorporated Method and apparatus for bit stream synchronization
US5623512A (en) * 1993-09-14 1997-04-22 Nec Corporation Rate converting device capable of determining a transmission rate as desired
CN2750581Y (zh) * 2004-12-03 2006-01-04 中国电子科技集团公司第五十研究所 通讯波特率可任意设置的串行接口卡
CN101312510A (zh) * 2008-05-29 2008-11-26 北京创毅视讯科技有限公司 一种调制数据转换单元和调制数据转换方法
CN103036823A (zh) * 2012-12-14 2013-04-10 中船重工(武汉)凌久电子有限责任公司 基于fpga的波特率快速自适应方法、处理器及接收端

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109525511A (zh) * 2018-11-07 2019-03-26 西安微电子技术研究所 一种基于速率匹配的万兆以太网pcs系统及控制方法
CN109525511B (zh) * 2018-11-07 2022-04-01 西安微电子技术研究所 一种基于速率匹配的万兆以太网pcs系统及控制方法

Also Published As

Publication number Publication date
CN103763231B (zh) 2017-01-04

Similar Documents

Publication Publication Date Title
CN102761396B (zh) 基于fpga的高速串行接口
CN102123060B (zh) 一种基于fpga的误码测试方法
US9268888B1 (en) Latency computation circuitry
JP5230367B2 (ja) パラレル光伝送装置及び方法
CN102340316A (zh) 基于fpga的微型空间过采样直流平衡串行解串器
CN102143023A (zh) 一种基于fpga的误码测试系统
CN103763063A (zh) 不改变数据传输波特率而减少数据位宽的变速箱电路及工作方法
Cao et al. Working principle and application analysis of UART
US8675798B1 (en) Systems, circuits, and methods for phase inversion
CN103780250B (zh) 用于高速收发器中改变数据位宽的变速箱电路及其工作方法
JP2001352318A (ja) 送信回路とその方法、受信回路とその方法およびデータ通信装置
CN103763231A (zh) 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法
CN102130744B (zh) 计算循环冗余校验码的方法和装置
JP6205152B2 (ja) シリアル通信システム、受信装置およびシリアル通信方法
CN202632782U (zh) 一种基于MicroBlaze软核的多路SSI数据采集模块
CN104009823A (zh) 一种SerDes技术中的错位检测与纠错电路
Kong et al. Design and Implementation of UART Based on Verilog HDL
CN114490488B (zh) 一种低功耗uart串口系统
CN101547054A (zh) 基于可编程器件的并行光互连系统的数据接收装置和方法
CN111475447B (zh) 一种基于lvds的高速串行传输的装置及数据传输方法
Gupta et al. Analysis of Universal Asynchronous Receiver-Transmitter (UART)
CN102754407A (zh) 在低等待时间串行互连架构中提供反馈回路
JP2015198399A (ja) 通信装置
CN201499173U (zh) 误码率低,灵活性高的数据接收装置
Nayak et al. Modular approach for customizable UART

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant