CN103680623A - 改善嵌入式非易失性存储器集成电路温度特性的方法 - Google Patents
改善嵌入式非易失性存储器集成电路温度特性的方法 Download PDFInfo
- Publication number
- CN103680623A CN103680623A CN201210315713.8A CN201210315713A CN103680623A CN 103680623 A CN103680623 A CN 103680623A CN 201210315713 A CN201210315713 A CN 201210315713A CN 103680623 A CN103680623 A CN 103680623A
- Authority
- CN
- China
- Prior art keywords
- temperature
- integrated circuit
- internal circuit
- volatile memory
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
Abstract
本发明公开了一种改善嵌入式非易失性存储器集成电路温度特性的方法;包括以下步骤:步骤一、在非易失性存储器电路内的特定地址中事先写入若干组代码,而每一组代码对应某个温度范围内的内部电路参数设置;步骤二、通过温度传感电路,在不同的温度范围内,分别调用各自的优化的内部电路参数设置。本发明可以降低因高温晶体管的漏电流会变大引起的芯片工作电流和待机电流变大的问题。保证芯片工作电流和待机电流基本不变的情况下加快芯片的运行速度。
Description
技术领域
本发明涉及一种半导体集成电路设计方法,具体涉及电路温度特性的改善方法。
背景技术
目前,对于非易失性存储器集成电路,其中的晶体管在高温的情况下漏电流会变大,引起的芯片工作电流和待机电流变大,提高芯片功耗。如图1所示,N型MOS管,在相同的漏端电压Vd下,高温(85度)下的漏电流(Ioff)与常温(25度)下高了约2个数量级;图2是P型MOS管,在相同的漏端电压(Vd)下,高温(85度)下的漏电流(Ioff)比常温(25度)下高了约2个数量级。因此,需要设计一种方法保证芯片工作电流和待机电流基本不变的情况下加快芯片的运行速度。
发明内容
本发明所要解决的技术问题是提供一种改善嵌入式非易失性存储器集成电路温度特性的方法,它可以保证芯片工作电流和待机电流基本不变的情况下加快芯片的运行速度。
为了解决以上技术问题,本发明提供了一种改善嵌入式非易失性存储器集成电路温度特性的方法;包括以下步骤:步骤一、在非易失性存储器电路内的特定地址中事先写入若干组代码,而每一组代码对应某个温度范围内的内部电路参数设置;步骤二、通过温度传感电路,在不同的温度范围内,分别调用各自的优化的内部电路参数设置。
本发明的有益效果在于:可以降低因高温晶体管的漏电流会变大引起的芯片工作电流和待机电流变大的问题。保证芯片工作电流和待机电流基本不变的情况下加快芯片的运行速度。
所述非易失性存储器电路内的专门用于存放内部电路设置参数。
所述事先写入的若干组代码,在芯片被正式使用前这些若干组代码前已经被写入。
所述事先写入的若干组代码,其每一组代码对应某个温度范围内的内部电路参数设置。
内部电路参数设置代码组所对应的内部电路参数设置,可以是高温下更低的芯片内部工作电压、更小的内部时钟电流,和/或低温下更高的芯片内部工作电压、更大的内部时钟电流。
所述温度传感电路输出的结果被用于调用相对应的内部电路参数设置代码组。
相对应的内部电路参数设置代码组被调用后,会改变相应的内部电路参数。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是N型MOS管,在相同的漏端电压Vd下,高温(85度)下的漏电流(Ioff)与常温(25度)下漏电流的比较图;
图2是P型MOS管,在相同的漏端电压(Vd)下,高温(85度)下的漏电流(Ioff)比常温(25度)下漏电流的比较图;
图3是本发明所述方法的示意图。
具体实施方式
对于嵌入式非易失性存储器集成电路,在其非易失性存储器电路内的某些特定地址中事先(例如:在芯片测试时)写入若干组代码,而每一组代码对应某个温度范围内的内部电路参数设置。然后通过温度传感电路,在不同的温度范围内,分别调用各自的优化的内部电路参数设置,这样就可以达到改善电路温度特性的效果。
如下表所示的例子,就是应用本发明所述的改善嵌入式非易失性存储器集成电路温度特性的方法,对温度与内部芯片参数设置建立关联。
原则上讲,高温设置下更低的芯片内部工作电压、更小的内部时钟电流,等等。低温下设置更高的芯片内部工作电压、更大的内部时钟电流。
本发明并不限于上文讨论的实施方式。以上对具体实施方式的描述旨在于为了描述和说明本发明涉及的技术方案。基于本发明启示的显而易见的变换或替代也应当被认为落入本发明的保护范围。以上的具体实施方式用来揭示本发明的最佳实施方法,以使得本领域的普通技术人员能够应用本发明的多种实施方式以及多种替代方式来达到本发明的目的。
Claims (7)
1.一种改善嵌入式非易失性存储器集成电路温度特性的方法;其特征在于,包括以下步骤:
步骤一、在非易失性存储器电路内的特定地址中事先写入若干组代码,而每一组代码对应某个温度范围内的内部电路参数设置;
步骤二、通过温度传感电路,在不同的温度范围内,分别调用各自的内部电路参数设置。
2.根据权利要求1所述的改善嵌入式非易失性存储器集成电路温度特性的方法,其特征是,所述非易失性存储器电路内有特定地址专门用于存放内部电路设置参数。
3.根据权利要求1所述的改善嵌入式非易失性存储器集成电路温度特性的方法,其特征是,所述事先写入的若干组代码,在芯片被正式使用前这些若干组代码已经被写入。
4.根据权利要求1所述的改善嵌入式非易失性存储器集成电路温度特性的方法,其特征是,所述事先写入的若干组代码,其每一组代码对应某个温度范围内的内部电路参数设置。
5.根据权利要求1所述的改善嵌入式非易失性存储器集成电路温度特性的方法,其特征是,内部电路参数设置代码组所对应的内部电路参数设置,可以是温度高时内部工作电压降低,时钟电流减小;和/或温度低时内部工作电压升高,时钟电流增大。
6.根据权利要求1所述的改善嵌入式非易失性存储器集成电路温度特性的方法,其特征是,所述温度传感电路输出的结果被用于调用相对应的内部电路参数设置代码组。
7.根据权利要求1所述的改善嵌入式非易失性存储器集成电路温度特性的方法,其特征是,相对应的内部电路参数设置代码组被调用后,会改变相应的内部电路参数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210315713.8A CN103680623A (zh) | 2012-08-30 | 2012-08-30 | 改善嵌入式非易失性存储器集成电路温度特性的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210315713.8A CN103680623A (zh) | 2012-08-30 | 2012-08-30 | 改善嵌入式非易失性存储器集成电路温度特性的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103680623A true CN103680623A (zh) | 2014-03-26 |
Family
ID=50317927
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210315713.8A Pending CN103680623A (zh) | 2012-08-30 | 2012-08-30 | 改善嵌入式非易失性存储器集成电路温度特性的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103680623A (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1811690A (zh) * | 2005-01-28 | 2006-08-02 | 松下电器产业株式会社 | 存储器系统 |
US20070109700A1 (en) * | 2005-11-15 | 2007-05-17 | Nec Electronics Corporation | Semiconductor integrated circuit device |
CN101561887A (zh) * | 2008-04-18 | 2009-10-21 | 海力士半导体有限公司 | 射频标识设备 |
CN102023665A (zh) * | 2009-09-17 | 2011-04-20 | 上海宏力半导体制造有限公司 | 源发生器及其控制方法 |
US20110193640A1 (en) * | 2010-02-08 | 2011-08-11 | Renesas Electronics Corporation | Semiconductor device |
CN102479550A (zh) * | 2010-11-25 | 2012-05-30 | 三星电子株式会社 | 补偿操作电压的方法、快闪存储器件、以及数据存储设备 |
-
2012
- 2012-08-30 CN CN201210315713.8A patent/CN103680623A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1811690A (zh) * | 2005-01-28 | 2006-08-02 | 松下电器产业株式会社 | 存储器系统 |
US20070109700A1 (en) * | 2005-11-15 | 2007-05-17 | Nec Electronics Corporation | Semiconductor integrated circuit device |
CN101561887A (zh) * | 2008-04-18 | 2009-10-21 | 海力士半导体有限公司 | 射频标识设备 |
CN102023665A (zh) * | 2009-09-17 | 2011-04-20 | 上海宏力半导体制造有限公司 | 源发生器及其控制方法 |
US20110193640A1 (en) * | 2010-02-08 | 2011-08-11 | Renesas Electronics Corporation | Semiconductor device |
CN102479550A (zh) * | 2010-11-25 | 2012-05-30 | 三星电子株式会社 | 补偿操作电压的方法、快闪存储器件、以及数据存储设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101656416B (zh) | 嵌制电源热插拔所造成电压突波的电路及相关芯片 | |
CN102385029A (zh) | 高压mos器件测试方法 | |
CN102355127B (zh) | 电荷泵电路 | |
CN102510207A (zh) | 用于dc/dc电源变换器缓冲输出的短路保护方法及缓冲输出电路 | |
CN103680612A (zh) | 优化电可擦写非易失性存储器读写性能的方法 | |
CN103680623A (zh) | 改善嵌入式非易失性存储器集成电路温度特性的方法 | |
CN103106921B (zh) | 用于行译码电路的电平位移器 | |
CN105702292A (zh) | 一种非易失存储器的数据恢复方法和装置 | |
CN103094282B (zh) | P型一次性可编程器件结构 | |
CN102684167A (zh) | 电源掉电反冲保护电路 | |
CN101814829A (zh) | 电荷泵电路的参考电压产生电路及电荷泵电路 | |
CN102263543B (zh) | 电荷泵时钟产生电路 | |
CN104950967A (zh) | 一种可靠补偿mos管阈值电压变化的电路及方法 | |
CN104217747A (zh) | 快闪存储器及快闪存储器基准源电路开关方法 | |
CN102255499B (zh) | 电压稳压器 | |
CN202887241U (zh) | 双界面卡电源管理电路和双界面卡 | |
CN102789809A (zh) | 一种静态随机存储器保存状态低漏电电源电路 | |
US9397106B2 (en) | Method for producing MROM memory based on OTP memory | |
CN205080416U (zh) | Plc的输入点的扩展电路 | |
CN104851839A (zh) | 一种提高存储器性能的方法 | |
CN202042897U (zh) | 用于usb物理层接口芯片的全端口保护电路 | |
CN103594113B (zh) | 一种防止存储器芯片内部存储单元上下电被改写电路结构 | |
CN103176414B (zh) | 一种漏电控制电路及其方法 | |
CN102593055B (zh) | 高压器件集成电路的制造方法 | |
CN107733223B (zh) | 电荷泵增压单元电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140326 |
|
WD01 | Invention patent application deemed withdrawn after publication |