CN103678229B - 具有电流隔离的usb集线器 - Google Patents

具有电流隔离的usb集线器 Download PDF

Info

Publication number
CN103678229B
CN103678229B CN201310428793.2A CN201310428793A CN103678229B CN 103678229 B CN103678229 B CN 103678229B CN 201310428793 A CN201310428793 A CN 201310428793A CN 103678229 B CN103678229 B CN 103678229B
Authority
CN
China
Prior art keywords
circuit module
universal serial
serial bus
isolator
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310428793.2A
Other languages
English (en)
Other versions
CN103678229A (zh
Inventor
L·萨拉
K·J·赫尔弗里奇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maxim Integrated Products Inc
Original Assignee
Maxim Integrated Products Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Maxim Integrated Products Inc filed Critical Maxim Integrated Products Inc
Publication of CN103678229A publication Critical patent/CN103678229A/zh
Application granted granted Critical
Publication of CN103678229B publication Critical patent/CN103678229B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Abstract

本发明涉及一种具有电流隔离的USB集线器。具体而言,通用串行总线(USB)集线器包括:USB AFE电路模块、集线器核和插置在USB AFE电路模块和集线器核之间的隔离器电路模块。集线器核和第一USB AFE电路模块之间的数据通信通过隔离器电路模块。一种用于通过通用串行总线集线器进行通信的方法,包括:提供USB AFE电路模块,提供集线器核,提供插置在USB AFE电路模块和集线器核之间的隔离器电路模块以及将通信从USB AFE电路模块通过隔离器电路模块导向集线器核。

Description

具有电流隔离的USB集线器
相关申请的交叉引用
本申请涉及2011年6月24日提交的名称为“Virtual Hubs forCommunicationInterface”的共同未决的非临时专利申请USSN13/168919,在此通过引用合并其全部内容。
背景技术
随着现代技术的重点因包括数据存储、输出传送和设备控制在内的重要功能的不断增长而落在了数字数据的传输和通信上,数字通信接口已变得广泛流传。这些接口包括标准通信规范,例如通用串行总线(USB)、串行高级技术附件(SATA)、等。这些接口用于大量计算机和其它电子设备的应用。
USB例如是允许主机和一个或多个外围设备之间的数据通信的常用的接口标准。USB接口上的通信可以使用各种格式和速度。通常,“低速”或“LS”的数据传输率为1.5Mbit/s,“全速”或“FS”的数据传输率为12Mbit/s,“高速”或“HS”的数据传输率为480Mbit/s,并且“超速”或“SS”的数据传输率为5Gbit/s。
主机控制器可以使用USB通信接口来与外围设备进行通信。USB通信接口(或“系统”)可以包括一个或多个可以将多个外围设备串联地连接到主机的USB集线器。典型地,每个USB集线器具有多个到其它USB集线器或者直接到外围设备的下游端口。
图1(现有技术)是传统USB集线器100的框图,其包括:“上游”通用串行总线(USB)高速(HS)模拟前端(AFE)(“USB HS AFE”)块104、“下游”USB HS AFE块106和集线器核(core)102。虽然仅示出了单个下游HS AFE块,典型地可以存在一个以上的下游HS AFE块。HS AFE块104和106提供用于从其它的外置设备、主机设备或集线器连接到集线器100的线缆(未示出)的模拟接口,以及到集线器核102中的电路的数字接口。虽然被标记为HS,但是块104和106也可以以较慢的速度(LS和ES)来处理流量。典型地,将HS AFE块104和106连接到集线器核102的数字数据总线基于UTMI(USB收发器宏单元接口)协议,其可以具有多至40或50根互连线。
集线器核102包括用于集线器的各种控制功能的集线器控制器108,这些控制功能包括从主机设备(未示出)接收配置指令和与主机设备保持通信。事务翻译器(TT)110包括在集线器核中以对高速(HS)分离事务作出响应且(如果需要的话)将它们翻译成与附接在集线器的面对下游的端口上的任何全速或低速设备相兼容的全速(FS)或低速(LS)事务。端口路由逻辑112包括在集线器核中以对特定的下游端口和上游端口之间的高速数据包进行路由,并且对下游端口和事务翻译器110之间的低速和全速数据包进行分发。上游端口逻辑块116和下游端口逻辑块118对由集线器检测并产生的USB专用信令进行控制。每一个集线器100重新对数据进行时钟控制以在上游和下游方向提供其自身本地时钟化的输出数据(例如,以便控制抖动),从而提供具有适当定时的信号。上游和下游端口逻辑块116、118均包括时钟数据恢复(CDR)块以基于数据流的边沿来恢复时钟信号,而且上游和下游端口逻辑块116、118还均包括弹性缓冲器以在时钟恢复需要时对信号进行缓冲。
针对USB通信接口(包括USB集线器)的应用随着配备有USB接口的多种设备而不断地扩展。由于这些设备从主机设备进一步扩展,尤其是在工业环境中,诸如电压尖峰、接地回路和浪涌之类的问题可能负面地影响在USB总线上传送的数据的完整性。为了解决这些问题,理想的是,使电流隔离与USB通信接口相结合。
电流隔离典型地防止跨过隔离接口的DC电压和电流的互连。如果被传送的数据具有相当高的频率则也隔离低频AC电压(例如50-60Hz线功率频率)。诸如耦合电容器、变压器或者光学设备之类的设备通常用于针对高速电子数据的电流隔离。较少见的是使用机械或声隔离器,因为它们的频率响应可能不足以用于高速数据传送。典型地,工业应用可能要求高达2500Volt RMS隔离。
已经发现电流隔离可能引入其自身的一系列问题,尤其是在高速(480MHz)USB设备的情况下。与数据通信总线串联地设置任何部件(例如变压器)将引入传送滞后,该传送滞后将影响信号的相对定时(或抖动)。
高速USB规范相对于较早的“全速”和“低速”抖动要求,已经明显地加强了抖动要求。因此,以“全速”和“低速”适当地运行的现有技术设备由于宽松的抖动要求而无法继续以480MHz的“高速”数据率运行。例如,可以以低速或高速操作的模拟设备零件号AduM4160利用单片空芯变压器,其充当隔离设备。当以高速进行操作时且在一定条件下(例如具有长的线缆),该设备可能难以符合USB传送滞后和抖动规范。
在阅读了以下的描述并研究了若干附图之后,现有技术的这些和其它限制对于本领域技术人员而言将变得显而易见。
发明内容
在实施例中,通过示例而非限制的方式进行陈述,一种通用串行总线(USB)集线器,包括:USB AFE电路模块、集线器核和插入在USB AFE电路模块和集线器核之间的隔离器电路模块。集线器核和第一USB AFE电路模块之间的数据通信通过隔离器电路模块,该隔离器电路模块用来在符合高速USB传送滞后和抖动规范的同时提供集线器核和第一USB AFE电路模块之间的电流隔离。
在实施例中,通过示例而非限制的方式进行陈述,一种用于通过通用串行总线集线器进行通信的方法,包括:提供USB AFE电路模块,提供集线器核,提供插置在USB AFE电路模块和集线器核之间的隔离器电路模块以及将通信从USB AFE电路模块通过隔离器电路模块导向集线器核。该方法在符合高速USB传送滞后和抖动规范的同时提供了有效的电流隔离。
在阅读了以下的描述并研究了若干附图之后,这些和其它的实施例、特征以及优点对于本领域技术人员而言将变得显而易见。
附图说明
将参考附图介绍若干示例性实施例,其中相同的部件具有相同的附图标记。示例性实施例意图例示本发明,而非限制本发明。附图包括以下各图:
图1(现有技术)是传统的USB集线器的框图;
图2a是根据第一示例性实施例的结合了电流隔离的USB集线器的框图;
图2b是根据第二示例性实施例的结合了电流隔离的USB集线器的框图;
图3是具有电容器电流隔离的示例性USB集线器的框图;以及
图4是具有ULPI接口的USB集线器的信号时序图。
具体实施方式
在示例性实施例中,通过示例而非限制方式来陈述,电流隔离与USB集线器的逻辑相结合。使用每个集线器内部的功能,可以减少诸如总线转回延迟、HS和FS符合(compliance)、LS设备支持和重定时与再次驱动信号的需要之类的问题。借助于使用串行化数据接口(被称为超低引脚数接口(Ultra Low Pin Count Interface)或ULPI)可以进一步减少时间延迟、抖动问题和隔离设备的成本,该串行化数据接口减少了穿过隔离设备的数据线的总数。
图2a是根据第一示例性实施例的具有结合的电流隔离的USB集线器200的框图;例如,USB集线器200可以部分地或完全地实现为集成电路(IC)的部分。上游USB HS AFE块206和下游USB HS AFE块208具有类似于之前描述的HS AFE块104和106的功能。针对本公开内容的目的,“上游”应当指最靠近主机设备(相对于集线器核204)的端口或电路,而“下游”应当指不是最靠近主机设备的端口或电路。从主机设备到集线器200的通信经由USB HS AFE块206进入集线器200。从集线器200到随后连接的设备(“下游”)的通信将通过USB HS AFE块208而进行。包含逻辑块212-220的集线器核204如之前针对图1的集线器核102描述的那样运行。
在该示例性实施例中,利用隔离器(或“隔离”)块210、隔离适配器220a和隔离适配器220b来实现电流隔离。隔离块210包括隔离部件,例如耦合/阻隔电容器、感应变压器、或光学部件(光隔离器)和/或其它适合的设备以及本领域技术人员了解的技术。优选地,隔离部件是足够快速的以用足够短的时间延迟和抖动来传送数据流,以符合为设备规定的电压隔离要求。
在该非限制性的示例中,隔离适配器220a和220b将UTMI接口的数量相当大的信号线(例如,典型地用在集线器核204和USB HS AFE块208之间)转换为减少了数据线数目的接口(ULPI)。减少数据线的数目减少了(隔离器210内部)所要求的单独隔离部件的总数,其简化了结构,减少了部件数目/成本,并且随后由于较少数目的诸如电容器或电感器/变压器之类的大的无源部件而减小了管芯尺寸。隔离块210将集线器核204与USB HS AFE块208耦合。如果存在多个下游HS AFE块(未示出),则它们也将位于隔离块210(和适配器220b)的下游侧。
图2b示出了USB集线器202的电流隔离的另一个示例性配置。如图2b所示,隔离器块210和隔离适配器222a与222b位于上游USBHS AFE块206和集线器核204之间。隔离适配器222a和222b具有与隔离适配器220a和220b分别相同的UTMI到ULPI转换结构,如针对图2a的示例性实施例所述的那样。尽管图2a和2b的实施例的基本功能是相似的,但是可能存在逻辑原因(例如上游与下游USB设备的数目和类型)和操作环境使得一种配置比另一种配置更优选。
图3是具有电容器电流隔离的示例性的USB集线器300的框图。如本领域技术人员应当理解的那样,USB集线器300可以部分地或完全地实现为集成电路(IC)的部分。通过示例而非限制的方式来提供集线器300中示出的细节,如前所述,还可以使用其它的隔离部件并且其它的隔离部件可以位于多于一个的位置。
在图3中,电容隔离器310以与图2a所示的类似的配置设置在集线器核204和下游USB HS AFE块208之间。如本领域技术人员应当理解的,电容隔离器310也可以设置在上游USB HF AFE块206和集线器核204之间,如图2b所示。在第一示例中,图2a的隔离适配器AFE220a包括图3中的隔离器310的上游的三个模块,即,ULPI桥302、并行到串行转换器SER DES306和模拟接口314。在第二示例中,图2b的隔离适配器AFE 220b包括图3中的隔离器310的下游的三个模块,即,ULPI 304、并行到串行转换器SER DES 308和模拟接口312。
在该非限制性的示例中,隔离器310提供七根通信线,其中每根线包括由电容器316-329耦合的差分对。在该示例中,电容器提供适当的电流隔离。优选地,在该示例中,数据传输是单向的以有助于隔离性能。ULPI转换允许最少五根通信互连线,其中两根通信互连线是双向的。这两根双向的线转换为两根传送单向数据线(DATA TX0与TX1)和两根接收单向数据线(DATA RX0与RX1)以有助于加强隔离器的操作。
相对于在直接地使用来自USB HS AFE的UTMI总线的情况下所需要的数目,ULPI转换的采用使得在隔离器中需要的耦合电容器的数目显著减少。最小化耦合隔离电容器的数目的优点在于保持成本降低,同时也保持集成电路管芯尺寸可管理(如果这些耦合隔离电容器集成在管芯内部)。通过非限制性的示例,这些电容器可以具有至少大约2.5kV的额定电压。在各种实施例中,隔离电容器可以提供为IC的部分(“片上”)或提供在IC以外(“片外”)。
模拟接口312和314包含电路以适当地传送和恢复通过电容器阵列316-329的信号。ULPI桥302和304与串联的转换器306和308一起将集线器核204和USB HS AFE块208的基于UTMI的数据接口转换为改变了ULPI数据线数目的七根通信线。作为UTMI到ULPI转换的结果,数据率从60MHz(UTMI)增加到ULPI中的240MHz。
图4是具有ULPI接口的USB集线器的信号时序图400,通过示例而非限制的方式来陈述。曲线(plot)402和404分别是60MHz和240MHz的基准时钟。两个双向的数据流如406和408所示,其表示ULPI接口的最低的数据线配置。在该示例中,由于之前关于图3的讨论所陈述的理由,双向线406和408被分成四根单向的数据线(两根传送数据线和两根接收数据线)。分别地,在曲线410中示出NXT/DIR信号,在曲线412中示出STP,并且在曲线412和414中示出STP和CLK信号。由于减少了ULPI接口的数据线数目,与标准的UTMI协议的60MHz时钟速率不同,数据以240MHz时钟速率传送。该配置还允许附加的数据打包在NXT/DIR和STP数据线内。如果需要,可以对每根数据线增加两个附加的数据位。这些由嵌入在NXT/DIR信号流410中的数据位416(CF1、CF2),和嵌入在STP信号流412中的数据位418(CB1、CB2)来表示。该信息可以用于任何适合的目的,例如,启动小功率或休眠模式。
虽然已经使用特定术语和设备描述了各种实施例,但是这样的描述仅仅用于说明的目的。所使用的措词是描述性的措词而不是限制性的措词。应当理解的是,本领域技术人员在不脱离书面公开内容和附图所支持的各发明的精神和范围的情况下,可以作出改变和变型。而且,应当理解的是,可以以全部或部分的方式互换各种其它实施例的方面。因此应当在没有限制或禁止反悔的情况下,根据本发明的真实精神和范围来解释权利要求。

Claims (17)

1.一种通用串行总线集线器,包括:
通用串行总线(USB)模拟前端(AFE)电路模块;
隔离器电路模块;
第一隔离适配器电路模块,插置在所述通用串行总线模拟前端电路模块和所述隔离器电路模块之间,使得所述通用串行总线模拟前端电路模块和所述隔离器电路模块之间的数据通信通过所述第一隔离适配器电路模块,其中,所述第一隔离适配器电路模块包括:耦合到所述隔离器电路模块的第一模拟接口电路模块、以及耦合到所述第一模拟接口电路模块和所述通用串行总线模拟前端电路模块的第一并行到串行转换器模块;
集线器核,其中,所述隔离器电路模块插置在所述通用串行总线模拟前端电路模块和所述集线器核之间,使得所述集线器核和所述通用串行总线模拟前端电路模块之间的数据通信通过所述隔离器电路模块,所述隔离器电路模块用来提供所述集线器核和所述通用串行总线模拟前端电路模块之间的电流隔离;以及
第二隔离适配器电路模块,所述第二隔离适配器电路模块插置在所述隔离器电路模块和所述集线器核之间,使得所述集线器核和所述隔离器电路模块之间的数据通信通过所述第二隔离适配器电路模块,其中,所述第二隔离适配器电路模块包括:耦合到所述集线器核的第二并行到串行转换器模块、以及耦合到所述第二并行到串行转换器模块和所述隔离器电路模块的第二模拟接口电路模块。
2.如权利要求1所述的通用串行总线集线器,其中,所述通用串行总线模拟前端电路模块在所述集线器核的上游。
3.如权利要求1所述的通用串行总线集线器,其中,所述通用串行总线模拟前端电路模块在所述集线器核的下游。
4.如权利要求1所述的通用串行总线集线器,其中,所述第一隔离适配器电路模块和所述隔离器电路模块之间的数据通信线的数目小于所述第一隔离适配器电路模块和所述通用串行总线模拟前端电路模块之间的通信线的数目。
5.如权利要求1所述的通用串行总线集线器,其中,所述第二隔离适配器电路模块和所述隔离器电路模块之间的数据通信线的数目小于所述第二隔离适配器电路模块和所述集线器核之间的通信线的数目。
6.如权利要求1所述的通用串行总线集线器,其中,所述第一隔离适配器电路模块包括:耦合到所述通用串行总线模拟前端电路模块的第一超低引脚数接口(ULPI)桥式电路模块,
其中,所述第一并行到串行转换器模块耦合到所述第一超低引脚数接口桥式电路模块。
7.如权利要求1所述的通用串行总线集线器,其中,所述第二隔离适配器电路模块包括第二超低引脚数接口桥式电路模块,所述第二超低引脚数接口桥式电路模块耦合到所述集线器核,并且所述第二并行到串行转换器模块耦合到所述第二超低引脚数接口桥式电路模块。
8.如权利要求1所述的通用串行总线集线器,其中,所述隔离器电路模块包括七对电容耦合的数据互连线,所述电容耦合的数据互连线用来连接所述隔离器电路模块与所述第一模拟接口电路模块。
9.如权利要求1所述的通用串行总线集线器,其中,所述隔离器电路模块包括七对电容耦合的数据互连线,所述电容耦合的数据互连线用来连接所述隔离器电路模块与所述第二模拟接口电路模块。
10.如权利要求8所述的通用串行总线集线器,其中,通过所述隔离器电路模块的数据传输是单向的。
11.如权利要求9所述的通用串行总线集线器,其中,通过所述隔离器电路模块的数据传输是单向的。
12.如权利要求1所述的通用串行总线集线器,其中,所述隔离器电路模块包括七对变压器耦合的数据互连线,所述变压器耦合的数据互连线用来连接所述隔离器电路模块与所述第一模拟接口电路模块。
13.如权利要求1所述的通用串行总线集线器,其中,所述隔离器电路模块包括七对变压器耦合的数据互连线,所述变压器耦合的数据互连线用来连接所述隔离器电路模块与所述第二模拟接口电路模块。
14.一种用于通过通用串行总线集线器进行通信的方法,包括:
向通用串行总线模拟前端(USB AFE)电路模块应用通信;
利用第一隔离适配器电路模块将所述通信从所述通用串行总线模拟前端电路模块导向隔离器电路模块,所述第一隔离适配器电路模块包括:耦合到所述隔离器电路模块的第一模拟接口电路模块、以及耦合到所述第一模拟接口电路模块和所述通用串行总线模拟前端电路模块的第一并行到串行转换器模块;
利用第二隔离适配器电路模块将所述通信从所述隔离器电路模块导向集线器核,所述第二隔离适配器电路模块包括:耦合到所述集线器核的第二并行到串行转换器模块、以及耦合到所述第二并行到串行转换器模块和所述隔离器电路模块的第二模拟接口电路模块。
15.如权利要求14所述的方法,其中,所述通用串行总线模拟前端电路模块在所述集线器核的上游或下游。
16.如权利要求14所述的方法,其中,所述隔离器电路模块包括七对电容耦合的单向数据互连线。
17.如权利要求14所述的方法,其中,所述第一隔离适配器电路模块和所述第二隔离适配器电路模块均包括超低引脚数接口(ULPI)桥式电路模块。
CN201310428793.2A 2012-09-21 2013-09-18 具有电流隔离的usb集线器 Active CN103678229B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/624,862 US9009382B2 (en) 2011-06-24 2012-09-21 USB hubs with galvanic isolation
US13/624,862 2012-09-21

Publications (2)

Publication Number Publication Date
CN103678229A CN103678229A (zh) 2014-03-26
CN103678229B true CN103678229B (zh) 2019-09-10

Family

ID=50315845

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310428793.2A Active CN103678229B (zh) 2012-09-21 2013-09-18 具有电流隔离的usb集线器

Country Status (2)

Country Link
US (2) US9009382B2 (zh)
CN (1) CN103678229B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IL234130A (en) * 2014-08-14 2017-11-30 Orpak Systems Ltd Device for reading vehicle data
US9971397B2 (en) 2014-10-08 2018-05-15 Apple Inc. Methods and apparatus for managing power with an inter-processor communication link between independently operable processors
US10042794B2 (en) 2015-06-12 2018-08-07 Apple Inc. Methods and apparatus for synchronizing uplink and downlink transactions on an inter-device communication link
US20170168979A1 (en) * 2015-12-09 2017-06-15 Qualcomm Incorporated Capacitively coupling differential data lines of a usb2 physical layer interface transceiver (phy) to one or more components of a high speed module in response to a transition of the phy into high speed mode
DE102016201141B4 (de) * 2016-01-27 2017-11-16 Wago Verwaltungsgesellschaft Mbh Sicherheitsanordnung
US10558580B2 (en) 2016-02-29 2020-02-11 Apple Inc. Methods and apparatus for loading firmware on demand
US10191859B2 (en) 2016-03-31 2019-01-29 Apple Inc. Memory access protection apparatus and methods for memory mapped access between independently operable processors
US10551902B2 (en) 2016-11-10 2020-02-04 Apple Inc. Methods and apparatus for providing access to peripheral sub-system registers
US10775871B2 (en) 2016-11-10 2020-09-15 Apple Inc. Methods and apparatus for providing individualized power control for peripheral sub-systems
US10346226B2 (en) 2017-08-07 2019-07-09 Time Warner Cable Enterprises Llc Methods and apparatus for transmitting time sensitive data over a tunneled bus interface
US10430352B1 (en) 2018-05-18 2019-10-01 Apple Inc. Methods and apparatus for reduced overhead data transfer with a shared ring buffer
US10585699B2 (en) 2018-07-30 2020-03-10 Apple Inc. Methods and apparatus for verifying completion of groups of data transactions between processors
CN110336981B (zh) * 2019-07-05 2021-01-05 国网北京市电力公司 用于配电自动化配变终端的视频监控通信电路
BR102020009252A2 (pt) 2020-05-11 2021-11-23 Mendes Alves Pereira Ricardo Dispositivo e sistema para armazenamento criptografado de dados clínicos-cirúrgicos e processo de fabricação de integrador de sinais
US11669475B2 (en) * 2021-04-30 2023-06-06 Texas Instruments Incorporated Isolated universal serial bus repeater with high speed capability

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7334072B1 (en) * 2002-09-27 2008-02-19 Cypress Semiconductor Corporation System, method and apparatus for extending distances between wired or wireless USB devices and a USB host
CN102037457A (zh) * 2007-12-21 2011-04-27 艾利森电话股份有限公司 用于将设备的功能模块进行互连的技术
CN102422273A (zh) * 2009-03-30 2012-04-18 美国亚德诺半导体公司 具有先进控制特性的usb隔离器
CN102447692A (zh) * 2010-09-30 2012-05-09 马克西姆综合产品公司 用于slpi协议的模拟前端协议转换器/适配器

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6873065B2 (en) * 1997-10-23 2005-03-29 Analog Devices, Inc. Non-optical signal isolator
RU2148273C1 (ru) * 1998-08-24 2000-04-27 Акционерное общество "АвтоВАЗ" Устройство сопряжения
US20050268006A1 (en) * 2004-02-26 2005-12-01 Microchip Technology Incorporated Digital interface supporting internal and external USB transceivers
US7902627B2 (en) * 2004-06-03 2011-03-08 Silicon Laboratories Inc. Capacitive isolation circuitry with improved common mode detector
US7421531B2 (en) * 2005-01-12 2008-09-02 Rosemount Inc. Isolating system that couples fieldbus data to a network
US7483274B2 (en) * 2005-09-29 2009-01-27 Welch Allyn, Inc. Galvanic isolation of a signal using capacitive coupling embedded within a circuit board
US7899968B2 (en) * 2007-07-26 2011-03-01 Akros Silicon Inc. USB integrated bidirectional digital isolator channel across an interface between two USB devices
US7755326B1 (en) * 2007-07-31 2010-07-13 The United States Of America As Represented By The Secretary Of The Navy Battery monitoring and charging system
US8340855B2 (en) * 2008-04-22 2012-12-25 Spx Corporation USB isolation for vehicle communication interface
US8095710B2 (en) * 2008-06-30 2012-01-10 Silicon Laboratories Inc. System and method of providing electrical isolation
AR073128A1 (es) * 2008-08-26 2010-10-13 Spx Corp Modulo de osciloscopio digital
US8380905B2 (en) * 2010-05-21 2013-02-19 National Semiconductor Corporation Isolated communication bus and related protocol
CN202145311U (zh) * 2011-03-10 2012-02-15 西北工业大学 一种计算机与数字信号控制器高速通信的装置
US20140211862A1 (en) * 2011-05-25 2014-07-31 The Silanna Group Pty Ltd. Usb isolator integrated circuit with usb 2.0 high speed mode and automatic speed detection
CN102436433B (zh) * 2011-11-07 2016-06-15 惠州Tcl移动通信有限公司 一种移动终端数据下载装置及方法
US9473329B1 (en) * 2015-01-21 2016-10-18 Holt Integrated Circuits Analog front-end with galvanically isolated differential bus

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7334072B1 (en) * 2002-09-27 2008-02-19 Cypress Semiconductor Corporation System, method and apparatus for extending distances between wired or wireless USB devices and a USB host
CN102037457A (zh) * 2007-12-21 2011-04-27 艾利森电话股份有限公司 用于将设备的功能模块进行互连的技术
CN102422273A (zh) * 2009-03-30 2012-04-18 美国亚德诺半导体公司 具有先进控制特性的usb隔离器
CN102447692A (zh) * 2010-09-30 2012-05-09 马克西姆综合产品公司 用于slpi协议的模拟前端协议转换器/适配器

Also Published As

Publication number Publication date
CN103678229A (zh) 2014-03-26
US9785598B2 (en) 2017-10-10
US20150293875A1 (en) 2015-10-15
US9009382B2 (en) 2015-04-14
US20140089552A1 (en) 2014-03-27

Similar Documents

Publication Publication Date Title
CN103678229B (zh) 具有电流隔离的usb集线器
US10468078B2 (en) Methods and systems for pin-efficient memory controller interface using vector signaling codes for chip-to-chip communication
US8488623B2 (en) Scalable interconnect modules with flexible channel bonding
CN110321313A (zh) 可配置接口卡
CN102447692B (zh) 用于slpi协议的模拟前端协议转换器/适配器
CN202084028U (zh) 一种模块化多串口扩展装置
CN103532875B (zh) 一种用于pcie应用层接口的重排序方法
CN108011694A (zh) 一种基于fc的高效数据交换方法
CN103106169A (zh) 基于aurora协议的高速总线接口的扩展架构
CN207718364U (zh) 一种基于fpga的多路rs-422串口扩展接口
CN204256732U (zh) 基于PCI-Express接口的高速数据传输装置
CN106713094A (zh) 一种1394数据采集模块
US7254647B2 (en) Network for decreasing transmit link layer core speed
CN106788737A (zh) 光纤采集单元及电表数据采集方法
CN104484302B (zh) 基于usb接口的实现两台主机之间双向通信与控制的系统
CN202424755U (zh) 车机数据通讯装置
CN102937945A (zh) 一种上下堆叠多颗芯片时减少芯片间互连线的方法
CN105740190A (zh) 一种通过spi接口扩展mdio接口的方法和系统
CN107102961A (zh) 加速arm处理器并行工作的方法及系统
US7752375B2 (en) Input output control apparatus with a plurality of ports and single protocol processing circuit
CN108234252B (zh) 一种多路以太网通信系统
CN206348782U (zh) 基于fpga架构的ets表决卡
CN112685350B (zh) 一种1394链路层芯片内部数据路由调度电路及其调度方法
CN203661089U (zh) 以太网phy芯片与光模块的耦合电路
US20230198538A1 (en) Data transfer between analog and digital integrated circuits

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant