CN103677209A - 控制设备、数据处理设备、控制器及其控制方法 - Google Patents

控制设备、数据处理设备、控制器及其控制方法 Download PDF

Info

Publication number
CN103677209A
CN103677209A CN201310398746.8A CN201310398746A CN103677209A CN 103677209 A CN103677209 A CN 103677209A CN 201310398746 A CN201310398746 A CN 201310398746A CN 103677209 A CN103677209 A CN 103677209A
Authority
CN
China
Prior art keywords
memory
data
electric power
power
data processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310398746.8A
Other languages
English (en)
Inventor
城田祐介
金井达德
木村哲郎
外山春彦
藤崎浩一
濑川淳一
樽家昌也
白井智
春木洋美
柴田章博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN103677209A publication Critical patent/CN103677209A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3228Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)
  • Memory System (AREA)

Abstract

本发明公开了控制设备、数据处理设备、控制器及其控制方法。根据实施例的控制设备包括数据处理单元、数据处理指示单元,和电源控制单元。数据复制单元将第一存储器中的数据复制到第二存储器,第二存储器的电力消耗小于第一存储器的电力消耗。所述数据将在第一数据处理单元处被处理。数据处理指示单元指示第一数据处理单元处理复制到第二存储器中的所述数据。电源控制单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时将用于第一存储器的电力从第一电力切换为第二电力。第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力。第二电力低于第一电力。

Description

控制设备、数据处理设备、控制器及其控制方法
技术领域
本文所描述的实施例一般地涉及控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
背景技术
传统上,在诸如平板触摸计算机、平板计算机等的便携式数据处理设备和小型数据(信息)处理设备中,电力利用的效率是关键的技术问题。通过将仅在更新时消耗电力的例如电纸书的存储显示器用作这样的数据处理设备的显示器,可以抑制诸如当用户进行浏览时的电力消耗之类的待机时电力消耗。
作为搭载这样的数据处理设备的存储器,可以使用DRAM(动态随机存取存储器)等。DRAM具有诸如自刷新模式之类的省电模式,并且,通过将这样的DRAM用作数据处理设备的存储器,可以通过当没有存取达某一时段而空闲时切换到这样的省电模式来实现电力节省。
此外,作为用于电纸书的SoC(片上系统),已知i.MX50多媒体应用处理器等。
发明内容
本公开所要解决的技术问题
然而,在传统技术中,在活动操作期间,诸如电纸书之类的存储显示器在该存储显示器正在进行更新处理的同时要求对存储用于更新的数据的存储器的持续存取。因此不可以利用存储器的省电模式并且关断这样的显示器中的存储器的电源。特别是,由于电纸书中的描画时间比LCD(液晶显示器)等的描画时间长,因此不能在描画时间期间降低存储器中的电力消耗大大影响整个系统中的电力消耗。
本公开的发明内容
本公开的一个目的是至少部分地解决传统技术中的这些问题。
根据本公开的一个方面,一种控制设备,包括:数据复制单元,其将第一存储器中的数据复制到第二存储器,第二存储器的电力消耗小于第一存储器的电力消耗,所述数据将在第一数据处理单元处被处理;数据处理指示单元,其指示所述第一数据处理单元处理复制到第二存储器中的所述数据;以及电源控制单元,其在所述第一数据处理单元正在处理复制到第二存储器中的所述数据的同时将用于第一存储器的电力从第一电力切换为第二电力,第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力,并且第二电力低于第一电力。
附图说明
图1是示出根据第一实施例的数据处理设备的示意框图;
图2是示出根据第一实施例的EPD控制设备的示意框图;
图3是示出根据第一实施例的操作定时的示例的时序图;
图4是示出根据第一实施例的EPD控制设备的处理流程的示例的示图;
图5是示出根据第一实施例的EPD控制设备的另一处理流程的示例的示图;
图6是示出根据第一实施例的另一操作定时示例的示图;
图7是示出根据第一实施例的又一操作定时示例的示图;
图8是示出根据第一实施例的又一操作定时示例的示图;
图9是示出根据第一实施例的又一操作定时示例的示图;
图10是示出根据第二实施例的操作定时示例的示图;
图11是示出根据第二实施例的EPD控制设备的处理流程示例的示图;
图12是示出根据第二实施例的EPD控制设备的另一处理流程示例的示图;
图13是示出根据第三实施例的操作定时示例的示图;
图14是示出根据第三实施例的EPD控制设备的处理流程示例的示图;
图15是示出根据第三实施例的EPD控制设备的另一处理流程示例的示图;
图16是示出根据第四实施例的EPD控制设备的示意框图;
图17是示出根据第四实施例的操作定时示例的示图;
图18是示出根据第四实施例的EPD控制设备的处理流程示例的示图;
图19是示出根据第四实施例的EPD控制设备的另一处理流程示例的示图;
图20是示出根据第五实施例的操作定时示例的示图;
图21是示出根据第五实施例的EPD控制设备的处理流程示例的示图;
图22是示出根据第五实施例的EPD控制设备的另一处理流程示例的示图;
图23是示出根据第六实施例的操作定时示例的示图;
图24是示出根据第六实施例的EPD控制设备的处理流程示例的示图;
图25是示出根据第七实施例的操作定时示例示图;
图26是示出根据第七实施例的EPD控制设备的处理流程示例的示图;
图27是示出根据第七实施例的EPD控制设备的另一处理流程示例的示图;
图28是示出根据第八实施例的数据处理设备的示意框图;
图29是示出根据第八实施例的操作定时示例的示图;
图30是示出根据第八实施例的EPD控制设备的处理流程示例的示图;
图31是示出根据第八实施例的EPD控制设备的另一处理流程示例的示图;
图32是示出根据第九实施例的数据处理设备的示意框图;
图33是示出根据第九实施例的操作定时示例的示图;
图34是示出根据第九实施例的EPD控制设备的处理流程示例的示图;
图35是示出根据第九实施例的EPD控制设备的另一处理流程示例的示图;
图36是示出根据第十实施例的数据处理设备的示意框图;
图37是示出根据第十实施例的操作定时示例的示图;
图38是示出根据第十实施例的EPD控制设备的处理流程示例的示图;
图39是示出根据第十实施例的EPD控制设备的另一处理流程示例的示图;
图40是示出根据第十一实施例的数据处理设备的示意框图;
图41是示出根据第十一实施例的无线LAN控制设备的示意框图;
图42是示出根据第十二实施例的数据处理设备示意框图;以及
图43是示出根据第十二实施例的GPU控制设备的框图。
具体实施方式
以下将参考附图来详细说明数据处理设备、控制器、其控制方法及计算机可读介质的示例性实施例。
第一实施例
图1是示出根据第一实施例的数据处理设备的概要结构的示例的框图。如图1中所示,数据处理设备100具有SoC101、主存储器102、EPD(电纸书显示器)103以及电源控制设备104和105诸如PMIC(电力管理IC)。
EPD103是具有存储能力的显示器。作为具有存储能力的显示器,不限于EPD103,可以使用各种显示器。作为EPD103中的电纸书的方法,可以应用诸如电泳显示、快速响应流体粉显示、胆固醇液晶显示等的各种方法。
主存储器102是非易失性存储器,诸如MRAM(磁阻式随机存取存储器)等。在主存储器102上,存储用于更新的数据(以下称为更新数据),所述数据将在EPD103上被显示。更新数据是以显示目标图像为主的数据等。然而,更新数据不限于这样的数据,而是更新数据可以包括对于更新EPD103所需的波形等。
SoC101具有CPU106、存储器控制器110、内部存储器107、EPD控制器108和加速器111。CPU106操作EPD控制设备(调度器)以向EPD103调度更新数据的数据输入。EPD控制器108可以具有用于并行执行更新处理的功能。在更新处理的并行执行中,可以同时或在非常接近的时刻开始一个或多个更新处理,或可以在一个更新处理正在执行的同时开始另一个更新处理。加速器111例如用于进行预处理以准备更新数据。该预处理可以包括针对EPD的用于将色彩数据变换为灰度数据的变换处理、黑白翻转处理、用于选择最优波形的选择处理、数据旋转处理等。此外,预处理可以包括用于为选择波形而检测环境温度等的温度检测处理、渲染处理、数据写入帧缓冲器的处理等,但不限于这样的处理。CPU106、存储器控制器110、内部存储器107、EPD控制器108和加速器111例如经由总线109相互连接。
主存储器(第一存储器)102处的电力消耗大于内部存储器(第二存储器)107处的电力消耗。电力消耗可以是平均电力、处理相同数据所需的电力等。在该说明中,数据处理是指数据读出处理、数据写入处理等。主存储器102的大小大于内部存储器107的大小。一般,存储器越大,电力消耗越大。
在两个电源控制设备中,电源控制设备104向主存储器102和SoC101馈送电力,而电源控制设备105向EPD103馈送电力。这些电源控制设备104和105可以使用从CPU106输出的控制信号来控制。然而,这种结构不是限定性的,而是,也可以具有其中单个电源控制设备向主存储器102、SoC101和EPD103馈送电力的结构。对于以下实施例同样如此。
内部存储器107是具有较小能力和较低电力消耗的片上存储器。因此,用于对内部存储器107进行存储器存取的诸如电力消耗、存取时间等的成本较小。具有较低电力消耗的内部存储器107例如具有两个缓冲器#0和#1。缓冲器的数目不限于两个,而是可以应用一个或两个或更多个。
图2是示出根据第一实施例的EPD控制设备(调度器)201的概要结构的示例的框图。EPD控制设备(调度器)201可以是在CPU106上操作的操作系统(以下称作OS)的设备驱动器。
如图2所示,EPD控制设备(调度器)201具有调度单元206、电源控制单元202、数据大小调节单元203、数据复制单元204和更新处理指示单元205。当调度单元206被在数据处理设备100上操作的应用、中间件、OS等指示更新EPD103的整个画面时,调度单元206使得电源控制单元202、数据大小调节单元203、数据复制单元204和更新处理指示单元205相互协作地操作。根据这样的操作,调度单元206进行调度以使得主存储器102上的更新数据被分割成块,经分割的数据被顺次地交替复制到内部存储器107上的两个缓冲器#0和#1,并且EPD控制器108执行针对从缓冲器#0或#1到EPD103的更新处理。在更新EPD103的同时,用于具有缓冲器#0和#1的内部存储器107的电源应当被上电。对于复制到内部存储器107和对于从内部存储器107读出所需的诸如电力消耗、存取时间等的成本可以保持较小。另一方面,在该时段期间,可以对是非易失性存储器的主存储器102断电。因此,与EPD103直接从主存储器102更新的情况相比,可以减小总电力消耗。
图3是示出根据第一实施例的由EPD控制设备(调度器)201调度的操作定时的示例的时序图。图3示出其中更新数据被分割成四块的情况的示例。因此,在图3中示出的示例中,复制处理被执行四次,并且更新处理被执行四次。
如图3所示,某一复制处理与下一复制处理之间的时间段是其中没有对主存储器102的存储器存取的空闲时间。因此,通过使用非易失性存储器(利用非易失性存储器,即便主存储器102被断电,未经处理的经分割数据也不会被擦除),可以在空闲时间期间对主存储器102断电。如上所述,通过将数据复制到具有较低电力消耗的存储器并从该存储器执行更新处理,相比其中直接从具有较高电力消耗的存储器执行更新处理的情况,可以降低电力消耗。并且,如图3所示,通过并行执行复制处理和更新处理,可以将由复制处理引起的延迟隐藏在更新处理之后。
接着,在图4和图5中示出在EPD103的更新处理期间用于对主存储器102断电的EPD控制设备(调度器)201的处理流程的具体示例。然而,由于图4和图5中示出的处理流程仅仅是用于实现如图3所示的操作定时的一个示例,所以本实施例不限于这样的流程。对于以下实施例,同样如此。
图4中示出的处理流程在应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据更新EPD103一次时开始。
在图4中示出的处理流程中,首先,当主存储器102未被上电时,为了为可能的后续复制处理做准备,电源控制单元202使用电源控制设备104对主存储器102上电(步骤S301)。
接着,数据大小调节单元203将主存储器102上的更新数据分割成多个经分割数据(步骤S302)。更新数据可以是诸如将在EPD103上显示的图像数据之类的数据。
接着,数据复制单元204执行复制处理以将多个经分割数据中的最开始的经分割数据复制到内部存储器107上的缓冲器#0(步骤S303)。之后,数据复制单元204等待复制到缓冲器#0的处理的完成(步骤S304)。
在完成复制到缓冲器#0的处理之后,接着,当主存储器102未被上电时,电源控制单元202对主存储器102上电(步骤S305)。
随后,当仍然存在还未完成复制处理的下一经分割数据时,数据复制单元204将下一经分割数据复制到缓冲器#1(步骤S306)。并且,更新处理指示单元205,不必等待将下一经分割数据复制到缓冲器#1的处理的完成,指示EPD控制器108执行从已经完成复制处理的缓冲器#0到EPD103的更新的处理(步骤S307),并随后等待更新处理的完成(步骤S308)。
在完成从缓冲器#0到EPD103的更新处理之后,调度单元206切换缓冲器(步骤S309)。从而,在后续处理中,已经被识别为缓冲器#0的缓冲器变为缓冲器#1而已经被识别为缓冲器#1的缓冲器变为缓冲器#0。
之后,调度单元206确认是否已经针对所有经分割数据完成了更新处理(步骤S310),并且当确认完成了处理时(步骤S310;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S310;否),调度单元206返回步骤S304并执行针对下一经分割数据的处理。
如图5所示,当到缓冲器的复制的处理在EPD103的更新处理的中间完成时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202独立于图4中所示的操作使用电源控制设备104对主存储器102断电(步骤S321)。从而,可以在更新处理期间对主存储器102断电。
在图3至图5中,尽管说明了其中例如在EPD103的整个画面被指示更新一次时当更新数据不在内部存储器107(或缓冲器)的容量内时更新数据被分割的情况,但是,也可以在其中EPD103的画面的一部分要被更新的部分更新处理的情况中采用相同的处理。
此外,在其中更新数据在内部存储器107(或缓冲器)的容量内并且用于更新画面的一部分的指令被接收一次的简单情况中,没有必要由数据大小调节单元203执行分割处理。在该情况中,仅图3中的最开始的复制处理(1)和最开始的更新处理(1)有必要按此顺序执行一次,并且在更新处理中间,主存储器102被断电。对于以下实施例,同样如此。
在图3中示出的操作定时的示例中,说明了其中用于更新EPD103的整个画面一次的指令被分批执行的情况。例如,在其中针对EPD103的画面上的四个不同区域顺次或以短间隔指示四次独立的小的部分更新的情况下,也可以通过上述同样的处理流程来实现操作定时。即,由于这两种情况之间的差异在于,在一种情况中,EPD103的画面被分割成四份并且四次更新处理被执行,而在另一种情况中,之前分割出的四个区域(即,不必进行分割处理)被更新,因此可以对这两种情况都应用相同的处理流程。这里,小的部分更新是更新数据的大小在每个缓冲器内的更新处理。
此外,在其中针对独立的小更新的多个指令被顺次或以短间隔接收到的情况中,当EPD控制器108具有并行执行多个部分更新的功能时,调度单元206可以如图6中所示的操作定时那样调度操作定时。如图6所示,由于更新处理可以被并行执行,所以更新处理A和更新处理B彼此重叠。图6示出其中针对画面上的四个不同区域的独立的更新处理的指令以短间隔被接收到并且两个部分更新处理可以被并行执行的情况的示例。在图6中,最开始两个更新数据在复制(1)和复制(2)被复制到内部存储器上的缓冲器#0和#1,并且,从缓冲器#0和#1,更新处理(1)和更新处理(2)被并行执行。在完成更新处理(1)之后,由于内部存储器107上的缓冲器#0变为空,复制(3)被执行,并且从缓冲器#0,更新处理(3)被执行。之后,当更新处理(2)完成时,由于缓冲器#1变为空,复制(4)被执行,并且从缓冲器#1,更新处理(4)被执行。在这样的情况中,也可以在没有复制处理被执行的空闲时间期间对主存储器102断电,因此,可以通过上述相同处理流程来降低电力消耗。与在上述示例中类似,将由复制处理引起的延迟隐藏在更新处理之后是可能的。
接着,在图7中,示出在如图6中所示的独立的更新处理的指令中混合其更新数据不在缓冲器的容量内的更新处理的指令的情况。在图7中,第一,小的更新处理的指令被接收到,第二,其更新数据不在缓冲器的容量内的更新处理的指令被接收到,第三,小的更新处理的指令再次被接收到。作为条件,如图6一样,两个更新处理可以被并行执行并且缓冲器#0和#1被提供。对于其中针对第二更新处理的更新数据的大小在相加的两个缓冲器容量内但是不在单个缓冲器的容量内的情况,可以通过使用分割处理来处理该情况。即,首先,到内部存储器107上的缓冲器#0的复制(1)被执行,并且从缓冲器#0,更新处理(1)被执行。接着,第二更新处理的更新数据被分割成两份,经分割的更新数据的前半部分到空缓冲器#1的复制(2a)被执行,并且从缓冲器#1,更新处理(2a)被执行。在完成更新处理(1)之后,由于缓冲器#0变空,经分割的更新数据的后半部分到空缓冲器#0的复制(2b)被执行,并且从缓冲器#0,更新处理(2b)被执行。以这种方式,可以处理利用不在缓冲器的容量内的更新数据的更新处理。在图7中的复制处理之间的空闲时间期间,可以对主存储器102断电,并且因此,可以通过上述相同的处理流程来降低电力消耗。此外,当更新数据很小时,即当内部存储器相对于更新数据足够大时,通过增加缓冲器使其数目大于EPD控制器108能够执行的并行执行的数目,可以事先执行必要的复制。
接着,在图8中,如在图6中那样,示出其中针对EPD103的画面上的四个不同区域执行四个独立的更新处理的情况。在图8中,第一更新处理被指示,第二和第三更新处理在比第一更新处理的指令稍后一点同时被指示,并且第四更新处理在第二和第三更新处理的指示稍后一点被指示。只要图8的EPD控制器108能够并行执行四个更新处理,就可以并行执行更新处理A到D。为了并行执行四个更新处理,例如四个缓冲器#0到#3被排列在内部存储器107中。在图8中,到内部存储器107上的缓冲器#0的复制(1)被执行,并且,从缓冲器#0,更新处理(1)被执行。到缓冲器#1和#2的复制(2)和复制(3)被执行,并且,从缓冲器#1和#2,更新处理(2)和更新处理(3)同时开始并且与更新处理(1)被并行处理。到内部存储器107上的缓冲器#3的复制(4)被执行,并且,从缓冲器#3,更新处理(4)被执行。如图8所示,在复制处理之间的空闲时间期间,可以对主存储器102断电,并且因此,可以通过上述相同的处理流程来降低电力消耗。此外,当更新数据非常小时,即,当内部存储器相对于更新数据具有足够的空间时,通过增加缓冲器使其数目大于EPD控制器108能够执行的并行执行的数目(在此情况中,5或更大),可以事先执行必要的复制。
这样的利用更新处理的并行执行的调度方法可以应用于其它以下实施例。这在附图中未被示出,但是由于在复制处理之前进行预处理等是必要的,所以有必要在预处理期间对主存储器102上电。
部分更新处理的大小可以彼此不同。如图9所示,当大的部分更新处理被包括时,通过采用其中大的部分更新处理直接从主存储器102被执行而在该大的部分更新处理稍后一点被指示的其它小的更新处理被复制到内部存储器并从其被执行的结构,可以在对大的更新区域的大的部分更新处理完成时对主存储器102断电。结果,可以降低电力消耗。在图9中,由于更新处理(1)从主存储器102被执行,因此可以在更新处理(1)期间对主存储器102断电。另一方面,由于在更新处理(1)之后被指示或被调度的到内部存储器107的复制(2)被执行并且更新处理(2)从其被执行,所以当更新处理(1)被早早完成时,可以在更新处理(2)正被执行的同时对主存储器102断电。
EPD的波形和更新模式可以不同。对于以下实施例,同样如此。
波形可以每次与诸如要显示的图像数据之类的数据一起被复制到内部存储器107或者可以在最开始的数据被复制时与经分割数据的最开始的数据一起被复制。波形在开始一系列更新处理或启动系统时被事先复制到内部存储器107也是可以的。此外,波形保持在主存储器102上并且EPD控制器108从主存储器102读出波形也是可以的。
此外,根据要显示的数据的特点,整个波形被复制或仅波形的必要部分被复制也是可以的。此外,波形复制到的目的地可以是内部存储器107上的缓冲器#0或#1,或者可以是内部存储器107中布置的用于波形的专用区域。对于以下实施例,同样如此。
在第一实施例中,尽管将EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
根据第一实施例,通过将对存储更新数据的存储器的耗时、耗电的存储器存取替换为具有低电力消耗的存储器存取,可以在要求相对长时间的诸如电纸书之类的存储显示器的更新的同时创建没有对要求高电力消耗的存储器的存储器存取的空闲时间。从而,在空闲时间期间,由于可以对诸如MRAM之类的非易失性存储器断电,因此可以降低显示器的电力消耗。
第二实施例
接着,将参考附图来详细描述根据第二实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第一实施例中,尽管诸如MRAM之类的非易失性存储器被用于数据处理设备100中的主存储器102,但是在第二实施例中,使用诸如DRAM之类的易失性存储器。根据第二实施例的数据处理设备和EPD控制设备(调度器)201的基本配置与图1和图2中示出的数据处理设备100和EPD控制设备(调度器)201的配置相同,并且因此,将参考它们省略对其的冗余说明。
在诸如DRAM之类的易失性存储器用于主存储器102的情况中,当对主存储器102的电力供应被切断时,主存储器102中的数据将被擦除。因此,在第二实施例中,为了降低电力消耗,在复制处理之间没有存储器存取的空闲时间期间,能够在保持数据的同时抑制电力消耗的省电模式,诸如在存储器中实现的自刷新模式,被执行。
图10是示出根据第二实施例的由EPD控制设备(调度器)201调度的操作定时的示例的时序图。在图10中,基本操作定时可以与图3中示出的操作定时相同。然而,在图10和图3中,结构中的不同在于对于图10的情况,诸如DRAM之类的主存储器102在复制处理之间的空闲时间期间被设置为省电模式。
接着,在图11和12中示出在EPD103的更新处理期间用于将主存储器102设置为省电模式的EPD控制设备(调度器)201的处理流程的具体示例。在图11中,对于与图4中示出的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图11所示,例如,当应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据更新EPD103一次时,首先,如果主存储器102的操作模式未被设置为正常模式,为了支持可能的后续复制处理,电源控制单元202使用存储器控制器110将主存储器102的操作模式设置为正常模式(步骤S501)。接着,通过执行与图4中的步骤S302到S304相同的操作,最开始的经分割数据被复制到缓冲器#0。这里,正常模式是其中主存储器102相对于存储器存取正常操作的操作模式。正常模式的电力消耗大于省电模式的电力消耗。
在完成到缓冲器#0的复制处理之后,接着,当主存储器102的操作模式未被设置为正常模式时,电源控制单元202通过设置存储器控制器110将主存储器102的操作模式设置为正常模式(步骤S502)。接着,通过执行与图4中的步骤S306到S309相同的操作,在完成利用下一经分割数据的更新处理之后,调度单元206切换缓冲器。
之后,调度单元206确认是否针对所有经分割数据完成了更新处理(步骤S503),并且当确认完成了处理时(步骤S503;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S503;否),调度单元206返回步骤S304并且执行针对下一经分割数据的处理。
如图12所示,当到缓冲器的复制的处理在EPD103的更新处理的中间完成时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202通过与图11中所示的操作独立地设置存储器控制器110来将主存储器102的操作模式设置为省电模式(步骤S511)。从而,可以在更新处理期间降低主存储器102的电力消耗。
在图10至图12中,尽管其中EPD103的整个画面被更新的情况被作为示例进行说明,但是也可以在其中EPD103的画面的一部分被更新的部分更新处理的情况中采用相同的处理。
此外,如在第一实施例中一样,在对较小更新数据的部分更新处理等中,不执行分割处理,并且仅图10中最开始的复制处理(1)和最开始的更新处理(1)有必要按此次序被执行,并且在从内部存储器107进行的更新处理中间,主存储器102被设置为省电模式。
另外,如在第一实施例中一样,在其中对于画面上的不同区域指示独立的部分更新处理的情况中,也可以通过第一实施例中的使用并行部分更新处理的相同方法来降低电力消耗。
此外,在第二实施例中,尽管将EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108布置在SoC101的外部的结构。
第三实施例
接着,将参考附图详细描述根据第三实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第三实施例中,通过EPD控制设备(调度器)201在除了将经分割数据复制到缓冲器#0或#1的复制处理之外的时段期间降低总线109的操作频率,降低电力消耗。在第三实施例中,将说明基于第一实施例的结构的示例。在这样的情况中,除了通过对主存储器102断电来获得节能的优势以外,还可以通过降低总线109的操作频率来获得节能的优势。基本实施例不限于第一实施例,而第二实施例和以下其它实施例也可以适用。根据第三实施例的数据处理设备和EPD控制器的基本配置与图1和图2中示出的数据处理设备100和EPD控制设备201的配置相同,并且因此,经通过参考它们来省略其冗余说明。
图13是示出根据第三实施例的由EPD控制设备(调度器)201调度的操作定时的示例的时序图。在图13中,基本操作定时可以与图3中示出的操作定时相同。然而,在图13和图3中,结构的不同在于对于图13的情况,除了在复制处理之间的空闲时间期间对主存储器102断电以外,还降低总线109的操作频率。
接着,在图14和图15中示出用于在EPD103更新处理期间对主存储器102断电的EPD控制设备(调度器)201的处理流程的具体示例。在图14中,对于与图4中的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图14所示,例如,当应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据来更新EPD103一次时,首先,通过执行与图4中的步骤S301和S302相同的步骤,在主存储器102被上电的同时,主存储器102上的更新数据被分割成多个经分割数据。
接着,当总线109的操作频率未被设置为正常操作频率时,电源控制单元202将总线109的操作频率设置为正常操作频率(步骤S701)。之后,通过执行与图4中的步骤S303到S305相同的操作,最开始的经分割数据被复制到缓冲器#0,并且如果主存储器被断电则主存储器102被上电。接着,当总线109的操作频率未被设置为正常操作频率时,电源控制单元202将总线109的操作频率设置为正常操作频率(步骤S702)。接着,通过执行与图4中步骤S306到S309相同的操作,在完成利用下一经分割数据的更新处理之后,调度单元206切换缓冲器。
之后,调度单元206确认是否针对所有经分割数据完成了更新处理(步骤S703),并且当确认完成了处理时(步骤S703;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S703;否),调度单元206返回步骤S304并且执行针对下一经分割数据的处理。
如图15所示,当到缓冲器的复制处理在EPD103的更新处理的中间结束时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202,独立于图14中所示的操作,使用电源控制设备104对主存储器102断电(步骤S321)并且将总线109的操作频率设置为比正常操作频率低的操作频率(步骤S711)。总之,通过对主存储器102断电,即使在对显示进行更新时仍然能够降低主存储器的电力消耗。在更新处理期间降低总线109的操作频率可以进一步降低电力消耗。
当诸如DRAM之类的易失性存储器用作主存储器102时,替代对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
在图13到15中,尽管其中EPD103的整个画面被更新的情况作为示例进行说明,如在上述实施例中说明那样,在部分更新的情况中,可以应用相同的处理,其中部分更新的情况是其中由于更新数据在内部存储器的容量内所以不需要更新数据的分割的情况和其中EPD控制器的并行部分更新被用于针对画面上的不同区域的独立的部分更新处理的情况。
此外,在第三实施例中,尽管将其中EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
第四实施例
接着,将参考附图详细描述根据第四实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第四实施例中,EPD控制设备(调度器)执行用于在对作为当前显示目标的数据(以下称为当前更新数据)执行复制处理的同时准备更新数据(以下称为下一更新数据)的预处理,所述下一更新数据是决定接下来显示的或很有可能接下来显示的更新数据。根据这样的结构,可以将由相对于下一更新数据进行的预处理引起的延迟隐藏在复制处理之后。如上所述,预处理可以包括用于将色彩数据变换为灰度数据或单色数据的变换处理、用于自动选择对于更新EPD最优的波形的选择处理等。
根据第四实施例的数据处理设备的基本配置可以与图1中示出的数据处理设备100的配置相同。根据第四实施例的EPD控制设备具有图16中所示的结构。图16是示出根据第四实施例的EPD控制设备(调度器)901的概要结构的框图。EPD控制设备(调度器)901可以是在CPU106上操作的OS的设备驱动器。
如图16所示,EPD控制设备(调度器)901具有调度单元907、电源控制单元902、数据大小调节单元903、数据复制单元904、更新处理指示单元905和预处理指示单元906。电源控制单元902、数据大小调节单元903、数据复制单元904和更新处理指示单元905可以与电源控制单元202、数据大小调节单元203、数据复制单元204和更新处理指示单元205相同。
预处理指示单元906指示加速器111(参见图1)相对于下一更新数据执行预处理。当调度单元907被从在数据处理设备100上操作的应用、中间件、OS等指示更新EPD103的整个画面时,调度单元907使得电源控制单元902、数据大小调节单元903、数据复制单元904、更新处理指示单元905和预处理指示单元906相互协作地操作。根据这样的操作,调度单元907进行调度以使得主存储器102上的更新数据被分割成块,经分割数据被顺次地交替复制到内部存储器107上的两个缓冲器#0和#1,对于EPD控制器108,从缓冲器#0或#1的针对EPD103的更新处理被执行,并且针对主存储器102上的下一更新数据的预处理被执行。
图17是示出根据第四实施例由EPD控制设备(调度器)901调度的操作定时示例的时序图。如图17所示,相对于下一更新数据的预处理可以与复制处理并行执行。从而,可以隐藏相对于下一更新数据的预处理。另外,图17中示出的基本操作定时可以与图3中示出的操作定时相同。此外,如图17所示,除了对主存储器102断电以外,还可以在复制处理之间的空闲时间期间减小总线109的操作频率。
接着,在图18和19中示出用于在EPD103更新处理期间对主存储器102断电的同时隐藏相对于下一更新数据的预处理的EPD控制设备(调度器)901的处理流程的具体示例。在图18中,对于与图4中的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图18所示,例如,当应用、中间件或OS请求EPD控制设备(调度器)901的调度单元907使用主存储器102上的更新数据来更新更新EPD103一次时,首先,通过执行与图4中的步骤S301和S302相同的步骤,在主存储器102被上电的同时,主存储器102上的更新数据被分割成多个经分割数据。
接着,数据大小调节单元903将作为下一更新数据的源的主存储器102上的原始数据分割成多个经分割数据,分割的数目与当前更新数据的数目相同(步骤S1001)。这里,例如,作为更新数据的源的数据是从应用、中间件等写入帧缓冲器中的未经预处理的数据。因此,经预处理数据变为更新数据。
接着,通过执行与图4中的步骤S303相同的操作,数据复制单元904将多个经分割数据中最开始的数据复制到内部存储器107上的缓冲器#0,并且随后,当复制到内部存储器107上的缓冲器#0的处理和相对于作为下一更新数据的源的数据的预处理正被执行时,数据复制单元904等待复制处理和预处理的完成(步骤S1002)。然而,如果没有要执行的预处理,则自然没有必要等待其完成。
在完成复制处理和预处理之后,接着,当主存储器102未被上电时,通过执行与图4中的步骤S305和S306相同的操作,电源控制单元902对主存储器102上电,并且当还有未完成复制处理的下一经分割数据时,数据复制单元904将经分割数据复制到缓冲器#1。
接着,当有要处理的预处理时,预处理指示单元906指示加速器111执行预处理(步骤S1004)。要执行的预处理是,当第N个经分割数据(N是自然数)的复制处理开始时,相对于步骤S1001中被分割的作为下一更新处理的源的数据中的第一至第N个经分割数据的预处理。也可以在步骤S306中的操作之前执行步骤S1004中的操作。
接着,通过执行与图4中的步骤S307到S309相同的操作,在完成利用下一经分割数据的更新处理之后,调度单元907切换缓冲器。
之后,调度单元907确认是否针对所有经分割数据完成了更新处理(步骤S1005),并且当确认完成了处理时(步骤S1005;是),调度单元907结束操作。另一方面,当确认没有完成处理时(步骤S1005;否),调度单元907返回步骤S1002并且执行针对下一经分割数据的处理。
如图19所示,当复制到缓冲器#0或#1的处理和相对于作为下一更新数据的源的数据的预处理在EPD103的更新处理的中间结束时,复制处理和预处理的完成被通知给电源控制单元902。响应于此,电源控制单元902独立于图18中所示的操作使用电源控制设备104对主存储器102断电(步骤S1011)。从而,可以在更新处理期间降低主存储器的电力消耗102。
当诸如DRAM之类的易失性存储器被用作主存储器102时,替代对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
预处理可以是将对于下一更新必要的波形复制到内部存储器107的处理。预处理并不必需是用于准备下一更新数据的处理。此外,预处理并不必需是与图像处理有关的处理。例如,预处理可以是任何一种处理,并且如果有要先在数据处理设备100上执行的处理或很有可能要先在数据处理设备100上执行的处理,则这样的处理可以与复制处理并行执行。在这样的情况中,将要与复制处理重叠的处理可以是通过分割相对重的处理创建的处理或通过组合相对轻的处理创建的处理。
在图17到19中,尽管将其中EPD103的整个画面被更新的情况作为示例进行说明,如在上述实施例中说明那样,在部分更新的情况中,可以应用相同的处理,其中部分更新的情况是其中由于更新数据在内部存储器的容量内所以不需要更新数据的分割的情况和其中EPD控制器的并行部分更新被用于针对画面上的不同区域的独立的部分更新处理的情况。
此外,在第四实施例中,尽管将其中EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
第五实施例
接着,将参考附图详细描述根据第五实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第五实施例中,与第四实施例一样,EPD控制设备(调度器)在执行复制处理的同时执行预处理。尽管在第四实施例中,相对于下一更新数据的预处理与当前更新数据的复制处理重叠,但是在第五实施例中,相对于当前更新数据的预处理与当前更新数据的复制处理重叠。根据这样的结构,可以将由相对于更新数据的预处理引起的延迟隐藏在复制处理之后。
根据第五实施例的数据处理设备的基本配置可以与图1中示出的数据处理设备100的配置相同。此外,根据第五实施例的EPD控制设备(调度器)的基本配置可以与图16中示出的EPD控制设备(调度器)901的配置相同。
图20是示出根据第五实施例的由EPD控制设备(调度器)901调度的操作定时的示例的时序图。如图20所示,可以在执行当前更新数据的复制处理的同时执行相对于当前更新数据的预处理的至少一部分。从而,可以将相对于更新数据的预处理的至少一部分隐藏在复制处理之后。例如,在图20中示出的示例中,用于作为被分割成块的更新数据的源的数据中的第二数据和后续数据的预处理与复制处理重叠。因此,用于经分割的更新数据中的第二数据和后续数据的预处理被隐藏。在图20中,基本操作定时可以与图3中示出的操作定时相同。此外,如图20所示,除了对主存储器102断电以外,还可以在复制处理之间的空闲时间期间减小总线109的操作频率。
接着,在图21和22中示出用于在在EPD103更新处理期间对主存储器102断电的同时隐藏相对于当前更新数据的预处理的至少一部分的EPD控制设备(调度器)901的处理流程的具体示例。在图21中,对于与图4中的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图21所示,例如,当应用、中间件或OS请求EPD控制设备(调度器)901的调度单元907使用主存储器102上的更新数据来更新EPD103一次时,首先,通过执行与图4中步骤S301相同的步骤,主存储器102被上电。
接着,数据大小调节单元903将主存储器102上作为当前更新数据的源的数据分割成多个经分割数据(步骤S1201)。随后,当有要执行的预处理时,预处理指示单元906指示加速器111执行预处理(步骤S1202)。
接着,通过执行与图4中的步骤S303相同的操作,数据复制单元904将多个经分割数据中最开始的数据复制到内部存储器107上的缓冲器#0,随后,当复制到内部存储器107上的缓冲器#0的处理和相对于作为下一更新数据的源的数据的预处理正被执行时,数据复制单元904等待复制处理和预处理的完成(步骤S1203)。然而如果没有要执行的复制处理和预处理,则自然没有必要等待其完成。
在完成复制处理和预处理之后,接着,当主存储器102未被上电时,通过执行与图4中的步骤S305和S306相同的操作,电源控制单元902对主存储器102上电,并且当有还未完成复制处理的下一经分割数据时,数据复制单元904将经分割数据复制到缓冲器#1。
接着,当有要执行的预处理时,预处理指示单元906指示加速器111执行预处理(步骤S1204)。也可以在步骤S306中的操作之前执行步骤S1204中的操作。
接着,通过执行与图4中的步骤S307到S309相同的操作,在完成利用下一经分割数据的更新处理之后,调度单元907切换缓冲器。
之后,调度单元907确认是否针对所有经分割数据完成了更新处理(步骤S1205),并且当确认完成了处理时(步骤S1205;是),调度单元907结束操作。另一方面,当确认没有完成处理时(步骤S1205;否),调度单元907返回步骤S1203并且执行针对下一经分割数据的处理。
如图22所示,当复制到缓冲器#0或#1的处理和相对于作为下一更新数据的源的数据的预处理在EPD103的更新处理的中间结束时,复制处理和预处理的完成被通知给电源控制单元902。响应于此,电源控制单元902与图21中所示的操作独立地使用电源控制设备104对主存储器102断电(步骤S1211)。从而可以在更新处理期间降低主存储器的电力消耗102。
当诸如DRAM之类的易失性存储器被用作主存储器102时,替代对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
在图20到22中,尽管将其中EPD103的整个画面被更新的情况作为示例进行说明,如在上述实施例中说明那样,在部分更新的情况中,可以应用相同的处理,其中部分更新的情况是其中由于更新数据在内部存储器的容量内所以不需要更新数据的分割的情况和其中EPD控制器的并行部分更新被用于针对画面上的不同区域的独立的部分更新处理的情况。
此外,在第五实施例中,尽管将其中EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
第六实施例
接着,将参考附图详细描述根据第六实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
尽管在上述实施例中,已经说明了其中内部存储器107具有两个缓冲器的情况,但是在第六实施例中,将说明其中内部存储器107具有单个缓冲器的情况。根据第六实施例的EPD控制器的数据处理设备的基本配置与图1和图2中示出的数据处理设备100和EPD控制设备(调度器)201的配置相同,并且因此,将通过参考它们省略对其的冗余说明。
图23示出根据第六实施例的由EPD控制设备(调度器)901调度的操作定时的示例的时序图。如图23所示,在其中内部存储器107具有单个缓冲器的情况中,复制处理和更新处理交替被执行。在这样的情况中,可以在复制处理之间的空闲时间期间即在更新EPD103的处理期间对主存储器102断电。以这种方式,即使利用单个缓冲器,也可以降低主存储器102的电力消耗。除了对主存储器102断电以外,还可以降低总线109的操作频率。
接着,在图24中示出用于在使用单个缓冲器的EPD103更新处理期间将主存储器102设置为断电的EPD控制设备(调度器)201的处理流程的具体示例。
如图24所示,例如,当应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据更新EPD103一次时,首先,数据大小调节单元203将主存储器102上的更新数据分割成多个经分割数据(步骤S1401)。
接着,当主存储器102未被上电时,为了为可能的后续复制处理做准备,电源控制单元202使用电源控制设备104对主存储器102上电(步骤S1402)。
接着,数据复制单元204执行复制处理以用于将多个经分割数据中的还未完成复制处理的经分割数据中最开始的经分割数据复制到内部存储器107(步骤S1403)。之后,数据复制单元204等待复制到内部存储器107的处理的完成(步骤S1404)。
在完成复制到内部存储器107的处理之后,接着,电源控制单元202对主存储器102断电(步骤S1405)。从而,可以在更新处理期间对主存储器102断电。
接着,更新处理指示单元205指示基于存储在内部存储器107中的经分割数据来执行更新处理(步骤S1406),并且随后等待更新处理的完成(步骤S1407)。步骤S1405和S1406的次序可以反转。
之后,调度单元206确认是否针对所有经分割数据完成了更新处理(步骤S1408),并且当确认完成了处理时(步骤S1408;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S1408;否),调度单元206返回步骤S1402并且执行针对下一经分割数据的处理。
当诸如DRAM之类的易失性存储器被用作主存储器102时,替代对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
在图23和24中,尽管将其中EPD103的整个画面被更新的情况作为示例进行说明,但是也可以在其中EPD103的画面的一部分被更新的部分更新处理的情况中采用相同的处理。此外,在由于更新数据在内部存储器107的缓冲器的容量内而不必分割更新数据的情况中,如对于第一实施例的情况一样,仅需要执行图23中的最开始的复制处理(1)和最开始的更新处理(1),并且可以在更新处理的中间对主存储器102断电。
此外,在第六实施例中,尽管将其中EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
第七实施例
接着,将参考附图详细描述根据第七实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第七实施例中,将说明其中EPD103的画面的部分被更新的情况。
根据第七实施例的数据处理设备和EPD控制器的基本配置与图1和图2中示出的数据处理设备100和EPD控制设备(调度器)201的配置相同,并且因此,将通过参考它们省略对其的冗余说明。
图25是示出根据第七实施例的由EPD控制设备(调度器)901调度的操作定时的示例的时序图。在图25中,其中通过将多个更新数据进行分组来创建四个数据集合的情况被示出作为示例。这里,数据集合是作为经分割数据将被据复制单元204一次复制到内部存储器107的数据单元。然而,不限于这样的情况,而是也可以通过将多个更新数据进行分组来创建单个数据集合。此外,在创建数据集合时,根据作为分组目标的更新数据的大小,一个更新数据可以被定义为一个数据集合。此外,当内部存储器107中分配有两个缓冲器时,例如,每个数据集合的大小可以设置为在内部存储器107的容量的一半以内。
通过在将更新数据分组为数据集合的同时执行更新处理,可以减少更新处理的数目和对于更新处理必需的预处理的数目,并且当更新处理被并行执行时,还可以增大其并行性。
如图25所示,用于通过对一个或多个更新数据进行分组而创建的一个或多个数据分组的基本操作定时可以与用于图3中示出的经分割的更新数据的操作定时相同。在图25中,在完成数据集合(Gr1)的复制处理之后,数据集合(Gr1)中包括的更新处理(1)被执行。此外,当更新处理(1)正在执行时,下一数据集合(Gr2)的复制处理被执行。根据这样的操作,如在上述实施例中一样,由于可以创建在复制处理之间的没有存储器存取的空闲时间,所以可以对主存储器102断电。结果,可以降低电力消耗。此外,如图25所示,通过使复制处理和更新处理重叠,可以隐藏由复制处理引起的延迟。除了对主存储器102断电以外,可以降低总线109的操作频率。
接着,在图26和27中示出在相对于通过对一个或多个更新数据分组创建的四个数据集合的EPD103更新处理期间用于将主存储器102的操作模式设置为省电模式的EPD控制设备(调度器)201的处理流程的具体示例。在图26中,对于与图4中示出的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图26所示,当应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的多个更新数据来更新EPD103中的多个区域时,例如,首先,为了支持可能的后续的复制处理,电源控制单元202使用存储器控制器110对主存储器102上电。
接着,数据大小调节单元203通过对主存储器102上的多个更新数据分组来创建一个或多个(这里,四个)数据集合(步骤S1601)。接着数据复制单元204执行复制处理以用于将多个数据集合中的最开始的数据集合复制到内部存储器107上的缓冲器#0(步骤S1602)。之后,通过执行与图4中的步骤S304和S305相同的操作,在完成最开始的数据集合到缓冲器#0的复制之后,如果主存储器102被断电则该主存储器被上电。
随后,当仍然存在还未完成复制处理的下一数据集合时,数据复制单元204将下一数据集合复制到缓冲器#1(步骤S1603)。接着通过执行与图4中的步骤S307到S309相同的操作,在复制到缓冲器#1的处理完成之前,更新处理被执行,并且在更新处理完成后,调度单元206切换缓冲器。
之后,调度单元206确认是否针对所有数据集合完成了更新处理(步骤S1604),并且当确认完成了处理时(步骤S1604;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S1604;否),调度单元206返回步骤S304并执行针对下一数据集合的处理。
如图27所示,当到缓冲器的复制处理在EPD103的更新处理的中间结束时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202与图26中所示的操作独立地使用电源控制设备104对主存储器102断电(步骤S1611)。从而,可以在更新处理期间对主存储器102断电。
与上述实施例一样,在其中当更新处理使用并行部分更新而被并行执行时,通过对主存储器102断电降低在除了复制处理之外的空闲时间期间的主存储器的电力消耗102的情况中,可以应用相同的处理。
当诸如DRAM之类的易失性存储器被用作主存储器102时,代替对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
与上述第四和第五实施例一样,在第七实施例中,可以让相对于通过对下一或当前更新数据分组创建的数据集合的预处理与复制处理重叠。此外,在第七实施例中,尽管将其中EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
第八实施例
接着,将参考附图详细描述根据第八实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第八实施例中,在其中例如在根据第一实施例的数据处理设备100中,总线109、EPD控制器108和内部存储器107例如被定义为与EPD相关联的电源域的情况将作为示例进行说明。在这样的情况中,可以构造为使得与EPD相关联的电源域在EPD103更新处理期间被馈电。从而,由于可以切断馈送给SoC101中的另一些单元的电力,所以可以进一步降低电力消耗。
图28是示出根据第八实施例的数据处理设备1800的概要结构的示例的框图。在图28中,对于与图1的配置相同的配置,将通过使用相同的标号来提及它们而省略冗余的说明。此外,根据第八实施例的EPD控制设备(调度器)的基本配置与图2中示出的EPD控制设备201的配置相同,并且因此,将通过参考它们省略对其的冗余说明。
如图28所示,根据第八实施例的数据处理设备1800具有与图1中示出的数据处理设备100相同的结构。然而,在数据处理设备1800中,总线109、EPD控制器108和内部存储器107作为单个与EPD相关联的电源域1811而被管理。除了馈送电力给EPD103以外,电源控制设备105还馈送电力给与EPD相关联的电源域1811。电源控制设备104馈送电力给主存储器102和EPD电源域,除了与EPD相关联的电源域1811。
图29是示出根据第八实施例由EPD控制设备(调度器)201调度的操作定时的示例的时序图。在图29中,基本操作定时可以与图3中示出的操作定时相同。然而,在图29和图3之间,不同在于,对于图29的情况,在复制处理之间的空闲时间期间,除了主存储器102被断电之外,SoC101中除与EPD相关联的电源域1811之外的EPD电源域也被断电。除了对主存储器102和除与EPD相关联的电源域1811之外的EPD电源域断电以外,还可以降低总线109的操作频率。
接着,在图30和31中示出用于在EPD103更新处理期间对主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域断电的EPD控制设备(调度器)201的处理流程的具体示例。在图30中,对于与图4中的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图30所示,当应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据来更新EPD103一次时,例如,首先,当主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域未被上电时,为了为可能的后续复制处理做准备,电源控制单元202使用电源控制设备104对主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域上电(步骤S1901)。接着通过执行与图4中的步骤S302到S304相同的操作,最开始的经分割数据被复制到缓冲器#0。
在完成复制到缓冲器#0的处理之后,接着,当主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域的操作模式未被上电时,电源控制单元202使用电源控制设备104对主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域上电(步骤S1902)。接着通过执行与图4中的步骤S306到S309相同操作,在完成利用下一经分割数据的更新处理之后,调度单元206切换缓冲器。
之后,调度单元206确认是否针对所有经分割数据完成了更新处理(步骤S1903),并且当确认完成了处理时(步骤S1903;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S1903;否),调度单元206返回步骤S304并且执行针对下一经分割数据的处理。
如图31所示,当到缓冲器的复制处理在EPD103的更新处理的中间结束时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202与图30中所示的操作独立地使用电源控制设备104对主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域断电(步骤S1911)。从而,可以降低在更新处理期间主存储器102和SoC101中除与EPD相关联的电源域1811之外的EPD电源域的电力消耗。
当诸如DRAM之类的易失性存储器被用作主存储器102时,代替对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。此外,在第八实施例中,尽管使用两个缓冲器的情况被作为示例进行说明,但是该结构不限于这样的示例,而是可以在使用单个缓冲器的情况中采用相同的处理。
在图29到31中,尽管其中EPD103的整个画面被更新的情况作为示例进行说明,但是可以在更新EPD103的画面的一部分的情况中采用相同的处理。此外,在第八实施例中,自然也可以如在以上实施例中所描述那样并行执行更新处理。此外,在其中EPD103的画面的部分将被部分地更新的情况中,如在第七实施例的情况中一样,可以通过对多个更新数据进行分组来创建具有适当大小的多个数据集合来采用相同处理。
在第八实施例中,与上述第四和第五实施例一样,可以让相对于通过对下一个或当前的更新数据进行分组创建的数据集合的预处理与复制处理重叠。此外,在第八实施例中,尽管将其中EPD控制器108被集成到SoC101中的结构作为示例进行说明,但是该结构不限于这样的示例,而是也可以采用其中EPD控制器108被布置在SoC101外部的结构。
第九实施例
接着,将参考附图详细描述根据第九实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第九实施例中,将其中根据第一实施例的数据处理设备100中的EPD控制器108被布置在SoC101的外部的情况作为示例进行说明。
图32是示出根据第九实施例的数据处理设备2100的概要框图的示例的框图。在图32中,对于与图1的配置相同的配置,将通过使用相同标号来提及它们而省略冗余说明。此外,根据第九实施例的EPD控制设备(调度器)的基本配置与图2中示出的EPD控制设备201的配置相同,并且因此,将通过参考它们省略对其的冗余说明。
如图32所示,根据第九实施例的数据处理设备2100具有与图1中示出的数据处理设备100相同的结构,除了图1中的EPD控制器108替换为布置在SoC101的外部的EPD控制器2103。此外,第九实施例中的内部存储器107布置在EPD控制器2103中。内部存储器107可以是用于EPD控制器2103的专用外部存储器。
除了将电力馈送给EPD103以外,电源控制设备105还将电力馈送给EPD控制器2103。电源控制设备104将电力馈送给主存储器102和SoC101。
通过这样的结构,由于可以在更新EPD103的处理期间从电源控制设备105将电力馈送给EPD控制器2103,所以除了主存储器102以外,还可以对整个SoC101断电。这里,电源控制设备105和每个单元之间的关系不限于图32中所示出的结构。
图33是示出根据第九实施例的由EPD控制设备(调度器)201调度的操作定时的示例的时序图。在图33中,基本操作定时可以与图3中示出的操作定时相同。然而,在图33和图3之间,不同在于,对于图33的情况,在复制处理之间的空闲时间期间,除了主存储器102被断电以外,SoC101也被断电。
接着,在图34和35中示出用于在EPD103更新处理期间对主存储器102和SoC101断电的EPD控制设备(调度器)201的处理流程的具体示例。在图34中,对于与图4中的操作相同的操作,将通过参考它们省略对其的冗余说明。
如图34所示,当应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据更新EPD103一次,例如,首先,当主存储器102和SoC101未被上电时,为了为可能的后续复制处理做准备,电源控制单元202使用电源控制设备104对主存储器102和SoC101上电(步骤S2201)。接着通过执行与图4中的步骤S302到S304相同的操作,最开始的经分割数据被复制到缓冲器#0。
在完成复制到缓冲器#0的处理之后,接着,当主存储器102和SoC101未被上电时,电源控制单元202使用电源控制设备104对主存储器102和SoC101上电(步骤S2202)。接着,通过执行与图4中的步骤S306到S309相同的操作,在完成利用下一经分割数据的更新处理之后,调度单元206切换缓冲器。
之后,调度单元206确认是否针对所有经分割数据完成了更新处理(步骤S2203),并且当确认完成了处理时(步骤S2203;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S2203;否),调度单元206返回步骤S304并且执行针对下一经分割数据的处理。
如图35所示,当到缓冲器的复制处理在EPD103的更新处理的中间结束时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202与图34中所示的操作独立地使用电源控制设备104对主存储器102和SoC101断电(步骤S2211)。从而,可以降低在更新处理期间主存储器102和SoC101的电力消耗。
当诸如DRAM之类的易失性存储器被用作主存储器102时,代替对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。此外,在第九实施例中,尽管具有两个缓冲器的情况被作为示例进行说明,但是该结构不限于这样的示例,而是也可以在使用单个缓冲器的情况中采用相同的处理。
在图33到35,尽管其中EPD103的整个画面被更新的情况作为示例进行说明,但是在更新EPD103的画面的一部分的情况中也可以采用相同的处理。此外,在其中EPD103的画面的部分被部分地更新的情况中,与在第七实施例的情况中一样,可以通过对多个更新数据进行分组来创建具有适当大小的多个数据集合来采用相同处理。
在第九实施例中,与上述第四和第五实施例一样,可以让相对于通过对下一或当前的更新数据分组创建的数据集合的预处理与复制处理重叠。
第十实施例
接着,将参考附图详细描述根据第十实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在第十实施例中,其中EPD专用存储器被添加到与根据第九实施例的数据处理设备2100相同的结构的情况被作为示例进行说明。在这样的情况中,在上述实施例中存储在主存储器102上的更新数据可以在被存储在EPD专用存储器中一次之后用于更新处理,或可以直接存储在EPD专用存储器中。
图36是示出根据第十实施例的数据处理设备2400的概要结构的示例的框图。在图36中,作为与图32相同的配置,将通过用相同标号标注它们而省略对其的冗余说明。此外,根据第十实施例的EPD控制设备(调度器)的基本配置与图2中示出的EPD控制设备201的配置相同,并且因此,将通过参考它们省略对其的冗余说明。然而,在第十实施例中,EPD控制设备(调度器)201是在EPD控制器2103上执行的处理。
如图36所示,根据第十实施例的数据处理设备2400具有与图32中示出的数据处理设备2100相同的配置,除了EPD专用存储器2412被添加到EPD控制器2103的外部。在执行EPD103的更新处理之前,存储在主存储器102中的更新数据被传送到EPD专用存储器2412。
EPD专用存储器2412是诸如MRAM之类的非易失性存储器。然而,EPD专用存储器2412不限于这样的存储器,而是其可以是诸如DRAM之类的易失性存储器。
除了向EPD控制器2103馈送电力以外,电源控制设备105还向EPD专用存储器2412馈送电力。电源控制设备104将电力馈送给主存储器102和SoC101。然而,向EPD控制器2103和EPD专用存储器2412的电力馈送可以由电源控制设备104完成。
通过这样的结构,由于可以在更新EPD103的处理期间从电源控制设备105将电力馈送给EPD控制器2103,所以除了主存储器102以外,还可以对整个SoC101断电。此外,在其中诸如MRAM之类的非易失性存储器被用于EPD专用存储器2412的情况中,还可以对EPD专用存储器2412断电。
图37是示出根据第十实施例的由EPD控制设备(调度器)201调度的操作定时的示例的时序图。在图37中,基本操作定时可以与图3中示出的操作定时相同。然而,在图37和图3之间,不同在于,对于图37的情况,在复制处理之间的空闲时间期间,EPD专用存储器2412被断电。除了对EPD专用存储器2412断电以外,还可以对主存储器102和SoC101断电。
接着,在图38和39中示出用于在EPD103更新处理期间对EPD专用存储器2412断电的EPD控制设备(调度器)201的处理流程的具体示例。在图38中,对于与图4中的操作相同的操作,将通过参考它们省略对其的冗余说明。
在应用、中间件或OS请求EPD控制设备(调度器)201的调度单元206使用主存储器102上的更新数据更新EPD103一次并且更新数据从主存储器102被传送到EPD专用存储器2412之后,图38中示出的操作开始。这里,当EPD专用存储器2412是诸如MRAM之类的非易失性存储器时,可以将更新数据初步传送到EPD专用存储器2412并对EPD专用存储器2412断电。
在图38中示出的操作中,首先,当EPD专用存储器2412未被上电时,电源控制单元202使用电源控制设备105对EPD专用存储器2412上电(步骤S2501)。接着通过执行与图4中的步骤S302到S304相同的操作,最开始的经分割数据被复制到缓冲器#0。这里,经分割数据的存储目的地是EPD专用存储器2412而不是主存储器102。这在后续操作中同样如此。
在完成复制到缓冲器#0的处理之后,接着,当EPD专用存储器2412未被上电时,电源控制单元202使用电源控制设备105对EPD专用存储器2412上电(步骤S2502)。接着通过执行与图4中的步骤S306到S309相同的操作,在完成利用下一经分割数据的更新处理之后,调度单元206切换缓冲器。
之后,调度单元206确认是否针对所有经分割数据完成了更新处理(步骤S2503),并且当确认完成了处理时(步骤S2503;是),调度单元206结束操作。另一方面,当确认没有完成处理时(步骤S2503;否),调度单元206返回步骤S304并且执行针对下一经分割数据的处理。
如图39所示,当复制到缓冲器的处理在EPD103的更新处理的中间结束时,复制处理的完成被通知给电源控制单元202。响应于此,电源控制单元202与图38中所示的操作独立地使用电源控制设备105对EPD专用存储器2412断电(步骤S2511)。从而,可以降低在更新处理期间EPD专用存储器2412电力消耗。
当诸如DRAM之类的易失性存储器被用作主存储器102和EPD专用存储器2412时,代替对主存储器102和EPD专用存储器2412断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。此外,在第十实施例中,尽管使用两个缓冲器的情况被作为示例进行说明,但是该结构不限于这样的示例,而是在使用单个缓冲器的情况中可以采用相同的处理。
在图37到39中,尽管其中EPD103的整个画面被更新的情况作为示例进行说明,还可以在更新EPD103的画面的一部分的情况中采用相同的处理。此外,在其中EPD103的画面的部分被部分地更新的情况中,与在第七实施例的情况中一样,可以通过对多个更新数据分组来创建具有适当大小的多个数据集合来采用相同的处理。
在第十实施例中,与上述第四和第五实施例一样,可以让相对于通过对下一个或当前的更新数据进行分组创建的数据集合的预处理与复制处理重叠。
第十一实施例
接着,将参考附图详细描述根据第十一实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
在上述实施例中,其中数据处理设备是诸如电纸书之类的显示器的情况被作为示例进行说明。然而,实施例不限于这样的情况。例如,上述数据处理设备可以是用于经由诸如LAN(局域网)、因特网等的网络进行通信的网络设备。在这样的情况中,更新EPD103的处理可以替换为从网络进行接收和向网络进行发送的处理中的至少一者。
图40是示出根据第十一实施例的数据处理设备2700的概要结构的示例的框图。在第十一实施例中,其中无线LAN设备被用作数据处理设备的情况作为示例进行说明。然而,也可以使用有线LAN设备作为数据处理设备来代替无线LAN设备。在图40中,作为与图1相同的配置,将通过用相同标号标注它们而省略对其的冗余说明。
如图40所示,根据第十一实施例的数据处理设备2700与图1中所示的数据处理设备100具有相同结构,除了SoC101中的EPD控制器108替换为无线LAN控制器2708并且省略了加速器111。无线LAN控制器2708的接入点是无线LAN而不是EPD103。然而,数据处理设备2700可以具有诸如EPD103之类的显示器。此外,在数据处理设备2700中,省略了电源控制设备105。向主存储器102和SoC101的电力馈送由电源控制设备104执行。
图41是示出根据第十一实施例的无线LAN控制设备(调度器)2801的概要结构的框图。无线LAN控制设备(调度器)2801可以是在CPU106上操作的OS的设备驱动器。在图41中,作为与图2相同的配置,将通过用相同标号标注它们而省略对其的冗余说明。
如图41所示,与EPD控制设备(调度器)201一样,无线LAN控制设备2801具有调度单元206、电源控制单元202、数据大小调节单元203和数据复制单元204。此外,无线LAN控制设备(调度器)2801具有数据发送/接收单元2805来代替更新处理指示单元205。
当调度单元206被在数据处理设备2700上操作的应用、中间件、OS等指示发送数据时,调度单元206使得电源控制单元202,数据大小调节单元203,数据复制单元204和数据发送/接收单元2805相互协作地操作。根据这样的操作,调度单元206进行调度以使得主存储器102上用于发送的数据(以下将称作发送数据)被分割成块,经分割的发送数据被顺次地交替复制到内部存储器107上的两个缓冲器#0和#1,并且无线LAN控制器2708执行从缓冲器#0或#1发送的处理。在发送处理中,用于具有缓冲器#0和#1的内部存储器107的电源应当被上电。相比于主存储器102的存取代价,用于发送数据所需的诸如电力消耗、存取时间等的存取代价可以保持较小。另一方面,在该时段期间,可以对作为非易失性存储器的主存储器102断电。从而,可以降低总电力消耗。
用于发送处理的操作也可以通过反转处理流程而应用于接收处理。即,接收处理使用内部存储器107中的两个缓冲器被执行,并且在将数据接收到缓冲器之后,接收到的数据被顺次复制到主存储器102。因此,除了复制处理正被执行的时间以外,即使接收处理正被执行,也可以对主存储器102断电。因此可以降低总电力消耗。
在第十一实施例中,尽管内部存储器107位于SoC101中,但是不限于这样的结构,而是可以将内部存储器107定位在无线LAN控制器2708中。此外,在第十一实施例中,尽管无线LAN控制器2708定位在SoC101中,但是其不限于这样的结构,而是也可以使用外部的无线LAN控制器。
当诸如DRAM之类的易失性存储器被用作主存储器102时,代替对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
第十二实施例
接着,将参考附图详细描述根据第十二实施例的控制设备、数据处理设备、控制器、其控制方法及计算机可读介质。
上述数据处理设备可以是图形加速器诸如GPU(图形处理单元)。
图42是示出根据第十二实施例的数据处理设备2900的概要结构的示例的框图。在第十二实施例中,其中用于卸载要在GPU等上处理的用作图像处理、GPGPU(通用GPU)等的重算术处理的加速器被用作数据处理设备2900的情况被作为示例进行说明。然而,实施例不限于这样的情况,而也可以使用具有诸如EPD之类的显示器的便携式数据处理终端、用于不具有显示器并面临电力消耗降低问题等的超级计算机的PE(处理元件)来作为数据处理设备2900。
如图42所示,根据第十二实施例的数据处理设备2900与图1中示出的数据处理设备100具有相同结构,除了SoC101中的EPD控制器108替换为GPU2903并且省略了加速器111。此外,在数据处理设备2900中,省略了电源控制设备105并且内部存储器107位于GPU2903中。向主存储器102和SoC101的电力馈送由电源控制设备104执行。尽管在图42中省略了加速器111,但是可以具有加速器111。
图43是示出根据第十二实施例的GPU控制设备(调度器)的概要结构的框图。GPU控制设备(调度器)3001可以是在CPU106上操作的OS的应用程序或设备驱动器,或在GPU2903上操作的应用程序。在图43中,作为与图2相同的配置,将通过用相同标号标注它们而省略对其的冗余说明。
如图43所示,与EPD控制设备(调度器)201一样,GPU控制设备3001具有调度单元206、电源控制单元202、数据大小调节单元203和数据复制单元204。此外,GPU控制设备(调度器)3001具有计算指示单元3005来代替更新处理指示单元205。
当调度单元206被从例如在数据处理设备2900上操作的应用、中间件、OS等指示卸载数据处理设备2900上的算术处理时,调度单元206使得电源控制单元202、数据大小调节单元203、数据复制单元204和计算指示单元3005相互协作地操作。根据这样的操作,调度单元206进行调度以使得主存储器102上用于计算的输入数据被分割成块,经分割的输入数据被顺次地交替复制到内部存储器107上的两个缓冲器#0和#1,并且GPU2903执行对来自缓冲器#0或#1的输入数据的算术处理。因此,除了复制处理正被执行的时间,即使算术处理正被执行,也可以对是非易失性存储器的主存储器102断电。从而,可以降低电力消耗。
在用于GPGPU的应用中,存在其中为了促进在主存储器和内部存储器之间传递的数据的开销减少,极大地减少主存储器和内部存储器之间的数据传输这样的应用,并且存在其中为了促进高速处理,在开始和结束时分别执行一次数据传输而仅在内部存储器上执行计算这样的应用。在这样的应用中,存储器存取的时段短。因此,在除存储器正被存取的时间之外对主存储器102断电的优点是广泛的。此外,在高性能计算和云计算中,由于要处理的数据量大,因此,当主存储器102被断电时未经处理的经分割数据将不会被擦除有巨大的优势。算术处理中的操作也可以应用于用于将计算结果返回到主存储器102的处理。
在第十二实施例中,尽管内部存储器107位于GPU2903中,但是其不限于这样的结构,而是也可以将内部存储器107定位在SoC101中而不是在GPU2903外面。此外,在第十二实施例中,尽管GPU2903定位在SoC101中,但是其不限于这样的结构,而是其也可以使用外部的GPU。
当诸如DRAM之类的易失性存储器被用作主存储器102时,代替对主存储器102断电,可以使用能够在保持数据的同时抑制电力消耗的省电模式,诸如自刷新模式。
尽管已经描述了某些实施例,但是这些实施例仅仅通过示例的方式介绍,而不意图限制本发明的范围。实际上,本文所描述的新颖实施例可以以各种其它形式体现;此外,可以在不偏离本发明的精神的情况下对本文所描述的实施例的形式做各种省略、替换和更改。所附权利要求书及其等同物意在涵盖落在本发明的范围和精神内的这样的形式或修改。

Claims (17)

1.一种控制设备,包括:
数据复制单元,所述数据复制单元将第一存储器中的数据复制到第二存储器,第二存储器的电力消耗少于第一存储器的电力消耗,所述数据将在第一数据处理单元处被处理;
数据处理指示单元,所述数据处理指示单元指示第一数据处理单元处理复制到第二存储器中的所述数据;以及
电源控制单元,所述电源控制单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时,将用于第一存储器的电力从第一电力切换为第二电力,
第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力,并且
第二电力低于第一电力。
2.根据权利要求1所述的控制设备,还包括
数据大小调节单元,所述数据大小调节单元调节数据复制单元一次要复制到第二存储器的数据的大小。
3.根据权利要求2所述的控制设备,其中
数据大小调节单元将存储在第一存储器中的一个或多个数据分割或整合成要被复制到第二存储器的一个或多个单位数据。
4.根据权利要求1所述的控制设备,其中
数据复制单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时将存储在第一存储器中的未经处理的数据复制到第二存储器,并且
电源控制单元在完成所述数据从第一存储器到第二存储器的复制之后将用于第一存储器的电力从第一电力切换为第二电力。
5.根据权利要求4所述的控制设备,其中
数据处理指示单元指示执行与存取第一存储器伴随的处理的第二数据处理单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时执行所述处理,以及
电源控制单元,在完成所述数据从第一存储器到第二存储器的复制和由第二数据处理单元进行的所述处理之后,将用于第一存储器的电力从第一电力切换为第二电力。
6.根据权利要求1所述的控制设备,其中
第一存储器是非易失性存储器,并且
电源控制单元在对第一存储器的电力供应被切断时将电力设置为第二电力。
7.根据权利要求1所述的控制设备,其中
第一存储器是具有省电模式的易失性存储器,并且
电源控制单元在省电模式下将电力设置为第二电力。
8.根据权利要求1所述的控制设备,其中
第一数据处理单元是电纸书显示器控制器。
9.根据权利要求所述的控制设备1,其中
第一数据处理单元是包括向网络发送数据的发送器的网络控制器。
10.根据权利要求9所述的控制设备,其中
网络控制器还包括从网络接收数据的接收器。
11.根据权利要求1所述的控制设备,其中
第一数据处理单元是加速器。
12.根据权利要求所述的控制设备1,其中
第二存储器是容量比第一存储器的容量小的存储器。
13.一种控制设备,包括:
数据接收单元,所述数据接收单元从网络接收数据;
数据接收指示单元,所述数据接收指示单元指示数据接收单元从网络接收数据并将接收的数据存储在第一存储器中;
数据复制单元,所述数据复制单元将存储在第一存储器中的所述数据复制到第二存储器,第一存储器的电力消耗小于第二存储器的电力消耗;以及
电源控制单元,所述电源控制单元在数据接收单元将接收的数据存储到第一存储器中的同时将用于第二存储器的电力从第一电力切换为第二电力,
第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第二存储器的电力,并且
第二电力低于第一电力。
14.一种数据处理设备,包括:
如权利要求1所述的控制设备;
如权利要求1所述的第一数据处理部件;
如权利要求1所述的第一存储器;以及
如权利要求1所述的第二存储器。
15.一种由控制设备执行的控制方法,用于指示数据处理单元处理从第一存储器复制到第二存储器的数据,第二存储器的电力消耗小于第一存储器的电力消耗,所述方法包括:
将由数据处理单元处理的数据从第一存储器复制到第二存储器;
指示数据处理单元处理复制到第二存储器中的所述数据;以及
在数据处理单元正在处理复制到第二存储器中的所述数据的同时,将用于第一存储器的电力从第一电力切换为第二电力,第二电力低于第一电力,
第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力,并且
第二电力低于第一电力。
16.一种控制器,包括:
数据复制单元,所述数据复制单元将第一存储器中的数据复制到第二存储器,第二存储器的电力消耗小于第一存储器的电力消耗,所述数据将在第一数据处理单元处被处理;
数据处理指示单元,所述数据处理指示单元指示第一数据处理单元处理复制到第二存储器中的所述数据;以及
电源控制单元,所述电源控制单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时将用于第一存储器的电力从第一电力切换为第二电力,
第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力,以及
第二电力低于第一电力。
17.一种控制设备,包括:
数据复制单元,所述数据复制单元将第一存储器中的数据复制到第二存储器,第二存储器的电力消耗小于第一存储器的电力消耗,所述数据将在第一数据处理单元处被处理;
数据处理指示单元,所述数据处理指示单元指示第一数据处理单元处理复制到第二存储器中的所述数据;以及
电源控制单元,所述电源控制单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时,将用于第一存储器的电力从第一电力切换为第二电力,
第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力,以及
第二电力低于第一电力。
CN201310398746.8A 2012-09-07 2013-09-05 控制设备、数据处理设备、控制器及其控制方法 Pending CN103677209A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-197013 2012-09-07
JP2012197013A JP5787852B2 (ja) 2012-09-07 2012-09-07 制御装置、情報処理装置、制御方法およびプログラム

Publications (1)

Publication Number Publication Date
CN103677209A true CN103677209A (zh) 2014-03-26

Family

ID=50234630

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310398746.8A Pending CN103677209A (zh) 2012-09-07 2013-09-05 控制设备、数据处理设备、控制器及其控制方法

Country Status (4)

Country Link
US (1) US9304578B2 (zh)
JP (1) JP5787852B2 (zh)
CN (1) CN103677209A (zh)
TW (1) TW201423368A (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5787852B2 (ja) 2012-09-07 2015-09-30 株式会社東芝 制御装置、情報処理装置、制御方法およびプログラム
JP5802637B2 (ja) 2012-09-21 2015-10-28 株式会社東芝 情報処理装置、情報処理方法およびプログラム
CN104781789B (zh) * 2012-12-20 2018-06-05 三菱电机株式会社 车载装置
JP6087662B2 (ja) 2013-02-28 2017-03-01 株式会社東芝 制御装置、制御プログラム及び情報処理システム
JP6054203B2 (ja) 2013-02-28 2016-12-27 株式会社東芝 情報処理装置、デバイス制御方法及びプログラム
JP6071647B2 (ja) 2013-02-28 2017-02-01 株式会社東芝 情報処理装置、動作状態制御方法及びプログラム
JP6116941B2 (ja) 2013-02-28 2017-04-19 株式会社東芝 情報処理装置
JP2015064676A (ja) 2013-09-24 2015-04-09 株式会社東芝 情報処理装置、半導体装置、情報処理方法およびプログラム
JP6165008B2 (ja) * 2013-09-25 2017-07-19 キヤノン株式会社 メモリ制御装置、メモリ制御方法、情報機器及びプログラム
JP6184891B2 (ja) * 2014-03-12 2017-08-23 東芝メモリ株式会社 情報処理装置、半導体チップ、情報処理方法およびプログラム
CN104111721B (zh) * 2014-06-30 2018-07-06 联想(北京)有限公司 一种信息处理方法及电子设备
KR20160148948A (ko) * 2015-06-17 2016-12-27 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작 방법
US10540588B2 (en) 2015-06-29 2020-01-21 Microsoft Technology Licensing, Llc Deep neural network processing on hardware accelerators with stacked memory
US10452995B2 (en) 2015-06-29 2019-10-22 Microsoft Technology Licensing, Llc Machine learning classification on hardware accelerators with stacked memory
US11962157B2 (en) * 2018-08-29 2024-04-16 Sean Walsh Solar power distribution and management for high computational workloads

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0448350A2 (en) * 1990-03-23 1991-09-25 Matsushita Electric Industrial Co., Ltd. Hand held data processing apparatus having reduced power consumption
JP2000132284A (ja) * 1998-10-27 2000-05-12 Canon Inc 電子機器及びその電力消費削減方法、記録装置及びその電力消費削減方法

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57204930A (en) * 1981-06-10 1982-12-15 Canon Inc Electronic apparatus
DE69228929T2 (de) * 1992-02-25 1999-12-02 Citizen Watch Co Ltd Flüssigkristallanzeige
US6708279B1 (en) * 1998-10-27 2004-03-16 Canon Kabushiki Kaisha Temperature sensor calibration during powersave mode by executing a control program in a control unit and lowering clock frequency after other devices are powered off
JP2000141626A (ja) * 1998-11-12 2000-05-23 Canon Inc 電子機器及び前記機器における電力供給制御方法
JP2002230970A (ja) 2001-01-29 2002-08-16 Nec Microsystems Ltd メモリ制御装置
JP3986950B2 (ja) * 2002-11-22 2007-10-03 シャープ株式会社 Cpuおよびこれを備えた情報処理装置、cpuの制御方法
JP5103307B2 (ja) * 2008-07-16 2012-12-19 京セラドキュメントソリューションズ株式会社 画像形成装置
US8810589B1 (en) * 2009-11-12 2014-08-19 Marvell Israel (M.I.S.L) Ltd. Method and apparatus for refreshing display
US8682460B2 (en) * 2010-02-06 2014-03-25 Apple Inc. System and method for performing audio processing operations by storing information within multiple memories
US8607084B2 (en) * 2010-06-11 2013-12-10 Via Technologies, Inc. Computer system and method for saving power consumption by placing a second computer portion into a sleep mode after completed transfering image data to a first computer portion
JP5318139B2 (ja) 2011-03-24 2013-10-16 株式会社東芝 制御装置およびプログラム
JP2012203583A (ja) 2011-03-24 2012-10-22 Toshiba Corp 情報処理装置およびプログラム
JP5284401B2 (ja) 2011-03-24 2013-09-11 株式会社東芝 動作切替装置およびプログラム
JP5340335B2 (ja) 2011-03-24 2013-11-13 株式会社東芝 情報処理装置
JP2013065150A (ja) 2011-09-16 2013-04-11 Toshiba Corp キャッシュメモリ装置、プロセッサ、および情報処理装置
JP5777467B2 (ja) 2011-09-22 2015-09-09 株式会社東芝 制御装置およびプログラム
JP5674613B2 (ja) 2011-09-22 2015-02-25 株式会社東芝 制御システム、制御方法およびプログラム
JP5674611B2 (ja) 2011-09-22 2015-02-25 株式会社東芝 制御システム、制御方法およびプログラム
JP2013149093A (ja) 2012-01-19 2013-08-01 Toshiba Corp 制御装置、制御方法、プログラムおよび電子機器
JP5665777B2 (ja) 2012-01-20 2015-02-04 株式会社東芝 制御装置、システムおよびプログラム
JP2013218672A (ja) 2012-03-14 2013-10-24 Toshiba Corp 状態制御装置、情報処理装置、プログラム、および半導体装置
JP6113538B2 (ja) 2012-03-23 2017-04-12 株式会社東芝 制御装置、制御方法、プログラムおよび半導体装置
JP5677376B2 (ja) 2012-07-06 2015-02-25 株式会社東芝 メモリ制御装置、半導体装置、およびシステムボード
JP2014016782A (ja) 2012-07-09 2014-01-30 Toshiba Corp 情報処理装置およびプログラム
JP5787852B2 (ja) 2012-09-07 2015-09-30 株式会社東芝 制御装置、情報処理装置、制御方法およびプログラム
JP5696110B2 (ja) 2012-09-19 2015-04-08 株式会社東芝 電源システム、電源制御装置およびプログラム
JP5802637B2 (ja) 2012-09-21 2015-10-28 株式会社東芝 情報処理装置、情報処理方法およびプログラム
JP2014102401A (ja) 2012-11-20 2014-06-05 Toshiba Corp 制御装置、及び情報処理装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0448350A2 (en) * 1990-03-23 1991-09-25 Matsushita Electric Industrial Co., Ltd. Hand held data processing apparatus having reduced power consumption
EP0448350A3 (en) * 1990-03-23 1993-05-26 Matsushita Electric Industrial Co., Ltd. Hand held data processing apparatus having reduced power consumption
JP2000132284A (ja) * 1998-10-27 2000-05-12 Canon Inc 電子機器及びその電力消費削減方法、記録装置及びその電力消費削減方法

Also Published As

Publication number Publication date
US9304578B2 (en) 2016-04-05
JP2014052853A (ja) 2014-03-20
JP5787852B2 (ja) 2015-09-30
US20140075227A1 (en) 2014-03-13
TW201423368A (zh) 2014-06-16

Similar Documents

Publication Publication Date Title
CN103677209A (zh) 控制设备、数据处理设备、控制器及其控制方法
US9430323B2 (en) Power mode register reduction and power rail bring up enhancement
CN1906587B (zh) 降低多处理器系统中的功耗的方法和装置
CN102906726B (zh) 协处理加速方法、装置及系统
CN102193765B (zh) 显示信息更新的装置及方法
CN105917311A (zh) 用于便携式设备中的同步任务分发的系统和方法
US20140240333A1 (en) Data processing device, display control device, semiconductor chip, method of controlling display device, and computer-readable medium
CN104115093A (zh) 包括多个处理元件之间的功率和性能平衡的用于能效和节能的方法、装置和系统
CN104067243A (zh) 混合直写式/回写式高速缓冲存储策略管理器和相关系统和方法
US8259119B1 (en) System and method for switching between graphical processing units
CN103530064A (zh) 存储器控制设备、半导体设备与系统板
CN102495756A (zh) 操作系统在不同的中央处理器之间切换的方法及系统
WO2014074175A1 (en) Hybrid display frame buffer for display subsystem
CN106462827A (zh) 基于用户计划和目标的上下文理解的资源的平台自我管理
CN104834370A (zh) 数据处理设备、半导体设备、显示设备和控制方法
CN102819291A (zh) 用于一异质性电脑系统的桥接逻辑装置
CN103076868B (zh) 电源管理方法及应用该方法的电子系统
US10884469B2 (en) Method and system for dynamically allocating and optimizing power resources
CN105117285A (zh) 一种基于移动虚拟化系统的非易失性存储器调度优化方法
US9619001B2 (en) Information processing apparatus, device control method and computer program product for saving power
KR20160067595A (ko) 반도체 장치의 동작 방법
CN104572941A (zh) 数据存储方法、装置和设备
CN101639814B (zh) 面向多核平台和网络化操作系统的输入输出系统及方法
CN102693160A (zh) 一种计算机系统动态资源重配置的方法
JP5755789B2 (ja) 制御装置、制御方法およびプログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned

Effective date of abandoning: 20170315

C20 Patent right or utility model deemed to be abandoned or is abandoned