CN103632929B - 一种半导体器件双外延层的形成方法 - Google Patents
一种半导体器件双外延层的形成方法 Download PDFInfo
- Publication number
- CN103632929B CN103632929B CN201210303569.6A CN201210303569A CN103632929B CN 103632929 B CN103632929 B CN 103632929B CN 201210303569 A CN201210303569 A CN 201210303569A CN 103632929 B CN103632929 B CN 103632929B
- Authority
- CN
- China
- Prior art keywords
- source
- grid
- layer
- drain
- material layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823418—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
Abstract
本发明涉及一种半导体器件双外延层的形成方法,包括:提供半导体衬底,所述半导体衬底上至少包含第一栅极和第二栅极;在所述半导体衬底上形成外延阻挡层;蚀刻去除所述第一栅极以及两侧源漏区上的外延阻挡层,露出所述半导体衬底,并在所述第一栅极两侧的源漏区外延生长第一半导体材料层,形成第一抬升源漏;蚀刻去除剩余的所述外延阻挡层,在所述第二栅极两侧的源漏区形成第二抬升源漏,其中,所述第二半导体材料层与第一半导体材料层具有高的蚀刻选择比;在所述第二栅极以及第二抬升源漏上沉积掩膜材料层;蚀刻去除所述第一抬升源漏上的第二半导体材料层;去除所述掩膜材料层。本发明所述方法更加简单、高效。
Description
技术领域
本发明涉及半导体领域,具体地,本发明涉及一种半导体器件双外延层的形成方法。
背景技术
在制备半导体器件时往往需要在半导体衬底的不同区域外延生长两种不同的半导体材料,例如常常需要在NMOS和PMOS的源漏外延生长两种不同的半导体材料,而目前在NMOS和PMOS的源漏外延生长两种不同的半导体材料时往往需要形成两次外延阻挡层,具体的方法为:提供一半导体衬底,所述衬底上具有NMOS和PMOS的源漏区以及栅极,为了在NMOS上形成一种半导体材料,需要在NMOS和PMOS的源漏上沉积形成外延阻挡层,然后蚀刻去除所述NMOS源漏以及栅极上的外延阻挡层,在NMOS区域外延生长半导体材料I;然后去除PMOS上的外延阻挡层至所述衬底,接着在NMOS和PMOS的源漏以及栅极上沉积第二外延阻挡层,蚀刻所述PMOS上的第二外延阻挡层,保留NMOS上的第二外延阻挡层作为保护层,在所述PMOS上方外延生长半导体材料II,外延生长后再蚀刻去除所述NMOS上的第二外延阻挡层。因此在该制备过程中需要在所述NMOS和PMOS的源漏上沉积两次外延阻挡层,两次形成的外延阻挡层都需要通过刻蚀打开,而且在其阻挡作用完成后需要去除,给整个工艺带来一些不必要的步骤。
目前在半导体衬底的不同区域外延生长两种不同的半导体材料的工艺步骤非常繁琐,增加很多不必要的步骤,效率低,因此需要对目前的方法进行改进。
发明内容
在发明内容部分中引入了一系列简化形式的概念,这将在具体实施方式部分中进一步详细说明。本发明的发明内容部分并不意味着要试图限定出所要求保护的技术方案的关键特征和必要技术特征,更不意味着试图确定所要求保护的技术方案的保护范围。
本发明为了克服目前存在问题,提供了一种半导体器件双外延层的形成方法,包括:
提供半导体衬底,所述半导体衬底上至少包含第一栅极和第二栅极;
在所述半导体衬底上形成外延阻挡层;
蚀刻去除所述第一栅极以及两侧源漏区上的外延阻挡层,露出所述半导体衬底,并在所述第一栅极两侧的源漏区外延生长第一半导体材料层,形成第一抬升源漏;
蚀刻去除剩余的所述外延阻挡层,在所述第一抬升源漏以及第二栅极两侧的源漏区外延生长第二半导体材料层,在所述第二栅极两侧的源漏区形成第二抬升源漏,其中,所述第二半导体材料层与第一半导体材料层具有高的蚀刻选择比;
在所述第二栅极以及第二抬升源漏上沉积掩膜材料层;
蚀刻去除所述第一抬升源漏上的第二半导体材料层;
去除所述掩膜材料层。
作为优选,所述第一半导体材料层与第二半导体材料层的蚀刻选择比为1000:1以上。
作为优选,所述第一半导体材料层为Si材料层。
作为优选,所述第二半导体材料层为SiGe材料层。
作为优选,所述外延阻挡层为二氧化硅或者氮化硅层。
作为优选,选用干法蚀刻去除所述第一抬升源漏上的第二半导体材料层。
作为优选,所述干法蚀刻选用ClF3的刻蚀气氛。
作为优选,过蚀刻去除所述第一栅极以及两侧的源漏区上的外延阻挡层,并在所述第一栅极两侧的源漏区形成凹陷。
作为优选,过蚀刻去除剩余所述外延阻挡层,并在所述第二栅极以及两侧源漏区形成“∑”形凹陷。
作为优选,所述第一栅极以及两侧源漏区为NMOS的组成部分,相应地,所述第二栅极以及两侧源漏区为PMOS的组成部分。
作为优选,所述掩膜材料层为光刻胶材料层。
本发明提出一种形成源漏双外延层的方法,所述方法先形成外延阻挡层,先蚀刻打开NMOS区域,外延生长第一种半导体材料,例如Si,然后去除剩余外延阻挡层,同时对NMOS和PMOS源漏外延第二种半导体材料例如SiGe,然后用光刻胶保护PMOS区域,利用第一半导体材料和第二半导体材料之间较高的刻蚀选择比,例如SiGe和Si,将NMOS区域的SiGe外延层刻蚀掉,停止于Si上。利用SiGe与Si的高刻蚀选择比,可以将NMOS区域不需要的SiGe外延层刻蚀掉,仅留下Si外延层。这种方法只需要形成一次外延阻挡层,简化工艺步骤。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的装置及原理。在附图中,
图1a-1f为本发明中制备双外延层过程的剖面示意图;
图2为本发明制备双外延层的工艺流程图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
为了彻底理解本发明,将在下列的描述中提出详细的描述,以说明本发明半导体器件双外延层制备方法。显然,本发明的施行并不限于半导体领域的技术人员所熟习的特殊细节。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
应予以注意的是,这里所使用的术语仅是为了描述具体实施例,而非意图限制根据本发明的示例性实施例。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式。此外,还应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或多个其他特征、整体、步骤、操作、元件、组件和/或它们的组合。
现在,将参照附图更详细地描述根据本发明的示例性实施例。然而,这些示例性实施例可以多种不同的形式来实施,并且不应当被解释为只限于这里所阐述的实施例。应当理解的是,提供这些实施例是为了使得本发明的公开彻底且完整,并且将这些示例性实施例的构思充分传达给本领域普通技术人员。在附图中,为了清楚起见,夸大了层和区域的厚度,并且使用相同的附图标记表示相同的元件,因而将省略对它们的描述。
下面,参照图1a-f和图2对本发明提出的仅通过一层外延阻挡层来制备所述双外延层的方法进行详细的解释。
首先,如图1a所示,提供一半导体衬底201,所述半导体衬底201可以是以下所提到的材料中的至少一种:硅、绝缘体上硅(SOI)、绝缘体上层叠硅(SSOI)、绝缘体上层叠锗化硅(S-SiGeOI)、绝缘体上锗化硅(SiGeOI)以及绝缘体上锗(GeOI)等。此外,半导体衬底201上可以被定义有源区。在该有源区上还可以包含有其他的有源器件,为了方便,在所示图形中并没有标示。
然后在所述衬底上形成浅沟槽隔离204,所述浅沟槽隔离204的形成方法可以选用现有技术中常用的方法,例如首先,在半导体衬底201上依次形成第一氧化物层和第一氮化物层。接着,执行干法刻蚀工艺,依次对第一氮化物层、第一氧化物层和半导体衬底201进行刻蚀以形成沟槽204。具体地,可以在第一氮化物层上形成具有图案的光刻胶层,以该光刻胶层为掩膜对第一氮化物层进行干法刻蚀,以将图案转移至第一氮化物层,并以光刻胶层和第一氮化物层为掩膜对第一氧化物层和半导体衬底201进行刻蚀,以形成沟槽。当然还可以采用其它方法来形成沟槽,由于该工艺以为本领域所熟知,因此不再做进一步描述。
然后,在沟槽内填充浅沟槽隔离材料,以形成第一子浅沟槽隔离结构302。具体地,可以在第一氮化物层上和沟槽内形成浅沟槽隔离材料,所述浅沟槽隔离材料可以为氧化硅、氮氧化硅和/或其它现有的低介电常数材料;执行化学机械研磨工艺并停止在第一氮化物层上,以形成具有浅沟槽隔离结构。
在本发明中所述浅沟槽隔离204可以讲所述半导体衬底分为NMOS区域以及PMOS区域。
接着,在所述NMOS区域形成NMOS栅极302以及源漏区,在所述PMOS区域形成PMOS栅极202以及源漏区。具体地,在所述半导体衬底上依次沉积氧化物绝缘层、栅极材料层,然后对所述的氧化物绝缘层、栅极材料层进行刻蚀得到栅极结构,所述过程还包括栅极间隔壁的形成,所述形成方法可以选用本领常用方法,在此不再赘述。其中,所述氧化物绝缘层优选为二氧化硅,其形成方法可以为沉积二氧化硅材料层或者高温氧化所述半导体衬底来形成绝缘层,所述栅极材料层可包括多晶硅层、金属层、导电性金属氮化物层、导电性金属氧化物层和金属硅化物层中的一种或多种,其中,金属层的构成材料可以是钨(W)、镍(Ni)或钛(Ti);导电性金属氮化物层可包括氮化钛(TiN)层;导电性金属氧化物层可包括氧化铱(IrO2)层;金属硅化物层可包括硅化钛(TiSi)层。
作为优选,在形成所述栅极结构之后,还可以进一步包含在栅极两侧形成源漏区的步骤,具体地,可以通过离子注入或者扩散的方法来形成所述源漏区,作为进一步的优选,在进行离子注入或者扩散后还可以进一步包括一热退火的步骤。所述退火步骤一般是将所述衬底置于高真空或高纯气体的保护下,加热到一定的温度进行热处理,在本发明所述高纯气体优选为氮气或惰性气体,所述热退火步骤的温度为800-1200℃,所述热退火步骤时间为1-300s。作为进一步的优选,在本发明中可以选用快速热退火,可以选用以下几种方式中的一种:脉冲激光快速退火、脉冲电子书快速退火、离子束快速退火、连续波激光快速退火以及非相干宽带光源(如卤灯、电弧灯、石墨加热)快速退火等,但并非局限于所举示例。
在所述半导体衬底上形成外延阻挡层203,所述外延阻挡层可以为二氧化硅层或者氮化硅层,所述外延阻挡层203可以通过化学气相沉积(CVD)法、物理气相沉积(PVD)法或原子层沉积(ALD)法等形成。作为示例,所述氮化硅层可以是通过氨气和二氯硅烷在750℃左右的温度下,采用低压化学气相沉积形成的。
如图1b所示,蚀刻所述NMOS区域的外延阻挡层,具体地,蚀刻所述NMOS栅极302以及两侧源漏上的外延阻挡层,以露出所述半导体衬底,所述蚀刻方法可以选用本领常用的干法或者湿法蚀刻,其中为了更加彻底的去除所述外延阻挡层,在本发明中优选形成过蚀刻,在所述NMOS的源漏区形成凹陷,如图1b所示。
然后在所述NMOS的源漏区外延生长第一半导体材料,以形成第一抬升源漏205,如图1c所示,具体地,在本发明的实施例中所述第一半导体材料优选Si;在本发明中所述外延可以选用减压外延、低温外延、选择外延、液相外延、异质外延、分子束外延中的一种。下面以外延生长硅为例做进一步说明:将氢(H2)气携带四氯化硅(SiCl4)或三氯氢硅(SiHCl3)、硅烷(SiH4)或二氯氢硅(SiH2Cl2)等进入置有硅衬底的反应室,在反应室进行高温化学反应,使含硅反应气体还原或热分解,所产生的硅原子在衬底硅表面上外延生长。在该步骤中可以选用98.5%的高稀释比,反应的温度为1500-1800℃,并控制气压为1pa左右,即可在温度为200℃的衬底上外延生长得到200nm或以上的硅薄膜,在该步骤中还可以调节温度、时间对硅薄膜进行控制。
参照图1d,去除所述PMOS上的外延阻挡层,包括去除PMOS栅极以及两侧的源漏上的外延层,露出所述半导体衬底,在本发明为了彻底去除所述外延阻挡层,可以形成过蚀刻,此外,在本发明中还可以选择性蚀刻,以在所述PMOS的源漏形成倒“∑”形凹陷。
接着在所述PMOS源漏区以及所述第一抬升源漏205上方外延生长第二半导体材料层206,所述第二半导体材料层的选择并非任意的,需要选择与所述第一半导体材料层具有较高蚀刻选择比的材料,两者之间的蚀刻选择比在1000:1以上,例如在本发明中如果第一半导体材料层选择硅,则所述第二半导体材料层优选为SiGe材料层。所述第二半导体材料层206的形成方法仍然可以选用减压外延、低温外延、选择外延、液相外延、异质外延、分子束外延中的一种。外延生长第二半导体材料后,在所述PMOS源漏部位形成第二抬升源漏206,如图1d所示。
参照图1e所示,在所述PMOS区域,包括PMOS栅极以及第二抬升源漏206的上方形成掩膜材料层,作为蚀刻保护层,所述掩膜材料层可以为氧化物层、金属氮化物层,还可以为光刻胶层,在本发明中优选为光刻胶层,光刻胶层不仅能够起到保护的作用,而且更加容易去除,使该步骤更加简单、高效。
参照图1f,蚀刻去除所述NMOS区域内第一抬升源漏205上方的第二半导体材料层,所述蚀刻方法可以选用干法蚀刻或者湿法蚀刻,在本发明中优选为干法蚀刻,并且在本发明中优选气体蚀刻,具体地,选用ClF3的刻蚀气氛,当第一半导体材料层选用硅,第二半导体材料层选用SiGe材料层时,选用ClF3的刻蚀气氛,可以使蚀刻选择比达到1000:1以上,不仅能够完全去除所述第二半导体材料层,而且还不会对所述第一抬升源漏造成任何损坏。但是需要说明的是,所述蚀刻气氛并不仅仅局限于ClF3的刻蚀气氛,只要对所述第一半导体材料和第二半导体材料具有很高的蚀刻选择比均可以用到本发明中。
最后去除所述掩膜材料层,在本发明的一具体实施例中,可以选用硫酸清洗以及高温氧化的步骤去除,还可以选用其他方法,在此不再做详细说明。
参照图2,其中示出了本发明制备双外延层的方法流程图,用于简要示出整个制造工艺的流程。
步骤201提供半导体衬底,所述半导体衬底上至少包含第一栅极和第二栅极,以及位于所述第一栅极所述第二栅极两侧的源漏区;
步骤202在所述半导体衬底上形成外延阻挡层;
步骤203蚀刻去除所述第一栅极以及两侧源漏区上的外延阻挡层,露出所述半导体衬底,并外延生长第一半导体材料层,形成第一抬升源漏;
步骤204蚀刻去除剩余所述外延阻挡层,在所述第一抬升源漏以及第二栅极两侧的源漏区外延生长第二半导体材料层,在所述第二栅极两侧的源漏区形成第二抬升源漏,其中,所述第二半导体材料层与第一半导体材料层具有高的蚀刻选择比;
步骤205在所述第二栅极以及第二抬升源漏上沉积掩膜材料层;
步骤206蚀刻去除所述第一抬升源漏上的第二半导体材料层;
步骤207去除所述掩膜材料层。
本发明提出一种形成源漏双外延层的方法,所述方法先形成外延阻挡层,先蚀刻打开NMOS区域,外延生长第一种半导体材料,例如Si,然后去除剩余外延阻挡层,同时对NMOS和PMOS源漏外延第二种半导体材料例如SiGe,然后用光刻胶保护PMOS区域,利用第一半导体材料和第二半导体材料之间较高的刻蚀选择比,例如SiGe和Si,将NMOS区域的SiGe外延层刻蚀掉,停止于Si上。利用SiGe与Si的高刻蚀选择比,可以将NMOS区域不需要的SiGe外延层刻蚀掉,仅留下Si外延层。这种方法只需要形成一次外延阻挡层,简化工艺步骤。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。
Claims (10)
1.一种半导体器件双外延层的形成方法,包括:
提供半导体衬底,所述半导体衬底上至少包含第一栅极和第二栅极;
在所述半导体衬底上形成外延阻挡层;
蚀刻去除所述第一栅极以及两侧源漏区上的外延阻挡层,露出所述半导体衬底,并在所述第一栅极两侧的源漏区外延生长第一半导体材料层,形成第一抬升源漏;
蚀刻去除剩余的所述外延阻挡层,在所述第一抬升源漏以及第二栅极两侧的源漏区外延生长第二半导体材料层,在所述第二栅极两侧的源漏区形成第二抬升源漏,其中,所述第二半导体材料层与第一半导体材料层具有高的蚀刻选择比,所述第二半导体材料层与第一半导体材料层的蚀刻选择比为1000:1以上;
在所述第二栅极以及第二抬升源漏上沉积掩膜材料层;
蚀刻去除所述第一抬升源漏上的第二半导体材料层并停止于所述第一半导体材料层;
去除所述掩膜材料层。
2.根据权利要求1所述的方法,其特征在于,所述第一半导体材料层为Si材料层。
3.根据权利要求1所述的方法,其特征在于,所述第二半导体材料层为SiGe材料层。
4.根据权利要求1所述的方法,其特征在于,所述外延阻挡层为二氧化硅或者氮化硅层。
5.根据权利要求1所述的方法,其特征在于,选用干法蚀刻去除所述第一抬升源漏上的第二半导体材料层。
6.根据权利要求5所述的方法,其特征在于,所述干法蚀刻选用ClF3的刻蚀气氛。
7.根据权利要求1所述的方法,其特征在于,过蚀刻去除所述第一栅极以及两侧的源漏区上的外延阻挡层,并在所述第一栅极两侧的源漏区形成凹陷。
8.根据权利要求1所述的方法,其特征在于,过蚀刻去除剩余所述外延阻挡层,并在所述第二栅极以及两侧源漏区形成“∑”形凹陷。
9.根据权利要求1所述的方法,其特征在于,所述第一栅极以及两侧源漏区为NMOS的组成部分,相应地,所述第二栅极以及两侧源漏区为PMOS的组成部分。
10.根据权利要求1所述的方法,其特征在于,所述掩膜材料层为光刻胶材料层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210303569.6A CN103632929B (zh) | 2012-08-23 | 2012-08-23 | 一种半导体器件双外延层的形成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210303569.6A CN103632929B (zh) | 2012-08-23 | 2012-08-23 | 一种半导体器件双外延层的形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103632929A CN103632929A (zh) | 2014-03-12 |
CN103632929B true CN103632929B (zh) | 2016-12-21 |
Family
ID=50213838
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210303569.6A Active CN103632929B (zh) | 2012-08-23 | 2012-08-23 | 一种半导体器件双外延层的形成方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103632929B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109427675B (zh) * | 2017-08-22 | 2020-11-27 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
CN112992663B (zh) * | 2019-12-16 | 2022-09-16 | 无锡华润上华科技有限公司 | 一种高压cmos的制造方法、高压cmos和电子装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1893028A (zh) * | 2005-07-07 | 2007-01-10 | 中芯国际集成电路制造(上海)有限公司 | 具有氧化物间隔层的应变源漏cmos的集成方法 |
CN100459104C (zh) * | 2003-10-31 | 2009-02-04 | 先进微装置公司 | 形成具有不同高度的升高的漏极与源极区域的晶体管的先进方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080217686A1 (en) * | 2007-03-09 | 2008-09-11 | International Business Machines Corporation | Ultra-thin soi cmos with raised epitaxial source and drain and embedded sige pfet extension |
US8647952B2 (en) * | 2010-12-21 | 2014-02-11 | Globalfoundries Inc. | Encapsulation of closely spaced gate electrode structures |
-
2012
- 2012-08-23 CN CN201210303569.6A patent/CN103632929B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100459104C (zh) * | 2003-10-31 | 2009-02-04 | 先进微装置公司 | 形成具有不同高度的升高的漏极与源极区域的晶体管的先进方法 |
CN1893028A (zh) * | 2005-07-07 | 2007-01-10 | 中芯国际集成电路制造(上海)有限公司 | 具有氧化物间隔层的应变源漏cmos的集成方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103632929A (zh) | 2014-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103824777B (zh) | 使用经掺杂的凸起源极和漏极区的源极和漏极掺杂 | |
CN103295904B (zh) | 具有LDD延伸的FinFET设计 | |
CN104347423B (zh) | 集成结和接触件的形成以形成晶体管 | |
US20020001930A1 (en) | Method for fabricating a semiconductor device using a damascene process | |
CN102637739B (zh) | 具有张应力增加的绝缘膜的半导体器件及其制造方法 | |
TW200845211A (en) | Oxide etch with NH3-NF3 chemistry | |
TW201616603A (zh) | 利用佈植的可流動膜性質調諧 | |
TWI431723B (zh) | 經接觸窗形成於源極/汲極上之自我對準矽化物 | |
TW200423400A (en) | Schottky barrier transistor and method of manufacturing the same | |
CN106816382A (zh) | 半导体器件的鳍结构及其制造方法和有源区域的制造方法 | |
CN106558589B (zh) | 一种半导体器件及其制备方法、电子装置 | |
CN110504170A (zh) | 制作半导体结构的方法 | |
WO2021118815A1 (en) | Oxygen radical assisted dielectric film densification | |
CN103137490B (zh) | 半导体器件及其制造方法 | |
CN103632929B (zh) | 一种半导体器件双外延层的形成方法 | |
CN103633027B (zh) | 一种形成源漏区双外延层的方法 | |
KR20090030239A (ko) | 반도체 장치의 제조 방법 | |
CN108987254A (zh) | 制造半导体结构的方法 | |
CN104347632B (zh) | 一种半导体器件及其制作方法 | |
CN103681505A (zh) | 一种源漏双外延层的形成方法 | |
CN109728074A (zh) | 包含外延硅层的半导体装置及其形成方法 | |
CN109801877A (zh) | 半导体装置结构的形成方法 | |
CN105990341A (zh) | 半导体结构及其形成方法 | |
CN103681258B (zh) | 一种源漏双外延层的形成方法 | |
CN104347510B (zh) | 一种半导体器件及其制作的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |