CN103454817B - 阵列基板及其制作方法、显示装置 - Google Patents
阵列基板及其制作方法、显示装置 Download PDFInfo
- Publication number
- CN103454817B CN103454817B CN201310376220.XA CN201310376220A CN103454817B CN 103454817 B CN103454817 B CN 103454817B CN 201310376220 A CN201310376220 A CN 201310376220A CN 103454817 B CN103454817 B CN 103454817B
- Authority
- CN
- China
- Prior art keywords
- public electrode
- electrode
- insulating barrier
- public
- pixel electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
本发明实施例公开了一种阵列基板及其制作方法、显示装置,涉及显示技术领域,能够在保证高分辨率的前提下,提高显示装置对液晶的驱动能力。一种阵列基板,包括衬底基板,还包括:位于所述衬底基板上方的第一公共电极、第二公共电极和像素电极,所述像素电极与所述第一公共电极、所述第二公共电极绝缘,所述第一公共电极和所述第二公共电极的电位相等。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板及其制作方法、显示装置。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称TFT-LCD)具有体积小、功耗低、无辐射等优点,在平板显示领域中占据了主导地位。
LCD根据电场形式的不同可分为多种类型,其中,高级超维场转换(AdvancedSuper Dimension Switch,简称ADS)模式的TFT-LCD具有宽视角、高开口率、高透过率等优点而被广泛的应用。ADS模式是平面电场宽视角核心技术,其核心技术特性描述为:通过同一平面内狭缝电极边缘所产生的电场以及狭缝电极层与板状电极层间产生的电场形成多维电场,使液晶盒内狭缝电极间、电极正上方所有取向液晶分子都能够产生旋转。ADS模式的开关技术可以提高TFT-LCD产品的画面品质,具有高分辨率、高透过率、低功耗、宽视角、高开口率、低色差、无挤压水波纹等优点。
发明人在实现本发明的过程中发现,随着人们对TFT-LCD的分辨率的要求越来越高,ADS型TFT-LCD内的像素电极的尺寸往往越来越小,导致ADS型TFT-LCD对液晶的驱动能力也变弱,同时增加了ADS型TFT-LCD出现闪烁现象的可能性,降低了用户的使用体验度。
发明内容
本发明所要解决的技术问题在于提供一种阵列基板及其制作方法、显示装置,能够在保证高分辨率的前提下,提高显示装置对液晶的驱动能力。
为解决上述技术问题,本发明采用如下技术方案:
一种阵列基板,包括衬底基板,还包括:
位于所述衬底基板上方的第一公共电极、第二公共电极和像素电极,所述像素电极与所述第一公共电极、所述第二公共电极绝缘,所述第一公共电极和所述第二公共电极的电位相等。
所述像素电极位于所述第一公共电极和所述第二公共电极之间,所述第一公共电极和所述像素电极之间形成有第一绝缘层,所述像素电极和所述第二公共电极之间形成有第二绝缘层。
所述第一绝缘层和所述第二绝缘层上形成有过孔,所述第一过孔位于所述阵列基板的数据线的上方,所述第二公共电极通过所述过孔与所述第一公共电极电连接。
所述第一公共电极为狭缝电极或平板电极,所述第二公共电极为狭缝电极。
所述阵列基板自下而上位于所述衬底基板和所述第一公共电极之间的栅极绝缘层、数据线、第三绝缘层。
在本实施例的技术方案中,提供了一种阵列基板,其中,位于所述衬底基板上的像素电极、第一公共电极和第二公共电极,所述像素电极与所述第一公共电极、所述第二公共电极绝缘,所述第一公共电极和所述第二公共电极的电位相等,分别与像素电极存储电容,增大了阵列基板提供稳定有效的电场的能力,保证在缩小像素电极尺寸以提高分辨率的同时,减小了闪烁现象出现的可能性,提高了用户的使用体验。
本发明的第二方面提供了一种显示装置,包括上述的阵列基板。
本发明的第三方面提供了一种阵列基板的制备方法,包括:
在衬底基板上形成第一公共电极、第二公共电极和像素电极,其中,所述第一公共电极和所述第二公共电极与所述像素电极绝缘,所述第一公共电极和所述第二公共电极的电位相等。
所述在衬底基板上形成第一公共电极、第二公共电极和像素电极包括:
在所述衬底基板上形成包括所述第一公共电极的图形;
在所述第一公共电极的图形上形成包括第一绝缘层的图形;
在所述第一绝缘层的图形上形成包括所述像素电极的图形;
在所述像素电极的图形上形成包括所述第二绝缘层的图形;
在所述第二绝缘层的图形上形成包括所述第二公共电极的图形。
所述在所述像素电极的图形上形成包括所述第二绝缘层的图形包括:
在所述像素电极的图形上形成包括所述第二绝缘层的图形,所述第一绝缘层和所述第二绝缘层上形成有过孔,以使得所述第二公共电极通过所述过孔与所述第一公共电极电连接。
所述第一公共电极为狭缝电极或板状电极,所述第二公共电极为狭缝电极。
在所述在衬底基板上形成像素电极、以及与所述像素电极绝缘的第一公共电极和第二公共电极之前,还包括:
在所述衬底基板上形成包括栅极绝缘层的图形;
在所述栅极绝缘层的图形上形成包括数据线的图形;
在所述数据线的图形上形成第三绝缘层。
在所述数据线的图形上形成第三绝缘层包括:
在所述数据线的图形上形成树脂层;
在所述树脂层上形成第三绝缘层。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例中的阵列基板的制备方法的流程图一;
图2为本发明实施例中的阵列基板的结构示意图一;
图3为本发明实施例中的阵列基板的结构示意图二;
图4为本发明实施例中的阵列基板的结构示意图三;
图5为本发明实施例中的阵列基板的结构示意图四;
图6为本发明实施例中的图5的沿A-A的截面图一;
图7为本发明实施例中的阵列基板的制备方法的流程图二;
图8为本发明实施例中的图5的沿A-A的截面图二;
图9为本发明实施例中的其他实施方式的截面图一;
图10为本发明实施例中的其他实施方式的截面图二;
图11为本发明实施例中的其他实施方式的截面图三;
图12为本发明实施例中的其他实施方式的截面图四。
附图标记说明:
1—衬底基板; 2—像素电极; 3—第一公共电极;
4—第二公共电极; 5—第一绝缘层; 6—第二绝缘层;
7—栅极绝缘层; 8—数据线; 9—第三绝缘层;
10—树脂层; 11—栅线; 12—栅极;
13—源极; 14—漏极; 15—有源层;
16—第一过孔; 17—第二过孔。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
本发明实施例提供一种阵列基板,阵列基板上设置有纵横交错的栅线和数据线(未示出),相邻的栅线、相邻的数据线划分出各个阵列式排布的像素单元,一个像素单元包括薄膜晶体管和像素电极。具体的,以一个像素单元为例:
如图6所示,阵列基板包括衬底基板1,还包括:
位于所述衬底基板上方的第一公共电极3、第二公共电极4和像素电极2,所述像素电极2与所述第一公共电极3、所述第二公共电极4绝缘,所述第一公共电极3和所述第二公共电极4的电位相等。
现有技术中的阵列基板,通常一个像素单元仅具有一个公共电极(即本发明中的第一公共电极3)和像素电极2,当阵列基板工作时,该公共电极和像素电极2及之间的绝缘层等结构相当于形成了电容,可称之为存储电容,在一幅显示画面的显示时间内,为显示装置的液晶分子提供稳定的、适合的电场,以保证用户可以看到清晰的显示画面。
但是,现在用户对显示装置的分辨率的要求越来越高,分辨率升高使得像素单元的尺寸降低,进而减小了像素电极的尺寸,由电容公式(其中,ε为绝缘层的介电常数;S为像素电极和公共电极的相对面积,此处为像素电极的尺寸;k为常数;d为像素电极和公共电极之间的距离,此处为像素电极2和公共电极之间的距离)可知,在像素电极2的尺寸减小而其他数值不变的情况下,显示装置中的像素电极2和公共电极组成的存储电容的电容量下降,降低了显示装置的阵列基板在一幅显示画面的显示时间内向液晶分子提供稳定不变的电场的能力,使得显示装置的显示效果出现闪烁,降低用户的使用体验度。
相比于现有技术中的阵列基板,本发明实施例中提供的阵列基板具有第一公共电极3和第二公共电极4,第一公共电极3和第二公共电极4的电位相等。类似的,例如以一个像素单元为例,第一公共电极3和该像素单元的像素电极2形成存储电容,第二公共电极4和该像素电极2也形成存储电容,增大了该像素电极2所对应的存储电容的电容量,保证在阵列基板可以给液晶分子提供稳定有效的电场,保证了显示装置的显示效果。
同时,由于阵列基板具有第一公共电极3和第二公共电极4,减小像素电极2的尺寸以提高分辨率之后,第一公共电极3和第二公共电极4的共同作用仍可以保证该阵列基板具有足够大的存储电容,防止闪烁等不良显示效果的出现,保证了用户的使用体验。
在本实施例的技术方案中,提供了一种阵列基板,其中,位于所述衬底基板上的像素电极、第一公共电极和第二公共电极,所述像素电极与所述第一公共电极、所述第二公共电极绝缘,所述第一公共电极和所述第二公共电极的电位相等,分别与像素电极存储电容,增大了阵列基板提供稳定有效的电场的能力,保证在缩小像素电极以提高分辨率的同时,减小了闪烁现象出现的可能性,提高了用户的使用体验。
具体的,像素电极2、第一公共电极3和第二公共电极4之间的层关系可以根据实际情况设置。例如结构一,首先形成像素电极2,之后再分别形成第一公共电极3和第二公共电极4,即如图9所示,像素电极2位于三层电极的底层,之上依次为第一公共电极3和第二公共电极4;或例如结构二,像素电极2为狭缝电极,第二公共电极4也为狭缝电极,第二公共电极4和像素电极2间隔设置在同一层结构中,第一公共电极3位于同层设置的第二公共电极4和像素电极2的下方,如图10所示。类似的,阵列基板也可为第二公共电极4位于同层设置的第一公共电极3和像素电极2的上方这样的结构。
像素电极2、第一公共电极3和第二公共电极4之间的层关系也可如图6所示的结构三,首先形成第一公共电极3,之后再分别形成像素电极2和第二公共电极4。
在本发明实施例中,优选存储电容较大且分子驱动能力较好的结构三,即如图6所示,所述像素电极2位于所述第一公共电极3和所述第二公共电极4之间,所述第一公共电极3和所述像素电极2之间形成有第一绝缘层5,所述像素电极2和所述第二公共电极4之间形成有第二绝缘层6。
上述三种结构,都为现有结构的阵列基板的基础上,增加了能与像素电极2共同配合形成存储电容的第二公共电极4,以此来增大阵列基板的存储电容。上述三种结构的两个像素电极之间的狭缝处都设置有公共电极,两个公共电极与像素电极在像素单元的边缘也能相配合起到驱动作用,提高像素单元的边缘的液晶分子响应,提高显示装置的视角范围,提高显示效果。
此外,如图6所示,阵列基板上还包括自下而上位于所述衬底基板1和所述第一公共电极3之间的栅极绝缘层7、数据线8、第三绝缘层9等图形结构,在图6中,第一公共电极4位于第三绝缘层9之上。当然,阵列基板上还包括连接像素电极的薄膜晶体管(未示出),具体的,薄膜晶体管的源极(或漏极)连接像素单元的像素电极。本实施例的薄膜晶体管是底栅型结构,还可以是顶栅型,在此不做限定。
为了使得所述第一公共电极3和所述第二公共电极4的电位相等,第一公共电极3和第二公共电极4可以连接到同一个电位输入端,也可通过其他方式保证第一公共电极3和第二公共电极4的电位相等,例如,如图6所示,所述第一绝缘层5和所述第二绝缘层6形成有第一过孔16,所述第一过孔16位于所述阵列基板的数据线8的上方,以保证阵列基板的开口率不受第一过孔的影响,所述第二公共电极4通过所述第一过孔16与所述第一公共电极3电连接。
同时,如图6所示,第二公共电极4覆盖第一过孔16的内侧壁,靠近且与像素电极2绝缘,使得在像素电极2边缘处也具有与第二公共电极4的电场,则此处的液晶也能够进行偏转,提高了显示装置的显示效果。
进一步的,为了保证所述第二公共电极4通过所述第一过孔16与所述第一公共电极3电连接,而不至于与像素电极2短路,因此,所述第二绝缘层6和所述第一绝缘层5在所述第一过孔16的周围相互接触,保证像素电极2与第二公共电极4之间绝缘。
进一步的,图10所示的阵列基板中,可在第一绝缘层5上设置类似图6所示的第一过孔16的过孔,使得第二公共电极4可通过过孔连接到第一公共电极3,从而实现第一公共电极3和第二公共电极4的电位相等。
一般的,第一公共电极3为平板电极或狭缝电极,在本发明实施例中,为了提高第二公共电极4与像素电极2之间的配合效果,该第二公共电极4优选为狭缝电极。
另外,该第一公共电极3也可与第二公共电极4一样,为狭缝电极,此时,第一公共电极3和第二公共电极4在像素电极2的表面上的正投影可以相互间隔,这样的结构可以减小第一公共电极3和第二公共电极4之间的寄生电容,并且,更利于与像素电极2产生边缘的多维电场,提高对液晶分子的驱动能力。如图11所示;类似的,第一公共电极3和第二公共电极4在像素电极2的表面上的正投影也可以相互重叠,如图12所示。
如图11和12所示,这可以简称为H-ADS,即通过同一平面内像素电极或公共电极边缘所产生的平行电场以及像素电极与公共电极间产生的纵向电场形成多维电场,其中像素电极和公共电极为狭缝状电极,使液晶盒内像素电极或公共电极之间、像素电极或公共电极正上方所有取向液晶分子都能够产生旋转转换,从而提高了液晶工作效率并极大增加了透光效率。
进一步的,如图8所示,该阵列基板还包括位于所述第一公共电极3和所述衬底基板1之间的树脂层10。由于阵列基板上的树脂层10和衬底基板1之间还具有数据线8、栅极绝缘层7、第三绝缘层9、薄膜晶体管(未示出)等结构,树脂层10可以充分覆盖这些结构并为第一公共电极3提供平坦的形成表面,降低了第一公共电极3以及后续的结构的制作难度。
本发明实施例还提供了一种显示装置,其中,所述显示装置可以为:液晶面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
实施例二
本发明实施例提供一种如图6所示的阵列基板的制备方法,该制备方法包括:
在衬底基板上形成第一公共电极、第二公共电极和像素电极,其中,所述第一公共电极和所述第二公共电极与所述像素电极绝缘,所述第一公共电极和所述第二公共电极的电位相等。
阵列基板上设置有纵横交错的栅线6和数据线8,相邻的栅线6、相邻的数据线8划分出各个阵列式排布的像素单元。一个像素单元包括像素电极2,各个像素电极2之间绝缘;同时,像素单元包括薄膜晶体管(未示出),薄膜晶体管与像素电极2连接,具体的,薄膜晶体管的源极(或漏极)与像素电极2连接。
相比于现有技术中的阵列基板,本发明实施例中提供的阵列基板具有第一公共电极3和第二公共电极4,第一公共电极3和第二公共电极4的电位相等。类似的,第一公共电极3和其中一个像素电极2形成存储电容,第二公共电极4和该像素电极2也形成存储电容,增大了该像素电极2所对应的存储电容的电容量,保证在阵列基板可以给液晶分子提供稳定有效的电场,保证了显示装置的显示效果。
同时,由于阵列基板具有第一公共电极3和第二公共电极4,减小像素电极2的尺寸以提高分辨率之后,第一公共电极3和第二公共电极4的共同作用仍可以保证该阵列基板具有足够大的存储电容,防止闪烁等不良显示效果的出现,保证了用户的使用体验。
具体的,像素电极2、第一公共电极3和第二公共电极4之间的层关系可以根据实际情况设置。例如结构一,首先形成像素电极2,之后再分别形成第一公共电极3和第二公共电极4,即如图9所示,像素电极2位于三层电极的底层,之上依次为第一公共电极3和第二公共电极4;或例如结构二,像素电极2为狭缝电极,第二公共电极4也为狭缝电极,第二公共电极4和像素电极2间隔设置在同一层结构中,第一公共电极3位于同层设置的第二公共电极4和像素电极2的下方,如图10所示。类似的,阵列基板也可为第二公共电极4位于同层设置的第一公共电极3和像素电极2的上方这样的结构。
像素电极2、第一公共电极3和第二公共电极4之间的层关系也可如如图6所示的结构三,首先形成第一公共电极3,之后再分别形成像素电极2和第二公共电极4。
在本发明实施例中,优选存储电容较大且分子驱动能力较好的结构三,即如图6所示,所述像素电极2位于所述第一公共电极3和所述第二公共电极4之间,所述第一公共电极3和所述像素电极2之间形成有第一绝缘层5,所述像素电极2和所述第二公共电极4之间形成有第二绝缘层6。
上述三种结构,都为现有结构的阵列基板的基础上,增加了能与像素电极2共同配合形成存储电容的第二公共电极4,以此来增大阵列基板的存储电容。上述三种结构的两个像素电极之间的狭缝处都设置有公共电极,两个公共电极与像素电极在像素单元的边缘也能相配合起到驱动作用,提高像素单元的边缘的液晶分子响应,提高显示装置的视角范围,提高显示效果。
此外,如图6所示,阵列基板上还包括自下而上位于所述衬底基板1和所述第一公共电极3之间的栅极绝缘层7、数据线8、第三绝缘层9等图形结构,在图6中,第一公共电极4位于第三绝缘层9之上。当然,阵列基板上还包括连接像素单元的像素电极的薄膜晶体管(未示出),具体的,薄膜晶体管的源极(或漏极)连接像素单元的像素电极。
为了制得上述的阵列基板的结构,可采用如图1所示的方法来制备,具体如下:
步骤S11、在所述衬底基板上形成包括栅极绝缘层的图形。
步骤S12、在所述栅极绝缘层的图形上形成包括数据线的图形。
步骤S13、在所述数据线的图形上形成第三绝缘层。
与现有技术中类似的,首先需要在阵列基板上依次形成包括栅极绝缘层7的图形、包括数据线8的图形和包括第三绝缘层9的图形等结构。当然,还可以在步骤S11之前形成包括栅线的图形。
经过步骤S13之后,阵列基板上形成了多个由横纵交错的栅线11和数据线8所构成的多个像素单元;每个像素单元中有一个薄膜晶体管,薄膜晶体管包括与栅线11一体成型的栅极12、与数据线8一体成型的同层设置的源极13和漏极14、位于源极13和漏极14下方,且连接源极13和漏极14的有源层15,如图2所示。当然,本实施例的薄膜晶体管是底栅型结构,还可以是顶栅型,在此不做限定。
步骤S14、在所述衬底基板上形成包括所述第一公共电极的图形。
例如可以采用磁控溅射或热蒸发等方式,在包括栅线11、栅极绝缘层7、数据线8和薄膜晶体管、第三绝缘层9等结构上形成第一透明导电薄膜,该第一透明导电薄膜可采用氧化铟锡或氧化铟锌等材质,通过构图工艺形成包括第一公共电极3的图形,如图3所示。
步骤S15、在所述第一公共电极的图形上形成包括第一绝缘层的图形;
可以采用等离子体增强化学气相沉积法(Plasma Enhanced Chemical VaporDeposition,简称PECVD)沉积形成一层第一绝缘薄膜,并通过构图工艺刻蚀TFT的漏极区域上的第一绝缘薄膜以形成图6所示的第一绝缘层5的图形。
需要说明的是,在刻蚀形成TFT的漏极区域上的第一绝缘层5的同时,还需刻蚀漏极区域上的第一公共电极3、第三绝缘层9等结构,形成第二过孔17,该第二过孔17把漏极14的部分暴露在外,如图3所示。
第一绝缘薄膜可采用氧化硅、氮化硅、氧化铪、树脂等绝缘材料,在本发明实施例中,由于需要对第一绝缘薄膜进行刻蚀以形成第二过孔17等结构,优选光刻胶来形成第一绝缘薄膜,利用光刻胶的感光性质,制备第二过孔17等结构时可以省略光刻胶的使用。
步骤S16、在所述第一绝缘层的图形上形成包括所述像素电极的图形;
例如可以采用磁控溅射或热蒸发等方式,在所述第一绝缘层5的图形上形成第二透明导电薄膜,通过构图工艺形成包括像素电极2的图形。
其中,在形成第二透明导电薄膜的同时,第二透明导电薄膜可以通过预留的第二过孔17与漏极14电连接。则通过构图工艺刻蚀第二透明导电薄膜后形成的像素电极2可以通过第二过孔17与漏极14电连接,如图4所示。
步骤S17、在所述像素电极的图形上形成包括所述第二绝缘层的图形;
例如可以采用PECVD的方法沉积形成一层第二绝缘薄膜,通过构图工艺刻蚀所述第二绝缘薄膜,形成包括图6所示的所述第二绝缘层6的图形。
第二绝缘层6、第三绝缘层9与第一绝缘层5的材质可以相同或不同,与第一绝缘薄膜类似的,第二绝缘薄膜、第三绝缘层9可采用氧化硅、氮化硅、氧化铪、树脂等绝缘材料。
步骤S18、在所述第二绝缘层的图形上形成包括所述第二公共电极的图形。
与步骤S14类似的,例如可以采用磁控溅射或热蒸发等方式,在所述衬底基板上形成第一透明导电薄膜,该第一透明导电薄膜可采用氧化铟锡或氧化铟锌等材质,通过构图工艺形成包括第二公共电极4的图形。
由于该阵列基板上的第一公共电极3和第二公共电极4的电位相等,可将第一公共电极3和第二公共电极4连接到同一个电位输入端,也可通过其他方式使得第一公共电极3和第二公共电极4的电位相等,示例性的,如图5或图6所示,可以在所述第一绝缘层5和所述第二绝缘层6上形成有第一过孔16,所述第一过孔16位于所述阵列基板的数据线的上方,以保证阵列基板的开口率不受第一过孔16的影响,所述第二公共电极4通过所述第一过孔16与所述第一公共电极3电连接。
若需形成使得第一公共电极3和第二公共电极4电连接的第一过孔16,可以在步骤S17时,在所述第一绝缘层5和所述第二绝缘层6上形成有第一过孔16,以使得经过步骤S15之后,所述第二公共电极4通过所述第一过孔16与所述第一公共电极3电连接。
进一步的,为了保证所述第二公共电极4通过所述第一过孔16与所述第一公共电极3电连接,而不至于与像素电极2短路,因此,所述第二绝缘层6和所述第一绝缘层5在所述第一过孔16的周围相互接触,保证像素电极2与第二公共电极4之间绝缘。
一般的,第一公共电极3为平板电极,在本发明实施例中,为了提高第二公共电极4与像素电极2之间的配合效果,该第二公共电极4优选为狭缝电极。
最终制得如图5和图6所示的阵列基板,其中,图6为图5的沿A-A的截面示意图。
另外,该第一公共电极3也可与第二公共电极4一样,为狭缝电极,此时,第一公共电极3和第二公共电极4在像素电极2的表面上的正投影可以相互间隔,这样的结构可以减小第一公共电极3和第二公共电极4之间的寄生电容,并且,更利于与像素电极2产生边缘的多维电场,提高对液晶分子的驱动能力。类似的,如图11所示;第一公共电极3和第二公共电极4在像素电极2的表面上的正投影可以相互间隔,如图12所示。
进一步的,如图7所示,步骤S13具体包括:
步骤S131、在所述数据线的图形上形成树脂层。
步骤S132、在所述树脂层上形成第三绝缘层。
如8-12中的任一幅图所示,由于阵列基板上的树脂层10和衬底基板1之间还具有数据线8、栅线11、TFT等结构,树脂层10可以充分覆盖这些结构并为第一公共电极3提供平坦的制作表面,降低了第一公共电极3以及后续的结构的制作难度。
需要说明的是,也可以先制作第三绝缘层9后制作树脂层10,本发明实施例对此不进行限制。
在显示技术领域中,构图工艺,可只包括光刻工艺,或,包括光刻工艺以及刻蚀步骤,同时还可以包括打印、喷墨等其他用于形成预定图形的工艺;光刻工艺,是指包括成膜、曝光、显影等工艺过程的利用光刻胶、掩模板、曝光机等形成图形的工艺。可根据本发明中所形成的结构选择相应的构图工艺。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (8)
1.一种阵列基板,包括衬底基板,其特征在于,还包括:
位于所述衬底基板上方的第一公共电极、第二公共电极和像素电极,所述像素电极与所述第一公共电极、所述第二公共电极绝缘,所述第一公共电极和所述第二公共电极的电位相等,所述第一公共电极和所述第二公共电极相对设置,所述像素电极与所述第一公共电极相对设置,以及自下而上位于所述衬底基板和所述第一公共电极之间的栅极绝缘层、数据线和第三绝缘层,所述数据线和所述第三绝缘层之间设置有树脂层;
所述像素电极位于所述第一公共电极和所述第二公共电极之间,所述第一公共电极和所述像素电极之间形成有第一绝缘层,所述像素电极和所述第二公共电极之间形成有第二绝缘层;
所述阵列基板包括至少两个像素电极,相邻两个像素电极之间设置有狭缝区域,所述第一公共电极中或所述第二公共电极中至少一部分位于所述狭缝区域内,并与所述像素电极的边缘形成控制电场;
所述第一公共电极和所述第二公共电极均为狭缝电极,且第一公共电极在像素电极表面的正投影和第二公共电极在像素电极表面的正投影相互间隔。
2.根据权利要求1所述的阵列基板,其特征在于,
所述第一绝缘层和所述第二绝缘层形成有第一过孔,所述第一过孔位于所述阵列基板的数据线的上方,所述第二公共电极通过所述第一过孔与所述第一公共电极电连接。
3.一种显示装置,其特征在于,包括如权利要求1-2任一项所述的阵列基板。
4.一种阵列基板的制备方法,其特征在于,包括:
在衬底基板上形成第一公共电极、第二公共电极和像素电极,其中,所述第一公共电极和所述第二公共电极与所述像素电极绝缘,所述第一公共电极和所述第二公共电极的电位相等,所述第一公共电极和所述第二公共电极相对设置,所述像素电极与所述第一公共电极相对设置,以及自下而上位于所述衬底基板和所述第一公共电极之间的栅极绝缘层、数据线和第三绝缘层,所述数据线和所述第三绝缘层之间设置有树脂层;
所述像素电极位于所述第一公共电极和所述第二公共电极之间,所述第一公共电极和所述像素电极之间形成有第一绝缘层,所述像素电极和所述第二公共电极之间形成有第二绝缘层;
所述阵列基板包括至少两个像素电极,相邻两个像素电极之间设置有狭缝区域,所述第一公共电极中或所述第二公共电极中至少一部分位于所述狭缝区域内,并与所述像素电极的边缘形成控制电场;
所述第一公共电极和所述第二公共电极均为狭缝电极,且第一公共电极在像素电极表面的正投影和第二公共电极在像素电极表面的正投影相互间隔。
5.根据权利要求4所述的阵列基板的制备方法,其特征在于,所述在衬底基板上形成第一公共电极、第二公共电极和像素电极包括:
在所述衬底基板上形成包括所述第一公共电极的图形;
在所述第一公共电极的图形上形成包括第一绝缘层的图形;
在所述第一绝缘层的图形上形成包括所述像素电极的图形;
在所述像素电极的图形上形成包括所述第二绝缘层的图形;
在所述第二绝缘层的图形上形成包括所述第二公共电极的图形。
6.根据权利要求5所述的阵列基板的制备方法,其特征在于,所述在所述像素电极的图形上形成包括所述第二绝缘层的图形包括:
在所述像素电极的图形上形成包括所述第二绝缘层的图形,所述第一绝缘层和所述第二绝缘层上形成有过孔,以使得所述第二公共电极通过所述过孔与所述第一公共电极电连接。
7.根据权利要求4-6任一项所述的阵列基板的制备方法,其特征在于,在所述在衬底基板上形成像素电极、以及与所述像素电极绝缘的第一公共电极和第二公共电极之前,还包括:
在所述衬底基板上形成包括栅极绝缘层的图形;
在所述栅极绝缘层的图形上形成包括数据线的图形;
在所述数据线的图形上形成第三绝缘层。
8.根据权利要求7所述的阵列基板的制备方法,其特征在于,在所述数据线的图形上形成第三绝缘层包括:
在所述数据线的图形上形成树脂层;
在所述树脂层上形成第三绝缘层。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310376220.XA CN103454817B (zh) | 2013-08-26 | 2013-08-26 | 阵列基板及其制作方法、显示装置 |
PCT/CN2013/090620 WO2015027651A1 (zh) | 2013-08-26 | 2013-12-27 | 阵列基板及其制作方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310376220.XA CN103454817B (zh) | 2013-08-26 | 2013-08-26 | 阵列基板及其制作方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103454817A CN103454817A (zh) | 2013-12-18 |
CN103454817B true CN103454817B (zh) | 2017-08-25 |
Family
ID=49737364
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310376220.XA Active CN103454817B (zh) | 2013-08-26 | 2013-08-26 | 阵列基板及其制作方法、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN103454817B (zh) |
WO (1) | WO2015027651A1 (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103454817B (zh) * | 2013-08-26 | 2017-08-25 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
CN103794556A (zh) * | 2014-01-22 | 2014-05-14 | 北京京东方光电科技有限公司 | 阵列基板及其制作方法和液晶显示装置 |
CN104280963A (zh) | 2014-10-29 | 2015-01-14 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
CN104460140B (zh) * | 2015-01-06 | 2017-09-29 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN105511173A (zh) * | 2016-01-05 | 2016-04-20 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、显示面板及其制作方法 |
CN106292040B (zh) | 2016-10-26 | 2020-01-03 | 武汉华星光电技术有限公司 | 阵列基板及其制造方法、液晶面板及液晶显示屏 |
CN106526997A (zh) * | 2016-12-02 | 2017-03-22 | 厦门天马微电子有限公司 | 阵列基板、显示面板及显示装置 |
CN111176034B (zh) * | 2020-01-06 | 2022-12-30 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN112363353A (zh) * | 2020-11-18 | 2021-02-12 | 信利(仁寿)高端显示科技有限公司 | 一种低频低功耗阵列基板及其制作方法 |
CN114690493B (zh) * | 2022-03-18 | 2024-04-09 | 武汉华星光电技术有限公司 | 显示面板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102141710A (zh) * | 2009-12-31 | 2011-08-03 | 乐金显示有限公司 | 薄膜晶体管阵列基板、包括该基板的液晶显示器及制造该基板的方法 |
CN102832254A (zh) * | 2012-09-10 | 2012-12-19 | 京东方科技集团股份有限公司 | 一种阵列基板及其制造方法、显示面板 |
CN202735641U (zh) * | 2012-09-05 | 2013-02-13 | 京东方科技集团股份有限公司 | 阵列基板及显示器件 |
CN203444217U (zh) * | 2013-08-26 | 2014-02-19 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3099816B2 (ja) * | 1998-08-12 | 2000-10-16 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置 |
JP4051001B2 (ja) * | 2003-05-26 | 2008-02-20 | 株式会社日立製作所 | 液晶表示装置 |
EP2270583B1 (en) * | 2005-12-05 | 2017-05-10 | Semiconductor Energy Laboratory Co., Ltd. | Transflective Liquid Crystal Display with a Horizontal Electric Field Configuration |
JP5235363B2 (ja) * | 2007-09-04 | 2013-07-10 | 株式会社ジャパンディスプレイイースト | 液晶表示装置 |
JP5079462B2 (ja) * | 2007-11-19 | 2012-11-21 | 株式会社ジャパンディスプレイウェスト | 液晶装置および電子機器 |
JP2009150925A (ja) * | 2007-12-18 | 2009-07-09 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置 |
KR101866946B1 (ko) * | 2010-11-02 | 2018-06-14 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
WO2012128084A1 (ja) * | 2011-03-18 | 2012-09-27 | シャープ株式会社 | 薄膜トランジスタアレイ基板及び液晶表示装置 |
CN103163671B (zh) * | 2011-12-14 | 2016-04-20 | 上海天马微电子有限公司 | 显示面板及其形成方法、液晶显示装置 |
CN102854670B (zh) * | 2012-06-01 | 2015-10-21 | 京东方科技集团股份有限公司 | 液晶显示视角控制方法、液晶显示面板和液晶显示器 |
CN103454817B (zh) * | 2013-08-26 | 2017-08-25 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
-
2013
- 2013-08-26 CN CN201310376220.XA patent/CN103454817B/zh active Active
- 2013-12-27 WO PCT/CN2013/090620 patent/WO2015027651A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102141710A (zh) * | 2009-12-31 | 2011-08-03 | 乐金显示有限公司 | 薄膜晶体管阵列基板、包括该基板的液晶显示器及制造该基板的方法 |
CN202735641U (zh) * | 2012-09-05 | 2013-02-13 | 京东方科技集团股份有限公司 | 阵列基板及显示器件 |
CN102832254A (zh) * | 2012-09-10 | 2012-12-19 | 京东方科技集团股份有限公司 | 一种阵列基板及其制造方法、显示面板 |
CN203444217U (zh) * | 2013-08-26 | 2014-02-19 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN103454817A (zh) | 2013-12-18 |
WO2015027651A1 (zh) | 2015-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103454817B (zh) | 阵列基板及其制作方法、显示装置 | |
CN103413812B (zh) | 阵列基板及其制备方法、显示装置 | |
CN103779360B (zh) | 显示基板及其制作方法、显示装置 | |
CN103439840B (zh) | 一种阵列基板、显示装置及阵列基板的制造方法 | |
CN110174787A (zh) | 阵列基板及其制作方法和显示装置 | |
CN103236440B (zh) | 薄膜晶体管、阵列基板及其制造方法、显示装置 | |
CN108428705A (zh) | 一种阵列基板及其制备方法、显示面板、显示装置 | |
CN103838044B (zh) | 基板及其制造方法、显示装置 | |
CN103454798B (zh) | 阵列基板及其制作方法、显示装置 | |
CN204028530U (zh) | 一种阵列基板和显示装置 | |
CN103309105B (zh) | 阵列基板及其制备方法、显示装置 | |
CN104007574B (zh) | 一种阵列基板、显示装置及其制造方法 | |
CN205645811U (zh) | 一种阵列基板及显示装置 | |
TW201251029A (en) | Thin film transistor substrate and method for fabricating the same | |
CN103278986B (zh) | 一种阵列基板、显示装置及阵列基板的制造方法 | |
CN206074968U (zh) | 阵列基板及显示装置 | |
CN104637958B (zh) | 阵列基板及显示装置 | |
CN103456744A (zh) | 阵列基板及其制备方法、显示装置 | |
CN105097832B (zh) | 一种阵列基板及其制作方法、显示装置 | |
CN102723308B (zh) | 一种阵列基板及其制作方法和显示装置 | |
CN205318071U (zh) | 阵列基板及显示装置 | |
CN104020621B (zh) | 一种阵列基板及其制备方法、显示装置 | |
CN105093756A (zh) | 液晶显示像素结构及其制作方法 | |
CN106206618A (zh) | 阵列基板及其制作方法和液晶显示装置 | |
CN106783893A (zh) | 显示基板及其制作方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |