CN103325333A - 用于消除显示器关机残影的电路 - Google Patents

用于消除显示器关机残影的电路 Download PDF

Info

Publication number
CN103325333A
CN103325333A CN2013102832027A CN201310283202A CN103325333A CN 103325333 A CN103325333 A CN 103325333A CN 2013102832027 A CN2013102832027 A CN 2013102832027A CN 201310283202 A CN201310283202 A CN 201310283202A CN 103325333 A CN103325333 A CN 103325333A
Authority
CN
China
Prior art keywords
circuit
resistance
timesharing
voltage
grade
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2013102832027A
Other languages
English (en)
Other versions
CN103325333B (zh
Inventor
梁恒镇
杨钰婷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201310283202.7A priority Critical patent/CN103325333B/zh
Publication of CN103325333A publication Critical patent/CN103325333A/zh
Application granted granted Critical
Publication of CN103325333B publication Critical patent/CN103325333B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及显示技术领域,公开了一种用于消除显示器关机残影的电路。本发明通过设计一种能够分时产生使得TFT开启的电压的电路,实现了在显示屏关机时既保证人眼识别不出明显画面不连续的差异,从而消除关机残影,又能够避免在关机瞬间所有TFT同时开启使得瞬间电流过大而导致的VGH线路烧毁问题。

Description

用于消除显示器关机残影的电路
技术领域
本发明涉及显示技术领域,特别是涉及一种用于消除显示器关机残影的电路。
背景技术
为了解决关机残影问题,现如今TFT-LCD都采用了在关机瞬间将TFT全部开启的功能,即XON(可以看作是关机时使所有行的TFT全部开启的控制信号)功能。
在XON功能动作时,扫描线驱动IC会输出一个电压VGH(TFT的开启电压)将所有TFT都打开,VGH越高,TFT上所产生的瞬时电流越大。而在通过ACF胶(各向异性导电胶)将扫描线驱动IC压接在TFT-LCD面板上的工艺中,扫描线驱动IC与TFT-LCD面板的信号线导通之后,ACF胶中有的金球粒子(起到导电作用)接触良好,有的却接触较差。在金球粒子较少的情况下,接触良好的金球粒子上经过的电流较大。在关机时,由于TFT上的瞬时电流大,接触良好的金球粒子上电流也较大,当电流超过金球粒子的承受能力时,部分金球粒子会被熔断,这样,其他金球粒子将承受这些瞬时电流。在经过多次反复的开、关机之后,最后所有的金球粒子都会被熔断,最终将导致TFT不能开启,从而造成画面显示异常。在这种情况下,在将扫描线驱动IC压接在TFT-LCD面板上的工艺中,会要求金球粒子的数量足够多,且对各金球粒子的均一性要求也非常高,否则极容易出现金球粒子被熔断从而导致画面异常的现象。尤其对于高分辨率、大尺寸显示器更容易出现这个问题。
发明内容
(一)要解决的技术问题
本发明要解决的技术问题是:如何在保证消除显示器关机残影的同时,避免关机瞬间电流过大而导致的面板线路烧毁问题。
(二)技术方案
为了解决上述技术问题,本发明提供一种用于消除显示器关机残影的电路,包括多级分时电路,每级分时电路包括:比较器、MOS管、第一电阻、第二电阻、第三电阻以及电容,其中,第一电阻的第一端作为该级分时电路的第一输入端,第二端作为该级分时电路的输出端;第二电阻的第一端与第三电阻的第二端连接,第二电阻的第二端作为该级分时电路第二输入端,第三电阻的第一端接地;比较器的同相端或反相端与电容的第二端以及第三电阻的第二端连接,比较器的反相端或同相端连接该级分时电路的参考电压,比较器的输出端连接MOS管的栅极,MOS管的漏极连接第一电阻的第二端;电容的第一端接地;且每一级分时电路中比较器的反相端连接在一起,同相端也连接在一起,每一级分时电路的第一输入端共用,第二输入端也共用。
优选地,对于每一级分时电路,当所述MOS管为P型MOSFET管,比较器的同相端与电容的第二端以及第三电阻的第二端连接;当所述MOS管为N型MOSFET管,比较器的反相端与电容的第二端以及第三电阻的第二端连接。
优选地,对于每一级分时电路,所述第一输入端输入固定的预设电压,所述第二输入端输入从大到小变化的电压。
优选地,第二电阻与第三电阻满足如下关系:
R3i/(R2i+R3i)*Vi=VREF
其中,R2i表示第i级分时电路的第二电阻,R3i表示第i级分时电路的第三电阻;VREF表示第i级分时电路的参考电压;Vi为预设值,i为正整数,且i大于1。
优选地,当有两级分时电路时,V1为4.0V,V2为3.7V,所述第一输入端输入的电压为3.3V。
优选地,所述第二输入端的电压满足以下条件:
VIN>Vi>V(i-1)>...>V1>VREF
其中,VIN表示所述第二输入端的电压,VREF表示第i级分时电路的参考电压,Vi表示第i级分时电路中,第二电阻与第三电阻之间节点的电压,i为正整数,且i大于1。
优选地,第i级分时电路的输出端XONi相对于第i-1级分时电路的输出端XON(i-1)输出高电平的延迟时间Δt同时满足以下三个条件:
第一、Δt小于在XON(i-1)输出高电平后VIN维持在大于所述第一输入端电压的那段时间;
第二、Δt大于显示器第一次关机所产生的瞬时电流的持续时间;
第三、Δt<33.3ms;
其中,VIN表示所述第二输入端的电压。
优选地,100μs<Δt<5ms。
优选地,对于每一级分时电路,MOSFET管的源极和衬底均接地。
(三)有益效果
上述技术方案具有如下优点:通过设计一种能够分时产生使得TFT开启的电压的电路,实现了在显示屏关机时既保证人眼识别不出明显画面不连续的差异,从而消除关机残影,又能够避免在关机瞬间所有TFT同时开启使得瞬间电流过大而导致的面板线路烧毁问题。进一步,可以使用本发明所设计的分时电路实现对显示屏面板的分区域控制。
附图说明
图1是本发明实施例一的电路图;
图2是比较器的各端口示意图;
图3是MOSFET端口示意图;
图4是利用本发明实现分区域控制面板上TFT开启的示意图;
图5是本发明实施例二的电路图;
图6是现有技术中没有使用分时控制的消除显示器关机残影电路的输入、输出电压波形图;
图7a和图7b是本发明的电路在显示器关机时的输入、输出电压的波形图。
具体实施方式
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
本发明提供一种用于消除显示器关机残影的电路,包括多级分时电路,每级分时电路包括:比较器、MOS管、第一电阻、第二电阻、第三电阻以及电容,其中,第一电阻的第一端作为该级分时电路的第一输入端,第二端作为该级分时电路的输出端;第二电阻的第一端与第三电阻的第二端连接,第二电阻的第二端作为该级分时电路第二输入端,第三电阻的第一端接地;比较器的同相端或反相端与电容的第二端以及第三电阻的第二端连接,比较器的反相端或同相端连接该级分时电路的参考电压,比较器的输出端连接MOS管的栅极,MOS管的漏极连接第一电阻的第二端;电容的第一端接地;且每一级分时电路中比较器的反相端连接在一起,同相端也连接在一起,每一级分时电路的第一输入端共用,第二输入端也共用。对于每一级分时电路,MOSFET管的源极和衬底均接地。
对于每一级分时电路,当所述MOS管为P型MOSFET管,比较器的同相端与电容的第二端以及第三电阻的第二端连接;当所述MOS管为N型MOSFET管,比较器的反相端与电容的第二端以及第三电阻的第二端连接,所述第一输入端输入固定的预设电压,所述第二输入端输入从大到小变化的电压,且第二电阻与第三电阻满足如下关系:
R3i/(R2i+R3i)*Vi=VREF
其中,R2i表示第i级分时电路的第二电阻,R3i表示第i级分时电路的第三电阻;VREF表示第i级分时电路的参考电压;Vi为预设值,i为正整数。
下面以两级分时电路为例,说明本发明的用于消除显示器关机残影的电路结构及其工作原理。本领域技术人员可以根据以下的实施例将本发明的电路结构拓展到三级或更多级,其工作原理类似。
实施例一
如图1所示,本实施例提供一种用于消除显示器关机残影的电路,包括两级分时电路。
第一级分时电路包括:比较器OP1、P型MOSFET管RST1、第一电阻R11、第二电阻R21、第三电阻R31以及电容C1,其中,R11的第一端作为该级分时电路的第一输入端,输入电压为3.3V,第二端作为该级分时电路的输出端XON1;第二电阻R21的第一端与第三电阻R31的第二端连接,第二电阻R21的第二端作为该级分时电路第二输入端VIN,第三电阻R31的第一端接地;比较器OP1的同相端与电容C1的第二端以及第三电阻R31的第二端连接;比较器OP1的反相端连接该级分时电路的参考电压VREF,比较器OP1的输出端连接RST1的栅极;电容C1的第一端接地;RST1的漏极连接R11的第二端,源极和衬底均接地。如图2所示,比较器为同相端大于反相端电压时,输出高电平,反相端大于同相端电压时,输出低电平,如图3所示,P型MOSFET管是栅极为高电平时关闭,漏极输出高电平(例如3.3V),栅极为低电平时开启,漏极输出低电平(例如0V)。
第二级分时电路包括:比较器OP2、P型MOSFET管RST2、第一电阻R12、第二电阻R22、第三电阻R32以及电容C2,其中,R12的第一端作为该级分时电路的第一输入端,输入电压为3.3V,第二端作为该级分时电路的输出端XON2;第二电阻R22的第一端与第三电阻R32的第二端连接,第二电阻R22的第二端作为该级分时电路第二输入端VIN,第三电阻R32的第一端接地;比较器OP2的同相端与电容C2的第二端以及第三电阻R32的第二端连接,电容C2的第一端接地;比较器OP2的反相端连接该级分时电路的参考电压VREF,比较器OP2的输出端连接RST2的栅极,RST2的漏极连接R12的第二端,源极和衬底均接地。
上述第一级分时电路中比较器OP1与第二级分时电路中比较器OP2的反相端连接在一起,同相端也连接在一起,第一输入端共用,第二输入端VIN也共用,从第二输入端输入从大到小变化的电压。
如图4所示,本实施例的电路在使用时,输出端XON1和XON2分别连接到液晶显示器面板上的不同的TFT,从而在显示器关机时实现在不同的时刻使得不同TFT开启的目的。而要使得不同TFT依次开启,再如图1所示,则必须满足条件:VIN>V2>V1>VREF。
1.当V1<VREF时,XON1输出高电平,V2<VREF时,XON2高电平。
2.由于VIN一直在减小,因此V1、V2也一直在减小,当V1或V2减小至VREF的值时,XON1或XON2便输出高电平,如果V1、先降至VREF,则XON1先输出高电平,如果V2先降至VREF,则XON2先输出高电平,因此要求V1<V2。假设当VIN降为例如4.0V时,V1=REF,XON1输出高电平;VIN降为例如3.7V时,V2=VREF,XON2输出高电平。
要避免关机瞬间电流过大而导致的面板线路烧毁问题,同时保证消除显示器关机残影,XON2相对于XON1输出高电平的延迟时间Δt需满足以下条件:
一、XON2输出高电平时,VIN保持在3.3V以上,才能保证面板其他功能正常,因此Δt需小于在XON1输出高电平后VIN维持在3.3V以上的那段时间;
二、Δt需大于第一次关机所产生的瞬时电流的持续时间;
三、Δt值必须保证人眼识别不出明显画面不连续差异,通常,对于液晶显示器,Δt需小于相当于1/30Hz的时间,即Δt<33.3ms。
经测试,XON1输出高电平后VIN维持在3.3V以上的时间为5ms,第一次关机所产生的瞬时电流持续时间为100μs,所以建议Δt满足100μs<Δt<5ms。
本实施例通过设定第二电阻和第三电阻(起分压作用)的电阻值使得上述要求得到满足,本实施例中,第二电阻与第三电阻满足如下关系:
R31/(R21+R31)*4.0=VREF,以及
R32/(R22+R32)*3.7=VREF;
其中,R21和R22分别表示第一级分时电路和第二级分时电路的第二电阻,R31和R32分别表示第一级分时电路和第二级分时电路的第三电阻;VREF表示第一级分时电路和第二级分时电路的参考电压。
如图4所示,本实施例的电路在使用时,输出端XON1和XON2分别连接到液晶显示器面板上的不同的TFT,从而在显示器关机时实现在不同的时刻触发不同TFT开启的目的,可以使用本发明所设计的分时电路实现对显示屏面板的分区域控制,使输出电压分时进入不同的区域,使不同区域的TFT依次打开,减小关机瞬间大电流的产生,达到保护面板上走线不被烧毁的效果。图6是现有技术中没有使用分时控制的消除显示器关机残影电路的输入、输出电压波形图,图7a和图7b是本发明的电路在显示器关机时的输入、输出电压的波形图,图7b中t1、t2分别是XON1和XON2输出高电平的时刻。从图6与图7a、图7b的对比可以看出,使用本发明,可以使得关机瞬间电流减小。
实施例二
如图5所示,本实施例与实施例一的不同之处在于,两级分时电路中,比较器的反相端与电容的第二端以及第三电阻的第二端连接,同相端连接参考电压,而其中的MOS管均为N型MOSFET。N型MOSFET管是栅极为低电平时关闭,漏极输出高电平(例如3.3V),栅极为高电平时开启,漏极输出低电平(例如0V)。本实施例的工作原理与实施例一相同。
由以上实施例可以看出,本发明通过设计一种能够分时产生使得TFT开启的电压的电路,实现了在显示屏关机时既保证人眼识别不出明显画面不连续的差异,从而消除关机残影,又能够避免在关机瞬间所有TFT同时开启使得瞬间电流过大而导致的面板线路烧毁问题。进一步,可以使用本发明所设计的分时电路实现对显示屏面板的分区域控制。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和替换,这些改进和替换也应视为本发明的保护范围。

Claims (9)

1.一种用于消除显示器关机残影的电路,其特征在于,包括多级分时电路,每级分时电路包括:比较器、MOS管、第一电阻、第二电阻、第三电阻以及电容,其中,第一电阻的第一端作为该级分时电路的第一输入端,第二端作为该级分时电路的输出端;第二电阻的第一端与第三电阻的第二端连接,第二电阻的第二端作为该级分时电路第二输入端,第三电阻的第一端接地;比较器的同相端或反相端与电容的第二端以及第三电阻的第二端连接,比较器的反相端或同相端连接该级分时电路的参考电压,比较器的输出端连接MOS管的栅极,MOS管的漏极连接第一电阻的第二端;电容的第一端接地;且每一级分时电路中比较器的反相端连接在一起,同相端也连接在一起,每一级分时电路的第一输入端共用,第二输入端也共用。
2.如权利要求1所述的电路,其特征在于,对于每一级分时电路,当所述MOS管为P型MOSFET管,比较器的同相端与电容的第二端以及第三电阻的第二端连接;当所述MOS管为N型MOSFET管,比较器的反相端与电容的第二端以及第三电阻的第二端连接。
3.如权利要求1所述的电路,其特征在于,对于每一级分时电路,所述第一输入端输入固定的预设电压,所述第二输入端输入从大到小变化的电压。
4.如权利要求3所述的电路,其特征在于,第二电阻与第三电阻满足如下关系:
R3i/(R2i+R3i)*Vi=VREF
其中,R2i表示第i级分时电路的第二电阻,R3i表示第i级分时电路的第三电阻;VREF表示第i级分时电路的参考电压;Vi为预设值,i为正整数,且i大于1。
5.如权利要求4所述的电路,其特征在于,当有两级分时电路时,V1为4.0V,V2为3.7V,所述第一输入端输入的电压为3.3V。
6.如权利要求3所述的电路,其特征在于,所述第二输入端的电压满足以下条件:
VIN>Vi>V(i-1)>...>V1>VREF
其中,VIN表示所述第二输入端的电压,VREF表示第i级分时电路的参考电压,Vi表示第i级分时电路中,第二电阻与第三电阻之间节点的电压,i为正整数,且i大于1。
7.如权利要求3所述的电路,其特征在于,第i级分时电路的输出端XONi相对于第i-1级分时电路的输出端XON(i-1)输出高电平的延迟时间Δt同时满足以下三个条件:
第一、Δt小于在XON(i-1)输出高电平后VIN维持在大于所述第一输入端电压的那段时间;
第二、Δt大于显示器第一次关机所产生的瞬时电流的持续时间;
第三、Δt<33.3ms;
其中,VIN表示所述第二输入端的电压。
8.如权利要求7所述的电路,其特征在于,100μs<Δt<5ms。
9.如权利要求1~8中任一项所述的电路,其特征在于,对于每一级分时电路,MOSFET管的源极和衬底均接地。
CN201310283202.7A 2012-09-21 2013-07-05 用于消除显示器关机残影的电路 Expired - Fee Related CN103325333B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310283202.7A CN103325333B (zh) 2012-09-21 2013-07-05 用于消除显示器关机残影的电路

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
CN2012103572770 2012-09-21
CN201210357277.0 2012-09-21
CN201210357277.0A CN102855839A (zh) 2012-09-21 2012-09-21 用于消除显示器关机残影的电路
CN201310283202.7A CN103325333B (zh) 2012-09-21 2013-07-05 用于消除显示器关机残影的电路

Publications (2)

Publication Number Publication Date
CN103325333A true CN103325333A (zh) 2013-09-25
CN103325333B CN103325333B (zh) 2015-08-12

Family

ID=47402376

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201210357277.0A Pending CN102855839A (zh) 2012-09-21 2012-09-21 用于消除显示器关机残影的电路
CN201310283202.7A Expired - Fee Related CN103325333B (zh) 2012-09-21 2013-07-05 用于消除显示器关机残影的电路

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201210357277.0A Pending CN102855839A (zh) 2012-09-21 2012-09-21 用于消除显示器关机残影的电路

Country Status (2)

Country Link
US (1) US8976164B2 (zh)
CN (2) CN102855839A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104464673A (zh) * 2014-12-22 2015-03-25 南京中电熊猫液晶显示科技有限公司 显示装置及其控制方法、电路
CN105118472A (zh) * 2015-10-08 2015-12-02 重庆京东方光电科技有限公司 像素阵列的栅极驱动装置及其驱动方法
CN105513549A (zh) * 2015-12-29 2016-04-20 深圳市华星光电技术有限公司 用于消除液晶显示器关机残影的电路及液晶显示器
CN108615497A (zh) * 2018-03-23 2018-10-02 友达光电股份有限公司 显示装置及其关机控制方法
WO2020015178A1 (zh) * 2018-07-20 2020-01-23 深圳市华星光电半导体显示技术有限公司 液晶显示器

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103236234A (zh) * 2013-04-28 2013-08-07 合肥京东方光电科技有限公司 一种栅极驱动器及显示装置
EP4239456A1 (en) * 2014-03-21 2023-09-06 Samsung Electronics Co., Ltd. Method and glasses type wearable device for providing a virtual input interface
KR102209743B1 (ko) * 2014-06-11 2021-02-01 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN104157257A (zh) * 2014-08-27 2014-11-19 南京中电熊猫液晶显示科技有限公司 显示控制器、显示控制方法及显示装置
CN104616615B (zh) * 2015-02-10 2017-07-18 昆山龙腾光电有限公司 清屏电路与显示装置
CN104732948B (zh) * 2015-04-17 2017-02-22 京东方科技集团股份有限公司 一种栅极驱动电路、其驱动方法、显示面板及显示装置
CN104795040B (zh) * 2015-04-30 2017-05-10 京东方科技集团股份有限公司 用于显示装置的关机残影改善电路、阵列基板、显示装置
KR102400194B1 (ko) 2015-10-12 2022-05-18 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
CN105845069B (zh) * 2016-06-17 2018-11-23 京东方科技集团股份有限公司 一种关机残影消除电路及其驱动方法、显示装置
CN106952628B (zh) * 2017-05-05 2018-05-08 惠科股份有限公司 一种残影消除电路及显示装置
CN107301849B (zh) * 2017-07-19 2018-08-14 深圳市华星光电半导体显示技术有限公司 显示驱动芯片及液晶显示装置
CN109410851B (zh) * 2017-08-17 2021-04-30 京东方科技集团股份有限公司 显示驱动电路、电压转换装置、显示装置及其关机控制方法
CN107564491B (zh) * 2017-10-27 2019-11-29 北京京东方显示技术有限公司 一种关机放电电路、驱动方法、驱动电路及显示装置
CN109616069A (zh) * 2019-01-14 2019-04-12 合肥京东方光电科技有限公司 输入电压处理方法、装置、显示基板及显示装置
CN110060647B (zh) * 2019-05-13 2020-05-22 深圳市华星光电技术有限公司 放电电路及包括其的显示装置
CN110033732A (zh) * 2019-05-14 2019-07-19 上海天马微电子有限公司 一种微发光二极管显示面板、驱动方法和显示装置
CN114567576B (zh) * 2022-03-09 2023-05-26 冠捷电子科技(福建)有限公司 一种医疗显示终端开机模式下降低瞬时电流的方法及其架构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11219147A (ja) * 1998-01-29 1999-08-10 Oki Micro Design Miyazaki Co Ltd 表示装置
CN101183504A (zh) * 2006-11-14 2008-05-21 中华映管股份有限公司 驱动装置
CN101192393A (zh) * 2006-11-29 2008-06-04 Lg.菲利浦Lcd株式会社 液晶显示设备及其驱动方法
US20080165099A1 (en) * 2007-01-04 2008-07-10 Cho Heung Su Lcds and methods for driving same
CN102637416A (zh) * 2011-02-11 2012-08-15 奇美电子股份有限公司 液晶显示面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2695981B2 (ja) * 1990-10-05 1998-01-14 株式会社東芝 液晶表示器駆動電源回路
JP2003005724A (ja) * 2001-06-25 2003-01-08 Oki Micro Design Co Ltd 液晶表示パネルの駆動電源回路
TW519610B (en) * 2001-07-24 2003-02-01 Winbond Electronics Corp Fast liquid crystal display power-off residual image suppression circuitry and a method thereto
WO2011062442A2 (ko) * 2009-11-23 2011-05-26 (주)실리콘웍스 표시장치 구동회로의 출력전압 안정화 회로

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11219147A (ja) * 1998-01-29 1999-08-10 Oki Micro Design Miyazaki Co Ltd 表示装置
CN101183504A (zh) * 2006-11-14 2008-05-21 中华映管股份有限公司 驱动装置
CN101192393A (zh) * 2006-11-29 2008-06-04 Lg.菲利浦Lcd株式会社 液晶显示设备及其驱动方法
US20080150860A1 (en) * 2006-11-29 2008-06-26 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and driving method thereof
US20080165099A1 (en) * 2007-01-04 2008-07-10 Cho Heung Su Lcds and methods for driving same
CN102637416A (zh) * 2011-02-11 2012-08-15 奇美电子股份有限公司 液晶显示面板

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104464673A (zh) * 2014-12-22 2015-03-25 南京中电熊猫液晶显示科技有限公司 显示装置及其控制方法、电路
CN104464673B (zh) * 2014-12-22 2017-06-13 南京中电熊猫液晶显示科技有限公司 显示装置及其控制方法、电路
CN105118472A (zh) * 2015-10-08 2015-12-02 重庆京东方光电科技有限公司 像素阵列的栅极驱动装置及其驱动方法
WO2017059760A1 (zh) * 2015-10-08 2017-04-13 京东方科技集团股份有限公司 像素阵列的栅极驱动装置及其驱动方法
US10629129B2 (en) 2015-10-08 2020-04-21 Boe Technology Group Co., Ltd. Gate driving apparatus for pixel array and driving method therefor
US11037503B2 (en) 2015-10-08 2021-06-15 Chongqing Boe Optoelectronics Technology Co., Ltd. Gate driving apparatus for pixel array and driving method therefor
CN105513549A (zh) * 2015-12-29 2016-04-20 深圳市华星光电技术有限公司 用于消除液晶显示器关机残影的电路及液晶显示器
CN105513549B (zh) * 2015-12-29 2018-06-29 深圳市华星光电技术有限公司 用于消除液晶显示器关机残影的电路及液晶显示器
CN108615497A (zh) * 2018-03-23 2018-10-02 友达光电股份有限公司 显示装置及其关机控制方法
CN108615497B (zh) * 2018-03-23 2021-06-22 友达光电股份有限公司 显示装置及其关机控制方法
WO2020015178A1 (zh) * 2018-07-20 2020-01-23 深圳市华星光电半导体显示技术有限公司 液晶显示器

Also Published As

Publication number Publication date
CN103325333B (zh) 2015-08-12
CN102855839A (zh) 2013-01-02
US8976164B2 (en) 2015-03-10
US20140085289A1 (en) 2014-03-27

Similar Documents

Publication Publication Date Title
CN103325333B (zh) 用于消除显示器关机残影的电路
CN102867491B (zh) 一种液晶面板驱动电路及方法、显示装置
CN103400555B (zh) 一种消除关机残影的电路及显示器
CN109410807B (zh) 驱动电路和显示面板
US8542226B2 (en) Gate pulse modulating circuit and method
CN102522070B (zh) 消除薄膜场效应晶体管闪烁和关机残影现象的控制电路
CN107610632B (zh) 显示驱动电路、电源管理装置、显示设备及其驱动方法
US9865213B2 (en) Scan driver circuit for driving scanning lines of liquid crystal display
CN103761953B (zh) 一种显示控制单元及显示装置
CN105513549A (zh) 用于消除液晶显示器关机残影的电路及液晶显示器
CN105006221A (zh) 移动终端和显示面板驱动器
US11663943B2 (en) Drive circuit and display panel
KR20170096023A (ko) 액정 디스플레이 디바이스를 위한 goa 회로
CN105304041A (zh) 一种扫描驱动装置
CN107610666A (zh) 消除关机残影的电路及方法
CN104036716A (zh) 一种显示面板的驱动控制电路及显示装置
CN104575418A (zh) 面板驱动电路、液晶像素数据的升压电路及驱动其的方法
US11094292B2 (en) Backlight module, display panel and display device
CN104992682A (zh) 一种扫描驱动电路
WO2018209742A1 (zh) 液晶显示面板的时序驱动电路、驱动电路及液晶显示面板
CN104882104A (zh) 一种液晶显示面板及装置
CN202102695U (zh) 一种tft-lcd公共电压的稳压电路及显示装置
CN108615510B (zh) 一种削角电路及控制方法
CN109712590A (zh) 显示面板的驱动电路及显示装置
CN109785811A (zh) 一种公共电压提供电路、液晶显示面板及其驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150812