CN104575418A - 面板驱动电路、液晶像素数据的升压电路及驱动其的方法 - Google Patents
面板驱动电路、液晶像素数据的升压电路及驱动其的方法 Download PDFInfo
- Publication number
- CN104575418A CN104575418A CN201410584433.6A CN201410584433A CN104575418A CN 104575418 A CN104575418 A CN 104575418A CN 201410584433 A CN201410584433 A CN 201410584433A CN 104575418 A CN104575418 A CN 104575418A
- Authority
- CN
- China
- Prior art keywords
- electrode tip
- potential
- storage capacitors
- signal
- electrically coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 66
- 238000000034 method Methods 0.000 title claims abstract description 22
- 239000003990 capacitor Substances 0.000 claims abstract description 70
- 230000037361 pathway Effects 0.000 claims description 17
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 9
- 230000008859 change Effects 0.000 description 7
- 230000001808 coupling effect Effects 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 4
- 229920000642 polymer Polymers 0.000 description 4
- 239000000463 material Substances 0.000 description 3
- 239000000178 monomer Substances 0.000 description 3
- 230000005374 Kerr effect Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 229920002521 macromolecule Polymers 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000001737 promoting effect Effects 0.000 description 1
- 230000035484 reaction time Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Multimedia (AREA)
Abstract
本发明公开了一种面板驱动电路、液晶像素数据的升压电路及驱动其的方法。其中,升压电路主要包括第一信号控制开关、第二信号控制开关、第三信号控制开关以及第一储存电容。第一信号控制开关根据第一控制脉冲而决定第一储存电容的第一端至数据电位间的电性通路的导通程度,第二信号控制开关根据第一控制脉冲而决定第一储存电容的第二端至参考电位间的电性通路的导通程度,第三信号控制开关根据第二控制脉冲而决定第一储存电容的第二端至数据电位间的电性通路的导通程度。
Description
技术领域
本发明是关于一种提升液晶像素数据电压的升压电路及驱动其的方法。
背景技术
液晶显示屏幕具有高画质、体积小、重量轻及应用范围广等优点,因此被广泛应用于智能型手机、笔记型电脑、桌上型显示器以及电视等消费性电子产品,并已经逐渐取代传统的阴极射线管显示屏幕并成主流。
目前液晶显示屏幕的发展趋势是以高画质和高解析度为目标,画面的更新频率(Frame Rate)也由原本的60Hz提高到240Hz,但受限于材料特性,传统液晶已面临反应速度不够快的窘境。与之相比,蓝相液晶(Blue Phase LiquidCrystal,BP-LC)有着不需要配向膜和反应速度快的优点,其反应时间可小至次毫秒(<1ms),也因此被视为未来液晶材料的明日之星。
由于传统的蓝相液晶其存在的温度范围相当狭窄,约只有1~2℃左右。为了增加其温度范围,2002年日本九州大学的菊池(Kikuchi)教授提出一种高分子安定蓝相液晶(Polymer-Stabilized Blue Phase Liquid Crystal,PSBP-LC)的方法:在液晶相为蓝相时于液晶中掺入微量的高分子单体(Monomer)并进行UV光照射,让高分子单体进行照光聚合反应键结成为高分子聚合物(Polymer),藉以稳定液晶的蓝相结构,成功地把蓝相液晶的温度范围增加到60℃以上。
蓝相液晶的工作原理是基于克尔效应(Kerr effect),也就是物质的折射率会随着施加电压而改变,其关系式为:Δn=λKE2。其中λ为入射光波长,K为克尔常数(Kerr Constant),E为电场强度。虽然高分子安定蓝相液晶的方法成功的增加蓝相液晶的温度范围,但是却也因此使得K值降低,导致所需要的驱动电压增加。
为了克服电压不足的问题,目前采用液晶升压电路以提升所需的驱动电压。然而现有的液晶升压电路结构过于复杂,且所需的电路元件相对较多,使得整体制造成本相对较高。另一种克服电压不足的方式则采用一种新颖的制程结构,如图1所示,于基板和透明导电膜(ITO)8之间增加一层绝缘钝化膜(Passivation)9,透过此一特殊的制程结构来提高液晶驱动电极的电场效率,因此能些微改善驱动电压过高的问题,但所需要的电压仍然高达30~40V,使得应用上与商品化仍有相当难度。
因此,如何设计出一种能有效提升驱动电压的电路以及升压的方法,使得蓝相液晶在能接收到足够电压以供驱动的同时,达到电路简化、减少电路元件的使用以及令制作成本大幅降低的效果,都会是改进的重点。
发明内容
本发明的一目的在提供一种提升数据电压的面板驱动电路。
本发明的一目的在提供一种有效提升驱动电压的液晶像素电路。
本发明的一目的更提供一种驱动上述液晶像素电路的方法。
本发明的一实施例提供一种液晶像素电路,包括:第一信号控制开关,受第一控制脉冲驱动导通,并电性耦接至数据电位;第二信号控制开关,受第一控制脉冲驱动导通,并电性耦接至参考电位;第三信号控制开关,受第二控制脉冲驱动导通,并电性耦接至数据电位;以及第一储存电容,具有第一电极端与第二电极端,且第一储存电容的第一电极端透过第二信号控制开关电性耦接至参考电位,并透过第三信号控制开关电性耦接至数据电位,而第一储存电容的第二电极端则透过第一信号控制开关电性耦接至数据电位。
本发明的另一实施例提供上述液晶像素电路的驱动方法,包括:提供数据电位及参考电位;在第一时间区段中提供第一控制脉冲至第一信号控制开关与第二信号控制开关;在第二时间区段中提供第二控制脉冲至第三信号控制开关;以及在第一时间区段及第二时间区段中使参考电位为固定值,其中,第二时间区段紧随于第一时间区段之后,且第一时间区段与第二时间区段不相重迭。
本发明的另一实施例提供一种面板驱动电路,其特征在于包括:数据驱动器、至少一条第一数据线、至少一条第二数据线以及一个升压区。数据驱动器提供至少一个数据电位,第一数据线电性耦接至数据驱动器以接收数据电位。升压区中包括至少一个升压电路,且此升压电路包括:第一信号控制开关,受第一控制脉冲驱动导通并电性耦接至对应的第一数据线以接收数据电位;第二信号控制开关,受第一控制脉冲驱动导通并电性耦接至一参考电位;第三信号控制开关,受第二控制脉冲驱动导通并电性耦接至对应的第一数据线以接收数据电位;以及第一储存电容,具有第一电极端与第二电极端,第一电极端透过第二信号控制开关电性耦接至参考电位,且透过第三信号控制开关接收数据电位,第二电极端透过第一信号控制开关接收数据电位且提供输出电位。第二数据线电性耦接至对应的升压电路以接收输出电位,并将输出电位提供给对应的至少一像素。
因此,本发明的面板驱动电路、液晶像素数据的升压电路及驱动其的方法,是藉由第一储存电容两端的电容耦合效应而将第一储存电容的输出电位进一步提升。藉此,可以使提供符合蓝相液晶所需的驱动电位的电路简化,所需电路元件减少,令制作成本大幅降低。
附图说明
图1是现有能提高电场效率的特殊制程结构的侧视图。
图2是根据本发明一实施例的液晶像素数据的升压电路的电路图。
图3是根据本发明一实施例的驱动升压电路的方法的流程图。
图4是图2的升压电路的操作时序图。
图5是图2的升压电路的储存电容的电容值与液晶电容的电容值的比值的关系图。
图6是根据本发明一实施例的液晶显示面板的电路方块图。
图7是根据本发明另一实施例的升压电路的电路图。
图8是根据本发明又一实施例的升压电路的电路图。
附图标记:
1、2、3、80、82、84、90:信号控制开关
4、5、86:储存电容
6:液晶电容
11、12、13、21、31:晶体管
111、211、311、112、212、312、804、806、824、826、844、846:源/漏极端
113、213、313、802、822、842:控制栅极端
170:液晶显示面板
180、190、740、742、748:升压电路
401、501、601、402、502、602、862、864:电极端
71~76:时间区段
8:透明导电膜
9:绝缘钝化膜
700:显示区
710:栅极驱动器
712、714:栅极线
720:升压区
730:数据驱动器
740a、740b、742a、742b、748a、748b:数据线
P1、P2、P3、P4、Pa、Pb:像素电路
VDAT:数据电位
COM:参考电位
G1、G2:控制信号
10、20、30、40:控制脉冲
I、II、III:曲线
0V:第一电位
15V:第二电位
具体实施方式
在本发明的一个实施例中所提供的液晶像素数据的升压电路,如图2所示,主要包括信号控制开关1、2与3(分别为后述的第一、第二与第三信号控制开关)、储存电容4与5(分别为后述的第一储存电容及第二储存电容)及液晶电容6。信号控制开关1电性耦接到数据电位VDAT,且其受到控制信号G1的控制,以于接收到控制信号G1中的控制脉冲的时候导通。信号控制开关2电性耦接到参考电位COM,且其同样受到控制信号G1的控制,以于接收到控制信号G1中的控制脉冲的时候导通。信号控制开关3电性耦接到数据电位VDAT,并受到控制信号G2控制,于接收到控制信号G2中的控制脉冲的时候导通。
储存电容4与5及液晶电容6分别具有电极端401、501、601与电极端402、502、602。其中,储存电容4的电极端401透过信号控制开关2而电性耦接至参考电位COM,电极端402则透过信号控制开关1而电性耦接至数据电位VDAT。储存电容5的电极端501电性耦接至参考电位COM,电极端502则透过信号控制开关3而电性耦接至数据电位VDAT,并且电性耦接至储存电容4的电极端401。液晶电容6的电极端601电性耦至参考电位COM,电极端602则电性耦至储存电容4的电极端402。
在本实施例中,信号控制开关1包括一个晶体管11,且此晶体管11具有源/漏极端111与112及控制栅极端113。信号控制开关2包括一个晶体管21,且此晶体管21具有源/漏极端211与212及控制栅极端213。信号控制开关3包括一个晶体管31,且此晶体管31具有源/漏极端311与312及控制栅极端313。
晶体管11的源/漏极端111电性耦接至数据电位VDAT,源/漏极端112电性耦接至储存电容4的电极端402及液晶电容6的电极端602,并由控制栅极端113接收控制信号G1。晶体管21的源/漏极端211电性耦接至储存电容4的电极端401以及晶体管3的源/漏极端312,源/漏极端212电性耦接至参考电位COM,控制栅极端213则接收控制信号G1。晶体管3的源/漏极端311电性耦接至数据电位VDAT,源/漏极端312电性耦接至储存电容5的电极端502,控制栅极端313则接收控制信号G2。在本实施例中,参考电位COM在相邻两帧中分别具有不同的第一电位与第二电位(在本例中,第一电位为0V,第二电位为15V)。此外,控制信号G1、G2中的控制脉冲是被依序提供至升压电路,且互不重迭。
请同时参考图2、图3与图4,其中图3为根据本发明一实施例的驱动升压电路的方法的流程图,图4为图2的升压电路的操作时序图。一开始如步骤301,并如图4所示,在第一帧(此处假设为Frame N)画面中,参考电位COM保持第一电位0V,并由信号控制开关1根据控制栅极端113所接收的控制信号G1的电位而决定源/漏极端111与112之间的电性通路的导通程度。当控制信号G1的电位处于低电位状态(在此实施例中以低电位关闭信号控制开关)时,源/漏极端111与112之间的电性通路并不导通;相反的,当控制信号G1的电位处于高电位状态时,就会导通源/漏极端111与112之间的电性通路。因此,当控制信号G1的控制脉冲10在第一时间区段71中被提供到控制栅极端113的时候,源/漏极端111与112之间的电性通路就被导通,而数据电位VDAT所提供的电位也就被从源/漏极端111导通至源/漏极端112,进而被提供至储存电容4与液晶电容6。
类似的,信号控制开关2亦同样根据由控制栅极端213所接收的控制信号G1的电位来决定源/漏极端211与212之间的电性通路的导通程度。于第一时间区段71中,当控制信号G1的控制脉冲10被提供到控制栅极端213,源/漏极端211与212之间的电性通路会被导通,而参考电位COM所提供的电位就会被从源/漏极端212导通至源/漏极端211。
藉由上述的操作,在时间区段71之中,储存电容4的电极端401与储存电容5的电极端502的电位就会约略等同于参考电位COM,而储存电容4的电极端402与液晶电容6的电极端602的电位则会约略等同于数据电位VDAT。
接下来如步骤302,由于信号控制开关3会根据控制栅极端313所接收的控制信号G2的电位而决定源/漏极端311与312之间的电性通路的导通程度,因此在紧随于时间区段71之后的时间区段72中,当控制信号G2的控制脉冲20被提供到控制栅极端313的时候,源/漏极端311与312之间的电性通路开始被导通,使得数据电位VDAT能通过信号控制开关3而被提供至储存电容5,进而改变储存电容5的电极端502与储存电容4的电极端401的电位,使电极端502与401从参考电位COM往数据电位VDAT改变,并于时间允许的前提下使得电极端502与401最终维持在数据电位VDAT。此时,因储存电容4的两端受电容耦合效应的影响,所以储存电容4的电极端402的电位也会随着改变。具体来说,电极端402的电位变化量约为数据电位VDAT与参考电位COM之间的差值,故液晶电容6的电极端602的电位将被推升至约为两倍的数据电位VDAT减去一个参考电位COM的值。由于液晶电容6的电极端601的电位维持在参考电位COM,因此液晶电容6两侧的电压就会提升至约为数据电位VDAT与参考电位COM的差值的两倍。其中,本发明的时间区段71与时间区段72不相重迭,且于两时间区段71、72中的参考电位亦保持在低电位并呈固定值。
接下来如步骤303所述,在时间区段73时,控制信号G1及G2均呈低电位状态,以藉此使信号控制开关1、2及3均为不导通。如此,则液晶电容6仍持续提供足够驱动蓝相液晶的电压,也就是前述数据电位VDAT与参考电位COM的差值的两倍的电压值,直到第一帧(Frame N)的画面结束。
无论参考电位COM是否变化,上述实施例皆可适用。但在参考电位COM比数据电位VDAT更高的状况下,最后在液晶电容6两侧所形成的电压会跟上述结论不同。以下将说明参考电位因为显示不同帧画面而有所不同时的电路运作过程。
如步骤304所述,在下一帧(Frame N+1)画面中,参考电位COM从第一电位0V改变成第二电位15V。于时间区段74中,当控制信号G1的控制脉冲30被提供到控制栅极端113的时候,源/漏极端111与112之间的电性通路就被导通,而数据电位VDAT所提供的电位也就从源/漏极端111导通至源/漏极端112。类似的,在控制信号G1的控制脉冲30被提供至信号控制开关2的控制栅极端213时,源/漏极端211与212之间的电性通路亦被导通,使得参考电位COM从源/漏极端212被导通至源/漏极端211。在此时,源/漏极端211(相当于电极端401与502)的电位约等同于参考电位COM,而源/漏极端112(相当于电极端402与602)的电位则约等同于数据电位VDAT。换句话说,此时储存电容4与液晶电容6两侧的电压值与时间区段71时相同,都是数据电位VDAT与参考电位COM之间的差值,但是在时间区段71中是数据电位VDAT的电位较高,而在时间区段74中则是参考电位COM的电位较高。
接下来如步骤305所述,于时间区段75时,控制信号G2的控制脉冲40被提供至信号控制开关3的控制栅极端313,源/漏极端311与312之间的电性通路则因此被导通,并使得数据电位VDAT通过信号控制开关3而传递至储存电容5。如此一来,电极端401与502的电位就会从原本的参考电位COM逐步往数据电位VDAT变化,而电位转换过程所产生的电位差则透过储存电容4的电容耦合效应而同步影响到电极端402与602,使得液晶电容6两侧所受的电压被推升。
如先前所述,在时间区段74中,电极端402与602的电位约等同于数据电位VDAT,而在时间区段75中,电极端402与602的电位还将进一步受到电容耦合效应的影响而改变。由于参考电位COM高于数据电位VDAT,因此电极端402与602受电容耦合效应的影响所改变的电位也是从原本的电位下降一个参考电位COM与数据电位VDAT之间的差值。因此,在时间区段75中,电极端402与602最后的电位约略等于:
VDAT-(COM-VDAT)=2*VDAT-COM
因此,液晶电容6的两侧所受的电压将约略等于:
COM-(2*VDAT-COM)=2*(COM-VDAT)
也就是说,液晶电容6两侧的电压同样会提升至约为数据电位VDAT与参考电位COM的差值的两倍。此处液晶电容6的两侧电压值与时间区段72时相同,但正负号刚好相反。
接下来如步骤306所述,在时间区段76中,控制信号G1及G2均呈低电位状态,以藉此关闭信号控制开关1、2及3的导通。液晶电容6仍持续提供足够驱动蓝相液晶的电压,也就是前述数据电位VDAT与参考电位COM的差值的两倍的电压值,直到此帧(Frame N+1)的画面结束。
请参考图5,其为储存电容4的电容值与液晶电容6的电容值比值的关系图,且在此关系图中,系以参考电位COM为0伏特来计算。当比值关系为0.125(曲线I)时,若输入电压(相当于数据电位)为14V,则输出电压(相当于液晶电容6两侧的电压)可提升至约为15V;相对的,当比值为4(曲线II)时,若输入电压同样为14V,则输出电压可进一步提升至25V。这个输出电压上的差异是因为当储存电容4的电容值较大时,所能够储存的电荷量也较多,因此在将电荷转移至液晶电容6时的电压差也越大。理论上来说,储存电容4与液晶电容6的比值应该是越大越好,但是受限于元件尺寸与成本、驱动时间等因素的考量,以电容值的比值关系介于0.125与4之间较为适当。而若要得到较佳的电压提升效率,也可使两者的比值关系调整至介于1至4之间。
上述实施方式中的升压电路是与像素电路整合在一起的,所以储存电容4的电极端402会电性耦接到液晶电容6。然而,此升压电路可以被设置在除了像素电路以外的其他位置上。请参照图6,其为根据本发明一实施例的液晶显示面板的电路方块图。在本实施例中,液晶显示面板170包括显示区700、栅极驱动器710、升压区720以及数据驱动器730。显示区700中包括了多个像素电路,如像素电路P1、P2、P3、P4、Pa与Pb等。其中,每个像素对应电性耦接至一条数据线与一条栅极线,例如像素P1就电性耦接至数据线740b与栅极线712,以藉由栅极线712的控制而决定是否接收在数据线740b上传递的数据。栅极驱动器710对每一条栅极线712、714提供对应的一个栅极驱动信号,而数据驱动器730则对每一条数据线740a、742a与748a提供一笔数据。
其中,与一般液晶显示面板不同的,在数据驱动器730与显示区700之间有一升压区720,升压区720中包括了多个升压电路,如升压电路740、742与748等。而本发明一实施例中的面板驱动电路主要包括了数据驱动器730、数据线740a~748a、数据线740b~748b以及升压区720。每一个升压电路,例如升压电路740,可以采用如图2所示的升压电路,仅需略去其中的液晶电容6,而直接以数据线740a所传递的电位为数据电位VDAT,并以储存电容4的电极端402电性耦接至数据线740b以做为升压电路740的输出。类似的,升压电路742与748则分别以数据线742a与748a所传递的电位为数据电位VDAT,并以数据线742b与748b分别为其输出。当然,在另一种设计方式中,升压区720也可以直接制作在数据驱动器730之中,此等变化并不会影响最后的升压结果,但能使原本不具备升压能力的液晶显示面板在更换数据驱动器之后就能得到本案所提供的升压效果。
图2所示的升压电路由于提供了储存电容5,所以可以适用在需要长期保持稳定电位的像素电路中。若仅是为了做为升压电路740~748之用,则可以考虑省去储存电容5。请参照图7,其为根据本发明另一实施例的升压电路的电路图。在本实施例中,升压电路180包括了信号控制开关80、82与84以及储存电容86,信号控制开关80是一个N型晶体管,并且具有控制栅极端802以及两个源/漏极端804与806;信号控制开关82同样是一个N型晶体管,并且具有控制栅极端822以及两个源/漏极端824与826;信号控制开关84也是一个N型晶体管,并且具有控制栅极端842以及两个源/漏极端844与846;储存电容86则具有两个电极端862与864。
如图所示,控制栅极端802接收控制信号G1、源/漏极端804接收数据电位VDAT,且源/漏极端806电性耦接至输出端OUT与储存电容86的电极端864,因此信号控制开关80可以根据控制信号G1的电位而决定源/漏极端804(或数据电位VDAT)至源/漏极端806间的电性通路的导通程度。类似的,控制栅极端822接收控制信号G1、源/漏极端826接收参考电位COM,且源/漏极端824电性耦接至储存电容86的电极端862,因此信号控制开关82可以根据控制信号G1的电位而决定源/漏极端826(或参考电位COM)至源/漏极端824间的电性通路的导通程度;再者,控制栅极端842接收控制信号G2、源/漏极端844接收数据电位VDAT,且源/漏极端846电性耦接至储存电容86的电极端862,因此信号控制开关84可以根据控制信号G2的电位而决定源/漏极端844(或数据电位VDAT)至源/漏极端846间的电性通路的导通程度。
图7所示的升压电路180与图2所示的升压电路大致相同,其主要差异点在于升压电路180藉由移除图2所示的升压电路中的储存电容5,而得以简化升压电路的结构并减少所需的布线空间。最后,图7与图2所示的两个升压电路的驱动方法完全相同,因此升压电路180的驱动方法可以参照先前所述的内容而为之,在此不予赘述。
此外,也可以藉由改变晶体管的类型而减少所需输入的控制信号。请参考图8,其为根据本发明又一实施例的升压电路的电路图。本实施例与图7所示的实施例的不同点在于,在升压电路190中位于图7的信号控制开关84对应位置的信号控制开关90,从原本的N型晶体管变更为P型晶体管,而且信号控制开关90的控制栅极端也改为与其他信号控制开关的控制栅极端一起接收控制信号CTL,而不再另外接收不同的控制信号。换句话说,在升压电路190中仅使用了一种控制脉冲,而在上述的其他实施例中则使用了两种控制脉冲。但虽有上述的不同,图8所示的实施例与图7所示的实施例的操作方式仍大致相同,故在此也不再多做说明。
本发明的液晶像素电路及驱动其的方法,是在第二储存电容接收及储存数据电位或参考电位时,令第一储存电容因电容耦合效应而对应改变液晶电容的电压,以藉此提供蓝相液晶所需的驱动电压。另方面,由于本发明所需电路元件因电路的简化而相对减少,因此制作成本亦可大幅降低。
Claims (11)
1.一种液晶像素数据的升压电路,其特征在于,包括:
一第一信号控制开关,受一第一控制脉冲驱动导通,并电性耦接至一数据电位;
一第二信号控制开关,受该第一控制脉冲驱动导通,并电性耦接至一参考电位;
一第三信号控制开关,受一第二控制脉冲驱动导通,并电性耦接至该数据电位;以及
一第一储存电容,具有第一电极端与第二电极端,该第一储存电容的第一电极端透过该第二信号控制开关电性耦接至该参考电位,且该第一储存电容的第一电极端透过该第三信号控制开关电性耦接至该数据电位,该第一储存电容的第二电极端透过该第一信号控制开关电性耦接至该数据电位,且该第一储存电容的第二电极端提供一输出电位。
2.如权利要求1所述的升压电路,其特征在于,该第一信号控制开关与该第二信号控制开关同时导通,但与该第三信号控制开关不同时导通。
3.如权利要求1所述的升压电路,其特征在于,该第一信号控制开关包括一晶体管,该晶体管具有一第一源/漏极端、一第二源/漏极端与一控制栅极端,该第一源/漏极端电性耦接至该数据电位,该第二源/漏极端电性耦接至该第一储存电容的第二电极端,该控制栅极端接收该第一控制脉冲,并依据该第一控制脉冲控制该第一源/漏极端及该第二源/漏极端间的电性通路的导通程度。
4.如权利要求1所述的升压电路,其特征在于,该第二信号控制开关包括一晶体管,该晶体管具有一第一源/漏极端、一第二源/漏极端与一控制栅极端,该第一源/漏极端电性耦接至该第一储存电容的第一电极端,该第二源/漏极端电性耦接至该参考电位,该控制栅极端接收该第一控制脉冲,并依据该第一控制脉冲控制该第一源/漏极端及该第二源/漏极端间的电性通路的导通程度。
5.如权利要求1所述的升压电路,其特征在于,该第三信号控制开关包括一晶体管,该晶体管具有一第一源/漏极端、一第二源/漏极端与一控制栅极端,该第一源/漏极端电性耦接至该数据电位,该第二源/漏极端电性耦接至该第一储存电容的第一电极端,该控制栅极端接收该第二控制脉冲,并依据该第二控制脉冲控制该第一源/漏极端及该第二源/漏极端间的电性通路的导通程度。
6.如权利要求1所述的升压电路,其特征在于,还包括:
一第二储存电容,具有第一电极端与第二电极端,该第二储存电容的第一电极端电性耦接至该参考电位,该第二储存电容的第二电极端透过该第三信号控制开关电性耦接至该数据电位;以及
一液晶电容,具有第一电极端与第二电极端,该液晶电容的第一电极端电性耦至该参考电位,该液晶电容的第二电极端电性耦至该第一储存电容的第二电极端。
7.如权利要求6所述的升压电路,其特征在于,该第一储存电容的电容值与该液晶电容的电容值的比值介于0.125与4之间。
8.如权利要求6所述的升压电路,其特征在于,该液晶电容的电容值不大于该第一储存电容的电容值。
9.如权利要求8所述的升压电路,其特征在于,该第一储存电容的电容值与该液晶电容的电容值的比值介于1与4之间。
10.一种驱动如权利要求1所述的升压电路的方法,其特征在于,包括:
提供该数据电位与该参考电位;
在一第一时间区段中提供该第一控制脉冲至该第一信号控制开关与该第二信号控制开关;
在一第二时间区段中提供该第二控制脉冲至该第三信号控制开关;以及
在该第一时间区段及该第二时间区段中使该参考电位为固定值,
其中,该第二时间区段紧随于该第一时间区段之后,且该第一时间区段与该第二时间区段不相重迭。
11.一种面板驱动电路,其特征在于,包括:
一数据驱动器,提供至少一数据电位;
至少一第一数据线,电性耦接至该数据驱动器以接收对应的该数据电位;
一升压区,包括至少一升压电路,该升压电路与该第一数据线相对应,包括:
一第一信号控制开关,受一第一控制脉冲驱动导通,并电性耦接至该第一数据线以接收该数据电位;
一第二信号控制开关,受该第一控制脉冲驱动导通,并电性耦接至一参考电位;
一第三信号控制开关,受一第二控制脉冲驱动导通,并电性耦接至该第一数据线以接收该数据电位;以及
一第一储存电容,具有第一电极端与第二电极端,该第一储存电容的第一电极端透过该第二信号控制开关电性耦接至该参考电位,且该第一储存电容的第一电极端透过该第三信号控制开关接收该数据电位,该第一储存电容的第二电极端透过该第一信号控制开关接收该数据电位,且该第一储存电容的第二电极端提供一输出电位;以及
至少一第二数据线,电性耦接至对应的该升压电路以接收该输出电位,并将该输出电位提供给对应的至少一像素。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103128507A TWI529694B (zh) | 2014-08-19 | 2014-08-19 | 面板驅動電路、液晶畫素資料的升壓電路及驅動其的方法 |
TW103128507 | 2014-08-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104575418A true CN104575418A (zh) | 2015-04-29 |
Family
ID=53091332
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410584433.6A Pending CN104575418A (zh) | 2014-08-19 | 2014-10-24 | 面板驱动电路、液晶像素数据的升压电路及驱动其的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9349341B2 (zh) |
CN (1) | CN104575418A (zh) |
TW (1) | TWI529694B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105304055A (zh) * | 2015-09-30 | 2016-02-03 | 友达光电股份有限公司 | 蓝相液晶显示装置 |
CN107645294A (zh) * | 2016-07-21 | 2018-01-30 | 中芯国际集成电路制造(上海)有限公司 | 一种交流/直流耦合电路 |
CN109683362A (zh) * | 2019-01-22 | 2019-04-26 | 深圳市华星光电半导体显示技术有限公司 | 液晶像素电路结构单元、液晶显示面板及其驱动方法 |
CN110264961A (zh) * | 2019-04-04 | 2019-09-20 | 上海中航光电子有限公司 | 驱动电路及其驱动方法、面板及其驱动方法 |
CN110718199A (zh) * | 2019-03-13 | 2020-01-21 | 友达光电股份有限公司 | 显示面板及其升压电路 |
CN112136173A (zh) * | 2018-05-25 | 2020-12-25 | 株式会社半导体能源研究所 | 显示装置及电子设备 |
CN112313736A (zh) * | 2018-07-05 | 2021-02-02 | 株式会社半导体能源研究所 | 显示装置及电子设备 |
US11436993B2 (en) | 2018-12-19 | 2022-09-06 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and electronic device |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10699653B2 (en) | 2018-08-31 | 2020-06-30 | Au Optronics Corporation | Display panel and pixel circuit |
KR20210107645A (ko) | 2018-12-26 | 2021-09-01 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 전자 기기 |
JP7289693B2 (ja) * | 2019-03-28 | 2023-06-12 | 株式会社ジャパンディスプレイ | 表示装置およびその駆動方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200823845A (en) * | 2006-11-16 | 2008-06-01 | Au Optronics Corp | Liquid crystal display and gate modulation method thereof |
JP2012083391A (ja) * | 2010-10-07 | 2012-04-26 | Casio Comput Co Ltd | 液晶表示装置 |
CN102725788A (zh) * | 2009-09-07 | 2012-10-10 | 夏普株式会社 | 像素电路和显示装置 |
CN103777421A (zh) * | 2012-10-24 | 2014-05-07 | 乐金显示有限公司 | 液晶显示装置及其驱动方法 |
CN103971654A (zh) * | 2014-02-17 | 2014-08-06 | 友达光电股份有限公司 | 像素电路及其驱动方法 |
CN104021772A (zh) * | 2014-03-28 | 2014-09-03 | 友达光电股份有限公司 | 液晶显示面板的液晶像素电路及其驱动方法 |
US8836626B2 (en) * | 2011-07-15 | 2014-09-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving the same |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI416498B (zh) | 2010-12-30 | 2013-11-21 | Au Optronics Corp | 液晶顯示裝置與其驅動方法 |
-
2014
- 2014-08-19 TW TW103128507A patent/TWI529694B/zh active
- 2014-10-24 CN CN201410584433.6A patent/CN104575418A/zh active Pending
- 2014-12-01 US US14/556,704 patent/US9349341B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200823845A (en) * | 2006-11-16 | 2008-06-01 | Au Optronics Corp | Liquid crystal display and gate modulation method thereof |
CN102725788A (zh) * | 2009-09-07 | 2012-10-10 | 夏普株式会社 | 像素电路和显示装置 |
JP2012083391A (ja) * | 2010-10-07 | 2012-04-26 | Casio Comput Co Ltd | 液晶表示装置 |
US8836626B2 (en) * | 2011-07-15 | 2014-09-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving the same |
CN103777421A (zh) * | 2012-10-24 | 2014-05-07 | 乐金显示有限公司 | 液晶显示装置及其驱动方法 |
CN103971654A (zh) * | 2014-02-17 | 2014-08-06 | 友达光电股份有限公司 | 像素电路及其驱动方法 |
CN104021772A (zh) * | 2014-03-28 | 2014-09-03 | 友达光电股份有限公司 | 液晶显示面板的液晶像素电路及其驱动方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105304055A (zh) * | 2015-09-30 | 2016-02-03 | 友达光电股份有限公司 | 蓝相液晶显示装置 |
CN107645294A (zh) * | 2016-07-21 | 2018-01-30 | 中芯国际集成电路制造(上海)有限公司 | 一种交流/直流耦合电路 |
CN112136173A (zh) * | 2018-05-25 | 2020-12-25 | 株式会社半导体能源研究所 | 显示装置及电子设备 |
CN112313736A (zh) * | 2018-07-05 | 2021-02-02 | 株式会社半导体能源研究所 | 显示装置及电子设备 |
US11521569B2 (en) | 2018-07-05 | 2022-12-06 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and electronic device |
US11715435B2 (en) | 2018-07-05 | 2023-08-01 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and electronic device |
US11436993B2 (en) | 2018-12-19 | 2022-09-06 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and electronic device |
CN109683362A (zh) * | 2019-01-22 | 2019-04-26 | 深圳市华星光电半导体显示技术有限公司 | 液晶像素电路结构单元、液晶显示面板及其驱动方法 |
CN110718199A (zh) * | 2019-03-13 | 2020-01-21 | 友达光电股份有限公司 | 显示面板及其升压电路 |
CN110264961A (zh) * | 2019-04-04 | 2019-09-20 | 上海中航光电子有限公司 | 驱动电路及其驱动方法、面板及其驱动方法 |
CN110264961B (zh) * | 2019-04-04 | 2022-08-02 | 上海中航光电子有限公司 | 驱动电路及其驱动方法、面板及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
US20160055817A1 (en) | 2016-02-25 |
TWI529694B (zh) | 2016-04-11 |
US9349341B2 (en) | 2016-05-24 |
TW201608555A (zh) | 2016-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104575418A (zh) | 面板驱动电路、液晶像素数据的升压电路及驱动其的方法 | |
US9159280B1 (en) | GOA circuit for liquid crystal displaying and display device | |
CN102867491B (zh) | 一种液晶面板驱动电路及方法、显示装置 | |
CN101312014B (zh) | 液晶显示装置及其驱动方法 | |
CN104050919B (zh) | 像素电路和显示装置 | |
CN103325333A (zh) | 用于消除显示器关机残影的电路 | |
WO2013143195A1 (zh) | 馈通电压补偿电路、液晶显示装置和馈通电压补偿方法 | |
CN104167168A (zh) | 像素电路及其驱动方法和显示装置 | |
CN203982748U (zh) | 像素电路和显示装置 | |
CN107545873A (zh) | 一种显示设备 | |
CN109410881B (zh) | 信号传输系统及信号传输方法 | |
CN106486075B (zh) | Goa电路 | |
CN107665687A (zh) | 一种显示设备 | |
CN105448250A (zh) | 显示器的栅极驱动方法及驱动模块 | |
CN105679266A (zh) | 关机用电路、外围驱动装置和液晶面板 | |
CN104167170A (zh) | 像素电路及其驱动方法和显示装置 | |
US10354601B2 (en) | DC voltage conversion circuit, DC voltage conversion method and liquid crystal display device | |
WO2019061729A1 (zh) | 显示装置及其驱动方法 | |
US20140340291A1 (en) | Chamfered Circuit and Control Method Thereof | |
WO2019061730A1 (zh) | 显示装置及其驱动方法 | |
CN107545872A (zh) | 一种显示设备 | |
CN103296881A (zh) | 可自行产生正电压或负电压的切换电路 | |
TW200923525A (en) | Liquid crystal display panel and driving method thereof and liquid crystal display device using the same | |
CN107665688A (zh) | 一种显示设备 | |
CN203895464U (zh) | 像素电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20150429 |
|
RJ01 | Rejection of invention patent application after publication |