CN103268211A - 基于共享存储机制的cmmb中准循环矩阵串行乘法器 - Google Patents
基于共享存储机制的cmmb中准循环矩阵串行乘法器 Download PDFInfo
- Publication number
- CN103268211A CN103268211A CN201310136642XA CN201310136642A CN103268211A CN 103268211 A CN103268211 A CN 103268211A CN 201310136642X A CN201310136642X A CN 201310136642XA CN 201310136642 A CN201310136642 A CN 201310136642A CN 103268211 A CN103268211 A CN 103268211A
- Authority
- CN
- China
- Prior art keywords
- generator polynomial
- circular matrix
- bit
- multiplier
- piece
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Complex Calculations (AREA)
Abstract
本发明提供了一种基于共享存储机制的CMMB中准循环矩阵串行乘法器,用于实现CMMB标准多码率QC-LDPC近似下三角编码中向量m与准循环矩阵F的乘法运算,该乘法器包括1个预先存储所有码率矩阵F中循环矩阵生成多项式的生成多项式查找表、1个滑动存储向量m数据比特的5位延时器、5个缓存生成多项式的256位缓冲器、5个对向量m数据比特和生成多项式进行标量乘的256位二进制乘法器、5个对乘积和移位寄存器内容进行模2加的256位二进制加法器、5个存储被循环左移1位的和的256位移位寄存器。本发明提供的准循环矩阵串行乘法器兼容所有码率,具有功耗小、结构简单、存储器消耗少、成本低等优点。
Description
技术领域
本发明涉及信道编码领域,特别涉及一种CMMB标准多码率QC-LDPC近似下三角编码中的准循环矩阵串行乘法器。
背景技术
低密度奇偶校验(Low-Density Parity-Check,LDPC)码是高效的信道编码技术之一,而QC-LDPC(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码。QC-LDPC码的生成矩阵G和校验矩阵H都是由循环矩阵构成的阵列,具有分段循环的特点,故被称为QC-LDPC码。循环矩阵的首行是末行循环右移1位的结果,其余各行都是其上一行循环右移1位的结果,因此,循环矩阵完全由其首行来表征。通常,循环矩阵的首行被称为它的生成多项式。
当采用近似下三角编码方法对QC-LDPC码进行编码时,通过行列交换,校验矩阵H变换成近似下三角形状HALT,它由6个子矩阵组成如下:
其中,L是下三角矩阵。HALT对应码字vALT=(s,p,q),矩阵A和C对应信息向量s,矩阵B和D对应一部分校验向量p,矩阵L和E则对应余下的校验向量q。计算部分校验向量p的方法如下:
p=s(C+EL-1A)Τ((D+EL-1B)-1)Τ (2)
其中,上标-1和Τ分别表示对矩阵求逆和转置。令
m=s(C+EL-1A)Τ (3)
F=((D+EL-1B)-1)Τ (4)
则向量m和矩阵F满足如下关系:
p=mF(5)
矩阵F是由如下u×u个b×b阶循环矩阵Fi,j(0≤i<u,0≤j<u)构成的准循环矩阵:
F的连续b行和b列分别被称为块行和块列。由式(6)可知,F有u块行和u块列。令fi,j是循环矩阵Fi,j的生成多项式。
令向量m=(e0,e1,…,eu×b-1),部分校验向量p=(d0,d1,…,du×b-1)。以b比特为一段,向量m和部分校验向量p均被等分为u段,即m=(m0,m1,…,mu-1)和p=(p0,p1,…,pu-1)。由式(5)可知,部分校验向量的第j段pj满足
pj=m0F0,j+m1F1,j+…+miFi,j+…+mu-1Fu-1,j (7)
式(5)涉及向量与准循环矩阵的乘法,目前广泛采用的是基于u个I型移位寄存器加累加器(Type-I Shift-Register-Adder-Accumulator,SRAA-I)电路的方案。图1是单个SRAA-I电路的功能框图,向量m逐位串行送入该电路。当用SRAA-I电路计算校验段pj(0≤j<u)时,生成多项式查找表预先存储准循环矩阵F的第j块列的所有生成多项式,累加器被清零初始化。当第0个时钟周期到来时,移位寄存器从生成多项式查找表加载F的第0块行、第j块列的生成多项式,比特e0移入电路,并与移位寄存器的内容进行标量乘,乘积与累加器的内容0模2加,和存回累加器。当第1个时钟周期到来时,移位寄存器循环右移1位,内容变为,比特e1移入电路,并与移位寄存器的内容进行标量乘,乘积与累加器的内容模2加,和存回累加器。上述右移-乘-加-存储过程继续进行下去。当第b-1个时钟周期结束时,比特eb-1已移入电路,此时累加器存储的是部分和m0F0,j,这是向量段m0对pj的贡献。当第b个时钟周期到来时,移位寄存器从生成多项式查找表加载F的第1块行、第j块列的生成多项式,重复上述右移-乘-加-存储过程。当向量段m1完全移入电路时,累加器存储的是部分和m0F0,j+m1F1,j。重复上述过程,直到整个向量m全部串行移入电路。此时,累加器存储的是校验段pj。使用u个SRAA-I电路能构成图2所示的准循环矩阵串行乘法器,它在u×b个时钟周期内同时求出u个校验段。该方案需要2×u×b个寄存器、u×b个二输入与门和u×b个二输入异或门,还需要u个u×b比特ROM存储循环矩阵的生成多项式。
CMMB标准采用了码率η=0.5和0.75两种QC-LDPC码,均有b=256。对于码率η=0.5和0.75,u分别是5和3。
为兼容2种码率,CMMB标准QC-LDPC近似下三角编码中准循环矩阵串行乘法的现有解决方案是基于5个SRAA-I电路,需要2560个寄存器、1280个二输入与门和1280个二输入异或门,还需要3个2048比特的ROM分别存储2种码率准循环矩阵F的第0、1、2块列的循环矩阵生成多项式,2个1280比特的ROM存储η=0.5码率F的第3、4块列的循环矩阵生成多项式。该方案有两个缺点:一是移位寄存器在每个时钟周期要么加载新的生成多项式,要么循环右移1位,造成单个寄存器的存储内容不断变化,进而导致电路的功耗大;二是循环矩阵的生成多项式分散在多个大小不等的ROM中,众所周知,当用FPGA片内的存储器实现ROM时,不可避免地会造成存储器的浪费,ROM个数越多浪费越严重,势必造成电路的存储器大、成本高。
发明内容
CMMB标准多码率QC-LDPC近似下三角编码中准循环矩阵串行乘法的现有实现方案存在功耗高、存储器大、成本高的缺点,针对这些技术问题,本发明提供了一种基于共享存储机制的准循环矩阵串行乘法器。
如图4所示,CMMB标准多码率QC-LDPC近似下三角编码中的准循环矩阵串行乘法器主要由6部分组成:生成多项式查找表、缓冲器、b位二进制乘法器、b位二进制加法器、移位寄存器和延时器。乘法过程分5步完成:第1步,清零延时器D和移位寄存器R0,R1,…,R4,根据不同的码率η,缓冲器Bj在第i×b+j个时钟周期到来时从生成多项式查找表加载准循环矩阵F第i块行、第j块列的生成多项式fi,j,而在其它时刻保持不变;第2步,当第k个时钟周期到来时,延时器D输入比特ek(0≤k<u×b),缓冲器B0,B1,…,B4中的生成多项式分别通过b位二进制乘法器M0,M1,…,M4与延时器D中的数据比特D0,D1,…,D4进行标量乘,b位二进制乘法器M0,M1,…,M4的乘积分别通过b位二进制加法器A0,A1,…,A4与移位寄存器R0,R1,…,R4的内容相加,b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4;第3步,以1为步长递增改变k的取值,重复第2步u×b次,直到整个向量m输入完毕;第4步,当时钟周期到来时,延时器D输入填充比特0,缓冲器B0,B1,…,B4中的生成多项式分别通过b位二进制乘法器M0,M1,…,M4与延时器D中的数据比特D0,D1,…,D4进行标量乘,b位二进制乘法器M0,M1,…,M4的乘积分别通过b位二进制加法器A0,A1,…,A4与移位寄存器R0,R1,…,R4的内容相加,b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4;第5步,重复第4步5次,直到5个填充比特0输入完毕,此时,移位寄存器R0,R1,…,Ru-1存储的分别是校验段p0,p1,…,pu-1,它们构成了部分校验向量p=(p0,p1,…,pu-1)。
本发明提供的准循环矩阵串行乘法器结构简单,兼容CMMB标准中所有码率的QC-LDPC码,能在基本上保持速度和逻辑资源耗费不变的条件下,降低功耗,减少存储器需求,节约成本。
关于本发明的优势与方法可通过下面的发明详述及附图得到进一步的了解。
附图说明
图1是I型移位寄存器加累加器SRAA-I电路的功能框图;
图2是由u个SRAA-I电路构成的准循环矩阵串行乘法器;
图3是缓冲器加移位寄存器BASR电路的功能框图;
图4是由5个BASR电路构成的一种基于共享存储机制的准循环矩阵串行乘法器。
具体实施方式
下面结合附图对本发明的较佳实施例作详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围作出更为清楚明确的界定。
式(9)是一个乘-加-左移-存储的过程,其实现用缓冲器加移位寄存器(Buffer-Adder-Shift-Register,BASR)电路。图3是BASR电路的功能框图,向量m被逐位串行送入该电路。当用BASR电路计算校验段pj(0≤j<u)时,生成多项式查找表预先存储准循环矩阵F的第j块列的所有生成多项式,移位寄存器被清零初始化。当第0个时钟周期到来时,缓冲器从生成多项式查找表加载F的第0块行、第j块列的生成多项式f0,j,比特e0移入电路,并与缓冲器的内容f0,j进行标量乘,乘积e0f0,j与移位寄存器的内容0模2加,和e0f0,j循环左移1位的结果(0+e0f0,j)l(1)存回移位寄存器。当第1个时钟周期到来时,缓冲器的内容保持不变,比特e1移入电路,并与缓冲器的内容f0,j进行标量乘,乘积e1f0,j与移位寄存器的内容(0+e0f0,j)l(1)模2加,和(0+e0f0,j)l(1)+e1f0,j循环左移1位的结果((0+e0f0,j)l(1)+e1f0,j)l(1)存回移位寄存器。上述乘-加-左移-存储过程继续进行下去。当第b-1个时钟周期结束时,比特eb-1已移入电路,此时移位寄存器存储的是部分和m0F0,j,这是向量段m0对pj的贡献。当第b个时钟周期到来时,缓冲器从生成多项式查找表加载F的第1块行、第j块列的生成多项式f1,j,重复上述乘-加-左移-存储过程。当向量段m1完全移入电路时,移位寄存器存储的是部分和m0F0,j+m1F1,j。重复上述过程,直到整个向量m全部串行移入电路。此时,移位寄存器存储的是校验段pj。
图4给出了由5个BASR电路构成的一种基于共享存储机制的准循环矩阵串行乘法器,由生成多项式查找表、缓冲器、b位二进制乘法器、b位二进制加法器、移位寄存器和延时器六种功能模块组成。生成多项式查找表用于存储所有循环矩阵的生成多项式,5个BASR电路共享该查找表,分时从中读取生成多项式。缓冲器B0,B1,…,B4分别缓存第0,1,…,4块列中循环矩阵的生成多项式。缓冲器B0,B1,…,B4中的生成多项式分别与延时器D中的数据比特D0,D1,…,D4进行标量乘,这5个标量乘法分别通过b位二进制乘法器M0,M1,…,M4完成。b位二进制乘法器M0,M1,…,M4的乘积分别与移位寄存器R0,R1,…,R4的内容相加,这5个模2加法分别通过b位二进制加法器A0,A1,…,A4完成。b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4。延时器D中的数据比特D0~D4滑动存储向量m的5比特数据。
生成多项式查找表存储所有码率准循环矩阵F中的循环矩阵生成多项式,对于任一码率,先依次存储第0块行中第0,1,…,u-1块列对应的生成多项式,再依次存储第1块行中第0,1,…,u-1块列对应的生成多项式,依此类推,最后依次存储第u-1块行中第0,1,…,u-1块列对应的生成多项式。
本发明提供了一种基于共享存储机制的准循环矩阵串行乘法,它兼容CMMB标准中2种码率QC-LDPC码,其乘法步骤描述如下:
第1步,清零延时器D和移位寄存器R0,R1,…,R4,根据不同的码率η,缓冲器Bj在第i×b+j个时钟周期到来时从生成多项式查找表加载准循环矩阵F第i块行、第j块列的生成多项式fi,j,而在其它时刻保持不变;
第2步,当第k个时钟周期到来时,延时器D输入比特ek(0≤k<u×b),缓冲器B0,B1,…,B4中的生成多项式分别通过b位二进制乘法器M0,M1,…,M4与延时器D中的数据比特D0,D1,…,D4进行标量乘,b位二进制乘法器M0,M1,…,M4的乘积分别通过b位二进制加法器A0,A1,…,A4与移位寄存器R0,R1,…,R4的内容相加,b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4;
第3步,以1为步长递增改变k的取值,重复第2步u×b次,直到整个向量m输入完毕;
第4步,当时钟周期到来时,延时器D输入填充比特0,缓冲器B0,B1,…,B4中的生成多项式分别通过b位二进制乘法器M0,M1,…,M4与延时器D中的数据比特D0,D1,…,D4进行标量乘,b位二进制乘法器M0,M1,…,M4的乘积分别通过b位二进制加法器A0,A1,…,A4与移位寄存器R0,R1,…,R4的内容相加,b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4;
第5步,重复第4步5次,直到5个填充比特0输入完毕,此时,移位寄存器R0,R1,…,Ru-1存储的分别是校验段p0,p1,…,pu-1,它们构成了部分校验向量p=(p0,p1,…,pu-1)。
从以上步骤不难看出,整个计算过程共需u×b+5个时钟周期,比现有的基于5个SRAA-I电路的串行乘法方案多了5个时钟周期。对于CMMB标准采用的2种QC-LDPC码,码率η=0.5和0.75时,u×b分别是1280和768。5比u×b小2个量级,可忽略不计。可见,两种乘法方案的速度基本相同。
CMMB标准中准循环矩阵串行乘法的现有解决方案需要2560个寄存器、1280个二输入与门和1280个二输入异或门,而本发明需要2565个寄存器、1280个二输入与门和1280个二输入异或门。两种乘法方案耗费相同数量的与门和异或门,本发明多用了5个寄存器。5远小于2560,可忽略不计。可见,两种乘法方案耗费的寄存器也基本相同。
综上,两种乘法方案有几乎完全相同的速度和逻辑资源耗费。然而,本发明具有两个明显优势,克服了CMMB标准中准循环矩阵串行乘法的现有解决方案的缺点。在现有解决方案中,移位寄存器在每个时钟周期要么加载新的生成多项式,要么循环右移1位,单个寄存器的存储内容不断变化导致电路的功耗大,而本发明使用缓冲器加载循环矩阵的生成多项式,无需循环移动,其内容每b=256个时钟周期变化一次,极大地降低了功率消耗。这是本发明的第一个优点。第二个优点是采用基于共享存储机制,使用单一ROM和同一数据总线实现生成多项式查找表,克服了现有解决方案中多个大小不等的ROM带来的浪费多、存储器大、成本高缺点,大大简化了生成多项式查找表的设计结构,最大程度地节约了存储空间,降低了造价。
简言之,对于CMMB标准多码率QC-LDPC近似下三角编码中的准循环矩阵串行乘法,与现有解决方案相比,本发明基本上保持了相同的速度和逻辑资源耗费,具有功耗小、结构简单、存储器消耗少、成本低等优点。
以上所述,仅为本发明的具体实施方式之一,但本发明的保护范围并不局限于此,任何熟悉本领域的技术人员在本发明所揭露的技术范围内,可不经过创造性劳动想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书所限定的保护范围为准。
Claims (4)
1.一种基于共享存储机制的CMMB中准循环矩阵串行乘法器,当采用近似下三角编码方法对CMMB标准多码率QC-LDPC码进行编码时涉及向量m与准循环矩阵F的乘法运算,矩阵F分为u块行和u块列,是由u×u个b×b阶循环矩阵Fi,j构成的阵列,fi,j是循环矩阵Fi,j的生成多项式,其中,b、i、j和u均为非负整数,0≤i<u,0≤j<u,CMMB标准采用了2种不同码率η的QC-LDPC码,η分别是0.5、0.75,对于这2种不同码率QC-LDPC码,均有b=256,2种不同码率对应的参数u分别是5、3,向量m=(e0,e1,…,eu×b-1),以b比特为一段,部分校验向量p被等分为u段,即p=(p0,p1,…,pu-1),其特征在于,所述乘法器包括以下部件:
生成多项式查找表,用于存储所有码率准循环矩阵F中循环矩阵的生成多项式;
延时器D,其数据比特D0,D1,…,D4滑动存储向量m的5比特数据;
缓冲器B0,B1,…,B4,分别缓存准循环矩阵F第0,1,…,4块列中循环矩阵的生成多项式;
b位二进制乘法器M0,M1,…,M4,分别对数据比特D0,D1,…,D4和缓冲器B0,B1,…,B4中的生成多项式进行标量乘;
b位二进制加法器A0,A1,…,A4,分别对b位二进制乘法器M0,M1,…,M4的乘积和移位寄存器R0,R1,…,R4的内容进行模2加;
移位寄存器R0,R1,…,R4,分别存储b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果以及最终的校验段p0,p1,…,p4。
2.根据权利要求1所述的一种基于共享存储机制的CMMB中准循环矩阵串行乘法器,其特征在于,所述生成多项式查找表存储所有码率准循环矩阵F中的循环矩阵生成多项式,对于任一码率,先依次存储第0块行中第0,1,…,u-1块列对应的生成多项式,再依次存储第1块行中第0,1,…,u-1块列对应的生成多项式,依此类推,最后依次存储第u-1块行中第0,1,…,u-1块列对应的生成多项式。
3.根据权利要求1所述的一种基于共享存储机制的CMMB中准循环矩阵串行乘法器,其特征在于,所述缓冲器B0,B1,…,B4共享生成多项式查找表,分时从中读取生成多项式,缓冲器Bj根据不同的码率η,在第i×b+j个时钟周期到来时从生成多项式查找表加载准循环矩阵F第i块行、第j块列的生成多项式fi,j,而在其它时刻保持不变。
4.一种基于共享存储机制的CMMB中准循环矩阵串行乘法方法,当采用近似下三角编码方法对CMMB标准多码率QC-LDPC码进行编码时涉及向量m与准循环矩阵F的乘法运算,矩阵F分为u块行和u块列,是由u×u个b×b阶循环矩阵Fi,j构成的阵列,fi,j是循环矩阵Fi,j的生成多项式,其中,b、i、j和u均为非负整数,0≤i<u,0≤j<u,CMMB标准采用了2种不同码率η的QC-LDPC码,η分别是0.5、0.75,对于这2种不同码率QC-LDPC码,均有b=256,2种不同码率对应的参数u分别是5、3,向量m=(e0,e1,…,eu×b-1),以b比特为一段,部分校验向量p被等分为u段,即p=(p0,p1,…,pu-1),其特征在于,所述乘法方法包括以下步骤:
第1步,清零延时器D和移位寄存器R0,R1,…,R4,根据不同的码率η,缓冲器Bj在第i×b+j个时钟周期到来时从生成多项式查找表加载准循环矩阵F第i块行、第j块列的生成多项式fi,j,而在其它时刻保持不变;
第2步,当第k个时钟周期到来时,延时器D输入比特ek,缓冲器B0,B1,…,B4中的生成多项式分别通过b位二进制乘法器M0,M1,…,M4与延时器D中的数据比特D0,D1,…,D4进行标量乘,b位二进制乘法器M0,M1,…,M4的乘积分别通过b位二进制加法器A0,A1,…,A4与移位寄存器R0,R1,…,R4的内容相加,b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4,其中,0≤k<u×b;
第3步,以1为步长递增改变k的取值,重复第2步u×b次,直到整个向量m输入完毕;
第4步,当时钟周期到来时,延时器D输入填充比特0,缓冲器B0,B1,…,B4中的生成多项式分别通过b位二进制乘法器M0,M1,…,M4与延时器D中的数据比特D0,D1,…,D4进行标量乘,b位二进制乘法器M0,M1,…,M4的乘积分别通过b位二进制加法器A0,A1,…,A4与移位寄存器R0,R1,…,R4的内容相加,b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R4;
第5步,重复第4步5次,直到5个填充比特0输入完毕,此时,移位寄存器R0,R1,…,Ru-1存储的分别是校验段p0,p1,…,pu-1,它们构成了部分校验向量p=(p0,p1,…,pu-1)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310136642XA CN103268211A (zh) | 2013-04-19 | 2013-04-19 | 基于共享存储机制的cmmb中准循环矩阵串行乘法器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310136642XA CN103268211A (zh) | 2013-04-19 | 2013-04-19 | 基于共享存储机制的cmmb中准循环矩阵串行乘法器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103268211A true CN103268211A (zh) | 2013-08-28 |
Family
ID=49011845
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310136642XA Pending CN103268211A (zh) | 2013-04-19 | 2013-04-19 | 基于共享存储机制的cmmb中准循环矩阵串行乘法器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103268211A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020103470A1 (zh) * | 2018-11-19 | 2020-05-28 | 华中科技大学 | 一种基于1t1r存储器的乘法器及运算方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6057720A (en) * | 1997-05-08 | 2000-05-02 | Hyundai Electronics Industries Co., Ltd. | High speed sticky signal generator |
CN102843152A (zh) * | 2012-09-27 | 2012-12-26 | 苏州威士达信息科技有限公司 | 基于并行滤波的cmmb中ldpc编码器和编码方法 |
CN102882533A (zh) * | 2012-09-27 | 2013-01-16 | 苏州威士达信息科技有限公司 | 基于查找表的dtmb中ldpc串行编码器和编码方法 |
CN102932011A (zh) * | 2012-11-22 | 2013-02-13 | 苏州威士达信息科技有限公司 | 基于查找表的cmmb中qc-ldpc并行编码方法 |
-
2013
- 2013-04-19 CN CN201310136642XA patent/CN103268211A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6057720A (en) * | 1997-05-08 | 2000-05-02 | Hyundai Electronics Industries Co., Ltd. | High speed sticky signal generator |
CN102843152A (zh) * | 2012-09-27 | 2012-12-26 | 苏州威士达信息科技有限公司 | 基于并行滤波的cmmb中ldpc编码器和编码方法 |
CN102882533A (zh) * | 2012-09-27 | 2013-01-16 | 苏州威士达信息科技有限公司 | 基于查找表的dtmb中ldpc串行编码器和编码方法 |
CN102932011A (zh) * | 2012-11-22 | 2013-02-13 | 苏州威士达信息科技有限公司 | 基于查找表的cmmb中qc-ldpc并行编码方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020103470A1 (zh) * | 2018-11-19 | 2020-05-28 | 华中科技大学 | 一种基于1t1r存储器的乘法器及运算方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103268217A (zh) | 基于循环左移的准循环矩阵串行乘法器 | |
CN103248372A (zh) | 基于循环左移的准循环ldpc串行编码器 | |
CN103236850A (zh) | 基于循环左移的深空通信中准循环矩阵串行乘法器 | |
CN103259544A (zh) | 共享存储机制的dtmb中准循环ldpc串行编码器 | |
CN103268215A (zh) | 基于循环左移的cmmb中准循环矩阵串行乘法器 | |
CN103235713A (zh) | 基于循环左移的dtmb中准循环矩阵串行乘法器 | |
CN103902509A (zh) | Wpan中全并行输入的循环左移准循环矩阵乘法器 | |
CN103929199A (zh) | Dtmb中全并行输入的循环左移准循环矩阵乘法器 | |
CN103236855A (zh) | 基于循环左移的近地通信中准循环ldpc串行编码器 | |
CN103268214A (zh) | 基于查找表的深空通信中准循环矩阵高速乘法器 | |
CN103236851A (zh) | 基于查找表的cmmb中准循环矩阵高速乘法器 | |
CN103269228A (zh) | 共享存储机制的cmmb中准循环ldpc串行编码器 | |
CN103268211A (zh) | 基于共享存储机制的cmmb中准循环矩阵串行乘法器 | |
CN103236858A (zh) | 基于循环左移的cmmb中准循环ldpc串行编码器 | |
CN103236859A (zh) | 共享存储机制的准循环ldpc串行编码器 | |
CN103236856A (zh) | 基于循环左移的dtmb中准循环ldpc串行编码器 | |
CN103236849B (zh) | 基于共享存储机制的dtmb中准循环矩阵串行乘法器 | |
CN103257843A (zh) | 无乘法运算的准循环矩阵串行乘法器 | |
CN103269226B (zh) | 共享存储机制的近地通信中准循环ldpc串行编码器 | |
CN103268216A (zh) | 基于共享存储机制的准循环矩阵串行乘法器 | |
CN103236852A (zh) | 无乘法运算的dtmb中准循环矩阵串行乘法器 | |
CN103905060A (zh) | Wpan中部分并行输入的累加左移准循环矩阵乘法器 | |
CN103929191A (zh) | 深空通信中部分并行输入的累加左移准循环矩阵乘法器 | |
CN103268213A (zh) | 无需存储器的dtmb中准循环矩阵高速乘法器 | |
CN103236854A (zh) | 基于共享存储机制的深空通信中准循环矩阵串行乘法器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20130828 |