CN103236856A - 基于循环左移的dtmb中准循环ldpc串行编码器 - Google Patents
基于循环左移的dtmb中准循环ldpc串行编码器 Download PDFInfo
- Publication number
- CN103236856A CN103236856A CN2013101367278A CN201310136727A CN103236856A CN 103236856 A CN103236856 A CN 103236856A CN 2013101367278 A CN2013101367278 A CN 2013101367278A CN 201310136727 A CN201310136727 A CN 201310136727A CN 103236856 A CN103236856 A CN 103236856A
- Authority
- CN
- China
- Prior art keywords
- generator
- row
- quasi
- piece
- matrix
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Error Detection And Correction (AREA)
Abstract
本发明提供了一种基于循环左移的DTMB中准循环LDPC串行编码器,该编码器包括35个预先存储所有码率生成矩阵中循环矩阵生成多项式的生成多项式查找表、35个对信息比特和生成多项式进行标量乘的127位二进制乘法器、35个对乘积和移位寄存器内容进行模2加的127位二进制加法器、35个存储被循环左移1位的和的127位移位寄存器。最终,校验数据包含于35个移位寄存器中。本发明提供的串行编码器兼容DTMB系统中所有码率的准循环LDPC码,具有寄存器少、结构简单、功耗小、成本低等优点。
Description
技术领域
本发明涉及信道编码领域,特别涉及一种DTMB系统中准循环LDPC码的串行编码器。
背景技术
低密度奇偶校验(Low-Density Parity-Check,LDPC)码是高效的信道编码技术之一,而准循环LDPC(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码。QC-LDPC码的生成矩阵G和校验矩阵H都是由循环矩阵构成的阵列,具有分段循环的特点,故被称为准循环LDPC码。循环矩阵的首行是末行循环右移1位的结果,其余各行都是其上一行循环右移1位的结果,因此,循环矩阵完全由其首行来表征。通常,循环矩阵的首行被称为它的生成多项式。
DTMB标准采用了系统形式的QC-LDPC码,其生成矩阵G的左半部分是由a×c个b×b阶循环矩阵Gi,j(0≤i<a,0≤j<c,t=a+c)构成的阵列,右半部分是一个单位矩阵,如下所示:
其中,I是b×b阶单位矩阵,0是b×b阶全零矩阵。G的连续b行和b列分别被称为块行和块列。由式(1)可知,G有a块行和t块列。令gi,j是循环矩阵Gi,j的生成多项式。DTMB标准采用了码率η=0.4、0.6和0.8三种QC-LDPC码,均有t=59和b=127。图1给出了不同码率η下的参数a和c。
对于DTMB标准,生成矩阵G对应码字v=(p,s),G的前c块列对应的是校验向量p=(d0,d1,…,dc×b-1),后a块列对应的是信息向量s=(e0,e1,…,ea×b-1)。以b比特为一段,校验向量p被等分为c段,即p=(p0,p1,…,pc-1);信息向量s被等分为a段,即s=(s0,s1,…,sa-1)。由v=sG可知,第j段校验向量满足
pj=s0G0,j+s1G1,j+…+siGi,j+…+sa-1Ga-1,j (2)
目前,QC-LDPC串行编码广泛采用的是基于c个I型移位寄存器加累加器(Type-IShift-Register-Adder-Accumulator,SRAA-I)电路的方案。图2是单个SRAA-I电路的功能框图,信息向量s逐位串行送入该电路。当用SRAA-I电路对校验段pj(0≤j<c)进行编码时,生成多项式查找表预先存储生成矩阵G的第j块列的所有生成多项式,累加器被清零初始化。当第0个时钟周期到来时,移位寄存器从生成多项式查找表加载G的第0块行、第j块列的生成多项式信息比特e0移入电路,并与移位寄存器的内容进行标量乘,乘积与累加器的内容0模2加,和存回累加器。当第1个时钟周期到来时,移位寄存器循环右移1位,内容变为信息比特e1移入电路,并与移位寄存器的内容进行标量乘,乘积与累加器的内容模2加,和存回累加器。上述右移-乘-加-存储过程继续进行下去。当第b-1个时钟周期结束时,信息比特eb-1已移入电路,此时累加器存储的是部分和s0G0,j,这是信息段s0对pj的贡献。当第b个时钟周期到来时,移位寄存器从生成多项式查找表加载G的第1块行、第j块列的生成多项式重复上述右移-乘-加-存储过程。当信息段s1完全移入电路时,累加器存储的是部分和s0G0,j+s1G1,j。重复上述过程,直到整个信息向量s全部串行移入电路。此时,累加器存储的是校验段pj。使用c个SRAA-I电路能构成图3所示的串行编码器,它在a×b个时钟周期内同时求出c个校验段。该方案需要2×c×b个寄存器、c×b个二输入与门和c×b个二输入异或门,还需要c个a×b比特ROM存储循环矩阵的生成多项式。
为兼容3种码率,DTMB标准中QC-LDPC串行编码的现有解决方案是基于35个SRAA-I电路,需要8890个寄存器、4445个二输入与门和4445个二输入异或门,还需要278,892比特的ROM存储3种码率生成矩阵G的所有循环矩阵生成多项式。该方案的缺点之一是需要大量寄存器,势必会造成电路的功耗大、成本高。
发明内容
DTMB系统中多码率QC-LDPC串行编码的现有实现方案存在功耗大、成本高的缺点,针对这些技术问题,本发明提供了一种基于循环左移的串行编码器。
如图5所示,DTMB系统中多码率QC-LDPC码的串行编码器主要由4部分组成:生成多项式查找表、b位二进制乘法器、b位二进制加法器和移位寄存器。编码过程分3步完成:第1步,清零移位寄存器R0,R1,…,R34;第2步,输入信息比特ek(0≤k<a×b),生成多项式查找表L0,L1,…,L34分别输出码率η生成矩阵G第i=[k/b](符号[k/b]表示不大于k/b的最大整数)块行中第0,1,…,34块列的生成多项式,这些生成多项式分别通过b位二进制乘法器M0,M1,…,M34与信息比特ek进行标量乘,b位二进制乘法器M0,M1,…,M34的乘积分别通过b位二进制加法器A0,A1,…,A34与移位寄存器R0,R1,…,R34的内容相加,b位二进制加法器A0,A1,…,A34的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R34;第3步,以1为步长递增改变k的取值,重复第2步a×b次,直到整个信息向量s输入完毕,此时,移位寄存器R0,R1,…,Rc-1存储的分别是校验段p0,p1,…,pc-1,它们构成了校验向量p=(p0,p1,…,pc-1)。
本发明提供的串行编码器结构简单,兼容DTMB系统中所有码率的QC-LDPC码,能在保持编码速度的条件下,减少寄存器,降低功耗,节约成本。
关于本发明的优势与方法可通过下面的发明详述及附图得到进一步的了解。
附图说明
图1汇总了DTMB系统中3种码率QC-LDPC码生成矩阵的参数a和c;
图2是I型移位寄存器加累加器SRAA-I电路的功能框图;
图3是由c个SRAA-I电路构成的QC-LDPC串行编码器;
图4是乘加移位寄存器MASR电路的功能框图;
图5是由35个MASR电路构成的一种基于循环左移的QC-LDPC串行编码器。
具体实施方式
下面结合附图对本发明的较佳实施例作详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围作出更为清楚明确的界定。
=(ei×bgi,j)l(b)+(ei×b+1gi,j)l(b-1)+…+(ei×b+b-1gi,j)l(1)
=(0+ei×bgi,j)l(b)+(ei×b+1gi,j)l(b-1)+…+(ei×b+b-1gi,j)l(1) (4)
=((0+ei×bgi,j)l(1)+ei×b+1gi,j)l(b-1)+…+(ei×b+b-1gi,j)l(1)
=(…((0+ei×bgi,j)l(1)+ei×b+1gi,j)l(1)+…+ei×b+b-1gi,j)l(1)
与式(3)相比,式(4)的显著优点是生成多项式gi,j无需循环右移。式(4)是一个乘-加-左移-存储的过程,其实现用乘加移位寄存器(Multiplier-Adder-Shift-Register,MASR)电路。图4是MASR电路的功能框图,信息向量s被逐位串行送入该电路。当用MASR电路对校验段pj(0≤j<c)进行编码时,生成多项式查找表预先存储生成矩阵G的第j块列的所有生成多项式,移位寄存器被清零初始化。当第0个时钟周期到来时,生成多项式查找表输出G的第0块行、第j块列的生成多项式g0,j,信息比特e0移入电路,并与生成多项式g0,j进行标量乘,乘积e0g0,j与移位寄存器的内容0模2加,和e0g0,j循环左移1位的结果(0+e0g0,j)l(1)存回移位寄存器。当第1个时钟周期到来时,生成多项式查找表的输出保持不变,信息比特e1移入电路,并与生成多项式g0,j进行标量乘,乘积e1g0,j与移位寄存器的内容(0+e0g0,j)l(1)模2加,和(0+e0g0,j)l(1)+e1g0,j循环左移1位的结果((0+e0g0,j)l(1)+e1g0,j)l(1)存回移位寄存器。上述乘-加-左移-存储过程继续进行下去。当第b-1个时钟周期结束时,信息比特eb-1已移入电路,此时移位寄存器存储的是部分和s0G0,j,这是信息段s0对pj的贡献。当第b个时钟周期到来时,生成多项式查找表输出G的第1块行、第j块列的生成多项式g1,j,重复上述乘-加-左移-存储过程。当信息段s1完全移入电路时,移位寄存器存储的是部分和s0G0,j+s1G1,j。重复上述过程,直到整个信息向量s全部串行移入电路。此时,移位寄存器存储的是校验段pj。
图5给出了由35个MASR电路构成的一种基于循环左移的QC-LDPC串行编码器,由生成多项式查找表、b位二进制乘法器、b位二进制加法器和移位寄存器四种功能模块组成。生成多项式查找表L0,L1,…,L34分别预存所有码率生成矩阵G第0,1,…,34块列中的所有循环矩阵生成多项式。生成多项式查找表L0,L1,…,L34输出的生成多项式分别与信息比特ek(0≤k<a×b)进行标量乘,这35个标量乘法分别通过b位二进制乘法器M0,M1,…,M34完成。b位二进制乘法器M0,M1,…,M34的乘积分别与移位寄存器R0,R1,…,R34的内容相加,这35个模2加法分别通过b位二进制加法器A0,A1,…,A34完成。b位二进制加法器A0,A1,…,A34的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R34。
生成多项式查找表L0,L1,…,L34存储所有码率QC-LDPC码生成矩阵中的循环矩阵生成多项式。生成多项式查找表L0~L10分别依次存储η=0.4、0.6和0.8三种码率生成矩阵G第0~10块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。生成多项式查找表L11~L22分别依次存储η=0.4和0.6两种码率生成矩阵G第11~22块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。生成多项式查找表L23~L34分别存储η=0.4码率生成矩阵G第23~34块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
本发明提供了一种基于循环左移的QC-LDPC串行编码方法,它兼容DTMB标准中3种码率QC-LDPC码,其编码步骤描述如下:
第1步,清零移位寄存器R0,R1,…,R34;
第2步,输入信息比特ek(0≤k<a×b),生成多项式查找表L0,L1,…,L34分别输出码率η生成矩阵G第i=[k/b](符号[k/b]表示不大于k/b的最大整数)块行中第0,1,…,34块列的生成多项式,这些生成多项式分别通过b位二进制乘法器M0,M1,…,M34与信息比特ek进行标量乘,b位二进制乘法器M0,M1,…,M34的乘积分别通过b位二进制加法器A0,A1,…,A34与移位寄存器R0,R1,…,R34的内容相加,b位二进制加法器A0,A1,…,A34的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R34;
第3步,以1为步长递增改变k的取值,重复第2步a×b次,直到整个信息向量s输入完毕,此时,移位寄存器R0,R1,…,Rc-1存储的分别是校验段p0,p1,…,pc-1,它们构成了校验向量p=(p0,p1,…,pc-1)。
从以上步骤不难看出,整个编码过程共需a×b个时钟周期,与现有的基于35个SRAA-I电路的串行编码方法完全相同。
DTMB标准中QC-LDPC串行编码的现有解决方案需要8890个寄存器、4445个二输入与门和4445个二输入异或门,而本发明需要4445个寄存器、4445个二输入与门和4445个二输入异或门。两种编码方法耗费相同数量的与门和异或门,本发明节约了50%的寄存器。
综上可见,对于DTMB标准中3种QC-LDPC码的串行编码,与现有解决方案相比,本发明保持了相同的编码速度,节约了一半的寄存器,具有结构简单、功耗小、成本低等优点。
以上所述,仅为本发明的具体实施方式之一,但本发明的保护范围并不局限于此,任何熟悉本领域的技术人员在本发明所揭露的技术范围内,可不经过创造性劳动想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书所限定的保护范围为准。
Claims (5)
1.一种基于循环左移的DTMB中准循环LDPC串行编码器,准循环LDPC码的生成矩阵G分为a块行和t块列,前c块列对应的部分生成矩阵是由a×c个b×b阶循环矩阵Gi,j构成的阵列,gi,j是循环矩阵Gi,j的生成多项式,其中,t=a+c,a、b、c、i、j和t均为非负整数,0≤i<a,0≤j<c,DTMB标准采用了3种不同码率η的准循环LDPC码,η分别是0.4、0.6、0.8,对于这3种不同码率准循环LDPC码,均有t=59和b=127,3种不同码率对应的参数a分别是24、36、48,3种不同码率对应的参数c分别是35、23、11,生成矩阵G对应码字v=(p,s),G的前c块列对应的是校验向量p,后a块列对应的是信息向量s=(e0,e1,…,ea×b-1),以b比特为一段,校验向量p被等分为c段,即p=(p0,p1,…,pc-1),其特征在于,所述编码器包括以下部件:
生成多项式查找表L0,L1,…,L34,分别预存所有码率准循环LDPC码生成矩阵G中第0,1,…,34块列的循环矩阵生成多项式;
b位二进制乘法器M0,M1,…,M34,分别对信息比特和生成多项式查找表L0,L1,…,L34的输出进行标量乘;
b位二进制加法器A0,A1,…,A34,分别对b位二进制乘法器M0,M1,…,M34的乘积和移位寄存器R0,R1,…,R34的内容进行模2加;
移位寄存器R0,R1,…,R34,分别存储b位二进制加法器A0,A1,…,A34的和被循环左移1位后的结果以及最终的校验段p0,p1,…,p34。
2.根据权利要求1所述的一种基于循环左移的DTMB中准循环LDPC串行编码器,其特征在于,所述生成多项式查找表L0~L10分别依次存储η=0.4、0.6和0.8三种码率生成矩阵G第0~10块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
3.根据权利要求1所述的一种基于循环左移的DTMB中准循环LDPC串行编码器,其特征在于,所述生成多项式查找表L11~L22分别依次存储η=0.4和0.6两种码率生成矩阵G第11~22块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
4.根据权利要求1所述的一种基于循环左移的DTMB中准循环LDPC串行编码器,其特征在于,所述生成多项式查找表L23~L34分别存储η=0.4码率生成矩阵G第23~34块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
5.一种基于循环左移的DTMB中准循环LDPC串行编码方法,准循环LDPC码的生成矩阵G分为a块行和t块列,前c块列对应的部分生成矩阵是由a×c个b×b阶循环矩阵Gi,j构成的阵列,gi,j是循环矩阵Gi,j的生成多项式,其中,t=a+c,a、b、c、i、j和t均为非负整数,0≤i<a,0≤j<c,DTMB标准采用了3种不同码率η的准循环LDPC码,η分别是0.4、0.6、0.8,对于这3种不同码率准循环LDPC码,均有t=59和b=127,3种不同码率对应的参数a分别是24、36、48,3种不同码率对应的参数c分别是35、23、11,生成矩阵G对应码字v=(p,s),G的前c块列对应的是校验向量p,后a块列对应的是信息向量s=(e0,e1,…,ea×b-1),以b比特为一段,校验向量p被等分为c段,即p=(p0,p1,…,pc-1),其特征在于,所述编码方法包括以下步骤:
第1步,清零移位寄存器R0,R1,…,R34;
第2步,输入信息比特ek,生成多项式查找表L0,L1,…,L34分别输出码率η生成矩阵G第i=[k/b]块行中第0,1,…,34块列的生成多项式,这些生成多项式分别通过b位二进制乘法器M0,M1,…,M34与信息比特ek进行标量乘,b位二进制乘法器M0,M1,…,M34的乘积分别通过b位二进制加法器A0,A1,…,A34与移位寄存器R0,R1,…,R34的内容相加,b位二进制加法器A0,A1,…,A34的和被循环左移1位后的结果分别存入移位寄存器R0,R1,…,R34,其中,0≤k<a×b,符号[k/b]表示不大于k/b的最大整数;
第3步,以1为步长递增改变k的取值,重复第2步a×b次,直到整个信息向量s输入完毕,此时,移位寄存器R0,R1,…,Rc-1存储的分别是校验段p0,p1,…,pc-1,它们构成了校验向量p=(p0,p1,…,pc-1)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013101367278A CN103236856A (zh) | 2013-04-19 | 2013-04-19 | 基于循环左移的dtmb中准循环ldpc串行编码器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013101367278A CN103236856A (zh) | 2013-04-19 | 2013-04-19 | 基于循环左移的dtmb中准循环ldpc串行编码器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103236856A true CN103236856A (zh) | 2013-08-07 |
Family
ID=48884878
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2013101367278A Pending CN103236856A (zh) | 2013-04-19 | 2013-04-19 | 基于循环左移的dtmb中准循环ldpc串行编码器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103236856A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103905062A (zh) * | 2014-04-23 | 2014-07-02 | 荣成市鼎通电子信息科技有限公司 | Dtmb中部分并行输入的累加左移qc-ldpc编码器 |
CN103929206A (zh) * | 2014-04-23 | 2014-07-16 | 荣成市鼎通电子信息科技有限公司 | Dtmb中部分并行输入的右移累加qc-ldpc编码器 |
CN103929204A (zh) * | 2014-04-23 | 2014-07-16 | 荣成市鼎通电子信息科技有限公司 | Dtmb中全并行输入的循环左移qc-ldpc编码器 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102882531A (zh) * | 2012-09-27 | 2013-01-16 | 苏州威士达信息科技有限公司 | 基于求和阵列的dtmb中ldpc编码器和编码方法 |
CN102882533A (zh) * | 2012-09-27 | 2013-01-16 | 苏州威士达信息科技有限公司 | 基于查找表的dtmb中ldpc串行编码器和编码方法 |
CN102932009A (zh) * | 2012-11-21 | 2013-02-13 | 苏州威士达信息科技有限公司 | 基于查找表的dtmb中qc-ldpc并行编码方法 |
-
2013
- 2013-04-19 CN CN2013101367278A patent/CN103236856A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102882531A (zh) * | 2012-09-27 | 2013-01-16 | 苏州威士达信息科技有限公司 | 基于求和阵列的dtmb中ldpc编码器和编码方法 |
CN102882533A (zh) * | 2012-09-27 | 2013-01-16 | 苏州威士达信息科技有限公司 | 基于查找表的dtmb中ldpc串行编码器和编码方法 |
CN102932009A (zh) * | 2012-11-21 | 2013-02-13 | 苏州威士达信息科技有限公司 | 基于查找表的dtmb中qc-ldpc并行编码方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103905062A (zh) * | 2014-04-23 | 2014-07-02 | 荣成市鼎通电子信息科技有限公司 | Dtmb中部分并行输入的累加左移qc-ldpc编码器 |
CN103929206A (zh) * | 2014-04-23 | 2014-07-16 | 荣成市鼎通电子信息科技有限公司 | Dtmb中部分并行输入的右移累加qc-ldpc编码器 |
CN103929204A (zh) * | 2014-04-23 | 2014-07-16 | 荣成市鼎通电子信息科技有限公司 | Dtmb中全并行输入的循环左移qc-ldpc编码器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103248372A (zh) | 基于循环左移的准循环ldpc串行编码器 | |
CN103268217A (zh) | 基于循环左移的准循环矩阵串行乘法器 | |
CN103236850A (zh) | 基于循环左移的深空通信中准循环矩阵串行乘法器 | |
CN103268215A (zh) | 基于循环左移的cmmb中准循环矩阵串行乘法器 | |
CN103236855A (zh) | 基于循环左移的近地通信中准循环ldpc串行编码器 | |
CN103259544A (zh) | 共享存储机制的dtmb中准循环ldpc串行编码器 | |
CN103236856A (zh) | 基于循环左移的dtmb中准循环ldpc串行编码器 | |
CN103235713A (zh) | 基于循环左移的dtmb中准循环矩阵串行乘法器 | |
CN103236858A (zh) | 基于循环左移的cmmb中准循环ldpc串行编码器 | |
CN103902509A (zh) | Wpan中全并行输入的循环左移准循环矩阵乘法器 | |
CN103269227A (zh) | 基于循环左移的深空通信中准循环ldpc串行编码器 | |
CN103269228B (zh) | 共享存储机制的cmmb中准循环ldpc串行编码器 | |
CN103236852B (zh) | 无乘法运算的dtmb中准循环矩阵串行乘法器 | |
CN103236851A (zh) | 基于查找表的cmmb中准循环矩阵高速乘法器 | |
CN103236859A (zh) | 共享存储机制的准循环ldpc串行编码器 | |
CN103929191A (zh) | 深空通信中部分并行输入的累加左移准循环矩阵乘法器 | |
CN103257843A (zh) | 无乘法运算的准循环矩阵串行乘法器 | |
CN103269226B (zh) | 共享存储机制的近地通信中准循环ldpc串行编码器 | |
CN103929189A (zh) | 近地通信中部分并行输入的累加左移qc-ldpc编码器 | |
CN103905059A (zh) | Cdr中部分并行输入的右移累加qc-ldpc编码器 | |
CN103916135A (zh) | 近地通信中全并行输入的循环左移qc-ldpc编码器 | |
CN103929200A (zh) | Cdr中全并行输入的循环左移qc-ldpc编码器 | |
CN103929193A (zh) | 部分并行输入的累加左移qc-ldpc编码器 | |
CN103929196A (zh) | Wpan中全并行输入的循环左移qc-ldpc编码器 | |
CN103905055A (zh) | 部分并行输入的右移累加qc-ldpc编码器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20130807 |