CN102882531A - 基于求和阵列的dtmb中ldpc编码器和编码方法 - Google Patents

基于求和阵列的dtmb中ldpc编码器和编码方法 Download PDF

Info

Publication number
CN102882531A
CN102882531A CN2012103700020A CN201210370002A CN102882531A CN 102882531 A CN102882531 A CN 102882531A CN 2012103700020 A CN2012103700020 A CN 2012103700020A CN 201210370002 A CN201210370002 A CN 201210370002A CN 102882531 A CN102882531 A CN 102882531A
Authority
CN
China
Prior art keywords
vector
kinds
matrix
register
parallel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012103700020A
Other languages
English (en)
Other versions
CN102882531B (zh
Inventor
张鹏
蔡超时
刘晋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SUZHOU WEISHIDA INFORMATION TECHNOLOGY Co Ltd
Original Assignee
SUZHOU WEISHIDA INFORMATION TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SUZHOU WEISHIDA INFORMATION TECHNOLOGY Co Ltd filed Critical SUZHOU WEISHIDA INFORMATION TECHNOLOGY Co Ltd
Priority to CN201210370002.0A priority Critical patent/CN102882531B/zh
Publication of CN102882531A publication Critical patent/CN102882531A/zh
Application granted granted Critical
Publication of CN102882531B publication Critical patent/CN102882531B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Error Detection And Correction (AREA)

Abstract

本发明涉及一种解决DTMB系统中3种不同码率QC-LDPC码并行编码的方案,其特征在于,所述系统的QC-LDPC码的并行编码器主要由寄存器、求和阵列、选择器和b位二输入异或门四部分组成。本发明提供的QC-LDPC并行编码器兼容多码率,能在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。

Description

基于求和阵列的DTMB中LDPC编码器和编码方法
技术领域
本发明涉及数字地面电视广播领域,特别涉及一种DTMB系统中QC-LDPC码编码器的并行实现方法。
背景技术
由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。
低密度奇偶校验(Low-Density Parity-Check,LDPC)码以其逼近Shannon限的优异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)加以实现。目前,QC-LDPC码已广泛应用于IEEE 802.11n,802.16e和中国的数字地面电视广播DTMB等标准。
SRAA法是利用生成矩阵G进行编码。QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。假设a不是素数,可被分解为a=ux(u≤x),其中,u不等于1,x不等于a。那么,u路并行SRAA法完成一次编码需要bx+t个时钟周期,需要(uc+t)b个寄存器、ucb个二输入与门和ucb个二输入异或门。此外,还需要acb比特ROM存储循环矩阵的首行。
DTMB标准采用了3种不同码率的QC-LDPC码。对于这3种QC-LDPC码,均有t=59和b=127,3种a的最大公约数是u=12。图1给出了不同码率η下的参数a、c和x。
DTMB标准中QC-LDPC高速编码的现有解决方案是采用u=12路并行SRAA法,3种码率所需的编码时间分别是313、440和567个时钟周期。逻辑资源需要60833个寄存器、53340个二输入与门和53340个二输入异或门,这是由码率η=0.4对应的参数决定的。此外,3种码率共需278,892比特ROM存储循环矩阵的首行。当采用硬件实现时,需要较多的存储器和寄存器,势必会造成设备成本高,功耗大。
发明内容
针对DTMB系统多码率QC-LDPC高速编码的现有实现方案中存在的资源需求量大缺点,本发明提供了一种基于求和阵列的并行编码方法,能在保持编码速度不变的前提下,减少资源需求。
如图2所示,基于求和阵列的DTMB标准中多码率QC-LDPC码的并行编码器主要由4部分组成:寄存器、求和阵列、选择器和b位二输入异或门。整个编码过程分4步完成:第1步,输入信息向量s,保存至寄存器Rc+1~Rt,清零寄存器R1~Rc,并为选择器Ml(1≤l≤c)配置恰当的码率η;第2步,寄存器Rc+1~Rt串行左移1次,为求和阵列并行输入向量(s1,k,s2,k,…,su,k)(1≤k≤bx),所有选择器的控制端输入ρ=[(k-1)/b]+1(符号[(k-1)/b]表示不大于(k-1)/b的最大整数),所有选择器分别从求和阵列的输出端中选择b个,共同构成向量(s1,k,s2,k,…,su,k)与码率为η的子块首行矩阵Fρ的乘积,b位二输入异或门Al(1≤l≤c)将乘积的第l段b比特与寄存器Rl串行循环左移1次的结果相加,和存回寄存器Rl;第3步,以1为步长递增改变k的取值,重复第2步bx次;第4步,并行输出码字v=(p,s)。
本发明提供的QC-LDPC并行编码器兼容多码率,能在保持编码速度不变的前提下有效减少资源需求,从而达到降低硬件成本和功耗的目的。
关于本发明的优点与精神可通过接下来的发明详述及附图得到进一步的了解。
附图说明
图1给出了不同码率η下的参数a、c和x;
图2是DTMB标准中兼容3种码率QC-LDPC码的并行编码器整体结构;
图3是求和阵列的构成示意图;
图4给出了各种多输入异或门的数量;
图5比较了传统的u路并行SRAA法与本发明的资源消耗。
具体实施方式
下面结合附图和具体实施例对本发明作进一步说明,但不作为对本发明的限定。
QC-LDPC码是一类特殊的LDPC码,它的生成矩阵G和校验矩阵H都是由循环矩阵构成的阵列,具有分段循环特点,故被称为准循环LDPC码。从行的角度看,循环矩阵的每一行都是上一行(首行是末行)循环右移一位的结果;从列的角度看,循环矩阵的每一列都是前一列(首列是末列)循环下移一位的结果。循环矩阵的行向量构成的集合与列向量构成的集合完全相同,因此,循环矩阵完全可由它的首行或首列来表征。QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列:
G(或H)的连续b行和b列分别被称为块行和块列。假设gi,j(1≤i≤a,1≤j≤c)是循环矩阵Gi,j的首行,那么可按照如下方式定义a×bc阶块首行矩阵F:
Figure BDA00002213133200032
F是由生成矩阵G前c块列中所有循环矩阵的首行构成的,可视为由bc个a维列向量组成的。假设a不是素数,可被分解为a=ux(u≤x),其中,u不等于1,x不等于a。那么,块首行矩阵F的第u(ρ-1)+1~uρ(1≤ρ≤x)行构成了一个u×bc阶矩阵,称之为子块首行矩阵,记作Fρ。Fρ可视为由bc个u维列向量构成的。
对于DTMB标准,生成矩阵G对应码字v=(p,s),G的前c块列对应的是校验向量p,后a块列对应的是信息向量s。以b比特为一段,校验向量p被等分为c段,即p=(p1,p2,…,pc);信息向量s被等分为a段,即s=(s1,s2,…,sa)。对于第i(1≤i≤a)段信息向量si,有si=(si,1,si,2,…,si,b)。DTMB标准采用了3种不同码率的QC-LDPC码,均有t=59和b=127,3种a的最大公约数是u=12。图1给出了不同码率η下的参数a、c和x。
由式(1)、(2)和循环矩阵的特点,图2给出了适用于DTMB标准中3种码率QC-LDPC码的并行编码器,它主要由寄存器、求和阵列、选择器和b位二输入异或门四种功能模块组成。
寄存器R1~Rc用于计算和存储校验向量p=(p1,p2,…,pc),寄存器Rc+1~Rt用于缓存信息向量s=(s1,s2,…,sa)。
求和阵列对并行输入的u位信息比特s1,k,s2,k,…,su,k(1≤k≤bx)进行求和,具体而言,是从中选取m(1≤m≤u)个不同的元素进行模2加。由排列组合知识可知,穷举可得到2u-1=4095个不同的求和表达式。由于所有子块首行矩阵共有4086个不同的非零列向量,实际上只会用到其中的4086个求和表达式,它们是列向量与向量(s1,k,s2,k,…,su,k)的内积。4086个求和表达式可用4086个多输入异或门加以实现。多输入异或门的输入端数目范围是1~12,当只有一个输入端时,单输入异或门实际上是直连线。综上,求和阵列有u=12个输入端和4086个输出端,其内部由4086个多输入异或门组成,如图3所示。图4给出了各种多输入异或门的数量,它们总共相当于20418个二输入异或门。
选择器Ml(1≤l≤c)受控于码率η和子块首行矩阵Fρ的下标ρ(1≤ρ≤x)。ρ与向量(s1,k,s2,k,…,su,k)(1≤k≤bx)的关系为ρ=[(k-1)/b]+1(符号[(k-1)/b]表示不大于(k-1)/b的最大整数)。选择器Ml在求和阵列运算结果的基础上,根据码率η完成向量(s1,k,s2,k,…,su,k)(1≤k≤bx)与子块首行矩阵Fρ(1≤ρ≤x)的并行乘法。选择器Ml从求和阵列的输出端中选择b个,以构成向量(s1,k,s2,k,…,su,k)与子块首行矩阵Fρ乘积的第l段b比特,选择方式完全取决于码率为η的子块首行矩阵Fρ的bc个列向量。对于所有码率,求和阵列中多输入异或门的平均复用率高达(2*35+3*23+4*11)*127/4086=5.7。
b位二输入异或门Al(1≤l≤c)将向量(s1,k,s2,k,…,su,k)(1≤k≤bx)与子块首行矩阵Fρ乘积的第l段b比特累加到寄存器Rl中。
本发明提供了一种可变码率QC-LDPC码的并行编码方法,结合DTMB标准中多码率QC-LDPC码的并行编码器(如图2所示),其编码步骤描述如下:
第1步,输入信息向量s,保存至寄存器Rc+1~Rt,清零寄存器R1~Rc,并为选择器Ml(1≤l≤c)配置恰当的码率η;
第2步,寄存器Rc+1~Rt串行左移1次,为求和阵列并行输入向量(s1,k,s2,k,…,su,k)(1≤k≤bx),所有选择器的控制端输入ρ=[(k-1)/b]+1,所有选择器分别从求和阵列的输出端中选择b个,共同构成向量(s1,k,s2,k,…,su,k)与码率为η的子块首行矩阵Fρ的乘积,b位二输入异或门Al(1≤l≤c)将乘积的第l段b比特与寄存器Rl串行循环左移1次的结果相加,和存回寄存器Rl
第3步,以1为步长递增改变k的取值,重复第2步bx次,完成后,寄存器R1~Rc存储的是校验向量p=(p1,p2,…,pc),寄存器Rc+1~Rt存储的是信息向量s=(s1,s2,…,sa);
第4步,并行输出码字v=(p,s)。
从以上步骤不难看出,整个编码过程共需bx+t个时钟周期,这与传统的u路并行SRAA法完全相同。
图5比较了传统的u路并行SRAA法与本发明的资源消耗。注意,这里将选择器的基本选择单元视为一个二输入与门。从图5可清楚看到,与并行SRAA法相比,本发明的优势是无需存储器,使用了较少的寄存器、异或门和与门,耗费量分别是并行SRAA法的13%、47%和8%。
综上可见,与传统的u路并行SRAA法相比,本发明保持了编码速度,具有控制简单、资源消耗少、功耗小、成本低等优点。
以上所述的实施例,只是本发明较优选的具体实施方式,本领域的技术人员在本发明技术方案范围内进行的通常变化和替换都应包含在本发明的保护范围内。

Claims (5)

1.一种适合于DTMB标准采用的3种不同码率QC-LDPC码的并行编码器,QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,3种不同码率η分别是0.4、0.6、0.8,对于这3种不同码率QC-LDPC码,均有t=59和b=127,3种不同码率对应的参数a分别是24、36、48,3种不同码率对应的参数c分别是35、23、11,3种a的最大公约数是u=12,a=ux,3种不同码率对应的参数x分别是2、3、4,生成矩阵G对应码字v=(p,s),G的前c块列对应的是校验向量p,后a块列对应的是信息向量s,以b比特为一段,校验向量p被等分为c段,即p=(p1,p2,…,pc),信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),其特征在于,所述编码器包括以下部件:
寄存器R1~Rt,寄存器R1~Rc用于计算和存储校验向量p=(p1,p2,…,pc),寄存器Rc+1~Rt用于缓存信息向量s=(s1,s2,…,sa);
求和阵列,对并行输入的u位信息比特s1,k,s2,k,…,su,k进行组合求和,其中,1≤k≤bx;
选择器M1~Mc,在求和阵列运算结果的基础上,根据码率η完成向量(s1,k,s2,k,…,su,k)与子块首行矩阵Fρ的并行乘法,其中,1≤ρ≤x,ρ=[(k-1)/b]+1,符号[(k-1)/b]表示不大于(k-1)/b的最大整数;
b位二输入异或门A1~Ac,Al将向量(s1,k,s2,k,…,su,k)与子块首行矩阵Fρ乘积的第l段b比特累加到寄存器Rl中,其中,1≤l≤c。
2.如权利要求1所述的并行编码器,其特征在于,所述子块首行矩阵Fρ是由块首行矩阵F的第u(ρ-1)+1~uρ行构成的u×bc阶矩阵,而块首行矩阵F是由生成矩阵G前c块列中所有循环矩阵的首行构成的。
3.如权利要求1所述的并行编码器,其特征在于,所述求和阵列有u个输入端和4086个输出端,求和阵列对并行输入的u位信息比特s1,k,s2,k,…,su,k进行组合求和,所有子块首行矩阵共有4086个不同的非零列向量,它们与向量(s1,k,s2,k,…,su,k)的内积对应4086个求和表达式,这些求和表达式用4086个多输入异或门加以实现。
4.如权利要求1所述的并行编码器,其特征在于,所述选择器Ml根据码率η和子块首行矩阵Fρ的下标ρ从求和阵列的输出端中选择b个,以构成向量(s1,k,s2,k,…,su,k)与子块首行矩阵Fρ乘积的第l段b比特,选择方式完全取决于码率为η的子块首行矩阵Fρ的bc个列向量。
5.一种适合于DTMB标准采用的3种不同码率QC-LDPC码的并行编码方法,QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,3种不同码率η分别是0.4、0.6、0.8,对于这3种不同码率QC-LDPC码,均有t=59和b=127,3种不同码率对应的参数a分别是24、36、48,3种不同码率对应的参数c分别是35、23、11,3种a的最大公约数是u=12,a=ux,3种不同码率对应的参数x分别是2、3、4,生成矩阵G对应码字v=(p,s),G的前c块列对应的是校验向量p,后a块列对应的是信息向量s,以b比特为一段,校验向量p被等分为c段,即p=(p1,p2,…,pc),信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),其特征在于,所述编码方法包括以下步骤:
第1步,输入信息向量s,保存至寄存器Rc+1~Rt,清零寄存器R1~Rc,并为选择器配置恰当的码率η;
第2步,寄存器Rc+1~Rt串行左移1次,为求和阵列并行输入向量(s1,k,s2,k,…,su,k),所有选择器的控制端输入ρ=[(k-1)/b]+1,所有选择器分别从求和阵列的输出端中选择b个,共同构成向量(s1,k,s2,k,…,su,k)与码率为η的子块首行矩阵Fρ的乘积,b位二输入异或门Al将乘积的第l段b比特与寄存器Rl串行循环左移1次的结果相加,和存回寄存器Rl
第3步,以1为步长递增改变k的取值,重复第2步bx次,完成后,寄存器R1~Rc存储的是校验向量p=(p1,p2,…,pc),寄存器Rc+1~Rt存储的是信息向量s=(s1,s2,…,sa);
第4步,并行输出码字v=(p,s)。
CN201210370002.0A 2012-09-27 2012-09-27 基于求和阵列的dtmb中ldpc编码器和编码方法 Expired - Fee Related CN102882531B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210370002.0A CN102882531B (zh) 2012-09-27 2012-09-27 基于求和阵列的dtmb中ldpc编码器和编码方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210370002.0A CN102882531B (zh) 2012-09-27 2012-09-27 基于求和阵列的dtmb中ldpc编码器和编码方法

Publications (2)

Publication Number Publication Date
CN102882531A true CN102882531A (zh) 2013-01-16
CN102882531B CN102882531B (zh) 2015-03-25

Family

ID=47483716

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210370002.0A Expired - Fee Related CN102882531B (zh) 2012-09-27 2012-09-27 基于求和阵列的dtmb中ldpc编码器和编码方法

Country Status (1)

Country Link
CN (1) CN102882531B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103236856A (zh) * 2013-04-19 2013-08-07 荣成市鼎通电子信息科技有限公司 基于循环左移的dtmb中准循环ldpc串行编码器
CN103259544A (zh) * 2013-04-19 2013-08-21 荣成市鼎通电子信息科技有限公司 共享存储机制的dtmb中准循环ldpc串行编码器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6141788A (en) * 1998-03-13 2000-10-31 Lucent Technologies Inc. Method and apparatus for forward error correction in packet networks
CN1717871A (zh) * 2002-10-05 2006-01-04 数字方敦股份有限公司 连锁反应码的系统编码和解码

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6141788A (en) * 1998-03-13 2000-10-31 Lucent Technologies Inc. Method and apparatus for forward error correction in packet networks
CN1717871A (zh) * 2002-10-05 2006-01-04 数字方敦股份有限公司 连锁反应码的系统编码和解码

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103236856A (zh) * 2013-04-19 2013-08-07 荣成市鼎通电子信息科技有限公司 基于循环左移的dtmb中准循环ldpc串行编码器
CN103259544A (zh) * 2013-04-19 2013-08-21 荣成市鼎通电子信息科技有限公司 共享存储机制的dtmb中准循环ldpc串行编码器

Also Published As

Publication number Publication date
CN102882531B (zh) 2015-03-25

Similar Documents

Publication Publication Date Title
CN102882533B (zh) 基于查找表的dtmb中ldpc串行编码器和编码方法
CN102932009B (zh) 基于查找表的dtmb中qc-ldpc并行编码方法
CN102857235B (zh) 基于共享寄存器的dtmb中ldpc编码器和编码方法
CN102857324B (zh) 基于查找表的深空通信中ldpc串行编码器和编码方法
CN102857236B (zh) 基于求和阵列的cmmb中ldpc编码器和编码方法
CN102932007A (zh) 高度并行的深空通信中qc-ldpc编码器和编码方法
CN102843152B (zh) 基于并行滤波的cmmb中ldpc编码器和编码方法
CN102843150B (zh) 一种低延时的qc-ldpc并行编码器和编码方法
CN102843151A (zh) 一种低延时的cmmb中ldpc并行编码器和编码方法
CN102857238B (zh) 基于求和阵列的深空通信中ldpc编码器和编码方法
CN102843147A (zh) 循环右移累加基的dtmb中ldpc编码器和编码方法
CN102857239B (zh) 基于查找表的cmmb中ldpc串行编码器和编码方法
CN102843146A (zh) 一种低延时的深空通信中ldpc并行编码器和编码方法
CN102932011A (zh) 基于查找表的cmmb中qc-ldpc并行编码方法
CN102868495B (zh) 基于查找表的近地通信中ldpc串行编码器和编码方法
CN102916706B (zh) 高度并行的cmmb中qc-ldpc编码器和编码方法
CN102932008A (zh) 基于查找表的深空通信中qc-ldpc并行编码方法
CN102891687B (zh) 基于求和阵列的qc-ldpc并行编码器和编码方法
CN102970046B (zh) 高度并行的近地通信中qc-ldpc编码器和编码方法
CN102882531B (zh) 基于求和阵列的dtmb中ldpc编码器和编码方法
CN102857237B (zh) 一种低延时的近地通信中ldpc并行编码器和编码方法
CN102938652B (zh) 基于查找表的qc-ldpc码的并行编码器和编码方法
CN102932013A (zh) 基于查找表的近地通信中qc-ldpc并行编码方法
CN104980165A (zh) 一种低延时的wpan中qc-ldpc并行编码器
CN104980167A (zh) 基于求和阵列的cdr中qc-ldpc并行编码器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150325

Termination date: 20150927

EXPY Termination of patent right or utility model