CN102843151A - 一种低延时的cmmb中ldpc并行编码器和编码方法 - Google Patents
一种低延时的cmmb中ldpc并行编码器和编码方法 Download PDFInfo
- Publication number
- CN102843151A CN102843151A CN2012103747830A CN201210374783A CN102843151A CN 102843151 A CN102843151 A CN 102843151A CN 2012103747830 A CN2012103747830 A CN 2012103747830A CN 201210374783 A CN201210374783 A CN 201210374783A CN 102843151 A CN102843151 A CN 102843151A
- Authority
- CN
- China
- Prior art keywords
- vector
- code check
- register
- sub
- piece row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Error Detection And Correction (AREA)
Abstract
本发明涉及一种解决CMMB系统中两种不同码率QC-LDPC码低延时并行编码的方案,其特征在于,所述系统的QC-LDPC码的低延时并行编码器主要由寄存器、求和阵列、选择扩展器和b位二输入异或门四部分组成。本发明提供的QC-LDPC低延时并行编码器兼容多码率,无缓存延时,能在总体上提高编码速度的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。
Description
技术领域
本发明涉及移动多媒体广播领域,特别涉及一种CMMB系统中QC-LDPC码并行编码器的低延时实现方法。
背景技术
由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。
低密度奇偶校验(Low-Density Parity-Check,LDPC)码以其逼近Shannon限的优异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)加以实现。
SRAA法是利用生成矩阵GQC进行编码。QC-LDPC码的生成矩阵GQC是由a×t个b×b阶循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。假设a不是素数,可被分解为a=yz。那么,y路并行SRAA法完成一次编码需要bz+t个时钟周期,需要(yc+t)b个寄存器、ycb个二输入与门和ycb个二输入异或门。此外,还需要acb比特ROM存储循环矩阵的首行。y路并行SRAA法的编码速度快,但需要先把信息向量缓存完毕才能开始编码,导致延时长。如果采用逐位输入信息比特的方式,那么缓存信息向量造成的延时长达ab个时钟周期。
CMMB标准采用了1/2和3/4两种不同码率η的LDPC码,通过行列交换,校验矩阵H可被变换为准循环形式HQC,HQC对应准循环生成矩阵GQC。对于这两种QC-LDPC码,均有t=36和b=256,2种a的最大公约数是y=9。图1给出了不同码率η下的参数a、c和z。
CMMB标准中QC-LDPC高速编码的现有解决方案是采用y=9路并行SRAA法,两种码率所需的编码时间分别是548、804个时钟周期。然而,逐位串行缓存信息向量造成的延时长达分别是4608、6912个时钟周期,远远大于编码时间。即使以y=9位并行方式高速缓存信息向量,也会分别产生512、768个时钟周期的延时,几乎等于编码时间,令人难以接受。逻辑资源需要50688个寄存器、41472个二输入与门和41472个二输入异或门,这是由码率η=1/2对应的参数决定的。此外,两种码率共需145,152比特ROM存储循环矩阵的首行。当采用硬件实现时,需要较多的存储器和寄存器,势必会造成设备成本高,功耗大。
发明内容
针对CMMB系统QC-LDPC码高速编码的现有实现方案中存在的延时长和资源需求量大缺点,本发明提供了一种低延时的并行编码方法,无缓存延时,能在总体上提高编码速度的同时,减少资源需求。
如图2所示,CMMB标准中多码率QC-LDPC码的低延时并行编码器主要由4部分组成:寄存器、求和阵列、选择扩展器和b位二输入异或门。整个编码过程分4步完成:第1步,清零寄存器Ra+1~Rt,并为选择扩展器Ml(1≤l≤c)配置恰当的码率η;第2步,并行输入u=8位信息比特eun,eun+1,...,eun+7(0≤n<ax),寄存器R1~Ra串行左移u位,缓冲信息向量s,选择扩展器的块行号控制端输入ρ=[n/x]+1(符号[n/x]表示不大于n/x的最大整数),选择扩展器Ml根据码率η和块行号ρ的数值分别从求和阵列的输出端中选择一部分并扩展成b个,以共同构成向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ的乘积,b位二输入异或门Al(1≤l≤c)将乘积的第l段b比特与寄存器Ra+l串行循环左移u位的结果相加,和存回寄存器Ra+l;第3步,以1为步长递增改变n的取值,重复第2步ax次;第4步,并行输出码字v=(s,p)。
本发明提供的QC-LDPC低延时并行编码器,能在总体上提高编码速度的前提下有效减少资源需求,从而达到降低硬件成本和功耗的目的。
关于本发明的优点与精神可通过接下来的发明详述及附图得到进一步的了解。
附图说明
图1给出了不同码率η下的参数a、c和z;
图2是CMMB标准中兼容两种码率QC-LDPC码的低延时并行编码器整体结构;
图3是求和阵列的构成示意图;
图4给出了各种多输入异或门的数量;
图5比较了传统的并行SRAA法与本发明的编码速度;
图6比较了传统的并行SRAA法与本发明的资源消耗。
具体实施方式
下面结合附图和具体实施例对本发明作进一步说明,但不作为对本发明的限定。
QC-LDPC码是一类特殊的LDPC码,它的生成矩阵GQC和校验矩阵HQC都是由循环矩阵构成的阵列,具有分段循环特点,故被称为准循环LDPC码。从行的角度看,循环矩阵的每一行都是上一行(首行是末行)循环右移一位的结果;从列的角度看,循环矩阵的每一列都是前一列(首列是末列)循环下移一位的结果。循环矩阵的行向量构成的集合与列向量构成的集合完全相同,因此,循环矩阵完全可由它的首行或首列来表征。QC-LDPC码的生成矩阵GQC是由a×t个b×b阶循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列:
GQC(或HQC)的连续b行和b列分别被称为块行和块列。假设循环矩阵的阶数b不是素数,可被分解为b=ux(u≤x),其中,u不等于1,x不等于b。那么,生成矩阵GQC第ρ(1≤ρ≤a)块行、后c块列中所有循环矩阵的前u行构成了一个u×bc阶矩阵,称之为子块行矩阵,记作Uρ。Uρ可视为由bc个u维列向量构成的。
CMMB标准采用了1/2和3/4两种不同码率η的LDPC码,通过行列交换,校验矩阵H可被变换为准循环形式HQC,HQC对应准循环生成矩阵GQC。生成矩阵GQC对应码字v=(s,p),GQC的前a块列对应的是信息向量s=(e0,e1,…,eab-1),后c块列对应的是校验向量p。以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa);校验向量p被等分为c段,即p=(p1,p2,…,pc)。CMMB标准采用了两种不同码率的QC-LDPC码,均有t=36和b=256。b有多个公约数,这里取u=8。图1给出了不同码率η下的参数a、c和z。
由式(1)、循环矩阵和子块行矩阵的特点,图2给出了适用于CMMB标准中2种码率QC-LDPC码的低延时并行编码器,它主要由寄存器、求和阵列、选择扩展器和b位二输入异或门四种功能模块组成。
寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt用于计算和存储校验向量p=(p1,p2,…,pc)。
求和阵列对并行输入的u=8位信息比特eun,eun+1,...,eun+7(0≤n<ax)进行求和,具体而言,是从中选取m(1≤m≤u)个不同的元素进行模2加。由排列组合知识可知,穷举可得到2u-1=255个不同的求和表达式。255个求和表达式可用255个多输入异或门加以实现。多输入异或门的输入端数目范围是1~8,当只有一个输入端时,单输入异或门实际上是直连线。综上,求和阵列有u=8个输入端和255个输出端,其内部由255个多输入异或门组成,如图3所示。图4给出了各种多输入异或门的数量,它们总共相当于769个二输入异或门。
选择扩展器Ml(1≤l≤c)受控于码率η和子块行矩阵Uρ的下标ρ(1≤ρ≤a)。ρ与向量(eun,eun+1,…,eun+7)(0≤n<ax)的关系为ρ=[n/x]+1(符号[n/x]表示不大于n/x的最大整数)。选择扩展器Ml在求和阵列运算结果的基础上,根据码率η完成向量(eun,eun+1,…,eun+7)(0≤n<ax)与子块行矩阵Uρ(1≤ρ≤a)的并行乘法。选择扩展器Ml从求和阵列的255个输出端中选择一部分并扩展成b个,以构成向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ乘积的第l段b比特,选择方式完全取决于码率为η的子块行矩阵Uρ的bc个列向量。
b位二输入异或门Al(1≤l≤c)将向量(eun,eun+1,…,eun+7)(0≤n<ax)与子块行矩阵Uρ乘积的第l段b比特累加到寄存器Ra+l中。
本发明提供了一种可变码率QC-LDPC码的低延时并行编码方法,结合CMMB标准中多码率QC-LDPC码的低延时并行编码器(如图2所示),其编码步骤描述如下:
第1步,清零寄存器Ra+1~Rt,并为选择扩展器Ml(1≤l≤c)配置恰当的码率η;
第2步,并行输入u位信息比特eun,eun+1,…,eun+7(0≤n<ax),寄存器R1~Ra串行左移u位,缓冲信息向量s,选择扩展器的块行号控制端输入ρ=[n/x]+1,选择扩展器Ml根据码率η和块行号ρ的数值分别从求和阵列的输出端中选择一部分并扩展成b个,以共同构成向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ的乘积,b位二输入异或门Al(1≤l≤c)将乘积的第l段b比特与寄存器Ra+l串行循环左移u位的结果相加,和存回寄存器Ra+l;
第3步,以1为步长递增改变n的取值,重复第2步ax次,完成后,寄存器R1~Ra存储的是信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt存储的是校验向量p=(p1,p2,…,pc);
第4步,并行输出码字v=(s,p)。
从以上步骤不难看出,整个编码过程在缓冲信息向量s的同时进行编码,相当于缓存延时为0,共需ax+t个时钟周期。传统的y路并行SRAA法需要先把信息向量s缓存完毕才能开始编码,如果以y=9位并行方式高速缓存信息向量s,那么会产生bz个时钟周期的延时。虽然并行SRAA法的编码时间为bz+t个时钟周期,但整个编码过程共需2bz+t个时钟周期。总体上讲,本发明的编码速度比传统的y路并行SRAA法要快,大约是后者的2倍。图5比较了传统的y路并行SRAA法与本发明的编码速度。
图6比较了传统的y路并行SRAA法与本发明的资源消耗。注意,这里将选择扩展器的基本选择单元视为一个二输入与门。从图6可清楚看到,与并行SRAA法相比,本发明的优势是无需存储器,使用了较少的寄存器、异或门和与门,耗费量分别是并行SRAA法的18%、13%和11%。
综上可见,与传统的y路并行SRAA法相比,本发明无缓存延时,提高了编码速度,具有控制简单、资源消耗少、功耗小、成本低等优点。
Claims (5)
1.一种适合于CMMB标准中两种不同码率QC-LDPC码的低延时并行编码器,QC-LDPC码的生成矩阵GQC是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,两种不同码率η分别是1/2、3/4,对于这两种不同码率QC-LDPC码,均有t=36和b=256,两种不同码率对应的参数a分别是18、27,两种不同码率对应的参数c分别是18、9,b=ux,b有多个公约数,取u=8,x=64,生成矩阵GQC对应码字v=(s,p),GQC的前a块列对应的是信息向量s=(e0,e1,…,eab-1),后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),校验向量p被等分为c段,即p=(p1,p2,…,pc),其特征在于,所述编码器包括以下部件:
寄存器R1~Rt,寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt用于计算和存储校验向量p=(p1,p2,…,pc);
求和阵列,对并行输入的u位信息比特eun,eun+1,…,eun+7进行组合求和,其中,0≤n<ax;
选择扩展器M1~Mc,在求和阵列运算结果的基础上,根据码率η完成向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ的并行乘法,其中,1≤ρ≤a,ρ=[n/x]+1,符号[n/x]表示不大于n/x的最大整数;
b位二输入异或门A1~Ac,Al将向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ乘积的第l段b比特累加到寄存器Ra+1中,其中,1≤l≤c。
2.如权利要求1所述的并行编码器,其特征在于,所述子块行矩阵Uρ是由生成矩阵GQC第ρ块行、后c块列中所有循环矩阵的前u行构成的。
3.如权利要求1所述的并行编码器,其特征在于,所述求和阵列有u个输入端和255个输出端,求和阵列对并行输入的u位信息比特eun,eun+1,…,eun+7进行组合求和,所有子块行矩阵共有255个不同的非零列向量,它们与向量(eun,eun+1,…,eun+7)的内积对应255个求和表达式,这些求和表达式用255个多输入异或门加以实现。
4.如权利要求1所述的并行编码器,其特征在于,所述选择扩展器Ml根据码率η和子块行矩阵Uρ的下标ρ从求和阵列的输出端中选择一部分并扩展成b个,以构成向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ乘积的第l段b比特,选择方式完全取决于码率为η的子块行矩阵Uρ的bc个列向量。
5.一种适合于CMMB标准中两种不同码率QC-LDPC码的低延时并行编码方法,QC-LDPC码的生成矩阵GQC是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,两种不同码率η分别是1/2、3/4,对于这两种不同码率QC-LDPC码,均有t=36和b=256,两种不同码率对应的参数a分别是18、27,两种不同码率对应的参数c分别是18、9,b=ux,b有多个公约数,取u=8,x=64,生成矩阵GQC对应码字v=(s,p),GQC的前a块列对应的是信息向量s=(e0,e1,…,eab-1),后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),校验向量p被等分为c段,即p=(p1,p2,…,pc),其特征在于,所述编码方法包括以下步骤:
第1步,清零寄存器Ra+1~Rt,并为选择扩展器配置恰当的码率η;
第2步,并行输入u位信息比特eun,eun+1,…,eun+7,寄存器R1~Ra串行左移u位,缓冲信息向量s,选择扩展器的块行号控制端输入ρ=[n/x]+1,选择扩展器Ml根据码率η和块行号ρ的数值分别从求和阵列的输出端中选择一部分并扩展成b个,以共同构成向量(eun,eun+1,…,eun+7)与子块行矩阵Uρ的乘积,b位二输入异或门Al将乘积的第l段b比特与寄存器Ra+1串行循环左移u位的结果相加,和存回寄存器Ra+l;
第3步,以1为步长递增改变n的取值,重复第2步ax次,完成后,寄存器R1~Ra存储的是信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt存储的是校验向量p=(p1,p2,…,pc);
第4步,并行输出码字v=(s,p)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012103747830A CN102843151A (zh) | 2012-09-27 | 2012-09-27 | 一种低延时的cmmb中ldpc并行编码器和编码方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012103747830A CN102843151A (zh) | 2012-09-27 | 2012-09-27 | 一种低延时的cmmb中ldpc并行编码器和编码方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102843151A true CN102843151A (zh) | 2012-12-26 |
Family
ID=47370250
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012103747830A Pending CN102843151A (zh) | 2012-09-27 | 2012-09-27 | 一种低延时的cmmb中ldpc并行编码器和编码方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102843151A (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103023515A (zh) * | 2013-01-01 | 2013-04-03 | 苏州威士达信息科技有限公司 | 基于块列循环的cmmb中ldpc编码器和编码方法 |
CN103067025A (zh) * | 2013-01-01 | 2013-04-24 | 苏州威士达信息科技有限公司 | 基于块行循环的cmmb中ldpc编码器和编码方法 |
CN103236851A (zh) * | 2013-04-19 | 2013-08-07 | 荣成市鼎通电子信息科技有限公司 | 基于查找表的cmmb中准循环矩阵高速乘法器 |
CN104518803A (zh) * | 2015-01-30 | 2015-04-15 | 荣成市鼎通电子信息科技有限公司 | Cmmb中基于四级流水线的高速qc-ldpc编码器 |
CN104980165A (zh) * | 2015-06-20 | 2015-10-14 | 荣成市鼎通电子信息科技有限公司 | 一种低延时的wpan中qc-ldpc并行编码器 |
CN104980168A (zh) * | 2015-06-20 | 2015-10-14 | 荣成市鼎通电子信息科技有限公司 | 一种低延时的cdr中qc-ldpc并行编码器 |
CN113472358A (zh) * | 2021-06-17 | 2021-10-01 | 西安空间无线电技术研究所 | 一种基于准循环生成矩阵的高速并行编码器 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101174917A (zh) * | 2006-11-07 | 2008-05-07 | 北京凌讯华业科技有限公司 | 采用改进llr更新方法来节省存储器的ldpc接收机 |
CN101431337A (zh) * | 2007-11-09 | 2009-05-13 | 松下电器产业株式会社 | 提高编码并行度实现降低编码时延的方法 |
CN102377437A (zh) * | 2010-08-27 | 2012-03-14 | 中兴通讯股份有限公司 | 一种准循环低密度奇偶校验码编码方法和装置 |
-
2012
- 2012-09-27 CN CN2012103747830A patent/CN102843151A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101174917A (zh) * | 2006-11-07 | 2008-05-07 | 北京凌讯华业科技有限公司 | 采用改进llr更新方法来节省存储器的ldpc接收机 |
CN101431337A (zh) * | 2007-11-09 | 2009-05-13 | 松下电器产业株式会社 | 提高编码并行度实现降低编码时延的方法 |
CN102377437A (zh) * | 2010-08-27 | 2012-03-14 | 中兴通讯股份有限公司 | 一种准循环低密度奇偶校验码编码方法和装置 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103023515A (zh) * | 2013-01-01 | 2013-04-03 | 苏州威士达信息科技有限公司 | 基于块列循环的cmmb中ldpc编码器和编码方法 |
CN103067025A (zh) * | 2013-01-01 | 2013-04-24 | 苏州威士达信息科技有限公司 | 基于块行循环的cmmb中ldpc编码器和编码方法 |
CN103023515B (zh) * | 2013-01-01 | 2015-10-28 | 荣成市鼎通电子信息科技有限公司 | 基于块列循环的cmmb中ldpc编码器和编码方法 |
CN103067025B (zh) * | 2013-01-01 | 2017-03-01 | 中国传媒大学 | 基于块行循环的cmmb中ldpc编码器和编码方法 |
CN103236851A (zh) * | 2013-04-19 | 2013-08-07 | 荣成市鼎通电子信息科技有限公司 | 基于查找表的cmmb中准循环矩阵高速乘法器 |
CN104518803A (zh) * | 2015-01-30 | 2015-04-15 | 荣成市鼎通电子信息科技有限公司 | Cmmb中基于四级流水线的高速qc-ldpc编码器 |
CN104518803B (zh) * | 2015-01-30 | 2018-10-02 | 荣成市鼎通电子信息科技有限公司 | Cmmb中基于四级流水线的高速qc-ldpc编码器 |
CN104980165A (zh) * | 2015-06-20 | 2015-10-14 | 荣成市鼎通电子信息科技有限公司 | 一种低延时的wpan中qc-ldpc并行编码器 |
CN104980168A (zh) * | 2015-06-20 | 2015-10-14 | 荣成市鼎通电子信息科技有限公司 | 一种低延时的cdr中qc-ldpc并行编码器 |
CN113472358A (zh) * | 2021-06-17 | 2021-10-01 | 西安空间无线电技术研究所 | 一种基于准循环生成矩阵的高速并行编码器 |
CN113472358B (zh) * | 2021-06-17 | 2024-05-14 | 西安空间无线电技术研究所 | 一种基于准循环生成矩阵的高速并行编码器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102882533B (zh) | 基于查找表的dtmb中ldpc串行编码器和编码方法 | |
CN102857324B (zh) | 基于查找表的深空通信中ldpc串行编码器和编码方法 | |
CN102843151A (zh) | 一种低延时的cmmb中ldpc并行编码器和编码方法 | |
CN102857235B (zh) | 基于共享寄存器的dtmb中ldpc编码器和编码方法 | |
CN102932009A (zh) | 基于查找表的dtmb中qc-ldpc并行编码方法 | |
CN102857236B (zh) | 基于求和阵列的cmmb中ldpc编码器和编码方法 | |
CN102932007A (zh) | 高度并行的深空通信中qc-ldpc编码器和编码方法 | |
CN102843152B (zh) | 基于并行滤波的cmmb中ldpc编码器和编码方法 | |
CN102843150B (zh) | 一种低延时的qc-ldpc并行编码器和编码方法 | |
CN102843147A (zh) | 循环右移累加基的dtmb中ldpc编码器和编码方法 | |
CN102843146A (zh) | 一种低延时的深空通信中ldpc并行编码器和编码方法 | |
CN102882532B (zh) | 循环右移累加基的cmmb中ldpc编码器和编码方法 | |
CN102857238B (zh) | 基于求和阵列的深空通信中ldpc编码器和编码方法 | |
CN102857239B (zh) | 基于查找表的cmmb中ldpc串行编码器和编码方法 | |
CN102932011A (zh) | 基于查找表的cmmb中qc-ldpc并行编码方法 | |
CN102868495B (zh) | 基于查找表的近地通信中ldpc串行编码器和编码方法 | |
CN102916706B (zh) | 高度并行的cmmb中qc-ldpc编码器和编码方法 | |
CN102932008A (zh) | 基于查找表的深空通信中qc-ldpc并行编码方法 | |
CN102891687B (zh) | 基于求和阵列的qc-ldpc并行编码器和编码方法 | |
CN102970046B (zh) | 高度并行的近地通信中qc-ldpc编码器和编码方法 | |
CN102857237B (zh) | 一种低延时的近地通信中ldpc并行编码器和编码方法 | |
CN102882531B (zh) | 基于求和阵列的dtmb中ldpc编码器和编码方法 | |
CN104980165A (zh) | 一种低延时的wpan中qc-ldpc并行编码器 | |
CN102938652A (zh) | 基于查找表的qc-ldpc码的并行编码器和编码方法 | |
CN102932013A (zh) | 基于查找表的近地通信中qc-ldpc并行编码方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20121226 |