CN103905059A - Cdr中部分并行输入的右移累加qc-ldpc编码器 - Google Patents
Cdr中部分并行输入的右移累加qc-ldpc编码器 Download PDFInfo
- Publication number
- CN103905059A CN103905059A CN201410163929.6A CN201410163929A CN103905059A CN 103905059 A CN103905059 A CN 103905059A CN 201410163929 A CN201410163929 A CN 201410163929A CN 103905059 A CN103905059 A CN 103905059A
- Authority
- CN
- China
- Prior art keywords
- generator
- row
- piece
- generator polynomial
- store
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Error Detection And Correction (AREA)
Abstract
本发明提供了一种CDR中部分并行输入的右移累加QC-LDPC编码器,该编码器包括1个对信息段循环右移的256位移位寄存器、27个预先存储所有码率生成矩阵中所有循环矩阵生成多项式的生成多项式查找表、27个对移位寄存器内容和生成多项式比特进行标量乘的256位二进制乘法器、27个对乘积和累加器内容进行模2加的256位二进制加法器、27个256位累加器。最终,校验数据包含于27个累加器中。本发明提供的部分并行输入编码器兼容CDR系统中所有码率QC-LDPC码,具有寄存器少、结构简单、功耗小、成本低、工作频率高、吞吐量大等优点。
Description
技术领域
本发明涉及信道编码领域,特别涉及一种CDR(China Digital Radio)系统中部分并行输入的右移累加QC-LDPC编码器。
背景技术
低密度奇偶校验(Low-Density Parity-Check,LDPC)码是高效的信道编码技术之一,而准循环LDPC(Quasi-Cyclic LDPC,QC-LDPC)码是一种特殊的LDPC码。QC-LDPC码的生成矩阵G和校验矩阵H都是由循环矩阵构成的阵列,具有分段循环的特点,故被称为QC-LDPC码。循环矩阵的首行是末行循环右移1位的结果,其余各行都是其上一行循环右移1位的结果,因此,循环矩阵完全由其首行来表征。通常,循环矩阵的首行被称为它的生成多项式。
CDR标准采用系统形式的QC-LDPC码,其生成矩阵G的左半部分是一个单位矩阵,右半部分是由a×c个b×b阶循环矩阵Gi,j(0≤i<a,a≤j<t,t=a+c)构成的阵列,如下所示:
其中,I是b×b阶单位矩阵,0是b×b阶全零矩阵。G的连续b行和b列分别被称为块行和块列。由式(1)可知,G有a块行和t块列。令循环矩阵Gi,j的首行gi,j是其生成多项式。CDR标准采用了码率η=1/4、1/3、1/2和3/4四种QC-LDPC码,均有t=36和b=256。图1给出了不同码率η下的参数a和c。
对于CDR标准,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s=(e0,e1,…,ea×b-1),后c块列对应的是校验向量p=(d0,d1,…,dc×b-1)。以b比特为一段,信息向量s被等分为a段,即s=(s0,s1,…,sa-1);校验向量p被等分为c段,即p=(p0,p1,…,pc-1)。由v=sG可知,第j-a段校验向量满足
pj-a=s0G0,j+s1G1,j+…+siGi,j+…+sa-1Ga-1,j (2)其中,0≤i<a,a≤j<t,t=a+c。令和分别是生成多项式gi,j循环右移n位和循环左移n位的结果,其中,0≤n≤b。那么,式(2)等号右边的第i项可展开为
目前,QC-LDPC码广泛采用的是基于c个I型移位寄存器加累加器(Type-IShift-Register-Adder-Accumulator,SRAA-I)电路的串行编码器。图2是单个SRAA-I电路的功能框图,信息向量s逐位串行送入该电路。当用SRAA-I电路对校验段pj-a(a≤j<t)进行编码时,生成多项式查找表预先存储生成矩阵G的第j块列的所有生成多项式,累加器被清零初始化。当第0个时钟周期到来时,移位寄存器从生成多项式查找表加载G的第0块行、第j块列的生成多项式信息比特e0移入电路,并与移位寄存器的内容进行标量乘,乘积与累加器的内容0模2加,和存回累加器。当第1个时钟周期到来时,移位寄存器循环右移1位,内容变为信息比特e1移入电路,并与移位寄存器的内容进行标量乘,乘积与累加器的内容模2加,和存回累加器。上述右移-乘-加-存储过程继续进行下去。当第b-1个时钟周期结束时,信息比特eb-1已移入电路,此时累加器存储的是部分和s0G0,j,这是信息段s0对pj-a的贡献。当第b个时钟周期到来时,移位寄存器从生成多项式查找表加载G的第1块行、第j块列的生成多项式重复上述右移-乘-加-存储过程。当信息段s1完全移入电路时,累加器存储的是部分和s0G0,j+s1G1,j。重复上述过程,直到整个信息向量s全部串行移入电路。此时,累加器存储的是校验段pj-a。使用c个SRAA-I电路能构成图3所示的串行编码器,它在a×b个时钟周期内同时求出c个校验段。该方案需要2×c×b个寄存器、c×b个二输入与门和c×b个二输入异或门,还需要c个a×b比特ROM存储循环矩阵的生成多项式。
为兼容4种码率,CDR标准中QC-LDPC编码器的现有解决方案是基于27个SRAA-I电路。该方案有两个缺点:一是需要13824个寄存器,导致电路的功耗大、成本高;二是串行输入信息比特,并行加载生成多项式,需要6913根连接线。如此多的连线会造成编码器的电路结构复杂、工作频率低、吞吐量小。
发明内容
CDR系统中多码率QC-LDPC编码器的现有实现方案存在功耗大、成本高、电路结构复杂、工作频率低、吞吐量小的缺点,针对这些技术问题,本发明提供了一种基于右移累加的部分并行输入编码器。
如图5所示,CDR系统中部分并行输入的右移累加QC-LDPC编码器主要由5部分组成:移位寄存器、生成多项式查找表、b位二进制乘法器、b位二进制加法器和累加器。编码过程分5步完成:第1步,清零累加器R0,R1,…,R26;第2步,移位寄存器输入信息段si(0≤i<a);第3步,生成多项式查找表L0,L1,…,L26分别输出码率η生成矩阵G第i块行中第a,a+1,…,35块列的生成多项式比特,这些生成多项式比特分别通过b位二进制乘法器M0,M1,…,M26与移位寄存器的内容进行标量乘,b位二进制乘法器M0,M1,…,M26的乘积分别通过b位二进制加法器A0,A1,…,A26与累加器R0,R1,…,R26的内容相加,b位二进制加法器A0,A1,…,A26的和分别存入累加器R0,R1,…,R26;第4步,移位寄存器循环右移一位,重复第3步b次;第5步,以1为步长递增改变i的取值,重复第2~4步a次,直到整个信息向量s输入完毕,此时,累加器R0,R1,…,Rc-1存储的分别是校验段p0,p1,…,pc-1,它们构成了校验向量p=(p0,p1,…,pc-1)。
本发明提供的部分并行输入编码器结构简单,兼容CDR系统中所有码率的QC-LDPC码,能在保持编码速度的条件下,减少寄存器和连线,降低功耗和成本,提高工作频率和吞吐量。
关于本发明的优势与方法可通过下面的发明详述及附图得到进一步的了解。
附图说明
图1汇总了CDR系统中4种码率QC-LDPC码生成矩阵的参数a和c;
图2是I型移位寄存器加累加器SRAA-I电路的功能框图;
图3是由c个SRAA-I电路构成的QC-LDPC串行编码器;
图4是II型移位寄存器加累加器SRAA-II电路的功能框图;
图5是由27个SRAA-II电路构成的一种基于右移累加的部分并行输入QC-LDPC编码器。
具体实施方式
下面结合附图对本发明的较佳实施例作详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围作出更为清楚明确的界定。
令生成多项式gi,j=(gi,j,0,gi,j,1,…,gi,j,b-1),则Gi,j可视为单位矩阵循环右移版本的加权和,即
Gi,j=gi,j,0Ir(0)+gi,j,1Ir(1)+…+gi,j,b-1Ir(b-1) (4)
那么,式(2)等号右边的第i项可展开为
与式(3)相比,式(5)的显著优点是分段并行输入信息比特,串行加载生成多项式gi,j。式(5)是一个右移-乘-加-存储的过程,其实现用II型移位寄存器加累加器(Type-IIShift-Register-Adder-Accumulator,SRAA-II)电路。图4是SRAA-II电路的功能框图,信息向量s以b比特为一段并行送入该电路。当用SRAA-II电路对校验段pj-a(a≤j<t)进行编码时,生成多项式查找表预先存储生成矩阵G的第j块列的所有生成多项式,累加器被清零初始化。当第0个时钟周期到来时,信息段s0移入移位寄存器,生成多项式查找表输出G的第0块行、第j块列的生成多项式g0,j的第0个比特g0,j,0,并与移位寄存器的内容进行标量乘,乘积与累加器的内容0模2加,和存回累加器。当第1个时钟周期到来时,移位寄存器循环右移1位,内容变为生成多项式查找表输出g0,j的第1个比特g0,j,1,并与移位寄存器的内容进行标量乘,乘积与累加器的内容模2加,和存回累加器。上述右移-乘-加-存储过程继续进行下去。当第b-1个时钟周期结束时,生成多项式查找表已输出g0,j的最后一个比特g0,j,b-1,此时累加器存储的是部分和s0G0,j,这是信息段s0对pj-a的贡献。当第b个时钟周期到来时,信息段s1移入移位寄存器,重复上述右移-乘-加-存储过程。当生成多项式查找表已输出g1,j的最后一个比特g1,j,b-1时,累加器存储的是部分和s0G0,j+s1G1,j。重复上述过程,直到整个信息向量s全部并行移入电路。此时,累加器存储的是校验段pj-a。
图5给出了由27个SRAA-II电路构成的一种基于右移累加的部分并行输入QC-LDPC编码器,由移位寄存器、生成多项式查找表、b位二进制乘法器、b位二进制加法器和累加器五种功能模块组成。移位寄存器对信息段si(0≤i<a)循环右移。生成多项式查找表L0,L1,…,L26分别预存所有码率生成矩阵G第a,a+1,…,35块列中的所有循环矩阵生成多项式。生成多项式查找表L0,L1,…,L26输出的生成多项式比特分别与移位寄存器的内容进行标量乘,这27个标量乘法分别通过b位二进制乘法器M0,M1,…,M26完成。b位二进制乘法器M0,M1,…,M26的乘积分别与累加器R0,R1,…,R26的内容相加,这27个模2加法分别通过b位二进制加法器A0,A1,…,A26完成。b位二进制加法器A0,A1,…,A26的和分别存入累加器R0,R1,…,R26。
生成多项式查找表L0,L1,…,L26存储所有码率QC-LDPC码生成矩阵中的循环矩阵生成多项式。L0~L8分别存储η=1/4码率G的第9~17块列中的所有生成多项式,并分别存储η=1/3码率G的第12~20块列中的所有生成多项式,并分别存储η=1/2码率G的第18~26块列中的所有生成多项式,以及分别存储η=3/4码率G的第27~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。L9~L17分别存储η=1/4码率G的第18~26块列中的所有生成多项式,并分别存储η=1/3码率G的第21~29块列中的所有生成多项式,以及分别存储η=1/2码率G的第27~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。L18~L23分别存储η=1/4码率G的第27~32块列中的所有生成多项式,并分别存储η=1/3码率G的第30~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。L24~L26分别存储η=1/4码率G的第33~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
本发明提供了一种基于右移累加的部分并行输入QC-LDPC编码方法,它兼容CDR标准中4种码率QC-LDPC码,其编码步骤描述如下:
第1步,清零累加器R0,R1,…,R26;
第2步,移位寄存器输入信息段si(0≤i<a);
第3步,生成多项式查找表L0,L1,…,L26分别输出码率η生成矩阵G第i块行中第a,a+1,…,35块列的生成多项式比特,这些生成多项式比特分别通过b位二进制乘法器M0,M1,…,M26与移位寄存器的内容进行标量乘,b位二进制乘法器M0,M1,…,M26的乘积分别通过b位二进制加法器A0,A1,…,A26与累加器R0,R1,…,R26的内容相加,b位二进制加法器A0,A1,…,A26的和分别存入累加器R0,R1,…,R26;
第4步,移位寄存器循环右移一位,重复第3步b次;
第5步,以1为步长递增改变i的取值,重复第2~4步a次,直到整个信息向量s输入完毕,此时,累加器R0,R1,…,Rc-1存储的分别是校验段p0,p1,…,pc-1,它们构成了校验向量p=(p0,p1,…,pc-1)。
从以上步骤不难看出,整个编码过程共需a×b个时钟周期,与现有的基于27个SRAA-I电路的串行编码方法完全相同。
CDR标准中QC-LDPC编码器的现有解决方案需要13824个寄存器、6912个二输入与门和6912个二输入异或门,而本发明需要7168个寄存器、6912个二输入与门和6912个二输入异或门。两种编码方法耗费相同数量的与门和异或门,但本发明节约了48%的寄存器。
现有解决方案需要6913根线连接移位寄存器和生成多项式查找表,而本发明只需要283根连接线。
综上可见,对于CDR标准中4种QC-LDPC码的编码器,与现有解决方案相比,本发明保持了相同的编码速度,节约了几乎一半的寄存器,极大地简化了电路连线,具有结构简单、功耗小、成本低、工作频率高、吞吐量大等优点。
以上所述,仅为本发明的具体实施方式之一,但本发明的保护范围并不局限于此,任何熟悉本领域的技术人员在本发明所揭露的技术范围内,可不经过创造性劳动想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书所限定的保护范围为准。
Claims (6)
1.一种CDR中部分并行输入的右移累加QC-LDPC编码器,QC-LDPC码的生成矩阵G分为a块行和t块列,后c块列对应的部分生成矩阵是由a×c个b×b阶循环矩阵Gi,j构成的阵列,gi,j是循环矩阵Gi,j的生成多项式,其中,t=a+c,a、b、c、i、j和t均为非负整数,0≤i<a,a≤j<t,CDR标准采用了4种不同码率η的QC-LDPC码,η分别是1/4、1/3、1/2、3/4,对于这4种不同码率QC-LDPC码,均有t=36和b=256,4种不同码率对应的参数a分别是9、12、18、27,4种不同码率对应的参数c分别是27、24、18、9,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s0,s1,…,sa-1),校验向量p被等分为c段,即p=(p0,p1,…,pc-1),其特征在于,所述编码器包括以下部件:
b位移位寄存器对信息段进行循环右移;
生成多项式查找表L0,L1,…,L26,分别预存所有码率QC-LDPC码生成矩阵G中第a,a+1,…,35块列的循环矩阵生成多项式;
b位二进制乘法器M0,M1,…,M26,分别对移位寄存器的内容和生成多项式查找表L0,L1,…,L26的输出比特进行标量乘;
b位二进制加法器A0,A1,…,A26,分别对b位二进制乘法器M0,M1,…,M26的乘积和累加器R0,R1,…,R26的内容进行模2加;
累加器R0,R1,…,R26,分别存储b位二进制加法器A0,A1,…,A26的结果以及最终的校验段p0,p1,…,p26。
2.根据权利要求1所述的一种CDR中部分并行输入的右移累加QC-LDPC编码器,其特征在于,所述生成多项式查找表L0~L8分别存储η=1/4码率G的第9~17块列中的所有生成多项式,并分别存储η=1/3码率G的第12~20块列中的所有生成多项式,并分别存储η=1/2码率G的第18~26块列中的所有生成多项式,以及分别存储η=3/4码率G的第27~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
3.根据权利要求1所述的一种CDR中部分并行输入的右移累加QC-LDPC编码器,其特征在于,所述生成多项式查找表L9~L17分别存储η=1/4码率G的第18~26块列中的所有生成多项式,并分别存储η=1/3码率G的第21~29块列中的所有生成多项式,以及分别存储η=1/2码率G的第27~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
4.根据权利要求1所述的一种CDR中部分并行输入的右移累加QC-LDPC编码器,其特征在于,所述生成多项式查找表L18~L23分别存储η=1/4码率G的第27~32块列中的所有生成多项式,并分别存储η=1/3码率G的第30~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
5.根据权利要求1所述的一种CDR中部分并行输入的右移累加QC-LDPC编码器,其特征在于,所述生成多项式查找表L24~L26分别存储η=1/4码率G的第33~35块列中的所有生成多项式,对于任一块列,依次存储第0,1,…,a-1块行对应的生成多项式。
6.一种CDR中部分并行输入的右移累加QC-LDPC编码方法,QC-LDPC码的生成矩阵G分为a块行和t块列,后c块列对应的部分生成矩阵是由a×c个b×b阶循环矩阵Gi,j构成的阵列,gi,j是循环矩阵Gi,j的生成多项式,其中,t=a+c,a、b、c、i、j和t均为非负整数,0≤i<a,a≤j<t,CDR标准采用了4种不同码率η的QC-LDPC码,η分别是1/4、1/3、1/2、3/4,对于这4种不同码率QC-LDPC码,均有t=36和b=256,4种不同码率对应的参数a分别是9、12、18、27,4种不同码率对应的参数c分别是27、24、18、9,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s0,s1,…,sa-1),校验向量p被等分为c段,即p=(p0,p1,…,pc-1),其特征在于,所述编码方法包括以下步骤:
第1步,清零累加器R0,R1,…,R26;
第2步,移位寄存器输入信息段si,其中,0≤i<a;
第3步,生成多项式查找表L0,L1,…,L26分别输出码率η生成矩阵G第i块行中第a,a+1,…,35块列的生成多项式比特,这些生成多项式比特分别通过b位二进制乘法器M0,M1,…,M26与移位寄存器的内容进行标量乘,b位二进制乘法器M0,M1,…,M26的乘积分别通过b位二进制加法器A0,A1,…,A26与累加器R0,R1,…,R26的内容相加,b位二进制加法器A0,A1,…,A26的和分别存入累加器R0,R1,…,R26;
第4步,移位寄存器循环右移一位,重复第3步b次;
第5步,以1为步长递增改变i的取值,重复第2~4步a次,直到整个信息向量s输入完毕,此时,累加器R0,R1,…,Rc-1存储的分别是校验段p0,p1,…,pc-1,它们构成了校验向量p=(p0,p1,…,pc-1)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410163929.6A CN103905059A (zh) | 2014-04-23 | 2014-04-23 | Cdr中部分并行输入的右移累加qc-ldpc编码器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410163929.6A CN103905059A (zh) | 2014-04-23 | 2014-04-23 | Cdr中部分并行输入的右移累加qc-ldpc编码器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103905059A true CN103905059A (zh) | 2014-07-02 |
Family
ID=50996234
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410163929.6A Pending CN103905059A (zh) | 2014-04-23 | 2014-04-23 | Cdr中部分并行输入的右移累加qc-ldpc编码器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103905059A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104579364A (zh) * | 2015-01-30 | 2015-04-29 | 荣成市鼎通电子信息科技有限公司 | Cdr中基于四级流水线的高速qc-ldpc编码器 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103248372A (zh) * | 2013-04-19 | 2013-08-14 | 荣成市鼎通电子信息科技有限公司 | 基于循环左移的准循环ldpc串行编码器 |
-
2014
- 2014-04-23 CN CN201410163929.6A patent/CN103905059A/zh active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103248372A (zh) * | 2013-04-19 | 2013-08-14 | 荣成市鼎通电子信息科技有限公司 | 基于循环左移的准循环ldpc串行编码器 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104579364A (zh) * | 2015-01-30 | 2015-04-29 | 荣成市鼎通电子信息科技有限公司 | Cdr中基于四级流水线的高速qc-ldpc编码器 |
CN104579364B (zh) * | 2015-01-30 | 2018-05-08 | 荣成市鼎通电子信息科技有限公司 | Cdr中基于四级流水线的高速qc-ldpc编码器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103248372A (zh) | 基于循环左移的准循环ldpc串行编码器 | |
CN103236850A (zh) | 基于循环左移的深空通信中准循环矩阵串行乘法器 | |
CN103929199A (zh) | Dtmb中全并行输入的循环左移准循环矩阵乘法器 | |
CN103902509A (zh) | Wpan中全并行输入的循环左移准循环矩阵乘法器 | |
CN103236855A (zh) | 基于循环左移的近地通信中准循环ldpc串行编码器 | |
CN103236858A (zh) | 基于循环左移的cmmb中准循环ldpc串行编码器 | |
CN103236856A (zh) | 基于循环左移的dtmb中准循环ldpc串行编码器 | |
CN103269227A (zh) | 基于循环左移的深空通信中准循环ldpc串行编码器 | |
CN103905059A (zh) | Cdr中部分并行输入的右移累加qc-ldpc编码器 | |
CN103269228B (zh) | 共享存储机制的cmmb中准循环ldpc串行编码器 | |
CN103929191A (zh) | 深空通信中部分并行输入的累加左移准循环矩阵乘法器 | |
CN103905060A (zh) | Wpan中部分并行输入的累加左移准循环矩阵乘法器 | |
CN103929194A (zh) | Wpan中部分并行输入的右移累加qc-ldpc编码器 | |
CN103929189A (zh) | 近地通信中部分并行输入的累加左移qc-ldpc编码器 | |
CN103929207A (zh) | Cmmb中部分并行输入的右移累加qc-ldpc编码器 | |
CN103905055A (zh) | 部分并行输入的右移累加qc-ldpc编码器 | |
CN103929200A (zh) | Cdr中全并行输入的循环左移qc-ldpc编码器 | |
CN103236852B (zh) | 无乘法运算的dtmb中准循环矩阵串行乘法器 | |
CN103929193A (zh) | 部分并行输入的累加左移qc-ldpc编码器 | |
CN103905056A (zh) | Cmmb中部分并行输入的累加左移准循环矩阵乘法器 | |
CN103929205A (zh) | 深空通信中全并行输入的循环左移qc-ldpc编码器 | |
CN103236849B (zh) | 基于共享存储机制的dtmb中准循环矩阵串行乘法器 | |
CN103916135A (zh) | 近地通信中全并行输入的循环左移qc-ldpc编码器 | |
CN103929196A (zh) | Wpan中全并行输入的循环左移qc-ldpc编码器 | |
CN103929197A (zh) | Cdr中部分并行输入的累加左移qc-ldpc编码器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140702 |