CN103247345A - 快闪存储器及快闪存储器失效存储单元检测方法 - Google Patents
快闪存储器及快闪存储器失效存储单元检测方法 Download PDFInfo
- Publication number
- CN103247345A CN103247345A CN2012100245230A CN201210024523A CN103247345A CN 103247345 A CN103247345 A CN 103247345A CN 2012100245230 A CN2012100245230 A CN 2012100245230A CN 201210024523 A CN201210024523 A CN 201210024523A CN 103247345 A CN103247345 A CN 103247345A
- Authority
- CN
- China
- Prior art keywords
- storage unit
- flash memory
- module
- failed storage
- failed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Abstract
本发明提供了一种快闪存储器,包括:存储阵列和与存储阵列连接的失效检测模块;所述失效检测模块检测存储阵列中是否存在失效存储单元,并选取冗余存储单元替换失效存储单元。本发明还提供了一种快闪存储器失效存储单元检测方法。本发明的快闪存储器及快闪存储器失效存储单元检测方法,对快闪存储器失效存储单元检测结果精度高,可以准确地检测出失效存储单元的问题。
Description
技术领域
本申请涉及集成电路技术领域,特别是涉及一种快闪存储器及快闪存储器失效存储单元检测方法。
背景技术
为了验证存储器产品的正确性,在产品出厂前会对存储器进行一连串的测试流程来判断存储器是否正常工作。随着存储器的存储容量的逐渐增加和工艺尺寸的减少,其中每个存储阵列的容量和存储器的密度也相应的增加,这就使存储器中更容易出现失效存储单元。当出现失效存储单元后,则无法对其进行正常的读写操作,因此通常的做法是,在存储器中增加若干冗余存储单元,在出厂检测时,若检测到有失效存储单元出现时,则选取冗余存储单元来替换失效存储单元,从而保证存储器的正常使用。
目前,对于存储器中是否存在失效存储单元通常是在存储器出厂检测时专门设置的失效存储单元检测过程中来进行。此种方法可以检测出一定数量的失效存储单元,但是随着存储器工艺的不断更新,存储单元失效模式也变得越来越复杂,引起存储单元失效的原因也随之增加并变得复杂,有些原因导致的存储单元失效需要经过多次的读写循环之后才能被发现。采用前述的失效存储单元检测方法往往无法检测出需要经过多次的读写循环才能发现的失效存储单元,无法得到精确的检测结果。
发明内容
本申请所要解决的技术问题是提供一种快闪存储器及快闪存储器失效存储单元检测方法,能够解决目前的快闪存储器失效存储单元检测结果精度低、无法准确的检测出失效存储单元的问题。
为了解决上述问题,本申请公开了一种快闪存储器,包括:
存储阵列和与存储阵列连接的失效检测模块;
所述失效检测模块检测存储阵列中是否存在失效存储单元,并选取冗余存储单元替换失效存储单元。
进一步地,所述失效检测模块包括:
短路检测单元,用于检测存储单元的控制栅与漏极之间是否出现短路和/或存储单元相邻位线之间是否出现短路。
进一步地,所述快闪存储器还包括:
与失效检测模块连接的启动触发模块,用于触发失效检测模块的启动。
进一步地,所述快闪存储器还包括:
信息存储模块,用于接收并存储失效检测模块发送的失效存储单元的信息;
逻辑控制模块,用于从信息存储模块中读取失效存储单元的信息;和
修复模块,用于接收并存储失效检测模块发送的替换信息,并在接收到逻辑控制模块发送的触发信号后将替换信息传递给存储阵列。
进一步地,所述触发信号为标志位信号,所述标志位信号至少包括失效存储单元的地址和一个标志位。
进一步地,所述失效存储单元的信息包括失效存储单元的地址;所述替换信息包括用于替换失效存储单元的冗余存储单元的地址。
进一步地,所述逻辑控制模块还包括:
屏蔽单元,用于屏蔽失效存储单元的位线或字线。
为了解决上述问题,本申请还公开了一种快闪存储器失效存储单元检测方法,包括以下步骤:
启动失效检测模块;
失效检测模块检测快闪存储器中是否有失效存储单元,若是,则进行下一步骤,反之,则结束检测;
选取冗余存储单元替换所述失效存储单元;
将该失效存储单元信息写入信息存储模块,将替换信息写入修复模块,在后续读写操作时,修复模块根据替换信息将针对失效存储单元的读写操作映射到与之对应的冗余存储单元。
进一步地,所述失效检测模块检测快闪存储器中是否有失效存储单元包括:
检测存储单元的控制栅与漏极之间是否出现短路,和/或相邻存储单元的位线之间是否出现短路。
进一步地,所述修复模块根据替换信息将针对失效存储单元的读写操作映射到与之对应的冗余存储单元包括:
修复模块将读写操作输入的失效存储单元地址映射为与替换信息中与该失效存储单元对应的冗余存储单元的地址。
进一步地,所述方法还包括:
屏蔽失效存储单元的位线或字线。
与现有技术相比,本申请包括以下优点:
本申请的快闪存储器及快闪存储器失效存储单元检测方法通过内置于快闪存储器中的失效检测模块对快闪存储器的实时检测来发现是否存在失效存储单元,可以在快闪存储器的读写操作完成之后检测,从而能够及时发现失效的存储单元并选取冗余存储单元来替换失效存储单元,特别是可以及时发现对于多次读写操作之后才出现失效的存储单元,提高检测结果的准确性同时实现快闪存储器的自修复。另外,因为失效检测模块除了可以在出厂检测之前实现失效存储单元的自动检测,还可以在快闪存储器的后续使用中实现失效存储单元的自动检测,具有较好的实用性。
另外,通过在快闪存储器中设置修复模块,当检测到失效存储单元时,可以及时选取替换该失效存储单元的冗余存储单元,并通过存储失效单元信息以及替换信息来实现快闪存储器的自动修复,当后续出现针对失效存储单元的读写操作时,逻辑控制模块能够依据存储的失效单元信息实现自动判断,并通过修复模块获取到替换的冗余存储单元,从而将读写操作自动映射到该冗余存储单元上,实现快闪存储器的自动修复以及后续读写操作的准确定位。
进一步地,当检测到失效存储单元时,还可以对其进行屏蔽操作,从而避免造成漏电或其他错误操作,保证快闪存储器的正常工作。
当然,实施本申请的任一产品不一定需要同时达到以上所述的所有优点。
附图说明
图1是本申请的快闪存储器实施例一的结构示意图;
图2是本申请的快闪存储器实施例二的结构示意图;
图3是本申请的快闪存储器实施例三的结构示意图;
图4是本申请的快闪存储器失效存储单元检测方法的流程图。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本申请作进一步详细的说明。
参照图1,示出本申请的一种快闪存储器实施例一,包括存储阵列10和失效检测模块20。其中,失效检测模块20与存储阵列10连接,用于检测存储阵列10中是否存在失效存储单元,并选取冗余存储单元来替换失效存储单元。
失效检测模块20监测快闪存储器中的存储阵列的工作情况,判断是否出现会导致存储单元失效的情况。例如,失效检测模块20包括短路检测单元,用于检测控制栅(CG)与漏极之间是否出现短路(即存储单元的字线与位线是否出现短路)、相邻存储单元的位线之间是否出现短路等等,若发现短路,则认为这些存储单元为失效存储单元,则选取冗余存储单元来替换失效存储单元,保证快闪存储器的正常工作。一般来说,某些存储单元失效会发生在多次读写之后,失效检测模块20内置于存储器中,可以在存储阵列的存储单元读写完成之后便进行实时检查,从而能及时发现失效的存储单元,提高检测的准确度。特别的,除了在出厂检测时可以实现失效存储单元的检测,在存储器后续使用过程中,也可以实现失效存储单元的检测,从而及时的发现存储器的问题所在。
可以理解,失效检测模块20可以在对存储器进行读写操作时或者在存储器通电时自动启动。
优选地,参照图2,示出本申请的快闪存储器实施例二,为了避免失效检测模块20的启动影响存储器的读写速度和降低功耗,其还可以包括启动触发模块70,用于触发失效检测模块20,通过设置启动触发模块的触发条件来改变失效检测模块20的启动时间,例如设置为接收到某些指令时才触发失效检测模块20的启动或者设置为在存储器通电后预定时间之后再触发失效检测模块20的启动等等,本申请对此并不限制。
参照图3,示出本申请的快闪存储器实施例三,在实施例一和/或实施例二的基础上,其还包括信息存储模块30、逻辑控制模块40和修复模块50。其中,信息存储模块30同时与失效检测模块20和逻辑控制模块40连接,修复模块50同时与失效检测模块20和存储阵列10连接。
失效检测模块20在检测到失效存储单元后,会将失效存储单元信息写入信息存储模块30,并同时从存储阵列10的冗余存储单元中选取一个存储单元来替代失效的存储单元,然后将替换信息写入修复模块50中。其中,失效存储单元信息包括失效存储单元的地址,替换信息包括选取的冗余存储单元的地址。逻辑控制模块40用于接收外部传入的对存储阵列中各存储单元的读写操作指令。当对存储器进行读写操作时,逻辑控制模块40根据信息存储模块30中存储的失效存储单元信息来判断,若读写操作中输入地址是失效存储单元的地址时,逻辑控制模块40发送触发信号给修复模块50,修复模块50根据检测模块20写入的替换信息,将输入地址映射为与该失效存储单元对应的冗余存储单元的地址,从而对冗余存储单元进行操作或者数据的读取。其中,触发信号可以是标志位(hit)信号,具体可以包括失效存储单元的地址和一个表示该地址存储单元需要被替换的标志位等信息。当后续再有对该失效存储单元地址进行读写操作的指令时,则重复前述操作。采用此种结构的快闪存储器不仅可以检测出失效存储单元,还可以实现快闪存储器的自动修复,从而及时的发现和解决问题。进一步地,因为失效检测模块20、信息存储模块30、逻辑控制模块40和修复模块50都是存储器的一部分,不仅在出厂测试之前可以实现失效存储单元的检测和自动修复,在存储器的后续使用过程也依然可以进行检测和自动修复,从而保证存储器的良好运转。
优选地,逻辑控制模块40还包括屏蔽单元,在读取到失效存储单元信息后,通过屏蔽单元来对失效存储单元的位线或字线进行屏蔽,从而避免造成漏电或其他错误操作。
参照图4,示出本申请的一种快闪存储器失效存储单元检测方法实施例一,包括以下步骤:
步骤401,启动快闪存储器内部的失效检测模块;
其中,启动失效检测模块可以在特定指令下启动,也可以在快闪存储器通电后自动启动或者在快闪存储器通电后一定时间内启动等等。
步骤402,失效检测模块检测快闪存储器中是否有失效存储单元;若是,则进行下一步骤,反之,则结束检测;
其中,检测快闪存储中是否有失效存储单元包括检测存储单元的控制栅与漏极之间是否出现短路,和/或相邻存储单元的位线之间是否出现短路。可以理解,还可以根据存储单元失效可能出现的其他情况进行相应的检测,本申请对此并不限制。
步骤403,选取一个冗余存储单元替换该失效存储单元;
步骤404,将该失效存储单元信息写入信息存储模块,将替换信息写入修复模块,在后续读写操作时,修复模块根据替换信息将针对失效存储单元的读写操作映射到与之对应的冗余存储单元。
优选地,失效存储单元信息包括失效存储单元的地址,替换信息包括用于替换失效存储单元的冗余存储单元的地址。修复模块根据替换信息将针对失效存储单元的读写操作映射到与之对应的冗余存储单元包括:修复模块将读写操作输入的失效存储单元地址映射为与替换信息中与该失效存储单元对应的冗余存储单元的地址。
优选地,在实施例一的基础上,在步骤401之后还包括以下步骤:
屏蔽失效存储单元的位线或字线。
本申请的快闪存储器及快闪存储器失效存储单元检测方法通过内置于快闪存储器中的失效检测模块对快闪存储器的实时检测来发现是否存在失效存储单元,可以在快闪存储器的读写操作完成之后检测,从而能够及时发现失效的存储单元,特别是可以及时发现对于多次读写操作之后才出现失效的存储单元,提高检测结果的准确性。同时,因为失效检测模块除了可以在出厂检测之前实现失效存储单元的自动检测,还可以在快闪存储器的后续使用中实现失效存储单元的自动检测,具有较好的实用性。
另外,通过在快闪存储器中设置修复模块,当检测到失效存储单元时,可以及时选取替换该失效存储单元的冗余存储单元,并通过存储失效单元信息以及替换信息来实现快闪存储器的自动修复,当后续出现针对失效存储单元的读写操作时,逻辑控制模块能够依据存储的失效单元信息实现自动判断,并通过修复模块获取到替换的冗余存储单元,从而将读写操作自动映射到该冗余存储单元上,实现快闪存储器的自动修复。
进一步地,当检测到失效存储单元时,还可以对其进行屏蔽操作,从而避免造成漏电或其他错误操作,保证快闪存储器的正常工作。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于系统实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上对本申请所提供的快闪存储器和集成电路进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (11)
1.一种快闪存储器,其特征在于,包括:
存储阵列和与存储阵列连接的失效检测模块;
所述失效检测模块检测存储阵列中是否存在失效存储单元,并选取冗余存储单元替换失效存储单元。
2.如权利要求1所述的快闪存储器,其特征在于,所述失效检测模块包括:
短路检测单元,用于检测存储单元的控制栅与漏极之间是否出现短路和/或存储单元相邻位线之间是否出现短路。
3.如权利要求1所述的快闪存储器,其特征在于,所述快闪存储器还包括:
与失效检测模块连接的启动触发模块,用于触发失效检测模块的启动。
4.如权利要求1至3任一项所述的快闪存储器,其特征在于,所述快闪存储器还包括:
信息存储模块,用于接收并存储失效检测模块发送的失效存储单元的信息;
逻辑控制模块,用于从信息存储模块中读取失效存储单元的信息;和
修复模块,用于接收并存储失效检测模块发送的替换信息,并在接收到逻辑控制模块发送的触发信号后将替换信息传递给存储阵列。
5.如权利要求4所述的快闪存储器,其特征在于,所述触发信号为标志位信号,所述标志位信号至少包括失效存储单元的地址和一个标志位。
6.如权利要求4所述的快闪存储器,其特征在于,所述失效存储单元的信息包括失效存储单元的地址;所述替换信息包括用于替换失效存储单元的冗余存储单元的地址。
7.如权利要求4所述的快闪存储器,其特征在于,所述逻辑控制模块还包括:
屏蔽单元,用于屏蔽失效存储单元的位线或字线。
8.一种快闪存储器失效存储单元检测方法,其特征在于,包括以下步骤:
启动失效检测模块;
失效检测模块检测快闪存储器中是否有失效存储单元,若是,则进行下一步骤,反之,则结束检测;
选取冗余存储单元替换所述失效存储单元;
将该失效存储单元信息写入信息存储模块,将替换信息写入修复模块,在后续读写操作时,修复模块根据替换信息将针对失效存储单元的读写操作映射到与之对应的冗余存储单元。
9.如权利要求8所述的快闪存储器失效存储单元检测方法,其特征在于,所述失效检测模块检测快闪存储器中是否有失效存储单元包括:
检测存储单元的控制栅与漏极之间是否出现短路,和/或相邻存储单元的位线之间是否出现短路。
10.如权利要求8所述的快闪存储器失效存储单元检测方法,其特征在于,所述修复模块根据替换信息将针对失效存储单元的读写操作映射到与之对应的冗余存储单元包括:
修复模块将读写操作输入的失效存储单元地址映射为与替换信息中与该失效存储单元对应的冗余存储单元的地址。
11.如权利要求10所述的快闪存储器失效存储单元检测方法,其特征在于,所述方法还包括:
屏蔽失效存储单元的位线或字线。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012100245230A CN103247345A (zh) | 2012-02-03 | 2012-02-03 | 快闪存储器及快闪存储器失效存储单元检测方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012100245230A CN103247345A (zh) | 2012-02-03 | 2012-02-03 | 快闪存储器及快闪存储器失效存储单元检测方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103247345A true CN103247345A (zh) | 2013-08-14 |
Family
ID=48926815
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012100245230A Pending CN103247345A (zh) | 2012-02-03 | 2012-02-03 | 快闪存储器及快闪存储器失效存储单元检测方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103247345A (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105206304A (zh) * | 2015-09-12 | 2015-12-30 | 上海华虹宏力半导体制造有限公司 | 一种共享字线的分栅式闪存的失效分析方法及系统 |
CN110610737A (zh) * | 2018-06-14 | 2019-12-24 | 赛舌尔商塔普思科技公司 | 存储器的修复方法 |
CN110634529A (zh) * | 2018-06-21 | 2019-12-31 | 华邦电子股份有限公司 | 检测方法以及存储器装置 |
CN113495675A (zh) * | 2020-04-01 | 2021-10-12 | 长鑫存储技术有限公司 | 读写方法及存储器装置 |
US11869615B2 (en) | 2020-04-01 | 2024-01-09 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11881240B2 (en) | 2020-04-01 | 2024-01-23 | Changxin Memory Technologies, Inc. | Systems and methods for read/write of memory devices and error correction |
US11894088B2 (en) | 2020-04-01 | 2024-02-06 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11899971B2 (en) | 2020-04-01 | 2024-02-13 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11914479B2 (en) | 2020-04-01 | 2024-02-27 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11922023B2 (en) | 2020-04-01 | 2024-03-05 | Changxin Memory Technologies, Inc. | Read/write method and memory device |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6104646A (en) * | 1997-08-28 | 2000-08-15 | Kabushiki Kaisha Toshiba | Semiconductor memory device having redundancy circuit with high rescue efficiency |
CN102113058A (zh) * | 2008-04-09 | 2011-06-29 | 拉姆伯斯公司 | 可编程存储器修复方案 |
CN102290088A (zh) * | 2011-07-04 | 2011-12-21 | 上海宏力半导体制造有限公司 | 存储器及其冗余替代方法 |
-
2012
- 2012-02-03 CN CN2012100245230A patent/CN103247345A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6104646A (en) * | 1997-08-28 | 2000-08-15 | Kabushiki Kaisha Toshiba | Semiconductor memory device having redundancy circuit with high rescue efficiency |
CN102113058A (zh) * | 2008-04-09 | 2011-06-29 | 拉姆伯斯公司 | 可编程存储器修复方案 |
CN102290088A (zh) * | 2011-07-04 | 2011-12-21 | 上海宏力半导体制造有限公司 | 存储器及其冗余替代方法 |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105206304B (zh) * | 2015-09-12 | 2018-05-04 | 上海华虹宏力半导体制造有限公司 | 一种共享字线的分栅式闪存的失效分析方法及系统 |
CN105206304A (zh) * | 2015-09-12 | 2015-12-30 | 上海华虹宏力半导体制造有限公司 | 一种共享字线的分栅式闪存的失效分析方法及系统 |
CN110610737B (zh) * | 2018-06-14 | 2021-10-29 | 珠海兴芯存储科技有限公司 | 存储器的修复方法 |
CN110610737A (zh) * | 2018-06-14 | 2019-12-24 | 赛舌尔商塔普思科技公司 | 存储器的修复方法 |
CN110634529A (zh) * | 2018-06-21 | 2019-12-31 | 华邦电子股份有限公司 | 检测方法以及存储器装置 |
CN110634529B (zh) * | 2018-06-21 | 2021-05-18 | 华邦电子股份有限公司 | 检测方法以及存储器装置 |
CN113495675A (zh) * | 2020-04-01 | 2021-10-12 | 长鑫存储技术有限公司 | 读写方法及存储器装置 |
CN113495675B (zh) * | 2020-04-01 | 2023-08-11 | 长鑫存储技术有限公司 | 读写方法及存储器装置 |
US11869615B2 (en) | 2020-04-01 | 2024-01-09 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11881240B2 (en) | 2020-04-01 | 2024-01-23 | Changxin Memory Technologies, Inc. | Systems and methods for read/write of memory devices and error correction |
US11894088B2 (en) | 2020-04-01 | 2024-02-06 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11899971B2 (en) | 2020-04-01 | 2024-02-13 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11914479B2 (en) | 2020-04-01 | 2024-02-27 | Changxin Memory Technologies, Inc. | Method for reading and writing and memory device |
US11922023B2 (en) | 2020-04-01 | 2024-03-05 | Changxin Memory Technologies, Inc. | Read/write method and memory device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103247345A (zh) | 快闪存储器及快闪存储器失效存储单元检测方法 | |
KR102461038B1 (ko) | 메모리 디바이스들의 소프트 포스트 패키지 리페어 | |
KR102181373B1 (ko) | 반도체 장치의 리프레쉬 제어 회로 및 리프레쉬 방법 | |
US10204698B2 (en) | Method to dynamically inject errors in a repairable memory on silicon and a method to validate built-in-self-repair logic | |
CN108877870B (zh) | 用于修复操作的修复电路以及包括修复电路的存储器件 | |
CN101086899B (zh) | 用以提升存储器装置的可靠度的系统及其方法 | |
CN108899061B (zh) | 一种电源常开芯片中的存储器内建自测试方法和系统 | |
JP2010108585A (ja) | 半導体記憶装置 | |
US9728276B2 (en) | Integrated circuits with built-in self test mechanism | |
CN112331253A (zh) | 一种芯片的测试方法、终端和存储介质 | |
CN101236790A (zh) | 集成有只读存储器的芯片及内建自测试系统及方法 | |
CN108511029B (zh) | 一种fpga中双端口sram阵列的内建自测和修复系统及其方法 | |
US9552287B2 (en) | Data management method, memory controller and embedded memory storage apparatus using the same | |
CN104425040A (zh) | 用于测试存储器的方法和系统 | |
CN103208314A (zh) | 嵌入式系统的内存测试方法及嵌入式系统 | |
KR20130134070A (ko) | 리페어 제어 회로 및 이를 이용한 반도체 집적회로 | |
CN102324251A (zh) | 用以指示存储器中的编程失败的信号线 | |
US20120269018A1 (en) | Memory system having memory and memory controller and operation method thereof | |
CN102360568B (zh) | 一种并行异步存储器及其数据读取方法 | |
CN109215724B (zh) | 存储器自动检测和修复的方法及装置 | |
CN103310849A (zh) | 测试电路、存储器系统以及存储器系统的测试方法 | |
US7512022B2 (en) | Non-volatile memory structure | |
CN104134464A (zh) | 地址线测试系统及方法 | |
CN104282343A (zh) | 半导体系统及其修复方法 | |
US20110296086A1 (en) | Flash memory having test mode function and connection test method for flash memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20130814 |
|
RJ01 | Rejection of invention patent application after publication |