CN103246634B - 一种对多处理器系统进行工作模式配置的方法和装置 - Google Patents

一种对多处理器系统进行工作模式配置的方法和装置 Download PDF

Info

Publication number
CN103246634B
CN103246634B CN201310150449.1A CN201310150449A CN103246634B CN 103246634 B CN103246634 B CN 103246634B CN 201310150449 A CN201310150449 A CN 201310150449A CN 103246634 B CN103246634 B CN 103246634B
Authority
CN
China
Prior art keywords
veneer
single board
current single
subordinate
electricity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310150449.1A
Other languages
English (en)
Other versions
CN103246634A (zh
Inventor
朱晓明
刘光辉
李延松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201310150449.1A priority Critical patent/CN103246634B/zh
Publication of CN103246634A publication Critical patent/CN103246634A/zh
Priority to EP13881464.5A priority patent/EP2827255B1/en
Priority to PCT/CN2013/085088 priority patent/WO2014173088A1/zh
Priority to US14/519,644 priority patent/US9424220B2/en
Application granted granted Critical
Publication of CN103246634B publication Critical patent/CN103246634B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4405Initialisation of multiprocessor systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)
  • Veneer Processing And Manufacture Of Plywood (AREA)

Abstract

本发明公开了一种对多处理器系统进行工作模式配置的方法和装置,涉及计算机领域,无需预先对多个单板上的处理器进行连接配置,提升了系统的灵活性。一种对多处理器系统进行工作模式配置的方法,包括:在当前单板插入背板的槽位后,检测背板上是否存在关联单板;当存在关联单板时,检测关联单板是否处于独立工作状态;当关联单板未处于独立工作状态时,当前单板按照从属工作模式进行上电,以便与关联单板协同工作;当不存在关联单板时,在预定的检测时间内检测除所述主控板的槽位外,背板的其他槽位是否有单板插入;当检测到有单板插入时,所述当前单板按照主控工作模式进行上电,以便与其他槽位的单板协同工作。本发明用于多处理器系统。

Description

一种对多处理器系统进行工作模式配置的方法和装置
技术领域
本发明涉及计算机领域,尤其涉及一种对多处理器系统进行工作模式配置的方法和装置。
背景技术
在当前的计算机系统中,处理器的配置方式有以下几种情况:在计算机中有多个单板,每个单板上配置一个处理器,构成一个单处理器系统,各个单处理器系统相互独立工作,分别运行不同的OS(operating system,操作系统);另一种情况是,一个单板上配置两个或多个处理器,协同工作,运行一个OS。在更为复杂的应用场景中,需要多个单板进行配合,共同完成计算机的功能。为此,一种常见的做法是,在单板上安装连接器,通过连接器将两块单板的处理器的高速接口连接在一起,并且预先对这两个单板上的处理器进行连接配置,确定主从关系和工作模式;然后将由连接器连接在一起的单板插入背板,如图1所示,这样连接在一起的单板可以按照预先的配置协同进行工作。
在执行上述技术方案时,发明人发现现有技术至少存在以下问题:多个单板进行协同工作时,必须先通过额外的连接器进行互连,增加了硬件成本;而且,需要对单板进行预先的连接配置和主从关系配置,然后才能插入背板的槽位进行工作,可见一旦配置完成后,在应用过程中难以修改,导致系统的灵活性不高。
发明内容
本发明实施例提供的一种对多处理器系统进行工作模式配置的方法和装置,无需预先对多个单板上的处理器进行连接配置,不必预先确定主从关系和工作模式,提升了系统的灵活性。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种对多处理器系统进行工作模式配置的方法,所述多处理器包括背板,所述背板具有至少两个插槽,用于插入单板,所述方法包括:
在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板;
当检测到存在所述关联单板时,检测所述关联单板是否处于独立工作状态;
当检测到所述关联单板未处于独立工作状态时,所述当前单板按照从属板的从属工作模式进行上电,以便与所述关联单板协同工作。
结合第一方面,在第一方面的第一种可能的实施方式中,所述方法还包括:
当检测到不存在所述关联单板时,在预定的检测时间内检测除所述当前单板的槽位外,所述背板的其他槽位是否有单板插入;
当检测到有单板插入时,所述当前单板按照主控板的主控工作模式进行上电,以便与所述其他槽位的单板协同工作。
结合第一方面的第一种可能的实现方式,在第二种可能的实现方式中,在检测所述背板上是否存在关联单板后,还包括:
当存在所述关联单板时,将所述当前单板标识为从属板;
当不存在所述关联单板时,将所述当前单板标识为主控板。
结合第一方面的第二种可能的实现方式,在第三种可能的实现方式中,当所述当前单板为从属板时,在检测所述关联单板是否处于独立工作状态后,还包括:
当所述关联单板处于独立工作状态时,所述当前单板按照独立工作模式进行上电;
当所述当前单板为主控板时,在预定的检测时间内检测除所述主控板的槽位外,所述背板的其他槽位是否有单板插入后,还包括:
当在所述检测时间内未检测到有单板插入时,所述当前单板按照独立工作模式进行上电。
结合第一方面、第一方面的第一种可能的实现方式至第一方面的第三种可能的实现方式,在第四种可能的实现方式中,在检测到所述关联单板未处于独立工作状态时,还包括:
检测所述关联单板是否处于健康运行状态;以便当所述关联单板处于健康运行状态时,所述当前单板按照从属工作模式进行上电,或者当所述关联单板未处于健康运行状态时,所述当前单板按照独立工作模式进行上电。
结合第一方面的第二种可能的实现方式,在第五种可能的实现方式中,所述当前单板按照主控工作模式进行上电,具体包括:
所述当前单板的第一电源为所述当前单板执行第一上电动作;
将第一上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第一上电指令分别执行第一上电动作;
接收各从属板发出的第一上电完成反馈;
所述当前单板的第二电源为所述当前单板执行第二上电动作;
将第二上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第二上电指令分别执行第二上电动作;
接收各从属板发出的第二上电完成反馈;
所述当前单板的第K电源为所述当前单板执行第K上电动作;
将第K上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第K上电指令分别执行第K上电动作;
接收各从属板发出的第K上电完成反馈;其中K为单板中需要执行上电动作的电源数量。
结合第一方面的第二种可能的实现方式或第五种可能的实现方式,在第六种可能的实现方式中,所述方法还包括:
当所述当前单板为主控板时,禁止从属板指示信号的发送,允许主控板指示信号的发送;
当所述当前单板为从属板时,允许从属板指示信号的发送,禁止主控板指示信号的发送。
第二方面,提供一种对多处理器系统进行工作模式配置的装置,包括:
第一检测单元,用于在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板;
第二检测单元,用于在所述第一检测单元检测到存在所述关联单板时,检测所述关联单板是否处于独立工作状态;
上电单元,用于当所述第二检测单元检测到所述关联单板未处于独立工作状态时,将所述当前单板按照从属板的从属工作模式进行上电,以便与所述关联单板协同工作。
结合第二方面,在第二方面的第一种可能的实现方式中,第三检测单元,用于在所述第一检测单元检测到不存在所述关联单板时,在预定的检测时间内检测除所述当前单板的槽位外,所述背板的其他槽位是否有单板插入;
所述上电单元还用于,当所述第三检测单元检测到有单板插入时,将所述当前单板按照主控板的主控工作模式进行上电,以便与所述其他槽位的单板协同工作。
结合第二方面的第一种可能的实现方式,在第二种可能的实现方式中,所述装置还包括标识单元,用于所述第一检测单元检测到存在所述关联单板时,将所述当前单板标识为从属板;
所述标识单元还用于当所述第一检测单元未检测到所述关联单板时,将所述当前单板标识为主控板。
结合第二方面的第二种可能的实现方式,在第三种可能的实现方式中,当所述当前单板为从属板时,所述上电单元还用于当所述第二检测单元检测到所述关联单板处于独立工作状态时,将所述当前单板按照独立工作模式进行上电;
当所述当前单板为主控板时,所述上电单元还用于当所述第三检测单元在所述检测时间内未检测到有单板插入时,所述当前单板按照独立工作模式进行上电。
结合第二方面、第二方面的第一种可能的实现方式至第二方面的第三种可能的实现方式,在第四种可能的实现方式中,所述装置还包括:
第四检测单元,用于在所述第二检测单元检测到所述关联单板未处于独立工作状态时,检测所述关联单板是否处于健康运行状态;以便当所述关联单板处于健康运行状态时,所述当前单板按照从属工作模式进行上电,或者当所述关联单板未处于健康运行状态时,所述当前单板按照独立工作模式进行上电。
结合第二方面的第二种可能的实现方式,在第五种可能的实现方式中,所述上电单元,具体包括:
第一电源,用于为所述当前单板执行第一上电动作;
上电指令发送子单元,用于将第一上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第一上电指令分别执行第一上电动作;
上电完成反馈接收子单元,用于接收各从属板发出的第一上电完成反馈;
第二电源,用于为所述当前单板执行第二上电动作;
所述上电指令发送子单元还用于将第二上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第二上电指令分别执行第二上电动作;
所述上电完成反馈接收子单元还用于接收各从属板发出的第二上电完成反馈;
第K电源,用于为所述当前单板执行第K上电动作;
所述上电指令发送子单元还用于将第K上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第K上电指令分别执行第K上电动作;
所述上电完成反馈接收子单元还用于接收各从属板发出的第K上电完成反馈;其中K为单板中需要执行上电动作的电源数量。
结合第二方面的第二种可能的实现方式或第五种可能的实现方式,在第六种可能的实现方式中,所述装置还包括:指示信号复用单元,所述指示信号复用单元包括N条信号线,每条信号线用于发送至少两种指示信号,每条信号线的A端分别连接当前单板中的指示信号发送端口,每条信号线的B端连接至合路点,所述合路点与另一单板的合路点电连接,以便在所述当前单板和另一单板之间传输指示信号;
所述指示信号复用单元还包括指示信号选通开关,如果所述当前单板为主控板,所述指示信号选通开关用于在接收所述从属板发送的从属板指示信号时,断开用于发送从属板指示信号的信号线;
如果所述当前单板为主控板,所述指示信号选通开关还用于在向所述从属板发送主控板指示信号时,连通用于发送主控板指示信号的信号线;
如果所述当前单板为从属板,所述指示信号选通开关还用于在接收所述主控板发送的主控板指示信号时,断开用于发送主控板指示信号的信号线;
如果所述当前单板为从属板,所述指示信号选通开关还用于在发送向所述主控板发送从属板指示信号时,连通用于发送从属板指示信号的信号线。
本发明实施例提供的一种对多处理器系统进行工作模式配置的方法和装置,一方面,在当前单板插入槽位后,如果检测到背板上存在关联单板,并且关联单板未处于独立工作状态,当前单板按照从属工作模式进行上电以便与主控板协同工作;另一方面,在未检测到背板上存在关联单板时,如果在检测时间内检测到单板插入,当前单板将按照主控工作模式进行上电,以便与从属板协同工作。通过上述方案,在单板插入背板时,可以由单板自身进行判断和配置工作模式,不必预先配置工作模式,提升了系统灵活性,此外,无需使用额外的连接器对单板进行连接配置,节省了成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术带连接器的单板的示意图;
图2为本发明实施例1提供的一种对多处理器系统进行工作模式配置的方法的流程图;
图3为本发明实施例2提供的一种对多处理器系统进行工作模式配置的方法的流程图;
图4为本发明实施例2提供的上电控制方式的流程图;
图5为本发明实施例2中对信号进行复用的电路示意图;
图6为本发明实施例2中配置处理器的工作模式的电路示意图;
图7为本发明实施例2中主控板对从属板进行上电控制的电路示意图;
图8为本发明实施例2中上电完成反馈的信号流转示意图;
图9为本发明实施例2中公用主控板时钟的电路示意图;
图10为本发明实施例3提供的一种对多处理器系统进行工作模式配置的装置的框图;
图11为本发明实施例3中上电单元的框图;
图12为本发明实施例3提供的另一种对多处理器系统进行工作模式配置的装置的框图;
图13为本发明实施例3中指示信号复用单元的具体结构示意图;
图14为本发明实施例3提供的一种单板的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例1:
本发明实施例提供了一种对多处理器系统进行工作模式配置的方法,如图2所示,该方法包括:
201、在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板。
本发明实施例提供的方法应用于多处理器系统中,具体的,该多处理器系统包括背板。在背板上设置有至少两个插槽,以便单板插入。插入插槽的单板可以独立工作,也可以根据主从关系与其他单板协同工作。
根据步骤201的检测结果,分别执行下述202或204。
202、当检测到存在关联单板时,继续检测所述关联单板是否处于独立工作状态。
其中,当检测到存在关联单板时,可以先将当前单板标识为从属板,然后检测所述关联单板是否处于独立工作状态。
203、当检测到所述关联单板未处于独立工作状态时,所述当前单板按照从属工作模式进行上电,以便与所述关联单板协同工作。
在步骤203中,当前单板作为从属板,关联单板作为主控板,主控板控制从属板,两者协同工作。
204、当检测到不存在所述关联单板时,在预定的检测时间内检测除当前单板的槽位外,所述背板的其他槽位是否有单板插入。
其中,当检测到不存在关联单板时,可先将当前单板标识为主控板,然后检测背板的其他槽位在检测时间内是否有单板插入。
205、当检测到有单板插入时,所述当前单板按照主控工作模式进行上电,以便与所述其他槽位的单板协同工作。
在步骤205中,当前单板为主控板,其他槽位插入的单板为从属板,主控板控制从属板,协同进行工作。
举例来描述上述201至205,背板上设置有槽位1和槽位2。单板1插入槽位1后,首先检测槽位2是否有单板插入,即检测是否存在关联单板。如果背板上除了单板1不存在其他单板,即没有关联单板,则单板1将自身标识为主控板,然后开始在一个预定的检测时间内检测槽位2是否有单板插入。当检测时间内检测到单板2插入槽位2,则单板1按照主控工作模式上电,这样便可以将自身作为主控板控制单板2,协同进行工作。另一方面,当单板2插入槽位2时,首先检测槽位1是否有单板插入,由于单板1已经在槽位1,因此单板2将自身标识为从属板,之后再检测单板1是否处于独立工作状态。根据步骤206可知,单板1并没处于独立工作状态,而是正在检测槽位2,此时单板2将按照从属工作模式进行上电,以便将自身作为从属板接收主控板(即单板1)的控制,与主控板协同工作。
上述提及的独立工作状态,是指单板没有与其他单板形成主从协作关系共同运行OS,而是独立的在运行一个OS。
本发明实施例提供了一种对多处理器系统进行工作模式配置的方法,一方面,在当前单板插入槽位后,如果检测到背板上存在关联单板,并且关联单板未处于独立工作状态,当前单板按照从属工作模式进行上电以便与主控板协同工作;另一方面,在未检测到背板上存在关联单板时,如果在检测时间内检测到单板插入,当前单板将按照主控工作模式进行上电,以便与从属板协同工作。通过上述方案,在单板插入背板时,可以由单板自身进行判断和配置工作模式,不必在单板插入背板前预先配置工作模式,提升了系统灵活性,此外,无需使用额外的连接器对单板进行连接,节省了成本。
实施例2:
本发明实施例提供了一种对多处理器系统进行工作模式配置的方法,如图3所示,包括:
301、在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板。
本发明实施例提供的方法应用于多处理器系统中,具体的,该多处理器系统包括背板。在背板上设置有至少两个插槽,以便单板插入。插入插槽的单板可以独立工作,也可以根据主从关系与其他单板协同工作。
根据步骤301的检测结果,分别执行下述302或308。
302、当存在所述关联单板时,将所述当前单板标识为从属板。
303、在将所述当前单板标识为从属板后,检测所述关联单板是否处于独立工作状态。
上述提及的独立工作状态,是指单板没有与其他单板形成主从协作关系共同运行OS,而是独立的在运行一个OS。
根据检测结果,分别执行304和307。
304、当所述关联单板未处于独立工作状态时,检测所述关联单板是否处于健康运行状态。
根据步骤304的检测结果,分别执行305和306。
步骤304所述的健康运行状态,可以通过多种途径进行表征。举例来说,单板A首先插入背板槽位,之后单板B插入背板,单板B检测到单板A为关联单板,并且单板A未处于独立工作状态。在单板A插入槽位后,单板A上的一些电源会主动进行上电动作,如果上电动作完成后,能够正常放电,则可认为该单板A处于健康运行状态。单板B通过对单板A上的处理器部分管脚进行测量,可以获知该单板A是否处于健康运行状态:假设管脚X在单板A处于健康运行状态时,其输出电平会周期性的跳变,则单板B通过检查管脚X,便可确定单板A的健康运行状态。
305、当所述关联单板处于健康运行状态时,所述当前单板按照从属工作模式进行上电,以便与所述主控板协同工作。
仍以单板A和单板B为例,单板B为从属板,单板A为主控板,则单板B按照从属工作模式执行上电,单板A按照主控工作模式执行上电,从而使单板A控制单板B,两者共同运行一个OS。
306、当所述关联单板未处于健康运行状态时,所述当前单板按照独立工作模式进行上电。
关联单板未处于健康运行状态,表明关联单板不能与当前单板按照主从关系协同工作,此时当前单板可以按照独立工作模式上电,独立运行一个OS。
307、当所述关联单板处于独立工作状态时,所述当前单板按照独立工作模式进行上电。
当关联单板已经处于独立工作状态时,表明关联单板已经在独立的运行OS,不能与当前单板按照主从关系协同工作,此时当前单板可以按照独立工作模式上电,独立运行一个OS。
308、当不存在所述关联单板时,将所述当前单板标识为主控板。
309、在预定的检测时间内检测除所述主控板的槽位外,所述背板的其他槽位是否有单板插入。
310、当检测到有单板插入时,所述当前单板按照主控工作模式进行上电,以便与所述其他槽位的从属板协同工作。
311、当在所述检测时间内未检测到有单板插入时,所述当前单板按照独立工作模式进行上电。
举例来描述上述301至311,假设背板上设置有槽位1、槽位2和槽位3。单板1插入槽位1后,首先检测槽位2与槽位3是否有单板插入,即检测是否存在关联单板。如果背板上除了单板1不存在其他单板,即没有关联单板,则单板1将自身标识为主控板,然后开始在一个预定的检测时间内检测槽位2和槽位3是否有单板插入。当检测时间内检测到单板2插入槽位2,则单板1按照主控工作模式上电,这样便可以将自身作为主控板控制单板2,协同进行工作。另一方面,当单板2插入槽位2时,首先检测槽位1和槽位3是否有单板插入,由于单板1已经在槽位1,因此单板2将自身标识为从属板,之后再检测单板1是否处于独立工作状态。如果单板1并没处于独立工作状态,并且单板1处于健康运行状态,则此时单板2将按照从属工作模式进行上电,以便将自身作为从属板接收主控板(即单板1)的控制,与主控板协同工作。再一方面,在单板1和单板2开始以主从关系进行协同工作后,单板3插入槽位3,由于槽位1和槽位2都有单板,因此单板3将自身标识为从属板。之后单板3检测关联单板(即单板1和单板2)是否处于独立工作状态,由于单板1和单板2已经组成主从协作关系,因此两者都不处于独立工作状态。单板3再继续检测单板1和单板2是否为健康运行状态。假设此时单板1和单板2都出现运行异常,不是健康运行状态,则单板3将按照独立工作模式进行上电。如果只有单板2出现运行异常,则单板2被隔离,然后单板3作为单板1的从属板,与单板1按照主从关系进行协同工作。再一种情况,如果只有单板1出现运行异常,则作为主控板的单板1被隔离,然后由单板2和单板3重新组成主从关系进行协同工作。
需要指出的是,当多个单板按照主从关系进行协同工作时,每个单板都会检查自身的电源、时钟以及外设是否处于正常状态。一旦单板检查到自身的电源、时钟或外设出现异常,则会将异常信息通过电平信号送至其他单板,之后该异常单板被隔离,其他单板重新组成主从关系进行协同工作。
需要进一步说明的是,如果当前单板按照主控工作模式上电,且当前单板仅有一个处理器,则将该处理器配置成主处理器;如果当前单板上有多个处理器,则将下挂南桥的处理器作为主处理器,其他的处理器为从处理器。具体的配置处理器的工作模式可参考如图6所示。在单板上设置有比较器64,比较器64有两个信号输入端,分别输入信号61和信号62。这里假设信号61为高电平,用于指示处理器65进入主处理器工作模式,信号62为低电平,用于指示处理器65进入从处理器工作模式。另有选通信号63,比较器64根据选通信号63,选择将信号61或信号62传输至处理器65。假设信号61通过了比较器64,则该信号61经过如图6所示的三极管后分别进入端口SOCKET_ID[0]和LTENABLE,之后处理器65进入主处理器工作模式。
进一步的,多个单板按照主从关系进行协同工作时,需要对上电顺序进行统一控制。具体的,如果当前单板按照主控工作模式进行工作,其他单板按照从属工作模式进行工作时,上电控制方式如图4所示,包括:
401、当前单板的第一电源为当前单板执行第一上电动作。
实际场景中,单板的不同电源的上电具有确定的顺序,这里假定第一电源需要首先进行上电。
402、当前单板将第一上电指令发送至当前单板的各从属板。
在当前单板执行第一上电动作后,向各从属板发送第一上电指令。该第一上电指令用于指示各从属板分别执行第一上电动作。
通过上述401和402,可知作为主控板的当前单板控制着各个从属板的上电动作,即在主控板的第一电源执行第一上电动作后,再命令各从属板执行第一上电动作。
403、当前单板接收各从属板发出的第一上电完成反馈。
从属板完成第一上电动作后,会向当前单板发送第一上电完成反馈。当前单板收到所有从属板的第一上电完成反馈后,将继续执行步骤404。
404、当前单板的第二电源为当前单板执行第二上电动作。
如前所述,单板上不同电源的上电具有确定的顺序,假设第一电源需要首先进行上电,并且第二电源在第一电源上电完成后进行第二上电动作。
405、当前单板将第二上电指令发送至当前单板的各从属板。
各从属板根据第二上电指令分别执行第二上电动作。
通过上述404和405,可知作为主控板的当前单板的第二电源执行第二上电动作后,再命令各从属板执行相同的第二上电动作。
406、当前单板接收各从属板发出的第二上电完成反馈。
从属板完成第二上电动作后,会向当前单板发送第二上电完成反馈。当前单板收到所有从属板的第二上电完成反馈后,如果还有其他电源需要继续上电(比如,第三电源、第四电源……第K电源),则参考上述401至406,继续进行上电,直至主控板和从属板的全部电源上电完毕。
通过上述401至406,在主控板和从属板协同工作时,可以保证各个单板的正确上电顺序,尤其是确保了在全部单板的第X上电动作都完成后,再继续执行第X+1上电动作,避免各个单板的上电顺序的混乱。
具体的各个单板之间进行上电的描述可以参考图7。图7中由单板70和单板71组成多处理器系统,其中单板70为主控板,单板71为从属板。上电过程中,单板70的主板芯片701提供上电电压信号706,上电电压信号706进入选择器702的一端,选择器702的另一端输入的是高阻态信号703。另有选通信号704,选择器702根据选通信号704,选择上电电压信号706或高阻态信号703。其中选通信号704根据单板70的不同状态,会有不同的电平值。比如当单板70为主控板时,选通信号704控制选择器702使上电电压信号706通过,进而为处理器705上电;假如单板70为从属板,选通信号704将控制选择器702使高阻态信号703通过,此时上电电压信号706不能为处理器705上电。当上电电压信号706通过选择器702后,还输入到单板71上,这样单板71的处理器715可以根据上电电压信号706进行上电;同时选通信号714控制选择器712使高阻态信号713通过,而禁止主板芯片711提供的上电电压信号716通过,这样单板71的上电动作完全由单板70来控制。以上仅仅是对主控板控制从属板的上电过程进行简要描述,实际场景中,单板上的控制电路具体设置方式可能与图7不同,本发明实施例不再赘述。
此外,上述步骤403所述的,当前单板接收各从属板发出的第一上电完成反馈,具体可以参考图8。在图8中,单板81为主控板,单板82为从属板。第一电源811和第一电源812完成上电后,分别发出第一上电完成反馈,具体的,电源811发出的是第一上电完成反馈815,电源821发出的是第一上电完成反馈825,这两个上电完成反馈可以是各自的电源在上电状态稳定后发出的状态稳定指示信号(假设其为高电平)。如图8所示,每个单板的第一上电完成反馈都向各个单板互送,在单板81中,815和825进入逻辑与门813,只有在815和825都为高电平(即两个单板的第一电源都发出状态稳定指示信号)时,信号才能通过逻辑与门813。之后在选择器816进行信号选通,由于单板81为主控板,因此在选通信号814控制下,选择器816使经过逻辑与门813的信号817通过,信号817用于指示第二电源812为单板81执行第二上电动作。另一方面,在单板82上,经过逻辑与门823的信号,与接地信号作为选择器826的两个输入信号,由于单板82为从属板,因此在选通信号824控制下,接地信号通过了选择器826,此时第二电源822不会执行第二上电动作。第二电源821在完成第二上电动作并且进入稳定状态后,可指示第二电源822进行上电。
通过图8所述的结构及信号流转过程,可以在第一电源上电完成后,使主控板的第二电源首先上电,确保在多个单板主从协同工作时,上电顺序的正确。
另外,在主控板控制各从属板进行协同工作的情况下,各个单板需要以主控板的时钟为准,图9所示的电路结构可以保证各个从属板接收主控板的时钟控制。假设单板91为主控板,单板92为从属板。单板91上有时钟911,单板92上有时钟921。时钟911的时钟信号913和时钟921的时钟信号923互送到对方的单板上。在选择器915的两个输入端分别为时钟信号913和923,根据选通信号914控制,选择不同的时钟信号通过。由于单板91为主控板,因此选通信号914选择时钟信号913通过,并进入中央处理器916;另一方面,在由于单板92为从属板,因此选通信号924选择时钟信号913通过并进入中央处理器926,而舍弃时钟信号923,在此情况下,从属板接收主控板的时钟信号,并在主控板的时钟信号控制下运行。
本发明实施例提供了一种对多处理器系统进行工作模式配置的方法,一方面,在当前单板插入槽位后,如果检测到背板上存在关联单板,并且关联单板未处于独立工作状态,当前单板按照从属工作模式进行上电以便与主控板协同工作;另一方面,在未检测到背板上存在关联单板时,如果在检测时间内检测到单板插入,当前单板将按照主控工作模式进行上电,以便与从属板协同工作。通过上述方案,在单板插入背板时,可以由单板自身进行判断和配置工作模式,无需在单板插入背板之前预先配置工作模式,提升了系统灵活性,并且无需使用额外的连接器对单板进行连接,节省了成本。此外,通过主控板对各单板上电时序进行控制,保证多处理系统中各个单板上电顺序的正确。
另外,在实际的多处理器系统中,需要大量的控制信号和时序信号在不同单板间传导。本发明实施例中的单板即可以做主控板,又可以做从属板,因此就要求单板既能在作为主控板时接收从属板发送的从属板指示信号,又能在作为从属板时发送主控板指示信号。因此,一方面,当当前单板为主控板时,需要禁止从属板指示信号从当前单板发送出去,这样当前单板只接收从属板发送的从属板指示信号;同时允许主控板指示信号的从当前单板发送出去,这样当前单板能够向从属板发送主控板指示信号。另一方面,当前单板为从属板时,需要禁止主控板指示信号从当前单板发出,同时允许当前单板发送从属板指示信号给主控板。具体实现方式可以参考图5。图5中的SLP_S3信号是一种由主控板向从属板发送的控制信号,而3V3_PG信号是一种由从属板向主控板发送的反馈信号。假设图5中的单板A为主控板,单板B为从属板,单板A上有信号发送端口53,信号接收端口54,单板B上有信号发送端口55,信号接收端口56,发送端口53和55为复用端口,可以发送SLP_S3信号和3V3_PG信号。其中SLP_S3信号只能由单板A向单板B发送,不能由单板B向单板A发送;3V3_PG信号只能由单板B向单板A发送,不能由单板A向单板B发送。为此设置了开关51和开关52。当单板A发送SLP_S3信号时,开关51使线路连通,使SLP_S3信号由端口53发送至端口56,同时开关52断开,以避免SLP_S3信号由端口55发送到端口54。当单板B发送3V3_PG信号时,开关52使线路连通,使3V3_PG信号由端口55发送至端口54,同时开关51断开,以避免3V3_PG信号由端口53发送到端口56。
以上描述的图5所示的信号传导方式,可以分时的传输不同的信号,比如可以将多种信号分时的通过单板A的端口53向单板B的端口56传导,这样可以减少布线数量,节省空间。
图5所示的实现方式,不但能保证主控板和从属板之间信号的正确传导,而且实现了线路复用,不必铺设大量信号线,从而节省空间和成本。
实施例3:
本发明实施例提供了一种对多处理器系统进行工作模式配置的装置,如图10所示,该装置包括:
第一检测单元101,用于在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板。
标识单元102,用于检测单元101检测到存在所述关联单板时,将所述当前单板标识为从属板。
标识单元102还用于当第一检测单元101未检测到所述关联单板时,将所述当前单板标识为主控板。
第二检测单元103,用于在标识单元102将当前单板标识为从属板后,检测关联单板是否处于独立工作状态;
上电单元104,用于当第二检测单元103检测到关联单板未处于独立工作状态时,将所述当前单板按照从属板的从属工作模式进行上电,以便与关联单板协同工作。
进一步的,还包括第三检测单元105,用于在标识单元102将当前单板标识为主控板后,在预定的检测时间内检测除所述主控板的槽位外,所述背板的其他槽位是否有单板插入。
上电单元104还用于,当第三检测单元105检测到有单板插入时,将所述当前单板按照主控板的主控工作模式进行上电,以便与所述其他槽位的单板协同工作。
进一步的,如果当前单板为从属板,其上电单元104还用于当第二检测单元103检测到关联单板处于独立工作状态时,使当前单板按照独立工作模式进行上电。
另外,如果当前单板为主控板,则上电单元104还用于当第三检测单元105在检测时间内未检测到有单板插入时,使当前单板按照独立工作模式进行上电。
进一步的,该装置还包括第四检测单元106,用于在第二检测单元103检测到关联单板未处于独立工作状态时,检测关联单板是否处于健康运行状态。
通过第四检测单元106的检测,当关联单板处于健康运行状态时,当前单板按照从属工作模式进行上电;当关联单板未处于健康运行状态时,当前单板按照独立工作模式进行上电。
进一步的,如图11所示,该上电单元104中具体包括:第一电源1041,第二电源1042,……第K电源,其中K为单板中需要执行上电动作的电源数量。
第一电源1041用于为当前单板执行第一上电动作。第二电源1042用于为当前单板执行第二上电动作。
此外,上电单元104还包括上电指令发送子单元1043,用于将第一上电指令发送至当前单板的各从属板,以便所述当前单板的各从属板根据所述第一上电指令分别执行第一上电动作;上电指令发送子单元1043还用于将第二上电指令发送至当前单板的各从属板,以便当前单板的各从属板根据第二上电指令分别执行第二上电动作;上电指令发送子单元1043还用于将第K上电指令发送至当前单板的各从属板,以便当前单板的各从属板根据第K上电指令分别执行第K上电动作。
上电单元104还包括上电完成反馈接收子单元1044,用于接收各从属板发出的第一上电完成反馈,第二上电完成反馈……第K上电完成反馈。
第一电源1041执行第一上电动作后,上电指令发送子单元1043将第一上电指令发送至当前单板的各从属板,各从属板分别执行第一上电动作,之后向主控板发送第一上电完成反馈;上电完成反馈接收子单元1044收到第一上电完成反馈后,此时各个从属板的第一上电动作已经完成,接下来主控板的第二电源1042执行第二上电动作,然后上电指令发送子单元1043将第二上电指令发至各从属板,各从属板分别执行第二上电动作。这样,每当各从属板完成当前电源的上电后,主控板继续进行下一个电源的上电,并控制各从属板进行下一个电源的上电,直至所有电源上电完成。
进一步的,如图12所示,所述装置还包括指示信号复用单元107。
具体的,如图13所示,该指示信号复用单元107中包括N条信号线,每条信号线用于发送至少两种指示信号,每条信号线的A端分别连接当前单板中不同的指示信号发送端口,每条信号线的B端连接至合路点,所述合路点与另一单板的合路点电连接,以便在所述当前单板和另一单板之间传输指示信号。在指示信号复用单元107中还包括指示信号选通开关1071,当所述当前单板为主控板时,指示信号选通开关1071断开用于发送从属板指示信号的信号线;当所述当前单板为主控板时,指示信号选通开关1071连通用于发送主控板指示信号的信号线。当所述当前单板为从属板时,指示信号选通开关连通用于发送从属板指示信号的信号线;当所述当前单板为从属板时,指示信号选通开关断开用于发送主控板指示信号的信号线。在图13中,指示信号发送端口1072用于发送主控板指示信号1073和从属板指示信号1074,指示信号发送端口1075用于发送主控板指示信号1076和从属板指示信号1077。以指示信号发送端口1072为例,如果当前单板为主控板,在发送主控板指示信号1073时,指示信号选通开关1071连通指示信号发送端口1072所连的信号线;在接收其他单板发送的从属板指示信号1074时,指示信号选通开关1071断开指示信号发送端口1072所连的信号线,以防作为主控板的当前单板发出从属板指示信号1074。如果当前单板为从属板,在发送从属板指示信号1074时,指示信号选通开关1071连通指示信号发送端口1072所连的信号线;在接收其他单板发送的主控板指示信号1073时,指示信号选通开关1071断开指示信号发送端口1072所连的信号线,以防作为从属板的当前单板发出主控板指示信号1072。
此外,在图13中还标出了指示信号接收端口1078,用于接收从其他单板发来的主控板指示信号或从属板指示信号,这里的指示信号接收端口1078仅做示例性描述,具体的指示信号接收端口的数量可根据实际应用场景进行设置。
本发明实施例还提供了一种单板,如图14所示,该单板14包括至少一个中央处理器141,主板芯片组142,此外,如图10至图13中所示的第一检测单元101、标识单元102、第二检测单元103、上电单元104、第三检测单元105、第四检测单元106和指示信号复用单元107,都集成在单板14上。
本发明实施例提供了一种对多处理器系统进行工作模式配置的装置和一种单板,一方面,在当前单板插入槽位后,如果检测到背板上存在关联单板,并且关联单板未处于独立工作状态,当前单板按照从属工作模式进行上电以便与主控板协同工作;另一方面,在未检测到背板上存在关联单板时,如果在检测时间内检测到单板插入,当前单板将按照主控工作模式进行上电,以便与从属板协同工作。通过上述方案,在单板插入背板时,可以由单板自身进行判断和配置工作模式,不必在单板插入背板前预先配置工作模式,提升了系统灵活性,并且无需使用额外的连接器对单板进行连接,节省了成本。此外,通过主控板对各单板上电时序进行控制,保证多处理系统中各个单板上电顺序的正确。另外,通过设置指示信号复用单元,不但能保证主控板和从属板之间信号的正确传导,而且实现了线路复用,不必铺设大量信号线,从而节省空间和成本。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到本发明可借助软件加必需的通用硬件的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在可读取的存储介质中,如计算机的软盘,硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (14)

1.一种对多处理器系统进行工作模式配置的方法,所述多处理器系统包括背板,所述背板具有至少两个槽位,用于插入单板,其特征在于:
在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板;
当检测到存在所述关联单板时,检测所述关联单板是否处于独立工作状态,所述独立工作状态是指所述关联单板没有与所述背板上的其他单板形成主从协作关系共同运行一个操作系统OS,而是独立的在运行一个OS;
当检测到所述关联单板未处于独立工作状态时,所述当前单板按照从属板的从属工作模式进行上电,以便与所述关联单板协同工作。
2.根据权利要求1所述的方法,其特征在于,当检测到不存在所述关联单板时,在预定的检测时间内检测除所述当前单板的槽位外,所述背板的其他槽位是否有单板插入;
当检测到有单板插入时,所述当前单板按照主控板的主控工作模式进行上电,以便与所述其他槽位的单板协同工作。
3.根据权利要求2所述的方法,其特征在于,在检测所述背板上是否存在关联单板后,还包括:
当存在所述关联单板时,将所述当前单板标识为从属板;
当不存在所述关联单板时,将所述当前单板标识为主控板。
4.根据权利要求3所述的方法,其特征在于,当所述当前单板为从属板时,在检测所述关联单板是否处于独立工作状态后,还包括:
当所述关联单板处于独立工作状态时,所述当前单板按照独立工作模式进行上电;
当所述当前单板为主控板时,在预定的检测时间内检测除所述主控板的槽位外,所述背板的其他槽位是否有单板插入后,还包括:
当在所述检测时间内未检测到有单板插入时,所述当前单板按照独立工作模式进行上电。
5.根据权利要求1至4中任意一项所述的方法,其特征在于,在检测到所述关联单板未处于独立工作状态时,还包括:
检测所述关联单板是否处于健康运行状态;以便当所述关联单板处于健康运行状态时,所述当前单板按照从属工作模式进行上电,或者当所述关联单板未处于健康运行状态时,所述当前单板按照独立工作模式进行上电。
6.根据权利要求3所述的方法,其特征在于,所述当前单板按照主控工作模式进行上电,具体包括:
所述当前单板的第一电源为所述当前单板执行第一上电动作;
将第一上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第一上电指令分别执行第一上电动作;
接收各从属板发出的第一上电完成反馈;
所述当前单板的第二电源为所述当前单板执行第二上电动作;
将第二上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第二上电指令分别执行第二上电动作;
接收各从属板发出的第二上电完成反馈;
所述当前单板的第K电源为所述当前单板执行第K上电动作;
将第K上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第K上电指令分别执行第K上电动作;
接收各从属板发出的第K上电完成反馈;其中K为单板中需要执行上电动作的电源数量。
7.根据权利要求3或6所述的方法,其特征在于,所述方法还包括:
当所述当前单板为主控板时,禁止从属板指示信号的发送,允许主控板指示信号的发送;
当所述当前单板为从属板时,允许从属板指示信号的发送,禁止主控板指示信号的发送。
8.一种对多处理器系统进行工作模式配置的装置,其特征在于,包括:
第一检测单元,用于在当前单板插入背板的槽位后,检测所述背板上是否存在关联单板;
第二检测单元,用于在所述第一检测单元检测到存在所述关联单板时,检测所述关联单板是否处于独立工作状态,所述独立工作状态是指所述关联单板没有与所述背板上的其他单板形成主从协作关系共同运行一个操作系统OS,而是独立的在运行一个OS;
上电单元,用于当所述第二检测单元检测到所述关联单板未处于独立工作状态时,将所述当前单板按照从属板的从属工作模式进行上电,以便与所述关联单板协同工作。
9.根据权利要求8所述的装置,其特征在于,所述装置还包括:
第三检测单元,用于在所述第一检测单元检测到不存在所述关联单板时,在预定的检测时间内检测除所述当前单板的槽位外,所述背板的其他槽位是否有单板插入;
所述上电单元还用于,当所述第三检测单元检测到有单板插入时,将所述当前单板按照主控板的主控工作模式进行上电,以便与所述其他槽位的单板协同工作。
10.根据权利要求9所述的装置,其特征在于,所述装置还包括标识单元,用于所述第一检测单元检测到存在所述关联单板时,将所述当前单板标识为从属板;
所述标识单元还用于当所述第一检测单元未检测到所述关联单板时,将所述当前单板标识为主控板。
11.根据权利要求10所述的装置,其特征在于,当所述当前单板为从属板时,所述上电单元还用于当所述第二检测单元检测到所述关联单板处于独立工作状态时,将所述当前单板按照独立工作模式进行上电;
当所述当前单板为主控板时,所述上电单元还用于当所述第三检测单元在所述检测时间内未检测到有单板插入时,所述当前单板按照独立工作模式进行上电。
12.根据权利要求8至11中任意一项所述的装置,其特征在于,所述装置还包括:
第四检测单元,用于在所述第二检测单元检测到所述关联单板未处于独立工作状态时,检测所述关联单板是否处于健康运行状态;以便当所述关联单板处于健康运行状态时,所述当前单板按照从属工作模式进行上电,或者当所述关联单板未处于健康运行状态时,所述当前单板按照独立工作模式进行上电。
13.根据权利要求10所述的装置,其特征在于,所述上电单元,具体包括:
第一电源,用于为所述当前单板执行第一上电动作;
上电指令发送子单元,用于将第一上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第一上电指令分别执行第一上电动作;
上电完成反馈接收子单元,用于接收各从属板发出的第一上电完成反馈;
第二电源,用于为所述当前单板执行第二上电动作;
所述上电指令发送子单元还用于将第二上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第二上电指令分别执行第二上电动作;
所述上电完成反馈接收子单元还用于接收各从属板发出的第二上电完成反馈;
第K电源,用于为所述当前单板执行第K上电动作;
所述上电指令发送子单元还用于将第K上电指令发送至所述当前单板的各从属板,以便所述当前单板的各从属板根据所述第K上电指令分别执行第K上电动作;
所述上电完成反馈接收子单元还用于接收各从属板发出的第K上电完成反馈;其中K为单板中需要执行上电动作的电源数量。
14.根据权利要求10或13所述的装置,其特征在于,所述装置还包括:指示信号复用单元,所述指示信号复用单元包括N条信号线,每条信号线用于发送至少两种指示信号,每条信号线的A端分别连接当前单板中的指示信号发送端口,每条信号线的B端连接至合路点,所述合路点与另一单板的合路点电连接,以便在所述当前单板和另一单板之间传输指示信号;
所述指示信号复用单元还包括指示信号选通开关,如果所述当前单板为主控板,所述指示信号选通开关用于在接收所述从属板发送的从属板指示信号时,断开用于发送从属板指示信号的信号线;
如果所述当前单板为主控板,所述指示信号选通开关还用于在向所述从属板发送主控板指示信号时,连通用于发送主控板指示信号的信号线;
如果所述当前单板为从属板,所述指示信号选通开关还用于在接收所述主控板发送的主控板指示信号时,断开用于发送主控板指示信号的信号线;
如果所述当前单板为从属板,所述指示信号选通开关还用于在发送向所述主控板发送从属板指示信号时,连通用于发送从属板指示信号的信号线。
CN201310150449.1A 2013-04-26 2013-04-26 一种对多处理器系统进行工作模式配置的方法和装置 Active CN103246634B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201310150449.1A CN103246634B (zh) 2013-04-26 2013-04-26 一种对多处理器系统进行工作模式配置的方法和装置
EP13881464.5A EP2827255B1 (en) 2013-04-26 2013-10-12 Operation mode configuring method and device for multi-processor system
PCT/CN2013/085088 WO2014173088A1 (zh) 2013-04-26 2013-10-12 一种对多处理器系统进行工作模式配置的方法和装置
US14/519,644 US9424220B2 (en) 2013-04-26 2014-10-21 Method and apparatus for setting working mode of multi-processor system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310150449.1A CN103246634B (zh) 2013-04-26 2013-04-26 一种对多处理器系统进行工作模式配置的方法和装置

Publications (2)

Publication Number Publication Date
CN103246634A CN103246634A (zh) 2013-08-14
CN103246634B true CN103246634B (zh) 2017-02-08

Family

ID=48926161

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310150449.1A Active CN103246634B (zh) 2013-04-26 2013-04-26 一种对多处理器系统进行工作模式配置的方法和装置

Country Status (4)

Country Link
US (1) US9424220B2 (zh)
EP (1) EP2827255B1 (zh)
CN (1) CN103246634B (zh)
WO (1) WO2014173088A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103246634B (zh) * 2013-04-26 2017-02-08 华为技术有限公司 一种对多处理器系统进行工作模式配置的方法和装置
CN104503947B (zh) * 2014-12-16 2018-03-16 华为技术有限公司 多路服务器及其信号处理方法
CN105786736A (zh) * 2014-12-18 2016-07-20 深圳市中兴微电子技术有限公司 一种多芯片级联的方法、芯片和装置
CN107329537B (zh) * 2017-06-27 2019-07-09 杭州迪普科技股份有限公司 一种上电控制方法及装置
CN109508065B (zh) * 2018-11-13 2021-04-09 郑州云海信息技术有限公司 一种时钟信号选择系统以及服务器
US11632111B1 (en) * 2021-11-03 2023-04-18 Hamilton Sundstrand Corporation Redundant control system fault protection using only two controllers

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6016518A (en) * 1995-12-05 2000-01-18 International Business Machines Corporation Automatic master/slave designation for computer peripherals
TWM242781U (en) * 2002-11-25 2004-09-01 Quanta Comp Inc Blade server management system with auxiliary management structure
CN1916849A (zh) * 2006-09-04 2007-02-21 华为技术有限公司 一种多处理器系统的初始化方法和多处理器系统
CN101876962A (zh) * 2009-12-15 2010-11-03 北京龙芯中科技术服务中心有限公司 一种实现主从板热插拔控制的方法及装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6263387B1 (en) * 1997-10-01 2001-07-17 Micron Electronics, Inc. System for automatically configuring a server after hot add of a device
US6178445B1 (en) * 1998-03-31 2001-01-23 International Business Machines Corporation System and method for determining which processor is the master processor in a symmetric multi-processor environment
US6535944B1 (en) * 1999-03-30 2003-03-18 International Business Machines Corporation Hot plug control of MP based computer system
US7174467B1 (en) 2001-07-18 2007-02-06 Advanced Micro Devices, Inc. Message based power management in a multi-processor system
US20040073833A1 (en) * 2002-10-10 2004-04-15 Sun Microsystems, Inc. Apparatus and methods for redundant management of computer systems
US6990545B2 (en) * 2003-04-28 2006-01-24 International Business Machines Corporation Non-disruptive, dynamic hot-plug and hot-remove of server nodes in an SMP
CN1277224C (zh) * 2003-10-20 2006-09-27 中兴通讯股份有限公司 嵌入式系统中主从式多处理器的引导方法
US7281070B2 (en) * 2005-01-28 2007-10-09 International Business Machines Corporation Multiple master inter integrated circuit bus system
CN1992649A (zh) * 2005-12-27 2007-07-04 迈普(四川)通信技术有限公司 一种主备单板在线检测的方法及电路
CN100556058C (zh) * 2006-06-22 2009-10-28 华为技术有限公司 一种控制单板上电顺序的方法与装置
CA2630125C (en) * 2007-05-21 2013-06-18 Nec Infrontia Corporation Slot interface access device and slot interface access method
CN101394260B (zh) * 2007-09-17 2011-06-08 华为技术有限公司 一种实现主备倒换及负荷分担的方法和装置
CN102724110B (zh) * 2012-05-25 2016-03-09 华为技术有限公司 单板通讯方法、系统和单板
CN102820973A (zh) * 2012-07-20 2012-12-12 福建星网锐捷网络有限公司 一种管理板、双管理板的模块化设备以及主控板选举方法
CN103246634B (zh) * 2013-04-26 2017-02-08 华为技术有限公司 一种对多处理器系统进行工作模式配置的方法和装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6016518A (en) * 1995-12-05 2000-01-18 International Business Machines Corporation Automatic master/slave designation for computer peripherals
TWM242781U (en) * 2002-11-25 2004-09-01 Quanta Comp Inc Blade server management system with auxiliary management structure
CN1916849A (zh) * 2006-09-04 2007-02-21 华为技术有限公司 一种多处理器系统的初始化方法和多处理器系统
CN101876962A (zh) * 2009-12-15 2010-11-03 北京龙芯中科技术服务中心有限公司 一种实现主从板热插拔控制的方法及装置

Also Published As

Publication number Publication date
US9424220B2 (en) 2016-08-23
US20150039799A1 (en) 2015-02-05
EP2827255B1 (en) 2019-01-02
WO2014173088A1 (zh) 2014-10-30
CN103246634A (zh) 2013-08-14
EP2827255A1 (en) 2015-01-21
EP2827255A4 (en) 2015-08-26

Similar Documents

Publication Publication Date Title
CN103246634B (zh) 一种对多处理器系统进行工作模式配置的方法和装置
CN108475227B (zh) 测试功能组件及数据调试方法
EP0912944B1 (en) Cascade connection of communicating devices
US20160147697A1 (en) Detecting and configuring of external io enclosure
CN1212540A (zh) 具有相同节点的自动节点配置
CN102387074B (zh) 业务线卡在位检测及复位方法及一种主控制卡和业务线卡
US8533543B2 (en) System for testing connections between chips
US9760525B2 (en) Sideband signal consolidation fanout using a clock generator chip
CN103631688B (zh) 一种测试接口信号的方法及系统
KR20210028700A (ko) Displayport 대체 모드 통신의 검출
CN107688550A (zh) 设备连接检测
CN108121412A (zh) 背板设备、信号互联方法及装置
CN106573626A (zh) 用于处理用于车辆的行驶功能的数据的方法
CN101388051A (zh) 互连元件和器件配置生成
CN108346404A (zh) 一种时序控制器及屏驱动电路的参数调试方法
CN105573112A (zh) 内燃机车励磁控制器双机热冗余自动切换系统
US20160132448A1 (en) Hub module with a single bridge shared among multiple connection ports to support role reversal
CN108304030A (zh) 一种多路服务器时钟系统、多路服务器及其控制方法
CN111667877B (zh) 存储器测试电路、测试系统及测试方法
CN108304290A (zh) 服务器上电状态监测系统及方法、计算机存储器及设备
CN107508771A (zh) 具有后备控制功能的通信设备
CN105280966A (zh) 多个电池单元感测板通信丧失的探测诊断
CN115951266A (zh) 一种计算系统
CN111414327B (zh) 网络设备
CN112306940B (zh) 一种电路中信号传输的控制方法、装置及电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant