CN103176029A - 电压幅度检测电路和方法、信息存储设备以及通信设备 - Google Patents

电压幅度检测电路和方法、信息存储设备以及通信设备 Download PDF

Info

Publication number
CN103176029A
CN103176029A CN201210557146.7A CN201210557146A CN103176029A CN 103176029 A CN103176029 A CN 103176029A CN 201210557146 A CN201210557146 A CN 201210557146A CN 103176029 A CN103176029 A CN 103176029A
Authority
CN
China
Prior art keywords
voltage amplitude
output
signal
comparative result
testing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201210557146.7A
Other languages
English (en)
Inventor
田村昌久
寿村理惠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN103176029A publication Critical patent/CN103176029A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R25/00Arrangements for measuring phase angle between a voltage and a current or between voltages or currents
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/04Measuring peak values or amplitude or envelope of ac or of pulses

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manipulation Of Pulses (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Dc Digital Transmission (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

提供一种电压幅度检测电路和方法、信息存储设备以及通信设备。该电压幅度检测电路包括被配置成将输入信号的电压幅度与预定电压进行比较并且输出比较结果的第一比较单元;被配置成在驱动时钟的预定周期中对从第一比较单元输出的比较结果进行保持,并且输出所保持的比较结果的第一比较结果保持单元;以及被配置成在驱动时钟的预定周期中对从第一比较结果保持单元输出的比较结果进行评估并且输出评估结果的第一比较结果评估单元。

Description

电压幅度检测电路和方法、信息存储设备以及通信设备
技术领域
本公开内容涉及电压幅度检测电路、信息存储设备、通信设备以及电压幅度检测方法。
背景技术
许多时钟用于电子装置。为了检测电子装置的故障或者对系统进行控制,需要检测时钟的电压幅度。例如,JP3107052B公开了一种用于检测时钟的电压幅度的时钟电压幅度检测电路的技术。此外,峰值保持电路用于常规的时钟电压幅度检测电路。例如,在JP2002-135070A中公开了该峰值保持电路。
发明内容
然而,在常规的时钟电压幅度检测电路中,无源元件例如电阻器和电容器用于峰值保持电路。因此,在待检测的时钟的频率低(例如,大约100kHz至400kHz)的情况下,应该增加峰值保持电路的时间常数。此外,为了增加使用无源元件的峰值保持电路的时间常数,应该增加电阻值和电容值,其结果是在考虑在集成电路上安装时钟电压幅度检测电路的情况下面积可能增加到不可容许的程度。
鉴于上述问题做出本公开内容,并且本公开内容通过省略峰值保持电路来提供新颖的以及改良的电压幅度检测电路、信息处理设备、通信设备以及电压幅度检测方法,其可以被配置成即使在待检测的时钟的频率低的情况下也不使用大电容器或大电阻器。
根据本公开内容的实施方式,提供一种电压幅度检测电路,其包括:被配置成将输入信号的电压幅度与预定电压进行比较并且输出比较结果的第一比较单元;被配置成在驱动时钟的预定周期中对从第一比较单元输出的比较结果进行保持并且输出所保持的比较结果的第一比较结果保持单元;以及被配置成在驱动时钟的预定周期中对从第一比较结果保持单元输出的比较结果进行评估并且输出评估结果的第一比较结果评估单元。
根据本公开内容的另一实施方式,提供一种包括该电压幅度检测电路的信息处理设备。
根据本公开内容的再一实施方式,提供一种包括该电压幅度检测电路的通信设备。
根据本公开内容的又一实施方式,提供一种电压幅度检测方法,包括:将输入信号的电压幅度与预定电压进行比较并且输出比较结果;在驱动时钟的预定周期中对在比较步骤中输出的比较结果进行保持并且输出所保持的比较结果;以及在驱动时钟的预定周期中对在比较结果保持步骤中输出的比较结果进行评估并且输出评估结果。
根据上述本公开内容的实施方式,可以通过省略峰值保持电路来提供新颖的以及改良的电压幅度检测电路、信息处理设备、通信设备以及电压幅度检测方法,其可以被配置成即使在待检测的时钟的频率低的情况下也不使用大电容器或大电阻器。
附图说明
图1是示出常规的电压幅度检测电路1000的配置的说明图;
图2是示出用于常规的电压幅度检测电路1000中的峰值保持电路1001的示例性电路配置的说明图;
图3是示出根据本公开内容的第一实施方式的电压幅度检测电路100的功能配置的说明图;
图4是示出图3中示出的根据本公开内容的第一实施方式的电压幅度检测电路100的具体示例性电路配置的说明图;
图5是示出提供给图4中示出的电压幅度检测电路100的信号的时序图的说明图;
图6是示出提供给图4中示出的电压幅度检测电路100的信号的时序图的说明图;
图7是示出根据本公开内容的第二实施方式的电压幅度检测电路200的具体示例性电路配置的说明图;
图8是示出提供给图7中示出的电压幅度检测电路200的信号的时序图的说明图;
图9是示出提供给图7中示出的电压幅度检测电路200的信号的时序图的说明图;
图10是示出根据本公开内容的第二实施方式的变型的电压幅度检测电路200’的具体示例性电路配置的说明图;
图11是示出提供给图10中示出的电压幅度检测电路200’的信号的时序图的说明图;
图12是示出图10中示出的电压幅度检测电路200’的延迟电路214’的示例性配置的说明图;
图13是示出根据本公开内容的第三实施方式的电压幅度检测电路300的具体示例性电路配置的说明图;
图14是示出提供给图13中示出的电压幅度检测电路300的信号的时序图的说明图;
图15是示出了提供给图13中示出的电压幅度检测电路300的信号的时序图的说明图;
图16是示出根据本公开内容的第四实施方式的电压幅度检测电路400的具体示例性电路配置的说明图;
图17是示出提供给图16中示出的电压幅度检测电路400的信号的时序图的说明图;
图18是示出提供给图16中示出的电压幅度检测电路400的信号的时序图的说明图;
图19是示出根据本公开内容的第五实施方式的电压幅度检测电路500的配置的说明图;
图20是示出提供给图19中示出的电压幅度检测电路500的信号的时序图的说明图;
图21是示出根据本公开内容的第六实施方式的电压幅度检测电路600的具体示例性电路配置的说明图;
图22是示出提供给图21中示出的电压幅度检测电路600的信号的时序图的说明图;
图23是示出具有根据每个实施方式的电压幅度检测电路的存储设备700的功能配置的说明图;以及
图24是示出具有根据每个实施方式的电压幅度检测电路的通信设备800的功能配置的说明图。
具体实施方式
以下,将参照附图详细地描述本公开内容的优选实施方式。注意,在该说明书和附图中,用相同的附图标记表示具有基本相同的功能和结构的结构要素,并且省略了对这些结构要素的重复说明。
将按照以下顺序做出描述。
<1.常规的电压幅度检测电路的配置>
<2.第一实施方式>
[电压幅度检测电路的示例性功能配置]
[电压幅度检测电路的示例性电路配置]
[电压幅度检测电路的操作]
<3.第二实施方式>
[电压幅度检测电路的示例性电路配置]
[电压幅度检测电路的操作]
[变型]
<4.第三实施方式>
[电压幅度检测电路的示例性电路配置]
[电压幅度检测电路的操作]
<5.第四实施方式>
[电压幅度检测电路的示例性电路配置]
[电压幅度检测电路的操作]
<6.第五实施方式>
[电压幅度检测电路的示例性电路配置]
[电压幅度检测电路的操作]
<7.第六实施方式>
[电压幅度检测电路的示例性电路配置]
[电压幅度检测电路的操作]
<8.电压幅度检测电路的应用的示例>
<9.结论>
<1.常规的电压幅度检测电路的配置>
首先,在详细描述本公开内容的优选实施方式之前,将描述常规的电压幅度检测电路的配置及其问题。
图1是示出常规的电压幅度检测电路1000的配置的说明图,并且示出了在JP3107052B中公开的电路配置。如图1所示,常规的电压幅度检测电路1000包括峰值保持电路1001、电压检测电路1002以及锁存电路1003。
峰值保持电路1001保持输入信号CLKIN的峰值。电压检测电路1002将峰值保持电路1001的输出电压VPEAK与预定基准电压VREF进行比较,并且输出输出信号COMPOUT。锁存电路1003保持从电压检测电路1002输出的输出信号COMPOUT,并且输出检测输出DETOUT。
通过具有图1中所示的配置,常规的电压幅度检测电路1000可以检测输入信号CLKIN的电压幅度是否大于基准电压VREF,并且输出检测结果。
图2是示出用于常规的电压幅度检测电路1000中的峰值保持电路1001的示例性电路配置的说明图,并且示出了在JP2002-135070B中公开的电路配置。如图2所示,用于常规的电压幅度检测电路1000的峰值保持电路1001包括输入电阻器1101、反馈电阻器1107、第一运算放大器1102、二极管1103、电阻器1104、电容器1105以及第二运算放大器1106。
将简要地描述图2中示出的峰值保持电路1001的操作。在大于过去的峰值输出电压VOUT的输入信号VIN从输入端到达的情况下,电容器1105经由二极管1103被充电。当电容器1105被充电时,来自输出端的输出电压VOUT增大。在输入信号没有到达输入端的情况下,电容器1105中积蓄的电荷经由电阻器1104被放电,并且来自输出端的输出电压VOUT减小。峰值保持电路1001可以通过以这种方式操作来保持输入电压的峰值。
应该根据待检测的信号的性质来适当地设置由包括在峰值保持电路1001中的电阻器1104和电容器1105形成的时间常数。在待检测的时钟的频率低的情况下,由电阻器1104和电容器1105形成的时间常数应该被增大,并且因此电阻值和电容值应该被增大。
然而,在考虑在集成电路上安装电压幅度检测电路的情况下,电阻值和电容值的增大将达到使得电路面积的增大不可容许的程度。由此,在考虑在集成电路上安装这样的电压幅度检测电路的情况下,期望不使用诸如使用无源元件的峰值保持电路的电路。
因此,本公开内容的下列实施方式描述了即使当待检测的时钟的频率低时也可以在不使用类似于使用无源元件的峰值保持电路的电路的情况下适当地检测输入时钟的电压幅度的技术。
<2.第一实施方式>
[电压幅度检测电路的示例性功能配置]
图3是示出根据本公开内容的第一实施方式的电压幅度检测电路100的功能配置的说明图。以下,将参照图3来描述根据本公开内容的第一实施方式的电压幅度检测电路100的功能配置。
如图3所示,根据本公开内容的第一实施方式的电压幅度检测电路100包括比较单元101、比较结果保持单元102和比较结果评估单元103。
比较单元101将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较。比较单元101将输入时钟CLKIN的电压幅度与预定基准电压VREF的比较结果输出到比较结果保持单元102。具体地,比较单元101将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且在输入时钟CLKIN的电压幅度大于预定基准电压VREF的期间输出高电平的预定信号COMPOUT。
比较结果保持单元102在时钟信号CLKFF的上升沿处捕捉从比较单元101发送的信号COMPOUT,并且将作为预定信号的信号FFOUT输出到比较结果评估单元103。比较结果保持单元102通过在时钟信号CLKFF的上升沿处捕捉信号COMPOUT来在输入时钟CLKIN的电压幅度大于预定基准电压VREF的情况下输出高电平的信号FFOUT,而在输入时钟CLKIN的电压幅度不大于预定基准电压VREF的情况下输出低电平的信号FFOUT。
比较结果评估单元103捕捉从比较结果保持单元102输出的信号FFOUT,基于时钟信号CLKFF来评估信号FFOUT的内容,并且将评估结果作为信号DETOUT输出。比较结果评估单元103可以通过基于时钟信号CLKFF对信号FFOUT的内容进行评估来准确地确定输入时钟CLKIN的电压幅度是否大于预定基准电压VREF。
已经参照图3描述了根据本公开内容的第一实施方式的电压幅度检测电路100的功能配置。接下来,将描述图3中示出的根据本公开内容的第一实施方式的电压幅度检测电路100的具体示例性电路配置。
[电压幅度检测电路的示例性电路配置]
图4是示出图3中示出的根据本公开内容的第一实施方式的电压幅度检测电路100的具体示例性电路配置的说明图。以下,将参照图4来描述根据本公开内容的第一实施方式的电压幅度检测电路100的具体示例性电路配置。
如图4所示,根据本公开内容的第一实施方式的电压幅度检测电路100包括比较器111、触发器112和计数器113。
比较器111构成图3中的比较单元101,并且将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较。比较器111将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且在输入时钟CLKIN的电压幅度大于预定基准电压VREF的期间输出高电平的预定信号COMPOUT。
触发器112构成图3中的比较结果保持单元102,并且在时钟信号CLKFF的上升沿处捕捉从比较器111发送的信号COMPOUT。触发器112将所捕捉的信号COMPOUT作为预定信号FFOUT输出。驱动触发器112的时钟信号CLKFF具有与输入时钟CLKIN相同的频率并且具有下述相位,该相位被调整成使得时钟信号CLKFF与输入时钟CLKIN具有90°的相位差。因此,在输入时钟CLKIN达到了预定幅度的情况下,触发器112在输出信号COMPOUT处于高电平的期间捕捉比较器111的输出信号COMPOUT,并且总是输出高电平的信号FFOUT。触发器112通过在时钟信号CLKFF的上升沿处捕捉信号COMPOUT来在输入时钟CLKIN的电压幅度大于预定基准电压VREF的情况下输出高电平的信号FFOUT,而在输入时钟CLKIN的电压幅度不大于预定基准电压VREF的情况下输出低电平的信号FFOUT。
计数器113构成图3中的比较结果评估单元103,并且捕捉从触发器112输出的信号FFOUT以及基于时钟信号CLKFF来评估信号FFOUT的内容。具体地,通过被提供以时钟信号CLKFF来进行操作的计数器113在信号FFOUT变成高电平的情况下开始计数操作,并且在进行了预定次的计数之后,将信号FFOUT的评估结果作为信号DETOUT输出。计数器113可以通过基于时钟信号CLKFF对信号FFOUT的内容进行评估来准确地确定输入时钟CLKIN的电压幅度是否大于预定基准电压VREF。
已经参照图4描述了根据本公开内容的第一实施方式的电压幅度检测电路100的具体示例性电路配置。接下来,将描述根据本公开内容的第一实施方式的电压幅度检测电路100的操作。
[电压幅度检测电路的操作]
图5是示出提供给图4中示出的电压幅度检测电路100的信号的时序图的说明图。以下,将参照图5来描述根据本公开内容的第一实施方式的电压幅度检测电路100的操作。
如果输入时钟CLKIN没有提供到电压幅度检测电路100,或者即使在提供了输入时钟CLKIN的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF的电压幅度,则比较器111将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于基准电压VREF的电压幅度更高,所以输出低电平的信号COMPOUT。
触发器112在时钟CLKFF的上升沿处将从比较器111输出的信号COMPOUT的内容作为信号FFOUT输出。在被提供以低电平的信号COMPOUT时,触发器112输出低电平的信号FFOUT。
计数器113具有初始值n,并且在被提供以时钟CLKFF时进行操作。在时钟CLKFF的上升沿处,如果信号FFOUT处于高电平,则计数器113对计数值进行递减计数,而如果信号FFOUT处于低电平,则将计数值重置为初始值。在电压幅度检测电路100没有被提供以输入时钟CLKIN的情况下,信号FFOUT处于低电平。由此,计数器113的计数值保持初始值n。
在电压幅度检测电路100被提供以具有大于基准电压VREF的电压幅度的输入时钟CLKIN的情况下,比较器111将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以输出高电平的信号COMPOUT。
触发器112在被提供以高电平的信号COMPOUT时,在CLKFF的上升沿的时刻捕捉信号COMPOUT,并且输出高电平的信号FFOUT。
计数器113在被提供以高电平的信号FFOUT的情况下,在时钟CLKFF的上升沿的时刻对计数值进行递减计数。然后,当计数器113的计数值已变成零时,计数器113输出高电平的信号DETOUT。因为信号DETOUT处于高电平,所以可以确定提供了具有大于基准电压VREF的电压幅度的输入时钟CLKIN。注意的是,计数器113可以是升计数器。如果计数器113是升计数器,则计数器113可以在计数器值达到预定值时的时间点输出高电平的信号DETOUT。
在如上所述输入时钟CLKIN被稳定地提供给电压幅度检测电路100的情况下,时钟的电压幅度总是大于基准电压VREF。然而,也考虑到下述情况,在该情况中,紧接在生成时钟之后,稳定的时钟不被提供给电压幅度检测电路100。图6是示出提供给图4中示出的电压幅度检测电路100的信号的时序图的说明图,并且示出了其中输入时钟CLKIN的电压幅度不稳定的视图。
如图6所示,在将输入时钟CLKIN提供给电压幅度检测电路100的开始时,如果输入时钟CLKIN的电压幅度不大于基准电压VREF,则计数器113的计数值不减小。在此之后,当输入时钟CLKIN的电压幅度变得大于基准电压VREF时,计数器113的计数值开始从n减小。
然而,当输入时钟CLKIN的电压幅度变得小于基准电压VREF时,比较器111输出低电平的信号COMPOUT。然后,在时钟CLKFF的上升沿处信号COMPOUT处于低电平的情况下,触发器112输出低电平的信号FFOUT。计数器113在被提供以低电平的信号FFOUT时,在时钟CLKFF的上升沿处将计数值重置为n。
在此之后,当输入时钟CLKIN的电压幅度变得大于基准电压VREF时,计数器113的计数值开始从n减小,并且当计数器113的计数值变成零时,计数器113输出高电平的信号DETOUT。
在如上所述电压幅度检测电路100通过被提供以输入时钟CLKIN来进行操作的情况下,即使待检测的时钟的频率低(例如,大约100kHz至400kHz),也可以在不使用利用无源元件的峰值保持电路的情况下准确地检测时钟的生成。由于使用触发器而没有使用无源元件,所以可以利于在集成电路上安装电压幅度检测电路100。此外,由于使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果,所以可以通过如果不输入稳定的时钟则不输出检测结果,来消除检测误差。
<3.第二实施方式>
[电压幅度检测电路的示例性电路配置]
在上述的本公开内容的第一实施方式中,预定时钟CLKFF被提供给触发器112和计数器113。如果根据从比较器输出的信号来生成提供给触发器和计数器的时钟,则变得可以进一步抑制电路规模。
图7是示出根据本公开内容的第二实施方式的电压幅度检测电路200的具体示例性电路配置的说明图。以下,将参照图7来描述根据本公开内容的第二实施方式的电压幅度检测电路200的具体示例性电路配置。
如图7所示,根据本公开内容的第二实施方式的电压幅度检测电路200包括比较器211、触发器212、计数器213以及延迟电路214。
类似于图4中示出的比较器111,比较器211将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较。比较器211将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且在输入时钟CLKIN的电压幅度大于预定基准电压VREF的期间输出高电平的预定信号COMPOUT。
类似于图4中示出的触发器112,触发器212在时钟信号CLKFF的上升沿处捕捉从比较器211发送的信号COMPOUT。触发器212通过在时钟信号CLKFF的上升沿处捕捉信号COMPOUT来在输入时钟CLKIN的电压幅度大于基准电压VREF的情况下输出高电平的信号FFOUT,而在输入时钟CLKIN的电压幅度不大于预定基准电压VREF的情况下输出低电平的信号FFOUT。在该实施方式中,根据从比较器211发送的信号COMPOUT来生成时钟信号CLKFF。
类似于图4中示出的计数器113,计数器213捕捉从触发器212输出的信号FFOUT,并且基于时钟信号CLKFF来评估信号FFOUT的内容。具体地,在被提供以时钟信号CLKFF时进行操作的计数器213在信号FFOUT变成高电平时开始计数操作,而在进行了预定次计数之后,将信号FFOUT的评估结果作为信号DETOUT输出。计数器213可以通过基于时钟信号CLKFF对信号FFOUT的内容进行评估来更加准确地确定输入时钟CLKIN的电压幅度是否大于预定基准电压VREF。在该实施方式中,根据从比较器211发送的信号COMPOUT来生成时钟信号CLKFF。
延迟电路214将比较器211的输出延迟预定时间,并且将经延迟的信号作为信号CLKFF输出。在该实施方式中,延迟电路214通过对比较器211的输出进行延迟使得输出信号CLKFF与从比较器211输出的信号COMPOUT具有90°的相位差来输出信号CLKFF。
在上文,参照图7描述了根据本公开内容的第二实施方式的电压幅度检测电路200的具体示例性电路配置。接下来,将描述根据本公开内容的第二实施方式的电压幅度检测电路200的操作。
[电压幅度检测电路的操作]
图8是示出了提供给图7中示出的电压幅度检测电路200的信号的时序图的说明图。以下,将参照图8来描述根据本公开内容的第二实施方式的电压幅度检测电路200的操作。
如果输入时钟CLKIN没有被提供到电压幅度检测电路200,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF,则比较器211将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于基准电压VREF的电压幅度更高而输出低电平的信号COMPOUT。因为信号COMPOUT处于低电平,所以从延迟电路214输出的信号CLKFF也处于低电平。
由于信号CLKFF保持在低电平,所以触发器212不输出从比较器211输出的信号COMPOUT的内容,而输出低电平的信号FFOUT。计数器213具有初始值n,并且通过被提供以时钟CLKFF来进行操作。当在时钟CLKFF的上升沿的时刻信号FFOUT处于高电平的情况下,计数器213对计数值进行递减计数,而在信号FFOUT处于低电平的情况下,计数器213将计数值重置为初始值。然而,如果输入时钟CLKIN没有被提供给电压幅度检测电路200,则信号CLKFF保持在低电平。由此,计数器213不进行操作,且计数值保持初始值n。
在电压幅度检测电路200被提供以具有大于基准电压VREF的电压幅度的输入时钟CLKIN的情况下,比较器211将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间输出高电平的信号COMPOUT。当在输入时钟CLKIN的电压幅度更高的期间处于高电平的信号COMPOUT被提供给延迟电路214时,信号CLKFF变成与信号COMPOUT具有90°的相位差的信号。
触发器212在被提供以高电平的信号COMPOUT的情况下,在信号CLKFF的上升沿的时刻捕捉信号COMPOUT,并且输出高电平的信号FFOUT。
计数器213在被提供以高电平的信号FFOUT时,在信号CLKFF的上升沿的时刻对计数值进行递减计数。然后,当计数器213的计数值变成零时,计数器213输出高电平的信号DETOUT。当信号DETOUT处于高电平时,可以确定提供了具有大于基准电压VREF的电压幅度的输入时钟CLKIN。注意的是,计数器213可以是升计数器。在计数器213是升计数器的情况下,计数器213可以在计数值达到预定值时的时间点输出高电平的信号DETOUT。
在如上所述输入时钟CLKIN被稳定地提供给电压幅度检测电路200的情况下,时钟的电压幅度总是大于基准电压VREF。然而,也考虑到下述情况:紧接在生成时钟之后,稳定的时钟没有被提供给电压幅度检测电路200。图9是示出了提供给图7中示出的电压幅度检测电路200的信号的时序图的说明图,并且示出了其中输入时钟CLKIN的电压幅度不稳定的视图。
如图9所示,在将输入时钟CLKIN提供给电压幅度检测电路200的开始时,如果输入时钟CLKIN的电压幅度不大于基准电压VREF,则计数器213的计数值不减小。在此之后,当输入时钟CLKIN的电压幅度变得大于基准电压VREF时,计数器213的计数值开始从n减小。
然而,当输入时钟CLKIN的电压幅度变得小于基准电压VREF时,比较器211输出低电平的信号COMPOUT。当信号COMPOUT的输出变成低电平时,根据信号COMPOUT生成的信号CLKFF也变成低电平。由于信号CLKFF变成低电平,计数器213的计数值被维持(图9中计数值保持n-3)。
此后,当输入时钟CLKIN的电压幅度变得大于基准电压VREF时,计数器213的计数值开始从n-3减小,而当计数器213的计数值变成零时,计数器213输出高电平的信号DETOUT。因此,计数器213的计数值可以被设定成是足以等到输入时钟CLKIN稳定的长度。
在如上所述电压幅度检测电路200通过被提供以输入时钟CLKIN来进行操作的情况下,类似于根据第一实施方式的电压幅度检测电路100,即使待检测的时钟的频率低,也可以在不使用利用无源元件的峰值保持电路的情况下检测时钟的生成。由于使用触发器而不使用无源元件,所以可以利于在集成电路上安装电压幅度检测电路200。此外,在使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果的情况下,可以通过如果不输入稳定的时钟则不输出检测结果,来消除检测误差。此外,在根据本公开内容的第二实施方式的电压幅度检测电路200从比较器211的输出COMPOUT生成要提供给触发器212和计数器213的信号CLKFF的情况下,变得不需要准备专用的时钟。因此,与根据第一实施方式的电压幅度检测电路100相比,能够实现电压幅度检测电路200的尺寸的进一步减小。
尽管该实施方式示出其中输入时钟CLKIN与信号CLKFF之间的相位差是大约90°的示例,但本公开内容不限于此。只要能够确定地捕捉到对确定电压幅度来说必要的输入信号波形的部分并且可以确保能够避免触发器的亚稳定性的相位关系,则相位差可以是任何值。
[变型]
尽管上述电压幅度检测电路200通过在延迟电路214处将从比较器211输出的信号COMPOUT延迟预定时间来生成用于操作触发器212和计数器213的时钟,但是也可以通过将输入时钟CLKIN延迟预定时间来生成用于操作触发器212和计数器213的时钟。图10是示出根据本公开内容的第二实施方式的变型的电压幅度检测电路200’的具体示例性电路配置的说明图。
图10中示出的电压幅度检测电路200’与图7中示出的电压幅度检测电路200的区别在于输入到延迟电路214’的信号为输入时钟CLKIN并且信号CLKFF是从输入时钟CLKIN生成的。此外,延迟电路214’将输入时钟CLKIN放大预定量以将输入时钟CLKIN用作操作触发器212和计数器213的时钟。除这些点之外,功能与图7中示出的电压幅度检测电路200的功能大致一样。
图11是示出提供给图10中示出的电压幅度检测电路200’的信号的时序图的说明图,并且示出其中输入时钟CLKIN的电压幅度不稳定的视图。
如图11所示,在输入时钟CLKIN被提供给电压幅度检测电路200’的开始时,如果输入时钟CLKIN的电压幅度不大于基准电压VREF,则计数器213的计数值不减小。在此之后,当输入时钟CLKIN的电压幅度变得大于基准电压VREF时,计数器213的计数值开始从n减小。
然而,当输入时钟CLKIN的电压幅度变得小于基准电压VREF时,比较器211输出低电平的信号COMPOUT。即使在输入时钟CLKIN的电压幅度小于基准电压VREF的情况下,由于输入时钟CLKIN被提供,所以继续生成信号CLKFF。此外,当在信号CLKFF的上升沿处信号COMPOUT处于低电平的情况下,触发器212输出低电平的信号FFOUT。计数器213在被提供以低电平的信号FFOUT时,在时钟CLKFF的上升沿处将计数值重置为n。
在此之后,当输入时钟CLKIN的电压幅度变得再次大于基准电压VREF时,计数器213的计数值开始从n减小,并且当计数器213的计数值变成零时,计数器213输出高电平的信号DETOUT。
如上所述,即使在通过将输入时钟CLKIN延迟预定时间来生成用于操作触发器212和计数器213的时钟的情况下,也可以适当地检测输入时钟CLKIN的电压幅度。
图12是示出了图10中示出的电压幅度检测电路200’的延迟电路214’的示例性配置的说明图。如图12所示,延迟电路214’例如包括电容器221、反相器222、反相器224和反相器225以及电阻反馈电路223。
电容器221截除输入信号BUFIN的直流分量。反相器222与电阻反馈电路223并联连接,并且将已经用电容器221截除了直流分量的输入信号放大预定量。电阻反馈电路223具有将等于反相器222的阈值电压的偏压提供给输入信号的效果。串级连接的反相器224和反相器225对反相器222的输出信号进行放大和延迟。可以根据必要的放大的量、延迟时间等来适当地设置反相器的数目。
<4.第三实施方式>
[电压幅度检测电路的示例性电路配置]
在上述本公开内容的第二实施方式中,通过根据比较器211的输出COMPOUT生成用于提供给触发器212和计数器213的信号CLKFF来实现电压幅度检测电路的尺寸的进一步减小。然而,在使用延迟电路来延迟比较器211的输出的方法的情况下,可能有这样的情况:取决于操作环境而不能准确地维持时钟与输入到触发器的信号之间的相位差。因此,在本公开内容的第三实施方式中,将描述具有下述目的的电压幅度检测电路:通过使用分频器使比较器的输出产生分支来准确地维持输入到触发器的信号与时钟之间的相位差。
图13是示出根据本公开内容的第三实施方式的电压幅度检测电路300的具体示例性电路配置的说明图。下面将参照图13来描述根据本公开内容的第三实施方式的电压幅度检测电路300的具体示例性电路配置。
如图13所示,根据本公开内容的第三实施方式的电压幅度检测电路300包括比较器311、触发器312、计数器313和分频器314。
类似于图4中示出的比较器111,比较器311将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较。比较器311将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且在输入时钟CLKIN的电压幅度大于基准电压VREF的期间输出高电平的预定信号COMPOUT。在该实施方式中,从比较器311输出的信号COMPOUT被发送到分频器314。
分频器314根据从比较器311输出的信号COMPOUT来生成具有90°的相位差的信号DIVOUT和信号CLKFF。信号DIVOUT被输出给触发器312,而信号CLKFF被输出给触发器312和计数器313。
触发器312在时钟信号CLKFF的上升沿处捕捉从分频器314发送的信号DIVOUT。触发器312通过在时钟信号CLKFF的上升沿处捕捉信号DIVOUT来在输入时钟CLKIN的电压幅度大于预定基准电压VREF的情况下输出高电平的信号FFOUT,而在输入时钟CLKIN的电压幅度不大于预定基准电压VREF的情况下输出低电平的信号FFOUT。在该实施方式中,在分频器314中生成时钟信号CLKFF。
类似于图4中示出的计数器113,计数器313捕捉从触发器312输出的信号FFOUT,并且基于时钟信号CLKFF来评估信号FFOUT的内容。具体地,通过被提供以时钟信号CLKFF来进行操作的计数器313在信号FFOUT变成高电平时开始计数操作,并且在进行了预定次计数之后,将信号FFOUT的评估结果作为信号DETOUT输出。计数器313可以通过基于时钟信号CLKFF对信号FFOUT的内容进行评估来更加准确地确定输入时钟CLKIN的电压幅度是否大于预定基准电压VREF。在该实施方式中,通过分频器314来生成时钟信号CLKFF。
在上文,参照图13描述了根据本公开内容的第三实施方式的电压幅度检测电路300的具体示例性电路配置。接下来,将描述根据本公开内容的第三实施方式的电压幅度检测电路300的操作。
[电压幅度检测电路的操作]
图14是示出了提供给图13中示出的电压幅度检测电路300的信号的时序图的说明图。以下,将参照图14来描述根据本公开内容的第三实施方式的电压幅度检测电路300的操作。
如果输入时钟CLKIN没有被提供到电压幅度检测电路300,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF,则比较器311将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于基准电压VREF的电压幅度更高,所以输出低电平的信号COMPOUT。因为信号COMPOUT处于低电平,所以从分频器314输出的信号DIVOUT和信号CLKFF也处于低电平。
由于信号CLKFF保持在低电平,所以触发器312不输出从分频器314输出的信号DIVOUT的内容,而输出低电平的信号FFOUT。计数器313具有初始值n,并且通过被提供以时钟CLKFF来进行操作。当在时钟CLKFF的上升沿的时刻信号FFOUT处于高电平的情况下,计数器313对计数值进行递减计数,而在信号FFOUT处于低电平的情况下,计数器313将计数值重置为初始值。然而,如果输入时钟CLKIN没有被提供给电压幅度检测电路300,或者即使输入时钟CLKIN被提供,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF的电压幅度,则信号CLKFF保持在低电平。由此,计数器313不操作且计数值保持初始值n。
在电压幅度检测电路300被提供以具有大于基准电压VREF的电压幅度的输入时钟CLKIN的情况下,比较器311将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间输出高电平的信号COMPOUT。当在输入时钟CLKIN的电压幅度更高的期间分频器314被提供以高电平的信号COMPOUT的情况下,通过分频器314生成具有与信号COMPOUT相同相位的信号DIVOUT以及具有从信号DIVOUT延迟90°的相位关系的信号CLKFF。
触发器312在被提供以高电平的信号DIVOUT的情况下,在信号CLKFF的上升沿的时刻捕捉信号DIVOUT,并且输出高电平的信号FFOUT。
计数器313在被提供以高电平的信号FFOUT时,在信号CLKFF的上升沿的时刻对计数值进行递减计数。然后,当计数器313的计数值变成零时,计数器313输出高电平的信号DETOUT。当信号DETOUT处于高电平时,可以确定提供了具有大于基准电压VREF的电压幅度的输入时钟CLKIN。注意的是,计数器313可以是升计数器。在计数器313是升计数器的情况下,计数器313可以在计数值达到预定值时的时间点输出高电平的信号DETOUT。
在如上所述电压幅度检测电路300通过被提供以输入时钟CLKIN来进行操作的情况下,类似于根据第一实施方式的电压幅度检测电路100和根据第二实施方式的电压幅度检测电路200,即使待检测的时钟的频率低,也可以在不使用利用无源元件的峰值保持电路的情况下检测时钟的生成。
在如上所述输入时钟CLKIN被稳定地提供给电压幅度检测电路300的情况下,时钟的电压幅度总是大于基准电压VREF。然而,也考虑到下述情况:紧接在生成时钟之后,稳定的时钟没有提供给电压幅度检测电路300。图15是示出了提供给图13中示出的电压幅度检测电路300的信号的时序图的说明图,并且示出了其中输入时钟CLKIN的电压幅度不稳定的视图。
如图15所示,在输入时钟CLKIN被提供给电压幅度检测电路300的开始时,如果输入时钟CLKIN的电压幅度不大于基准电压VREF,则计数器313的计数值不减小。在此之后,当输入时钟CLKIN的电压幅度变得大于基准电压VREF时,计数器313的计数值开始从n减小。
然而,当输入时钟CLKIN的电压幅度变得小于基准电压VREF时,比较器311输出低电平的信号COMPOUT。当信号COMPOUT的输出变成低电平时,根据信号COMPOUT生成的信号CLKFF也变成低电平。由于信号CLKFF变成低电平,计数器313的计数值被维持(图15中计数值保持n-1)。
此后,当输入时钟CLKIN的电压幅度变得再次大于基准电压VREF时,计数器313的计数值开始从n-1减小,而当计数器313的计数值变成零时,计数器313输出高电平的信号DETOUT。因此,计数器313的计数值可以被设置成足以等到输入时钟CLKIN稳定的长度。
由于电压幅度检测电路300使用触发器而没有使用无源元件,所以电压幅度检测电路300可以容易地被安装在集成电路上。此外,在使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果的情况下,可以通过如果不输入稳定的时钟则不输出检测结果来消除检测误差。此外,在根据本公开内容的第三实施方式的电压幅度检测电路300使用分频器314从比较器311的输出COMPOUT生成要提供给触发器312和计数器313的信号CLKFF的情况下,变得不需要准备专用的时钟,并且与根据本公开内容的第一实施方式的电压幅度检测电路100相比,实现了电压幅度检测电路300的尺寸的进一步减小。此外,由于根据本公开内容的第三实施方式的电压幅度检测电路300与根据本公开内容的第二实施方式的电压幅度检测电路200相比能够准确地维持数据与输入到触发器312的时钟之间的90°的相位关系,所以能够进行更加准确的检测操作。
<5.第四实施方式>
[电压幅度检测电路的示例性电路配置]
在此前的描述中,根据每个实施方式的电压幅度检测电路检测输入时钟的电压幅度是否大于单个基准电压。在以下描述的本公开内容的第四实施方式中,将描述下述电压幅度检测电路,在该电压幅度检测电路中,设置有用于比较输入时钟的电压幅度的两个电压检测系统,并且设置有要与输入时钟的电压幅度比较的两个基准电压。
图16是示出根据本公开内容的第四实施方式的电压幅度检测电路400的具体示例性电路配置的说明图。下面将参照图16描述根据本公开内容的第四实施方式的电压幅度检测电路400的具体示例性电路配置。
如图16所示,根据本公开内容的第四实施方式的电压幅度检测电路400包括电压检测单元401a和电压检测单元401b。电压检测单元401a包括比较器411a、触发器412a、计数器413a以及分频器414a。电压检测单元401b包括比较器411b、触发器412b、计数器413b以及分频器414b。
电压检测单元401a和电压检测单元401b分别检测输入时钟CLKIN的电压幅度是否大于基准电压VREF1和基准电压VREF2的电压幅度。注意在本文中VREF1<VREF2。
构成电压检测单元401a的比较器411a、触发器412a、计数器413a以及分频器414a的功能与根据上述的第三实施方式的比较器311、触发器312、计数器313以及分频器314的功能类似。因此,将省略其详细描述。同样地,构成电压检测单元401b的比较器411b、触发器412b、计数器413b以及分频器414b的功能与根据上述的第三实施方式的比较器311、触发器312、计数器313以及分频器314的功能几乎类似。因此,也将省略其详细描述。注意的是,触发器412b和计数器413b通过被提供以由电压检测单元401a的分频器414a生成的时钟CLKFF来进行操作。
以上参照图16描述了根据本公开内容的第四实施方式的电压幅度检测电路400的具体示例性电路配置。接下来,将描述根据本公开内容的第四实施方式的电压幅度检测电路400的操作。
[电压幅度检测电路的操作]
图17是示出了提供给图16中示出的电压幅度检测电路400的信号的时序图的说明图。以下,将参照图17描述根据本公开内容的第四实施方式的电压幅度检测电路400的操作。
如果输入时钟CLKIN没有被提供到电压幅度检测电路400,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF1和预定基准电压VREF2,则比较器411a和比较器411b将输入时钟CLKIN的电压幅度与预定基准电压VREF1和预定基准电压VREF2的电压幅度进行比较,并且由于基准电压VREF1和基准电压VREF2的电压幅度更高,所以分别地输出低电平的信号COMPOUT1和信号COMPOUT2。因为信号COMPOUT1和信号COMPOUT2处于低电平,所以分别从分频器414a和分频器414b输出的信号DIVOUT1和信号DIVOUT2以及信号CLKFF也都处于低电平。
由于信号CLKFF保持在低电平,所以触发器412a和触发器412b不输出分别从分频器414a和分频器414b输出的信号DIVOUT的内容,并且分别输出低电平的信号FFOUT1和信号FFOUT2。计数器413a和计数器413b各自具有初始值n,并且通过被提供以时钟CLKFF来进行操作。如果在时钟CLKFF的上升沿的时刻信号FFOUT1和信号FFOUT2处于高电平,则计数器413a和计数器413b各自对计数值进行递减计数,而如果信号FFOUT1和信号FFOUT2处于低电平,则计数器413a和计数器413b各自将计数值重置为初始值。然而,如果输入时钟CLKIN没有被提供给电压幅度检测电路400,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF1和预定基准电压VREF2的电压幅度,则信号CLKFF保持在低电平。由此,计数器413a和计数器413b不进行操作且计数值保持初始值n。
在电压幅度检测电路400被提供以具有比基准电压VREF1和基准电压VREF2的电压幅度高的电压幅度的输入时钟CLKIN的情况下,比较器411a和比较器411b分别将输入时钟CLKIN的电压幅度与预定基准电压VREF1和预定基准电压VREF2的电压幅度进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间分别输出高电平的信号COMPOUT1和信号COMPOUT2。当在输入时钟CLKIN的电压幅度更高的期间处于高电平的信号COMPOUT1和信号COMPOUT2分别被提供给分频器414a和分频器414b时,通过分频器414a生成具有与信号COMPOUT1相同相位的信号DIVOUT1以及具有从信号DIVOUT1延迟90°的相位关系的信号CLKFF,而通过分频器414b生成具有与信号COMPOUT2相同相位的信号DIVOUT2。
当触发器412a和触发器412b被分别提供以高电平的信号DIVOUT1和信号DIVOUT2的情况下,触发器412a和触发器412b在信号CLKFF的上升沿的时刻捕捉信号DIVOUT1和信号DIVOUT2,并且输出高电平的信号FFOUT1和FFOUT2。
计数器413a和计数器413b在被分别提供以高电平的信号FFOUT1和信号FFOUT2时,在信号CLKFF的上升沿的时刻对计数值进行递减计数。然后,当计数器413a和计数器413b的计数值变成零时,计数器413a和计数器413b分别输出高电平的信号DETOUT1和信号DETOUT2。当信号DETOUT1和信号DETOUT2处于高电平时,可以确定提供了电压幅度大于基准电压VREF1和基准电压VREF2的电压幅度的输入时钟CLKIN。注意的是,计数器413a和计数器413b可以是升计数器。在计数器413a和计数器413b是升计数器的情况下,计数器413a和计数器413b可以在计数值达到预定值时的时间点分别输出高电平的信号DETOUT1和DETOUT2。
图18是示出了提供给图16中示出的电压幅度检测电路400的信号的时序图的说明图。以下,将参照图18来描述根据本公开内容的第四实施方式的电压幅度检测电路400的操作。
在电压幅度检测电路400被提供以电压幅度大于基准电压VREF1的电压幅度而小于基准电压VREF2的电压幅度的输入时钟CLKIN的情况下,比较器411a将输入时钟CLKIN的电压幅度与预定基准电压VREF1进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间输出高电平的信号COMPOUT1。同时,比较器411b将输入时钟CLKIN的电压幅度与预定基准电压VREF2进行比较,并且由于基准电压VREF2的电压幅度更高,所以输出低电平的信号COMPOUT2。
当在输入时钟CLKIN的电压幅度大于基准电压VREF1的期间处于高电平的信号COMPOUT1被提供给分频器414a时,通过分频器414a生成具有与信号COMPOUT1相同的相位的信号DIVOUT1以及具有从信号DIVOUT1延迟90°的相位关系的信号CLKFF。同时,通过分频器414b生成具有与处于低电平的信号COMPOUT2相同的相位的处于低电平的信号DIVOUT2。
触发器412a在被提供以高电平的信号DIVOUT1的情况下,在信号CLKFF的上升沿的时刻捕捉信号DIVOUT1,并且输出高电平的信号FFOUT1。同时,触发器412b在被提供以低电平的信号DIVOUT2时,在信号CLKFF的上升沿的时刻捕捉处于低电平的信号DIVOUT2,并且输出低电平的信号FFOUT2。
计数器413a在被提供以高电平的信号FFOUT1时,在信号CLKFF的上升沿的时刻对计数值进行递减计数。然后,当计数器413a的计数值变成零时,计数器413a输出高电平的信号DETOUT1。同时,由于计数器413b被提供以低电平的信号FFOUT2,所以计数值保持初始值n。当只有信号DETOUT1处于高电平时,可以确定提供了电压幅度大于基准电压VREF1的电压幅度而小于基准电压VREF2的电压幅度的输入时钟CLKIN。注意的是,计数器413a和计数器413b可以是升计数器。在计数器413a和计数器413b是升计数器的情况下,计数器413a和计数器413b可以在计数值达到预定值时的时间点输出高电平的信号DETOUT1和信号DETOUT2。
在上述电压幅度检测电路400通过被提供以输入时钟CLKIN来进行操作的情况下,类似于根据第一实施方式的电压幅度检测电路100、根据第二实施方式的电压幅度检测电路200和根据第三实施方式的电压幅度检测电路300,即使待检测的时钟的频率低,也可以在不使用利用无源元件的峰值保持电路的情况下检测时钟的生成。
由于电压幅度检测电路400使用触发器而没有使用无源元件,所以电压幅度检测电路400可以容易地被安装在集成电路上。此外,在使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果的情况下,可以通过如果不输入稳定的时钟则不输出检测结果来消除检测误差。此外,在根据本公开内容的第四实施方式的电压幅度检测电路400使用分频器414a从比较器411a的输出COMPOUT1来生成要提供给触发器412a和触发器412b以及计数器413a和计数器413b的信号CLKFF的情况下,变得不需要准备专用的时钟,并且与根据第一实施方式的电压幅度检测电路100相比,实现了电压幅度检测电路400的尺寸的进一步减小。
此外,当电压幅度检测电路400设置有用于比较输入时钟的电压幅度的两个电压检测系统,并且设置两个与输入时钟的电压幅度进行比较的基准电压时,变得可以更加具体地检测输入时钟的电压幅度。
例如,根据该实施方式的电压幅度检测电路400可以适用于SDIO3.0。SDIO3.0包括这样的规格:其中根据操作模式在3.3V与1.8V之间切换信号电平。采用SDIO3.0的卡设备(card device)需要具有检测时钟幅度的功能。将用以检测时钟幅度的频率设置为低,如100kHz至400kHz。由此,通过使用模拟峰值保持电路(如现有技术中示出的峰值保持电路)的方法,峰值保持电路必定占用相当大的面积。
在该实施方式中,第一基准电压VREF1被设置为小于1.8V,而第二基准电压VREF2被设置为在1.8V与3.3V之间,由此变得可以在三种状态之间进行区分:时钟不存在的状态、时钟幅度在1.8V与3.3V之间的状态以及时钟幅度为3.3V的状态。
<6.第五实施方式>
[电压幅度检测电路的示例性电路配置]
在以下描述的本公开内容的第五实施方式中,将描述这样的配置:在不使用上述实施方式中使用的延迟电路的情况下检测输入时钟的电压幅度。图19是示出根据本公开内容的第五实施方式的电压幅度检测电路500的配置的说明图。以下,将参照图19来描述根据本公开内容的第五实施方式的电压幅度检测电路500的配置。
如图19所示,根据本公开内容的第五实施方式的电压幅度检测电路500包括比较器511、触发器512、触发器515和触发器516、计数器513、分频器514、异或门517、时钟缓冲器518以及反相器519。
由于比较器511、计数器513以及分频器514的功能与根据上述第三实施方式的比较器311、触发器312、计数器313以及分频器314的功能类似,所以将省略其详细描述。触发器515由从反相器519输出的反相时钟信号CLKB所驱动,捕捉分频器514的输出DIVOUT,并且将输出信号FF1提供给触发器516和异或门517。触发器516由从反相器519输出的反相的时钟信号CLKB所驱动,捕捉触发器515的输出信号FF1,并且将输出信号FF2提供给异或门517。异或门517确定触发器515的输出信号FF1与触发器516的输出信号FF2的异或,并且将输出信号XOR提供给触发器512。触发器512由时钟缓冲器518的输出信号CLKBUF所驱动,捕捉异或门517的输出信号XOR,并且将输出信号XOR_FF提供给计数器513。
时钟缓冲器518将输入时钟信号CLKIN放大预定量,并且输出输出信号CLKBUF。反相器519对时钟缓冲器518的输出信号CLKBUF进行反相,并且输出输出信号CLKB。
以上参照图19描述了根据本公开内容的第五实施方式的电压幅度检测电路500的具体示例性电路配置。接下来,将描述根据本公开内容的第五实施方式的电压幅度检测电路500的操作。
[电压幅度检测电路的操作]
图20是示出了提供给图19中示出的电压幅度检测电路500的信号的时序图的说明图。以下,将参照图20来描述根据本公开内容的第五实施方式的电压幅度检测电路500的操作。
如果输入时钟CLKIN没有被提供到电压幅度检测电路500,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF的电压幅度,则比较器511将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于基准电压VREF的电压幅度更高,所以输出低电平的信号COMPOUT。因为信号COMPOUT处于低电平,所以从分频器514输出的信号DIVOUT、从触发器515输出的输出信号FF1、从触发器516输出的输出信号FF2、从异或门517输出的输出信号XOR以及从触发器512输出的输出信号XOR_FF也都处于低电平。
计数器513具有初始值n,并且通过被提供以时钟CLKBUF来进行操作。如果在时钟CLKBUF的上升沿的时刻信号XOR_FF处于高电平,则计数器513对计数值进行递减计数,而如果信号XOR_FF处于低电平,则计数器513将计数值重置为初始值。然而,如果输入时钟CLKIN没有被提供给电压幅度检测电路500,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF的电压幅度,则信号XOR_FF保持在低电平。由此,计数器513不进行操作,且计数值保持初始值n。
注意的是,当输入时钟CLKIN被提供时,从时钟缓冲器518输出的输出信号CLKBUF和从反相器519输出的输出信号CLKB与时钟同步地或者在从时钟延迟半周期的定时在高电平与低电平之间切换。
在电压幅度检测电路500被提供以具有大于基准电压VREF的电压幅度的输入时钟CLKIN的情况下,比较器511将输入时钟CLKIN的电压幅度与预定基准电压VREF进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间输出高电平的信号COMPOUT。当在输入时钟CLKIN的电压幅度更高的期间处于高电平的信号COMPOUT被提供给分频器514时,通过分频器514生成具有与信号COMPOUT同相位的信号DIVOUT。
触发器515和触发器516由反相的时钟CLKB驱动。由此,触发器515和触发器516能够捕捉下述瞬间,在该瞬间从分频器输出的输出信号DIVOUT的输出稳定了。当输入信号CLKIN达到预定幅度时,分频器514稳定地工作。因此,分频器514的输出信号DIVOUT在输入信号CLKIN的各个周期中在高电平与低电平之间来回切换。因此,当输出信号DIVOUT在输入信号CLKIN的各个周期中在高电平与低电平之间来回切换时,触发器515的输出信号FF1的极性和触发器516的输出信号FF2的极性反相。因此,异或门517输出高电平的信号。
同时,当输入信号CLKIN变得小于预定幅度时,比较器511不输出高电平的输出信号COMPOUT,并且由此分频器514的操作停止。在这种情况下,触发器515的输出信号FF1的极性与触发器516的输出信号FF2的极性一致,并且异或门517输出低电平的信号。当异或门517输出低电平的信号时,触发器512也输出低电平的输出信号XOR_FF。因此,计数器513的计数值被重置。
在输入信号变化时,异或门517输出毛刺(glitch)。当由信号CLKBUF驱动的触发器512捕捉到异或门517的输出信号XOR时,毛刺被去除。当触发器512的输出信号XOR_FF被设置为高时,计数器513的重置被取消,并且计数操作被重新开始。也就是说,如果输入信号CLKIN被稳定地输入,则计数器513在进行了预定次计数之后输出检测结果DETOUT。注意的是,计数器513可以是升计数器。在计数器513是升计数器的情况下,计数器513可以在计数值达到预定值时的时间点输出高电平的信号DETOUT。
由于根据本公开内容的第五实施方式的电压幅度检测电路500使用触发器而没有使用无源元件,所以电压幅度检测电路500可以容易地被安装在集成电路上。此外,在使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果的情况下,可以通过如果不输入稳定的时钟则不输出检测结果来消除检测误差。此外,根据本公开内容的第五实施方式的电压幅度检测电路500能够在不使用上述实施方式中使用的延迟电路的情况下确定与输入信号的时钟周期相关联的相位关系,并且如果输入信号的电压幅度不稳定,则可以立即重置计数器。
<7.第六实施方式>
[电压幅度检测电路的示例性电路配置]
根据本公开内容的第五实施方式的电压幅度检测电路500检测输入时钟的电压幅度是否大于单个基准电压。在以下描述的本公开内容的第六实施方式中,将描述下述电压幅度检测电路,其中,与上述本公开内容的第四实施方式中一样,设置用于比较输入时钟的电压幅度的两个电压检测系统并且设定要与输入时钟的电压幅度比较的两个基准电压。
图21是示出根据本公开内容的第六实施方式的电压幅度检测电路600的具体示例性电路配置的说明图。下面将参照图21描述根据本公开内容的第六实施方式的电压幅度检测电路600的具体示例性电路配置。
如图21所示,根据本公开内容的第六实施方式的电压幅度检测电路600包括电压检测单元601a和电压检测单元601b。电压检测单元601a包括比较器611a、触发器612a、触发器615a和触发器616a、计数器613a、分频器614a、异或门617a、时钟缓冲器618a以及反相器619a。电压检测单元601b包括比较器611b、触发器612b、触发器615b和触发器616b、计数器613b、分频器614b以及异或门617b。
电压检测单元601a和电压检测单元601b分别检测输入时钟CLKIN的电压幅度是否大于基准电压VREF1和基准电压VREF2的电压幅度。注意,VREF1<VREF2。
由于构成电压检测单元601a的比较器611a、触发器612a、触发器615a和触发器616a、计数器613a、分频器614a、异或门617a、时钟缓冲器618a以及反相器619a的功能与根据上述第五实施方式的比较器511、触发器512、触发器515和触发器516、计数器513、分频器514、异或门517、时钟缓冲器518以及反相器519的功能类似,所以将省略其详细描述。同样地,由于构成电压检测单元601b的比较器611b、触发器612b、触发器615b和触发器616b、计数器613b、分频器614b以及异或门617b的功能与根据上述第五实施方式的比较器511、触发器512、触发器515和触发器516、计数器513、分频器514以及异或门517的功能基本类似,所以将省略其详细描述。注意的是,触发器612b和计数器613b通过被提供以由电压检测单元601a的时钟缓冲器618a生成的信号CLKBUF来进行操作。此外,触发器615b和触发器616b通过被提供以由电压检测单元601a的反相器619a生成的信号CLKB来进行操作。
以上参照图21描述了根据本公开内容的第六实施方式的电压幅度检测电路600的具体示例性电路配置。接下来,将描述根据本公开内容的第六实施方式的电压幅度检测电路600的操作。
[电压幅度检测电路的操作]
图22是示出了提供给图21中示出的电压幅度检测电路600的信号的时序图的说明图。以下,将参照图22来描述根据本公开内容的第六实施方式的电压幅度检测电路600的操作。
如果输入时钟CLKIN没有被提供到电压幅度检测电路600,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF1和预定基准电压VREF2的电压幅度,则比较器611a和比较器611b分别将输入时钟CLKIN的电压幅度与预定基准电压VREF1和预定基准电压VREF2的电压幅度进行比较,并且由于基准电压VREF1和基准电压VREF2的电压幅度更高,所以分别输出低电平的信号COMPOUT1和信号COMPOUT2。因为信号COMPOUT1和信号COMPOUT2处于低电平,所以分别从分频器614a和分频器614b输出的信号DIVOUT1和信号DIVOUT2也处于低电平。此外,从触发器615a输出的输出信号FF1、从触发器616a输出的输出信号FF2、从异或门617a输出的输出信号XOR1以及从触发器612a输出的输出信号XOR_FF1也都处于低电平。此外,从触发器615b输出的输出信号FF3、从触发器616b输出的输出信号FF4、从异或门617b输出的输出信号XOR2以及从触发器612b输出的输出信号XOR_FF2也都处于低电平。
计数器613a和计数器613b各自具有初始值n,并且通过被提供以时钟CLKBUF来进行操作。如果在时钟CLKBUF的上升沿的时刻信号XOR_FF1和信号XOR_FF2处于高电平,则计数器613a和计数器613b对计数值进行递减计数,而如果信号XOR_FF1和信号XOR_FF2处于低电平,则计数器613a和计数器613b将计数值重置为初始值。然而,如果输入时钟CLKIN没有被提供给电压幅度检测电路600,或者即使在输入时钟CLKIN被提供的情况下,如果输入时钟CLKIN的电压幅度小于预定基准电压VREF1和预定基准电压VREF2的电压幅度,则信号XOR_FF1和信号XOR_FF2保持在低电平。由此,计数器613a和计数器613b不进行操作,且计数值保持初始值n。
注意的是,当输入时钟CLKIN被提供时,从时钟缓冲器618a输出的输出信号CLKBUF和从反相器619a输出的输出信号CLKB与时钟同步地或者在从时钟延迟半周期的定时在高电平与低电平之间进行切换。
在电压幅度检测电路600被提供以具有大于基准电压VREF1的电压幅度的输入时钟CLKIN的情况下,比较器611a将输入时钟CLKIN的电压幅度与预定基准电压VREF1进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间输出高电平的信号COMPOUT1。当在输入时钟CLKIN的电压幅度更高的期间处于高电平的信号COMPOUT1被提供给分频器614a时,通过分频器614a生成具有与信号COMPOUT1同相位的信号DIVOUT1。注意的是,如果输入时钟CLKIN的电压幅度不大于基准电压VREF2,则从比较器611b输出的信号COMPOUT2保持在低电平。
之后,在电压幅度检测电路600被提供以具有大于基准电压VREF2的电压幅度的输入时钟CLKIN的情况下,比较器611b将输入时钟CLKIN的电压幅度与预定基准电压VREF2进行比较,并且由于输入时钟CLKIN的电压幅度更高,所以在输入时钟CLKIN的电压幅度更高的期间输出高电平的信号COMPOUT2。当在输入时钟CLKIN的电压幅度更高的期间处于高电平的信号COMPOUT2被提供给分频器614b时,通过分频器614b生成具有与信号COMPOUT2同相位的信号DIVOUT2。
由于触发器615a和触发器616a由反相的时钟CLKB驱动,所以触发器615a和触发器616a能够分别捕捉下述瞬间,在这些瞬间从分频器输出的输出信号DIVOUT1和输出信号DIVOUT2的输出是稳定的。当输入信号CLKIN达到预定幅度时,分频器614a稳定地工作。因此,分频器614a的输出信号DIVOUT1在输入信号CLKIN的各个周期中在高电平与低电平之间来回切换。因此,当输出信号DIVOUT1在输入信号CLKIN的各个周期中在高电平与低电平之间来回切换时,触发器615a的输出信号FF1的极性和触发器616a的输出信号FF2的极性反相。因此,异或门617a输出高电平的信号。同样地,当输出信号DIVOUT2在输入信号CLKIN的各个周期中在高电平与低电平之间来回切换时,触发器615b的输出信号FF3的极性和触发器616b的输出信号FF4的极性反相。因此,异或门617b输出高电平的信号。
同时,当输入信号CLKIN变得小于预定幅度时,比较器611a和比较器611b分别不输出高电平的输出信号COMPOUT1和输出信号COMPOUT2,并且分频器614a和分频器614b的操作停止。在这种情况下,由于触发器615a的输出信号FF1的极性与触发器616a的输出信号FF2的极性一致,所以异或门617a输出低电平的信号。此外,由于触发器615b的输出信号FF3的极性与触发器616b的输出信号FF4的极性一致,所以异或门617b输出低电平的信号。当异或门617a输出低电平的信号时,触发器612a也输出低电平的输出信号XOR_FF1,并且计数器613a的计数值被重置。同样地,当异或门617b输出低电平的信号时,触发器612b也输出低电平的输出信号XOR_FF2,并且计数器613b的计数值被重置。
在输入信号变化时,异或门617a和异或门617b输出毛刺。当由信号CLKBUF驱动的触发器612a和触发器612b分别捕捉到异或门617a和异或门617b的输出信号XOR1和输出信号XOR2时,毛刺被去除。当触发器612a的输出信号XOR_FF1被设置为高时,计数器613a的重置被取消,并且计数操作被重新开始。同样地,当触发器612b的输出信号XOR_FF2被设定为高时,计数器613b的重置被取消,并且计数操作被重新开始。也就是说,当输入信号CLKIN被稳定地输入时,计数器613a和计数器613b在进行了预定次计数之后分别输出检测结果DETOUT1和检测结果DETOUT2。注意的是,计数器613a和计数器613b可以是升计数器。在计数器613a和计数器613b是升计数器的情况下,计数器613a和计数器613b可以在计数值达到预定值时的时间点各自输出高电平的信号DETOUT。
由于根据本公开内容的第六实施方式的电压幅度检测电路600使用触发器而没有使用无源元件,所以电压幅度检测电路600可以容易地被安装在集成电路上。此外,在使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果的情况下,可以通过如果不输入稳定的时钟则不输出检测结果来消除检测误差。此外,根据本公开内容的第六实施方式的电压幅度检测电路600可以在不使用上述实施方式中使用的延迟电路的情况下确定与输入信号的时钟周期相关联的相位关系,并且如果输入信号的电压幅度不稳定,可以立即重置计数器。
在根据本公开内容的第六实施方式的电压幅度检测电路600中,设置用于比较输入时钟的电压幅度的两个电压检测系统,并且设定用于比较输入时钟的电压幅度的两个基准电压,由此能够更加具体地检测输入时钟的电压幅度。
<8.电压幅度检测电路的应用的示例>
接下来,将描述根据上述实施方式中的每个实施方式的电压幅度检测电路的应用的示例。图23是示出具有根据上述实施方式中的每个实施方式的电压幅度检测电路的存储设备700的功能配置的说明图。
具有根据上述实施方式中的每个实施方式的电压幅度检测电路的存储设备700包括:与根据上述实施方式中的任一实施方式的电压幅度检测电路相对应的电压幅度检测电路710、控制存储设备700的控制单元720、存储数据的存储器730以及生成时钟的振荡器740。电压幅度检测电路710检测从振荡器740输出的时钟的幅度,并且将检测结果发送给控制单元720。控制单元720基于检测结果对存储器730进行控制。
尽管作为示例描述了其中存储设备700具有振荡器740的配置,也可以使用其中外部振荡器将始终提供给存储设备700的配置。
图24是示出具有根据上述实施方式中的每个实施方式的电压幅度检测电路的通信设备800的功能配置的说明图。
具有根据上述实施方式中的每个实施方式的电压幅度检测电路的通信设备800包括:与根据上述实施方式中的任一实施方式的电压幅度检测电路相对应的电压幅度检测电路810、控制通信设备800的控制单元820、使用预定的通信方案与外部设备进行通信的通信单元830以及生成时钟的振荡器840。电压幅度检测电路810检测从振荡器840输出的时钟的幅度,并且将检测结果发送给控制单元820。控制单元820与外部设备通信。通信单元830的通信方案不被具体限制并且可以是有线通信或无线通信。
尽管作为示例描述了其中通信设备800具有振荡器840的配置,也可以使用其中外部振荡器将时钟提供给通信设备800的配置。
如上所述,在存储设备700或者通信设备800具有根据上述实施方式中的任一实施方式的电压幅度检测电路的情况下,可以检测时钟的电压幅度并且基于检测结果来控制存储设备700或者通信设备800的操作。
<9.结论>
如上所述,根据本公开内容的上述实施方式中的每个实施方式,由于使用触发器而不使用无源元件,所以可以提供能够容易地安装在集成电路上的电压幅度检测电路。此外,根据依照本公开内容的每个实施方式的电压幅度检测电路,在使用所保持的信号作为开始信号来在给定的时间段操作计数器并且计数器的输出用作确定结果的情况下,可以通过如果不输入稳定的时钟则不输出检测结果来消除检测误差。
此外,根据依照本公开内容的实施方式的电压幅度检测电路,当根据比较器的输出来生成要提供给触发器和计数器的信号时,可以在不需要准备专用时钟的情况下实现尺寸的减小。
此外,根据依照本公开内容的实施方式的电压幅度检测电路,在设置用于比较输入时钟的电压幅度的两个电压检测系统并且设定用于比较输入时钟的电压幅度的两个基准电压的情况下,可以更加具体地检测输入时钟的电压幅度。此外,根据依照本公开内容的实施方式的电压幅度检测电路,可以确定与输入时钟的时钟周期相关联的相位关系,并且如果输入信号的电压幅度不稳定,则立即重置计数器。
尽管已经参照附图详细地描述了本公开内容的优选实施方式,但本公开内容不限于这些实施方式。对于本领域的技术人员明显的是,各种修改或者变型都是可能的,只要各种修改或者变型在所附权利要求或者权利要求的等同方案的技术范围之内。应该理解的是,这样的修改或者变型也都在本公开内容的技术范围之内。
此外,本技术还可以被如下配置。
此外,本技术还可以被如下配置。
(1)一种电压幅度检测电路,包括:
第一比较单元,所述第一比较单元被配置成将输入信号的电压幅度与第一预定电压进行比较并且输出比较结果;
第一比较结果保持单元,所述第一比较结果保持单元被配置成在驱动时钟的预定周期中对从所述第一比较单元输出的所述比较结果进行保持,并且输出所保持的所述比较结果;以及
第一比较结果评估单元,所述第一比较结果评估单元被配置成在所述驱动时钟的所述预定周期中对从所述第一比较结果保持单元输出的所述比较结果进行评估并且输出评估结果。
(2)根据(1)所述的电压幅度检测电路,还包括延迟单元,所述延迟单元被配置成将所述第一比较单元的输出延迟预定时间,并且将经延迟的所述输出输出给所述第一比较结果保持单元和所述第一比较结果评估单元。
(3)根据(1)或(2)所述的电压幅度检测电路,还包括延迟单元,所述延迟单元被配置成将所述输入信号延迟预定时间,并且将经延迟的所述输入信号输出给所述第一比较结果保持单元和所述第一比较结果评估单元。
(4)根据(1)至(3)中任一项所述的电压幅度检测电路,还包括第一分频单元,所述第一分频单元被配置成将所述第一比较单元的输出输出给所述第一比较结果保持单元,而且还对所述第一比较单元的所述输出的频率进行分频以及将分频后的所述输出输出给所述第一比较结果保持单元和所述第一比较结果评估单元。
(5)根据(4)所述的电压幅度检测电路,还包括:
第二比较单元,所述第二比较单元被配置成将所述输入信号的所述电压幅度与大于所述第一预定电压的第二预定电压进行比较并且输出比较结果;
第二比较结果保持单元,所述第二比较结果保持单元被配置成在驱动时钟的预定周期中对从所述第二比较单元输出的所述比较结果进行保持并且输出所保持的所述比较结果;以及
第二比较结果评估单元,所述第二比较结果评估单元被配置成在所述驱动时钟的所述预定周期中对从所述第二比较结果保持单元输出的所述比较结果进行评估并且输出评估结果,
其中,所述第一分频单元对所述第一比较单元的所述输出的所述频率进行分频并且将分频后的所述输出输出给所述第一比较结果保持单元、所述第一比较结果评估单元以及所述第二比较结果保持单元。
(6)根据(4)或(5)所述的电压幅度检测电路,还包括:
第一触发器,所述第一触发器被配置成通过在所述时钟的下降沿处被驱动来捕捉所述第一分频单元的输出信号;
第二触发器,所述第二触发器被配置成捕捉所述第一触发器的输出;以及
第一输出评估单元,所述第一输出评估单元被配置成对所述第一触发器的输出信号和所述第二触发器的输出信号进行评估。
(7)根据(6)所述的电压幅度检测电路,其中,所述第一输出评估单元通过计算所述第一触发器的输出信号与所述第二触发器的输出信号的异或来进行评估。
(8)根据(6)或(7)所述的电压幅度检测电路,还包括第一噪声去除单元,所述第一噪声去除单元被配置成去除所述第一输出评估单元的输出的噪声。
(9)根据(6)至(8)中任一项所述的电压幅度检测电路,还包括:
第二比较单元,所述第二比较单元被配置成将所述输入信号的所述电压幅度与大于所述第一预定电压的第二预定电压进行比较,并且输出比较结果;
第二比较结果保持单元,所述第二比较结果保持单元被配置成在驱动时钟的预定周期中对从所述第二比较单元输出的所述比较结果进行保持,并且输出所保持的所述比较结果;
第二比较结果评估单元,所述第二比较结果评估单元被配置成在所述驱动时钟的所述预定周期中对从所述第二比较结果保持单元输出的所述比较结果进行评估,并且输出评估结果;
第三触发器,所述第三触发器被配置成通过在所述时钟的下降沿处被驱动来捕捉所述第二比较单元的输出信号;
第四触发器,所述第四触发器被配置成捕捉所述第三触发器的输出;以及
第二输出评估单元,所述第二输出评估单元被配置成对所述第三触发器的输出信号和所述第四触发器的输出信号进行评估。
(10)根据(6)至(9)中任一项所述的电压幅度检测电路,其中,所述第二输出评估单元通过计算所述第三触发器的输出信号和所述第四触发器的输出信号的异或来进行评估。
(11)根据(6)至(10)中任一项所述的电压幅度检测电路,还包括第二噪声去除单元,所述第二噪声去除单元被配置成去除所述第二输出评估单元的输出的噪声。
(12)一种信息处理设备,包括根据(1)至(11)中任一项所述的电压幅度检测电路。
(13)一种通信设备,包括根据(1)至(11)中任一项所述的电压幅度检测电路。
(14)一种电压幅度检测方法,包括:
将输入信号的电压幅度与预定电压进行比较并且输出比较结果;
在驱动时钟的预定周期中对在所述比较步骤中输出的比较结果进行保持,并且输出所保持的所述比较结果;以及
在所述驱动时钟的所述预定周期中对在所述比较结果保持步骤中输出的比较结果进行评估,并且输出评估结果。
本领域的技术人员应该理解的是,取决于设计要求以及其他因素,可以出现各种修改、组合、子组合以及变更,只要各种修改、组合、子组合以及变更在所附权利要求或者权利要求的等同方案的范围之内。
本公开内容包含与2011年12月26日提交到日本专利局的日本优先权专利申请JP2011-283413中公开的主题相关的主题,其全部内容通过引用合并到本文中。

Claims (14)

1.一种电压幅度检测电路,包括:
第一比较单元,其被配置成将输入信号的电压幅度与第一预定电压进行比较并且输出比较结果;
第一比较结果保持单元,其被配置成在驱动时钟的预定周期中对从所述第一比较单元输出的所述比较结果进行保持,并且输出所保持的所述比较结果;以及
第一比较结果评估单元,其被配置成在所述驱动时钟的所述预定周期中对从所述第一比较结果保持单元输出的所述比较结果进行评估并且输出评估结果。
2.根据权利要求1所述的电压幅度检测电路,还包括:延迟单元,其被配置成将所述第一比较单元的输出延迟预定时间,并且将经延迟的所述输出输出给所述第一比较结果保持单元和所述第一比较结果评估单元。
3.根据权利要求1所述的电压幅度检测电路,还包括:延迟单元,其被配置成将所述输入信号延迟预定时间,并且将经延迟的所述输入信号输出给所述第一比较结果保持单元和所述第一比较结果评估单元。
4.根据权利要求1所述的电压幅度检测电路,还包括:第一分频单元,其被配置成将所述第一比较单元的输出输出给所述第一比较结果保持单元,并且也对所述第一比较单元的所述输出的频率进行分频以及将经分频的所述输出输出给所述第一比较结果保持单元和所述第一比较结果评估单元。
5.根据权利要求4所述的电压幅度检测电路,还包括:
第二比较单元,其被配置成将所述输入信号的所述电压幅度与大于所述第一预定电压的第二预定电压进行比较,并且输出比较结果;
第二比较结果保持单元,其被配置成在驱动时钟的预定周期中对从所述第二比较单元输出的所述比较结果进行保持,并且输出所保持的所述比较结果;以及
第二比较结果评估单元,其被配置成在所述驱动时钟的所述预定周期中对从所述第二比较结果保持单元输出的所述比较结果进行评估,并且输出评估结果,
其中,所述第一分频单元对所述第一比较单元的所述输出的所述频率进行分频,并且将经分频的所述输出输出给所述第一比较结果保持单元、所述第一比较结果评估单元以及所述第二比较结果保持单元。
6.根据权利要求4所述的电压幅度检测电路,还包括:
第一触发器,其被配置成通过在所述时钟的下降沿处被驱动来捕捉所述第一分频单元的输出信号;
第二触发器,其被配置成捕捉所述第一触发器的输出;以及
第一输出评估单元,其被配置成对所述第一触发器的输出信号和所述第二触发器的输出信号进行评估。
7.根据权利要求6所述的电压幅度检测电路,其中,所述第一输出评估单元通过计算所述第一触发器的输出信号与所述第二触发器的输出信号的异或来进行评估。
8.根据权利要求6所述的电压幅度检测电路,还包括:第一噪声去除单元,其被配置成去除所述第一输出评估单元的输出的噪声。
9.根据权利要求6所述的电压幅度检测电路,还包括:
第二比较单元,其被配置成将所述输入信号的所述电压幅度与大于所述第一预定电压的第二预定电压进行比较,并且输出比较结果;
第二比较结果保持单元,其被配置成在驱动时钟的预定周期中对从所述第二比较单元输出的所述比较结果进行保持,并且输出所保持的所述比较结果;
第二比较结果评估单元,其被配置成在所述驱动时钟的所述预定周期中对从所述第二比较结果保持单元输出的所述比较结果进行评估,并且输出评估结果;
第三触发器,其被配置成通过在所述时钟的下降沿处被驱动来捕捉所述第二比较单元的输出信号;
第四触发器,其被配置成捕捉所述第三触发器的输出;以及
第二输出评估单元,其被配置成对所述第三触发器的输出信号和所述第四触发器的输出信号进行评估。
10.根据权利要求9所述的电压幅度检测电路,其中,所述第二输出评估单元通过计算所述第三触发器的输出信号和所述第四触发器的输出信号的异或来进行评估。
11.根据权利要求9所述的电压幅度检测电路,还包括:第二噪声去除单元,其被配置成去除所述第二输出评估单元的输出的噪声。
12.一种信息处理设备,包括根据权利要求1至11中任一项所述的电压幅度检测电路。
13.一种通信设备,包括根据权利要求1至11中任一项所述的电压幅度检测电路。
14.一种电压幅度检测方法,包括:
将输入信号的电压幅度与预定电压进行比较,并且输出比较结果;
在驱动时钟的预定周期中对在所述比较步骤中输出的比较结果进行保持,并且输出所保持的所述比较结果;以及
在所述驱动时钟的所述预定周期中对在所述比较结果保持步骤中输出的比较结果进行评估,并且输出评估结果。
CN201210557146.7A 2011-12-26 2012-12-19 电压幅度检测电路和方法、信息存储设备以及通信设备 Pending CN103176029A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011283413A JP2013135281A (ja) 2011-12-26 2011-12-26 電圧振幅検出回路、情報記憶装置、通信装置および電圧振幅検出方法
JP2011-283413 2011-12-26

Publications (1)

Publication Number Publication Date
CN103176029A true CN103176029A (zh) 2013-06-26

Family

ID=48636021

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210557146.7A Pending CN103176029A (zh) 2011-12-26 2012-12-19 电压幅度检测电路和方法、信息存储设备以及通信设备

Country Status (3)

Country Link
US (1) US20130169265A1 (zh)
JP (1) JP2013135281A (zh)
CN (1) CN103176029A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9395746B2 (en) 2014-12-08 2016-07-19 Industrial Technology Research Institute Signal comparison apparatus and method of controlling same
CN106685542A (zh) * 2016-12-21 2017-05-17 惠州Tcl移动通信有限公司 一种基于移动终端的时钟信号质量检测方法及系统
CN107918442A (zh) * 2016-10-10 2018-04-17 晨星半导体股份有限公司 频率调整装置以及调整频率的方法
WO2018133564A1 (zh) * 2017-01-20 2018-07-26 深圳市中移联半导体科技有限公司 一种扬声器直流电压检测电路
CN113691264A (zh) * 2021-08-27 2021-11-23 中山大学 一种针对qam调制的片上集成实时校准网络

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9945690B2 (en) * 2013-12-19 2018-04-17 Silicon Laboratories Inc. Metering circuit including a time-varying reference and method
JP6211120B2 (ja) * 2016-03-28 2017-10-11 三菱電機株式会社 相電圧検出回路および発電制御装置
US10620246B2 (en) * 2017-04-24 2020-04-14 Mediatek Singapore Pte. Ltd. Passive monitor for integrated circuit components
US11613222B2 (en) * 2018-03-29 2023-03-28 Veoneer Us, Llc Method and system for safe diagnosis of squib loop components using transient response characteristics for restraint control module
CN112543000B (zh) * 2020-11-09 2022-02-15 武汉市聚芯微电子有限责任公司 供电电路、方法、音频功率放大器和集成电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4534162B2 (ja) * 2006-05-30 2010-09-01 エルピーダメモリ株式会社 半導体集積回路装置
KR100985414B1 (ko) * 2007-12-11 2010-10-06 주식회사 하이닉스반도체 뱅뱅에러를 방지하기 위한 홀드회로 및 뱅뱅에러 방지방법,홀드회로를 포함하는 캘리브래이션 회로와아날로그-디지털 변환기

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9395746B2 (en) 2014-12-08 2016-07-19 Industrial Technology Research Institute Signal comparison apparatus and method of controlling same
CN107918442A (zh) * 2016-10-10 2018-04-17 晨星半导体股份有限公司 频率调整装置以及调整频率的方法
CN107918442B (zh) * 2016-10-10 2020-12-11 联发科技股份有限公司 频率调整装置以及调整频率的方法
CN106685542A (zh) * 2016-12-21 2017-05-17 惠州Tcl移动通信有限公司 一种基于移动终端的时钟信号质量检测方法及系统
WO2018133564A1 (zh) * 2017-01-20 2018-07-26 深圳市中移联半导体科技有限公司 一种扬声器直流电压检测电路
CN113691264A (zh) * 2021-08-27 2021-11-23 中山大学 一种针对qam调制的片上集成实时校准网络

Also Published As

Publication number Publication date
US20130169265A1 (en) 2013-07-04
JP2013135281A (ja) 2013-07-08

Similar Documents

Publication Publication Date Title
CN103176029A (zh) 电压幅度检测电路和方法、信息存储设备以及通信设备
CN109477861B (zh) 自参考片上电压下降检测器
US8970277B2 (en) Multiplexed oscillators
US9054690B2 (en) Chopped oscillator
US7746131B2 (en) Reset signal filter
EP3907866B1 (en) Accurate load current sensing apparatus and method
CN113804954A (zh) 快速响应负载电流感测设备及方法
CN113054830A (zh) 非线性钳位强度调谐方法和装置
CN116054798B (zh) 一种多电压域上下电复位中时序亚稳态消除方法及装置
US20120249184A1 (en) Narrow pulse filter
US20160110023A1 (en) Semiconductor device with touch sensor circuit
US9645623B2 (en) Semiconductor integrated circuit and method of controlling power supply
US8638149B1 (en) Equalized rise and fall slew rates for a buffer
US20140218000A1 (en) Voltage regulator circuit
US9712141B2 (en) Modulation of power supply voltage for varying propagation delay
US9385700B2 (en) Clock monitoring for sequential logic circuits
CN104956442A (zh) 用于存储装置读取的设备和方法
US8878578B2 (en) Jitter monitor
Barati et al. Discrete-time automatic spike detection circuit for neural recording implants
US8710881B2 (en) PLL circuit
CN108233905B (zh) 上电复位电路和电源装置
US8299832B1 (en) Electronic oscillation signal generation circuit
Xu et al. A smart all-digital charge to digital converter
KR101000957B1 (ko) 주파수 감지 장치 및 그 방법
CN117581481A (zh) 逐次比较型a/d转换器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C05 Deemed withdrawal (patent law before 1993)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20130626